KR100837160B1 - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR100837160B1
KR100837160B1 KR1020060103946A KR20060103946A KR100837160B1 KR 100837160 B1 KR100837160 B1 KR 100837160B1 KR 1020060103946 A KR1020060103946 A KR 1020060103946A KR 20060103946 A KR20060103946 A KR 20060103946A KR 100837160 B1 KR100837160 B1 KR 100837160B1
Authority
KR
South Korea
Prior art keywords
electrode
plasma display
display panel
layer
electrodes
Prior art date
Application number
KR1020060103946A
Other languages
English (en)
Other versions
KR20080037202A (ko
Inventor
류성남
전우곤
김우태
강경아
함정현
김재성
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020060103946A priority Critical patent/KR100837160B1/ko
Priority to JP2009506428A priority patent/JP2009533718A/ja
Priority to EP07833572A priority patent/EP2054911A4/en
Priority to US11/923,122 priority patent/US8259036B2/en
Priority to CNA2007800036745A priority patent/CN101375365A/zh
Priority to PCT/KR2007/005263 priority patent/WO2008051022A1/en
Publication of KR20080037202A publication Critical patent/KR20080037202A/ko
Application granted granted Critical
Publication of KR100837160B1 publication Critical patent/KR100837160B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/44Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/46Connecting or feeding means, e.g. leading-in conductors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/44Optical arrangements or shielding arrangements, e.g. filters or lenses
    • H01J2211/444Means for improving contrast or colour purity, e.g. black matrix or light shielding means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/44Optical arrangements or shielding arrangements, e.g. filters or lenses
    • H01J2211/446Electromagnetic shielding means; Antistatic means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/44Optical arrangements or shielding arrangements, e.g. filters or lenses
    • H01J2211/448Near infrared shielding means

Abstract

본 발명은 플라즈마 디스플레이 장치에 관한 것으로, 제 1 전극 및 제 2 전극 중 적어도 하나를 단일 층으로 형성함으로서 제조 공정이 단순해지고, 제조 단가가 저감되는 효과가 있고, 아울러, 영상 필터가 차광부를 포함함으로써 콘트라스트 특성을 개선하는 효과가 있으며, 아울러 전면 기판과 유전체 층 사이에 블랙 층이 생략함으로써 구현되는 영상의 휘도를 개선하는 효과가 있다.
이러한, 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널과 상기 플라즈마 디스플레이 패널의 전면에 배치되는 필터를 포함하는데, 플라즈마 디스플레이 패널은 상부 유전체 층이 배치되는 전면 기판, 전면 기판과 상부 유전체 층의 사이에 배치되는 제 1,2 전극 및 제 1,2 전극에 교차하는 제 3 전극이 배치되는 후면 기판을 포함하고, 제 1,2 전극 중 적어도 하나는 버스 전극이고, 제 1,2 전극의 일면은 전면 기판과 접촉하고, 제 1 전극과 제 2 전극의 타면은 상부 유전체층과 접촉하며, 필터는 제 1 흑색도를 갖는 제 1 부분(First Portion)과 제 1 부분에 형성되면서 제 1 흑색도보다 큰 제 2 흑색도를 갖는 제 2 부분(Second Portion)을 포함한다.

Description

플라즈마 디스플레이 장치{Plasma Display Apparatus}
도 1은 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치의 구성의 일례를 설명하기 위한 도면.
도 2는 영상 필터의 일례에 대해 보다 상세히 설명하기 위한 도면.
도 3은 차광부의 기능에 대해 설명하기 위한 도면.
도 4a 내지 도 4e는 차광부의 또 다른 형태에 대해 설명하기 위한 도면.
도 5a 내지 도 5b는 차광부의 진행 방향에 대해 설명하기 위한 도면.
도 6a 내지 도 6c는 차광부의 다양한 타입(Type)에 대해 설명하기 위한 도면.
도 7은 서로 다른 패턴을 갖는 두 개 이상의 차광부를 함께 사용하는 경우의 일례를 설명하기 위한 도면.
도 8은 차광부의 또 다른 구조에 대해 설명하기 위한 도면.
도 9a 내지 도 9b는 필름 타입 영상 필터와 글라스 타입 영상 필터에 대해 설명하기 위한 도면.
도 10a 내지 도 10d는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 구조의 일례를 설명하기 위한 도면.
도 11은 제 1 전극 및 제 2 전극 중 적어도 하나가 단일 층으로 형성되는 이유에 대해 설명하기 위한 도면.
도 12a 내지 도 12b는 블랙 층의 생략에 대해 설명하기 위한 도면.
도 13a 내지 도 13d는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 제 1 전극과 제 2 전극의 제 1 실시예에 대해 설명하기 위한 도면.
도 14a 내지 도 14b는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 제 1 전극과 제 2 전극의 제 2 실시예에 대해 설명하기 위한 도면.
도 15a 내지 도 15b는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 제 1 전극과 제 2 전극의 제 3 실시예에 대해 설명하기 위한 도면.
도 16a 내지 도 16b는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 제 1 전극과 제 2 전극의 제 4 실시예에 대해 설명하기 위한 도면.
도 17a 내지 도 17b는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 제 1 전극과 제 2 전극의 제 5 실시예에 대해 설명하기 위한 도면.
도 18은 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 제 1 전극과 제 2 전극의 제 6 실시예에 대해 설 명하기 위한 도면.
도 19는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 제 1 전극과 제 2 전극의 제 7 실시예에 대해 설명하기 위한 도면.
도 20은 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에서 영상의 계조를 구현하기 위한 영상 프레임(Frame)에 대해 설명하기 위한 도면.
도 21은 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치의 동작의 일례를 설명하기 위한 도면.
도 22a 내지 도 22b는 상승 램프 신호 또는 제 2 하강 램프 신호의 또 다른 형태에 대해 설명하기 위한 도면.
도 23은 서스테인 신호의 또 다른 타입에 대해 설명하기 위한 도면.
<도면의 주요 부분에 대한 부호의 설명>
100 : 플라즈마 디스플레이 패널 110 : 영상 필터
본 발명은 플라즈마 디스플레이 장치에 관한 것이다.
플라즈마 디스플레이 장치는 영상을 표시하는 플라즈마 디스플레이 패널과, 플라즈마 디스플레이 패널의 전면에 배치되는 영상 필터를 포함할 수 있다.
일반적으로 플라즈마 디스플레이 패널에는 격벽으로 구획된 방전 셀(Cell) 내에 형광체 층이 형성되고, 아울러 복수의 전극(Electrode)이 형성된다.
이러한, 전극을 통해 방전 셀로 구동 신호가 공급된다.
그러면, 방전 셀 내에서는 공급되는 구동 신호에 의해 방전이 발생한다. 여기서, 방전 셀 내에서 구동 신호에 의해 방전이 될 때, 방전 셀 내에 충진 되어 있는 방전 가스가 자외선(Ultraviolet rays) 등의 광을 발생하고, 이러한 자외선 등의 광이 방전 셀 내에 형성된 형광체를 발광시켜 가시 광을 발생시킨다. 이러한 가시 광에 의해 플라즈마 디스플레이 패널의 화면상에 영상이 표시된다.
본 발명의 일실시예는 영상 필터가 차광부를 포함하고, 아울러 플라즈마 디스플레이 패널의 전극이 단일층(One Layer) 구조를 갖도록 하여 제조 단가가 상대적으로 낮고 콘트라스트(Contrast) 특성이 향상된 플라즈마 디스플레이 장치를 제공하는데 그 목적이 있다.
상술한 목적을 이루기 위한 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널과 상기 플라즈마 디스플레이 패널의 전면에 배치되는 필터를 포함하는데, 플라즈마 디스플레이 패널은 상부 유전체 층이 배치되는 전면 기판, 전면 기판과 상부 유전체 층의 사이에 배치되는 제 1,2 전극 및 제 1,2 전극에 교차하는 제 3 전극이 배치되는 후면 기판을 포함하고, 제 1,2 전극 중 적어도 하나는 버스 전극이고, 제 1,2 전극의 일면은 전면 기판과 접촉하고, 제 1 전극과 제 2 전극의 타면은 상부 유전체층과 접촉하며, 필터는 제 1 흑색도를 갖는 제 1 부분(First Portion)과 제 1 부분에 형성되면서 제 1 흑색도보다 큰 제 2 흑색도를 갖는 제 2 부분(Second Portion)을 포함한다.
제 1,2 전극의 일면의 전체면이 전면 기판과 접촉할 수 있다.
또한, 제 1 전극 및 제 2 전극 중 적어도 하나의 색은 유전체 층의 색보다 어두울 수 있다.
또한, 제 1 전극 및 제 2 전극 중 적어도 하나는 제 3 전극과 교차하는 적어도 하나의 라인부와, 라인부로부터 돌출되는 적어도 하나의 돌출부를 포함할 수 있다.
또한, 돌출부는 제 1 방향으로 돌출된 적어도 하나의 제 1 돌출부와 제 1 방향과 역방향인 제 2 방향으로 돌출된 적어도 하나의 제 2 돌출부를 포함할 수 있다.
또한, 제 1 돌출부의 길이는 제 2 돌출부의 길이와 다를 수 있다.
또한, 제 1 돌출부의 폭은 제 2 돌출부의 폭과 다를 수 있다.
또한, 라인부는 복수개이고, 복수의 라인부 중 두 개 이상을 연결하는 연결부가 더 형성될 수 있다.
또한, 라인부와 연결부가 인접하는 부분은 곡률을 가질 수 있다.
또한, 돌출부는 곡률을 갖는 부분을 포함할 수 있다.
또한, 돌출부는 제 3 전극과 중첩(Overlap)될 수 있다.
또한, 제 1 전극 및 제 2 전극 중 적어도 하나는 투명 전극이 생략된(ITO-Less) 전극일 수 있다.
또한, 상기 제 2 부분의 진행 방향과 상기 제 1 부분의 장변이 이루는 각도는 5°이상 80°이하일 수 있다.
또한, 상기 제 2 부분의 굴절률은 상기 제 1 부분의 굴절률보다 작을 수 있다.
또한, 상기 제 2 부분의 굴절률은 상기 제 1 부분의 굴절률의 0.8배 이상 0.999배 이하일 수 있다.
삭제
삭제
삭제
이하, 첨부된 도면을 참조하여 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치를 상세히 설명하기로 한다.
도 1은 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치의 구성의 일례를 설명하기 위한 도면이다.
도 1을 살펴보면 영상을 표시하는 플라즈마 디스플레이 패널(100)과 이러한 플라즈마 디스플레이 패널(100)의 전면에 배치되는 영상 필터(Image Filter, 110)를 포함한다.
플라즈마 디스플레이 패널(100)은 도시하지는 않았지만 서로 나라한 제 1 전극과 제 2 전극을 포함하고, 아울러 제 1 전극 및 제 2 전극과 교차하는 제 3 전극을 포함한다. 이러한 플라즈마 디스플레이 패널에 관해서는 이후의 설명을 통해 보다 명확히 하도록 한다.
영상 필터(110)는 도시하지는 않았지만 차광부와 기재층을 포함할 수 있다. 이러한 영상 필터(110)에 대해 보다 상세히 살펴보면 다음과 같다.
도 2는 영상 필터의 일례에 대해 보다 상세히 설명하기 위한 도면이다.
도 2를 살펴보면, 영상 필터는 기재층(130), 차광부(120)를 포함한다.
여기서, 기재층(130)과 차광부(120)는 소정의 기판(Substrate)에 형성될 수 있다. 이러한, 기판은 유리 재질 또는 수지 재질을 포함할 수 있다.
기재 층(130)은 실질적으로 투명할 수 있다.
차광부(120)는 기재층(130)에 형성되며 기재층(130) 보다 더 어두운 색을 갖는다. 예를 들면, 차광부(120)는 탄소(Carbon) 등의 재질을 포함하고, 이에 따라, 실질적으로 검은 색일 수 있다.
아울러, 차광부(120)는 기재층(130)의 방향으로 진행할수록 폭이 점진적으로 감소하는 부분을 포함할 수 있다. 이에 따라, 차광부(120)의 밑면과 나란한 기재층(130)의 일면과 차광부(120)는 소정의 각도(θ1)를 이룰 수 있다. 이러한 각도(θ1)는 대략 70°이상 90°미만으로 설정될 수 있다.
이러한, 차광부(120)의 기능에 대해 첨부된 도 3을 결부하여 살펴보면 다음과 같다.
도 3은 차광부의 기능에 대해 설명하기 위한 도면이다.
도 3을 살펴보면, 영상 필터의 내측, 즉 도시하지는 않았지만 플라즈마 디스플레이 패널 내부에 위치하는 a 지점에서 발생한 광은 직접 외측으로 방출되고, 아울러 b, c 지점에서 발생한 광은 차광부(120)에 의해 전반사되어 외측으로 방출될 수 있다. 반면에, 영상 필터의 외측, 즉 플라즈마 디스플레이 패널의 외부에 위치하는 d, e 지점으로부터 입사되는 광은 차광부(120)에 흡수될 수 있다.
여기서, 차광부(120)의 굴절률이 기재층(130)의 굴절률보다 더 작고, 아울러 차광부(120)의 밑면과 나란한 기재층(130)의 일면과 차광부(120)가 소정의 각도(θ 1)를 이루게 하면, 영상 필터의 내측에서 발생하는 광은 보다 효과적으로 외부로 방출되고, 아울러 외부로부터 영상 필터로 입사되는 광은 보다 효과적으로 흡수할 수 있다.
이와 같이, 영상 필터의 내측에서 발생한 광은 외측으로 효과적으로 방출되고, 반면에 영상 필터의 외측으로부터 입사되는 광은 흡수됨으로써 영상 필터의 내측으로부터 방출되는 광, 즉 플라즈마 디스플레이 패널에서 발생하는 광의 콘트라스트(Contrast) 특성이 향상될 수 있다. 즉, 구현되는 영상의 콘트라스트 특성이 향상될 수 있다.
여기서, 영상 필터의 외측으로부터 입사되는 광을 보다 효과적으로 흡수하고, 아울러 영상 필터의 내측에서 발생한 광을 보다 효과적으로 방출시키기 위해 차광부(120)의 굴절률은 기재층(130)의 굴절률의 0.8배 이상 0.999배 이하로 설정될 수 있다.
또한, 기재층(130)의 높이(t3)는 차광부(120)의 높이(t2)의 1.01배 이상 2.25배 이하로 설정될 수 있다. 이와 같이 설정하면 제조 공정상의 수율향상 및 영상 필터의 견고성을 충분히 확보할 수 있고, 아울러 영상 필터의 외측에서 입사되는 광을 충분히 차단시키고, 아울러 영상 필터의 내측에서 발출되는 광의 투과성을 충분히 확보할 수 있다.
또한, 차광부(120)의 하부 간의 간격(t4)은 차광부(120)의 밑면의 폭(t1)의 1.1배 이상 5배 이하로 설정될 수 있다. 이와 같이 설정하게 되면, 영상 필터의 개구율을 충분히 확보할 수 있고, 아울러 영상 필터의 외측으로부터 입사되는 광을 충분히 차단시킬 수 있고, 아울러 차광부(120)의 제조 공정을 용이하게 할 수 있다.
또한, 차광부(120)의 상부 간의 간격(t5)은 차광부(120)의 하부 간의 간격(t4)의 1.1배 이상 3.25배 이하로 설정될 수 있다. 이와 같이 설정하게 되면, 영상 필터의 개구율을 충분히 확보할 수 있고, 아울러 차광부(120)의 각도(θ1)를 이상적으로 설정할 수 있게 되어 영상 필터의 외측으로부터 입사되는 광을 충분히 차단시킬 수 있다.
또한, 차광부(120)의 높이(t2)는 차광부(120)의 하부 간의 간격(t4)의 0.89배 이상 4.25배 이하로 설정될 수 있다. 이와 같이 설정하게 되면, 영상 필터의 개구율을 충분히 확보할 수 있고, 아울러 영상 필터의 외측으로부터 입사되는 광을 충분히 차단할 수 있다.
예를 들면, 차광부(120)의 밑면의 폭(t1)은 18㎛(마이크로미터)이상 35㎛(마이크로미터)이하로 설정될 수 있다.
또는, 차광부(120)의 높이(t2)는 80㎛(마이크로미터)이상 170㎛(마이크로미터)이하로 설정될 수 있다.
또는, 기재층(130)의 높이(t3)는 100㎛(마이크로미터)이상 180㎛(마이크로미터)이하로 설정될 수 있다.
또는, 차광부(120)의 하부간의 간격(t4)은 40㎛(마이크로미터)이상 90㎛(마이크로미터)이하로 설정될 수 있다.
또는, 차광부(120)의 상부간의 간격(t5)은 90㎛(마이크로미터)이상 130㎛(마 이크로미터)이하로 설정될 수 있다.
다음, 도 4a 내지 도 4e는 차광부의 또 다른 형태에 대해 설명하기 위한 도면이다.
먼저, 도 4a를 살펴보면 차광부(120)는 제 1 폭을 갖는 제 1 부분(a)과 제 2 폭을 갖는 제 2 부분(b)을 포함할 수 있다.
예를 들면, 차광부(120)는 기재층(130)의 내부 방향으로 진행할수록 그 폭이 감소할 수 있다.
또는, 차광부(120)는 기재층(130)의 내부 방향으로 진행할수록 그 폭이 감소하는 정도가 다른 두 부분을 포함할 수 있다. 예를 들면, a 지점까지는 제 1 비율로 그 폭이 감소하고, 반면에 b 지점부터는 제 1 비율보다 더 큰 제 2 비율로 그 폭이 감소할 수 있다.
다음, 도 4b를 살펴보면 앞선 도 4a와는 다르게 차광부(120)는 a 지점까지는 제 1 비율로 그 폭이 감소하고, 반면에 b 지점부터는 제 1 비율보다 더 작은 제 2 비율로 그 폭이 감소할 수 있다.
다음, 도 4c를 살펴보면 차광부(120)는 그 끝단이 실질적으로 평평한 형태를 가질 수 있다.
다음, 도 4d를 살펴보면 차광부(120)는 그 측면이 완만한 곡선을 이룰 수 있다.
다음, 도 4e를 살펴보면 차광부(120)의 측면은 a 지점까지는 실질적으로 직선 형태이고, b 지점부터는 곡선 형태일 수 있다. 예를 들면, 차광부(120)는 끝단 이 곡면을 포함한다.
이상에서와 같이 차광부의 형태는 다양하게 변경될 수 있는 것이다.
다음, 도 5a 내지 도 5b는 차광부의 진행 방향에 대해 설명하기 위한 도면이다.
먼저, 도 5a를 살펴보면 차광부(500)의 진행 방향과 기재층(510)의 장변은 실질적으로 나란할 수 있다.
다음, 도 5b를 살펴보면 차광부(520)의 진행 방향은 기재층(510)의 장변과 소정 각도(θ2)를 이룰 수 있다.
이와 같이, 차광부(520)의 진행 방향과 기재층(510)의 장변이 소정 각도(θ2)를 이루게 되면 두 개 이상의 주기적인 패턴(Periodic Pattern)이 겹쳐질 때 만들어지는 간섭무늬(Interference Fringe), 즉 모아레 무늬(Moire Fringe)를 차단할 수 있다.
아울러, 이러한 모아레 무늬를 더욱 효과적으로 차단하기 위해 차광부(520)의 진행 방향과 기재층(510)의 장변이 이루는 소정 각도(θ2)는 대략 5°이상 80°이하로 설정될 수 있다.
한편, 앞선 도 5a 내지 도 5b의 이전에는 스트라이프 타입(Stripe Type)의 차광부에 대해서만 도시하고 설명하였지만, 이러한 차광부의 타입의 다양하게 변경될 수 있다.
다음, 도 6a 내지 도 6c는 차광부의 다양한 타입(Type)에 대해 설명하기 위한 도면이다.
먼저, 도 6a를 살펴보면 차광부(600)는 매트릭스 타입(Matrix Type)으로 형성될 수 있다.
다음, 도 6b를 살펴보면 차광부(620)는 물결 타입으로 형성될 수 있다.
다음, 도 6c를 살펴보면 차광부(630)는 돌기 타입으로 형성될 수 있다. 예를 들면, 반구 형태로 돌기된 타입의 복수의 차광부(630)가 소정의 간격을 두고 배열될 수 있다.
이상에서와 같이, 차광부의 타입은 다양하게 변경될 수 있다.
다음, 도 7은 서로 다른 패턴을 갖는 두 개 이상의 차광부를 함께 사용하는 경우의 일례를 설명하기 위한 도면이다.
도 7을 살펴보면, 제 1 기재층(702)과 이러한 제 1 기재층(702)의 장변과 나란한 제 1 차광부(701)를 포함하는 제 1 차광층(700), 그리고 제 2 기재층(712)과 이러한 제 2 기재층(712)의 단변과 나란한 제 2 차광부(711)를 포함하는 제 2 차광층(710)이 하나의 영상 필터에 포함될 수 있다.
이와 같이, 서로 다른 패턴을 갖는 두 개 이상의 차광부를 함께 사용하게 되면, 영상 필터의 시야각을 다양하게 조절할 수 있다.
다음, 도 8은 차광부의 또 다른 구조에 대해 설명하기 위한 도면이다.
도 8을 살펴보면, 차광부(810)는 복수의 층(Layer)을 갖는다. 예를 들면, 차광부(810)는 차광 외층(811)과 차광 내층(812)을 포함할 수 있다. 여기서, 차광 외층(811)은 차광 내층(812)을 덮도록 형성될 수 있다.
아울러, 차광 외층(811)은 굴절률이 기재층(820)의 굴절률보다는 작은 재질 을 포함할 수 있다.
또한, 차광 내층(812)의 굴절률은 차광 외층(811)의 굴절률과 다르거나 또는 동일할 수 있다. 예를 들면, 차광 내층(812)의 굴절률은 차광 외층(811)의 굴절률보다 더 작다.
다음, 도 9a 내지 도 9b는 필름 타입 영상 필터와 글라스 타입 영상 필터에 대해 설명하기 위한 도면이다.
먼저, 도 9a를 살펴보면 플라즈마 디스플레이 패널(970)의 전면에 제 1 접착층(980)이 형성되고, 이러한 제 1 접착층(980)에 영상 필터(990)가 부착될 수 있다. 예를 들면, 영상 필터(990)는 플라즈마 디스플레이 패널(970)의 전면에 라미네이팅(Laminating) 등의 방법을 통해 부착될 수 있다. 이러한 경우의 영상 필터(990)는 필름 필터 타입이다.
여기서, 번호 910은 차광부이고, 번호 920은 기재층일 수 있다. 아울러, 번호 930은 기판이고, 940은 전자파 차폐층일 수 있고,
번호 930의 기판은 수지 재질을 포함할 수 있고, 번호 940의 전자파 차폐층은 메쉬 타입(Mesh Type) 또는 스퍼터(Sputter Type)의 금속층을 포함할 수 있다. 아울러, 번호 940의 전자파 차폐층은 플라즈마 디스플레이 패널의 구동 시 발생할 수 있는 유해 전자파를 차폐하여 전자파 장애(Electro Magnetic Interference, EMI)의 발생을 억제할 수 있다.
또한, 영상 필터(990)에서 기재층(920)과 기판(930) 사이에 제 2 접착층(950)이 형성되고, 기판(930)과 전자파 차폐층(940)의 사이에는 제 3 접착 층(960)이 형성될 수도 있다.
다음, 도 9b를 살펴보면 영상 필터(990)는 플라즈마 디스플레이 패널(970)과 소정 거리(d) 이격되게 배치될 수 있다. 예를 들면, 영상 필터(990)는 서포터(Supporter, 900)에 의해 지지되어 플라즈마 디스플레이 패널(970)의 전면과 d의 거리를 두고 이격되게 배치될 수 있다. 이러한 경우의 영상 필터(990)는 글라스 필터 타입이고, 번호 930의 기판이 유리 재질을 포함할 수 있다.
한편, 이상에서는 도시하지 않았지만 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함되는 영상 필터에는 근적외선(Near Infrared Ray, NIR)을 흡수 또는 반사할 수 있는 근적외선 차폐층, 컬러층 등 또 다른 기능성 층이 추가로 적층되는 것도 가능한 것이다.
다음, 도 10a 내지 도 10d는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 구조의 일례를 설명하기 위한 도면이다.
먼저, 도 1a를 살펴보면, 플라즈마 디스플레이 패널은 서로 나란한 제 1 전극(1002, Y)과 제 2 전극(1003, Z)이 형성되는 전면 기판(1001)과, 제 1 전극(1002, Y) 및 제 2 전극(1003, Z)과 교차하는 제 3 전극(1013, X)이 형성되는 후면 기판(1011)이 합착되어 이루어질 수 있다.
여기서, 제 1 전극(1002, Y) 및 제 2 전극(1003, Z) 중 적어도 하나는 단일 층(One Layer)이다. 예를 들면, 제 1 전극(1002, Y) 및 제 2 전극(1003, Z) 중 적어도 하나는 투명 전극이 생략된(ITO-Less) 전극일 수 있다.
이러한, 제 1 전극(1002, Y) 및 제 2 전극(1003, Z) 중 적어도 하나는 실질적으로 불투명한 전기 전도성의 금속 재질을 포함할 수 있다. 예를 들면, 은(Ag), 구리(Cu), 알루미늄(Al) 등과 같은 전기 전도성이 우수하고, 아울러 투명 재질, 예컨대 인듐-틴-옥사이드(ITO)에 비해 가격이 저렴한 재질을 포함할 수 있다. 이로 인해, 제 1 전극(1002, Y) 및 제 2 전극(1003, Z) 중 적어도 하나는 이후에 설명될 상부 유전체 층(1004)보다 색이 어두울 수 있다.
이러한, 단일 층으로 형성될 수 있는 제 1 전극(1002, Y)과 제 2 전극(1003, Z)에 대해서는 이후의 설명을 통해 보다 명확히 하도록 한다.
제 1 전극(1002, Y)과 제 2 전극(1003, Z)은 방전 공간, 즉 방전 셀(Cell)에서 방전을 발생시키고 아울러 방전 셀의 방전을 유지할 수 있다.
이러한 제 1 전극(1002, Y)과 제 2 전극(1003, Z)이 형성된 전면 기판(1001)의 상부에는 제 1 전극(1002, Y)과 제 2 전극(1003, Z)을 덮도록 유전체 층, 예컨대 상부 유전체 층(1004)이 형성될 수 있다.
이러한, 상부 유전체 층(1004)은 제 1 전극(1002, Y) 및 제 2 전극(1003, Z)의 방전 전류를 제한하며 제 1 전극(1002, Y)과 제 2 전극(1003, Z) 간을 절연시킬 수 있다.
여기서, 상부 유전체 층(1004)과 전면 기판(1001)의 사이에는 제 1 전극(1002, Y) 및 제 2 전극(1003, Z) 중 적어도 하나보다 어두운 색의 블랙 층(Black Layer)이 생략된다. 이에 대해서는 도 12a 내지 도 12b에서 보다 상세히 설명하기로 한다.
이러한, 상부 유전체 층(1004) 상면에는 방전 조건을 용이하게 하기 위한 보호 층(1005)이 형성될 수 있다. 이러한 보호 층(1005)은 산화마그네슘(MgO) 등의 재료를 상부 유전체 층(1004) 상부에 증착하는 방법 등을 통해 형성될 수 있다.
한편, 후면 기판(1011) 상에는 전극, 예컨대 제 3 전극(1013, X)이 형성되고, 이러한 제 3 전극(1013, X)이 형성된 후면 기판(1011)의 상부에는 제 3 전극(1013, X)을 덮도록 유전체 층, 예컨대 하부 유전체 층(1015)이 형성될 수 있다.
이러한, 하부 유전체 층(1015)은 제 3 전극(1013, X)을 절연시킬 수 있다.
이러한 하부 유전체 층(1015)의 상부에는 방전 공간 즉, 방전 셀을 구획하기 위한 스트라이프 타입(Stripe Type), 웰 타입(Well Type), 델타 타입(Delta Type), 벌집 타입 등의 격벽(1012)이 형성될 수 있다. 이에 따라, 전면 기판(1001)과 후면 기판(1011)의 사이에서 적색(Red : R), 녹색(Green : G), 청색(Blue : B) 방전 셀 등이 형성될 수 있다.
또한, 적색(R), 녹색(G), 청색(B) 방전 셀 이외에 백색(White : W) 또는 황색(Yellow : Y) 방전 셀이 더 형성되는 것도 가능하다.
한편, 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널에서의 적색(R), 녹색(G) 및 청색(B) 방전 셀의 폭은 실질적으로 동일할 수도 있지만, 적색(R), 녹색(G) 및 청색(B) 방전 셀 중 적어도 하나의 폭이 다른 방전 셀의 폭과 다르게 할 수도 있다.
예컨대, 도 10b와 같이 적색(R) 방전 셀의 폭(a)이 가장 작고, 녹색(G) 및 청색(B) 방전 셀의 폭(b, c)을 적색(R) 방전 셀의 폭(a)보다 크게 할 수 있다.
여기서, 녹색(G) 방전 셀의 폭(b)은 청색(B) 방전 셀의 폭(c)과 실질적으로 동일하거나 상이할 수 있다.
이와 같이, 형성하게 되면 방전 셀 내에 형성되는 후술될 형광체 층(1014)의 폭도 방전 셀의 폭에 관련하여 변경된다. 예를 들면, 도 10b와 같은 경우에 청색(B) 방전 셀에 형성되는 청색(B) 형광체 층의 폭이 적색(R) 방전 셀 내에 형성되는 적색(R) 형광체 층의 폭보다 넓고, 아울러 녹색(G) 방전 셀에 형성되는 녹색(G) 형광체 층의 폭이 적색(R) 방전 셀 내에 형성되는 적색(R) 형광체 층의 폭보다 넓을 수 있다.
그러면, 구현되는 영상의 색온도 특성이 향상될 수 있다.
또한, 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 적용될 수 있는 플라즈마 디스플레이 패널은 도 10a에 도시된 격벽(1012)의 구조뿐만 아니라, 다양한 형상의 격벽의 구조도 가능할 것이다. 예컨대, 격벽(1012)은 제 1 격벽(1012b)과 제 2 격벽(1012a)을 포함하고, 여기서, 제 1 격벽(1012b)의 높이와 제 2 격벽(1012a)의 높이가 서로 다른 차등형 격벽 구조, 제 1 격벽(1012b) 또는 제 2 격벽(1012a) 중 하나 이상에 배기 통로로 사용 가능한 채널(Channel)이 형성된 채널형 격벽 구조, 제 1 격벽(1012b) 또는 제 2 격벽(1012a) 중 하나 이상에 홈(Hollow)이 형성된 홈형 격벽 구조 등이 가능할 것이다.
여기서, 차등형 격벽 구조인 경우에는 도 10c와 같이 제 1 격벽(1012b) 또는 제 2 격벽(1012a) 중 제 1 격벽(1012b)의 높이(h1)가 제 2 격벽(1012a)의 높이(h2)보다 더 낮을 수 있다. 아울러, 채널형 격벽 구조인 경우에는 제 1 격벽(1012b)에 채널이 형성될 수 있다.
한편, 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 적용될 수 있는 플라즈마 디스플레이 패널에서는 적색(R), 녹색(G) 및 청색(B) 방전 셀 각각이 동일한 선상에 배열되는 것으로 도시 및 설명되고 있지만, 다른 형상으로 배열되는 것도 가능할 것이다. 예컨대, 적색(R), 녹색(G) 및 청색(B) 방전 셀이 삼각형 형상으로 배열되는 델타(Delta) 타입의 배열도 가능할 것이다. 또한, 방전 셀의 형상도 사각형상뿐만 아니라 오각형, 육각형 등의 다양한 다각 형상도 가능할 것이다.
또한, 여기 도 10a에서는 후면 기판(1011)에 격벽(1012)이 형성된 경우만을 도시하고 있지만, 격벽(1012)은 전면 기판(1001) 또는 후면 기판(1011) 중 적어도 어느 하나에 형성될 수 있다.
여기서, 격벽(1012)에 의해 구획된 방전 셀 내에는 소정의 방전 가스가 채워질 수 있다.
아울러, 격벽(1012)에 의해 구획된 방전 셀 내에는 어드레스 방전 시 화상표시를 위한 가시 광을 방출하는 형광체 층(1014)이 형성될 수 있다. 예를 들면, 적색(Red : R), 녹색(Green : G), 청색(Blue : B) 형광체 층이 형성될 수 있다.
또한, 적색(R), 녹색(G), 청색(B) 형광체 이외에 백색(White : W) 및/또는 황색(Yellow : Y) 형광체 층이 더 형성되는 것도 가능하다.
또한, 적색(R), 녹색(G) 및 청색(B) 방전 셀 중 적어도 어느 하나의 방전 셀에서의 형광체 층(1014)의 두께가 다른 방전 셀과 상이할 수 있다. 예를 들면, 도 10d에서와 같이 녹색(G) 방전 셀의 형광체 층, 즉 녹색(G) 형광체 층(1014b) 또는 청색(B) 방전 셀에서의 형광체 층, 즉 청색(B) 형광체 층(1014a)의 두께(t2, t3)가 적색(R) 방전 셀에서의 형광체 층, 즉 적색(R) 형광체 층(1014c)의 두께(t1)보다 더 두꺼울 수 있다. 여기서, 녹색(G) 형광체 층(1014b)의 두께(t2)는 청색(B) 형광체 층(1014a)의 두께(t3)와 실질적으로 동일하거나 상이할 수 있다.
한편, 이상에서는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 일례만을 도시하고 설명한 것으로써, 본 발명이 이상에서 설명한 구조의 플라즈마 디스플레이 패널에 한정되는 것은 아님을 밝혀둔다. 예를 들면, 여기 이상의 설명에서는 번호 1004의 상부 유전체 층 및 번호 1015의 하부 유전체 층이 각각 하나의 층(Layer)인 경우만을 도시하고 있지만, 이러한 상부 유전체 층 및 하부 유전체 층 중 하나 이상은 복수의 층으로 이루지는 것도 가능한 것이다.
아울러, 번호 1012의 격벽으로 인한 외부 광의 반사를 방지하기 위해 격벽(1012)의 상부에 외부 광을 흡수할 수 있는 블랙 층(미도시)을 더 형성할 수도 있다.
또한, 후면 기판(1011) 상에 형성되는 제 3 전극(1013)은 폭이나 두께가 실질적으로 일정할 수도 있지만, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 폭이나 두께와 다를 수도 있을 것이다. 예컨대, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 그것보다 더 넓거나 두꺼울 수 있을 것이다.
이와 같이, 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 적용될 수 있는 플라즈마 디스플레이 패널의 구조는 다양하게 변경될 수 있는 것이다.
한편, 이상에서 언급한 바와 같이 전면 기판(1001)에 형성되는 제 1 전극(1002, Y)과 제 2 전극(1003, Z)은 단일 층으로 형성된다. 이에 대해 살펴보면 다음과 같다.
다음, 도 11은 제 1 전극 및 제 2 전극 중 적어도 하나가 단일 층으로 형성되는 이유에 대해 설명하기 위한 도면이다.
도 11을 살펴보면, (a)에는 본 발명의 일실시예와는 다르게 전면 기판(1100) 상에 형성된 제 1 전극(1110)과 제 2 전극(1120)이 복수의 층(Layer)인 경우의 일례가 나타나 있다.
예를 들면, 제 1 전극(1110)과 제 2 전극(1120)은 투명 전극(1110a, 1120a)과 버스 전극(1110b, 1120b)을 포함할 수 있다.
이러한, (a)의 경우에서는 제 1 전극(1110)과 제 2 전극(1120)의 형성 공정 시 투명 전극(1110a, 1120a)을 형성한 이후에 버스 전극(1110b, 1120b)을 또 다시 형성하여야 한다.
이에 따라, 이러한 (a)의 경우는 본 발명의 일실시예에서와 같이 제 1 전극과 제 2 전극을 단일 층으로 형성하는 경우에 비해 제조 공정의 수가 더 많게 되고, 이에 따라 제조 단가의 상승을 야기할 수 있다.
아울러, (a)의 투명 전극(1110a, 1120a)의 경우는 실질적으로 투명한 재질, 예컨대 인듐-틴-옥사이드(ITO) 등의 재질을 포함할 수 있는데, 이러한 인듐-틴-옥사이드(ITO) 등의 투명한 재질은 상대적으로 고가이기 때문에 제조 단가가 더욱 상승할 수 있다.
반면에, (b)와 같이 제 1 전극(1002)과 제 2 전극(1003)을 단일 층으로 형성하게 되면 제조 공정이 단순해지고, 아울러 상대적으로 고가인 인듐-틴-옥사이드(ITO) 등의 재질을 사용하지 않아도 되기 때문에 제조 단가가 저감될 수 있는 것이다.
다음, 도 12a 내지 도 12b는 블랙 층의 생략에 대해 설명하기 위한 도면이다.
먼저, 도 12a에는 전면 기판(1001)과 상부 유전체 층(1004)의 사이에 제 1 전극(1002) 및 제 2 전극(1003)보다 어두운 색을 갖는 블랙 층(1200a, 1200b)이 더 형성된 경우가 나타나 있다. 예를 들면, 블랙 층(1200a, 1200b)은 제 1 전극(1002) 및 제 2 전극(1003)과 전면 기판(1001)의 사이에 형성될 수 있다.
이러한 경우에는 외부로부터 입사되는 광이 제 1 전극(1002) 및 제 2 전극(1003)에 의해 반사되는 것을 어느 정도 억제함으로써 콘트라스트 특성을 개선하는데 기여할 수 있다.
한편, 플라즈마 디스플레이 패널(1210)의 전면에 배치되는 영상 필터(1220)가 차광부(1221)와 기재층(1222)을 포함하는 경우에는, 플라즈마 디스플레이 패널(1210)의 내부에서 발생하는 광의 일부가 차광부(1221)에 의해 흡수되고, 이와 함께 블랙 층(1200a, 1200b)에 의해 일부가 흡수된다. 이로 인해, 플라즈마 디스플레이 패널(1210)의 전면에 표시되는 영상의 휘도가 과도하게 감소할 수 있다. 이에 따라, 영상의 화질이 악화될 수 있다.
반면에, 도 12b와 같이 전면 기판(1001)과 상부 유전체 층(1004)의 사이에 앞선 도 12a의 번호 1200a와 1200b의 블랙 층(1200a, 1200b)이 생략되는 경우에는 플라즈마 디스플레이 패널(1210)의 내부에서 발생한 광이 제 1 전극(1002)과 제 2 전극(1003) 및 전면 기판(1001)을 투과하여 영상 필터(1220)까지 도달할 수 있는 가능성이 증가한다. 이에 따라, 구현되는 영상의 휘도를 향상시킬 수 있다.
아울러, 외부로부터 입사되는 광은 플라즈마 디스플레이 패널(1210)에 도달하기 이전에 영상 필터(1220)에 의해 어느 정도 흡수 또는 반사되기 때문에 콘트라스트 특성이 급격히 악화되는 것을 억제할 수 있다.
즉, 전면 기판(1001)과 상부 유전체 층(1004)의 사이에서 블랙 층이 생략되면 구현되는 영상의 휘도를 향상시킬 수 있을 뿐만 아니라, 콘트라스트 특성도 충분히 제공할 수 있다.
또한, 이러한 경우에 블랙 층의 제조 공정에 소요되는 공정 시간 및 제조비용이 확보됨으로써 플라즈마 디스플레이 장치의 제조 단가가 저감된다.
다음, 도 13a 내지 도 13d는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 제 1 전극과 제 2 전극의 제 1 실시예에 대해 설명하기 위한 도면이다.
먼저, 도 13a를 살펴보면 제 1 전극(1330) 및 제 2 전극(1360) 중 적어도 하나는 하나 이상의 라인부(1310a, 1310b, 1340a, 1340b)를 포함할 수 있다.
이러한 라인부(1310a, 1310b, 1340a, 1340b)는 격벽(1300)에 의해 구획된 방전 셀 내에서 제 3 전극(1370)과 교차하도록 형성될 수 있다.
이러한 라인부(1310a, 1310b, 1340a, 1340b)는 방전 셀 내에서 각각 소정 거 리 이격되어 배치될 수 있다.
예를 들어, 제 1 전극(1330)의 제 1 라인부(1310a)와 제 2 라인부(1310b)는 d1의 간격을 두고 이격되고, 제 2 전극(1360)의 제 1 라인부(1340a)와 제 2 라인부(1340b)는 d2의 간격을 두고 이격될 수 있다. 여기서, 간격 d1과 d2는 동일한 경우도 가능하고, 서로 상이한 경우도 가능하다.
또는, 두 개 이상의 라인부가 서로 인접하는 것도 가능한 것이다.
아울러, 이러한 라인부(1310a, 1310b, 1340a, 1340b)는 소정의 폭을 갖는다, 예를 들어, 제 1 전극(1330)의 제 1 라인부(1310a)는 Wa의 폭을 갖고, 제 2 라인부(1310b)는 Wb의 폭을 가질 수 있다.
여기서, 제 1 전극(1330)과 제 2 전극(1360)의 형상은 방전 셀 내에서 서로 대칭일 수 있고, 서로 비대칭일 수도 있다. 예를 들면, 제 1 전극(1330)은 3개의 라인부를 포함하고, 반면에 제 2 전극(1360)은 2개의 라인부를 포함할 수 있는 것이다.
아울러, 라인부의 개수도 조절될 수 있다. 예를 들면, 제 1 전극(1330) 또는 제 2 전극(1360)이 4개 또는 5개의 라인부를 포함할 수 있는 것이다.
아울러, 제 1 전극(1330) 및 제 2 전극(1360) 중 적어도 하나는 적어도 하나의 돌출부(1320a, 1320b, 1350a, 1350b)를 포함할 수 있다.
이러한, 돌출부(1320a, 1320b, 1350a, 1350b)는 라인부(1310a, 1310b, 1340a, 1340b)로부터 돌출되어 형성된다. 또한, 이러한 돌출부(1320a, 1320b, 1350a, 1350b)는 제 3 전극(1370)과 나란할 수 있다. 예를 들면, 제 1 전극(1330) 의 돌출부(1320a, 1320b)는 제 1 전극(1330)의 제 1 라인부(1310a)로부터 돌출되고, 제 2 전극(1360)의 돌출부(1350a, 1350b)는 제 2 전극(1360)의 제 1 라인부(1340a)로부터 돌출될 수 있다.
이러한 돌출부(1320a, 1320b, 1350a, 1350b)는 격벽(1300)에 의해 구획된 방전 셀 내에서 돌출부(1320a, 1320b, 1350a, 1350b)가 형성된 부분에서의 제 1 전극(1330)과 제 2 전극(1360)간의 간격(g1)을 다른 부분에서의 간격(g2)보다 더 짧게 한다. 이에 따라, 제 1 전극(1330)과 제 2 전극(1360)간에 발생하는 방전의 개시 전압, 즉 방전 전압을 낮출 수 있다.
한편, 앞선 도 13a의 경우에는 제 1 전극(1330)과 제 2 전극(1360)이 각각 2개씩의 돌출부를 포함하였지만, 다음 도 13b와 같이 제 1 전극(1330)과 제 2 전극(1360)이 각각 3개씩의 돌출부를 포함하는 것도 가능하고, 아울러, 도시하지는 않았지만 제 1 전극(1330)과 제 2 전극(1360)이 각각 3개씩의 돌출부를 포함하는 것도 가능한 것이다. 이와 같이, 돌출부(1320a, 1320b, 1320c, 1350a, 1350b, 1350c)의 개수는 다양하게 조절될 수 있다.
다음, 도 13c를 살펴보면 복수의 라인부(1310a, 1310b, 1340a, 1340b) 중 적어도 하나의 폭은 다른 라인부의 폭과 다를 수 있다.
예를 들면, 도 13c와 같이 제 1 전극(1330)의 제 1 라인부(1310a)의 폭(Wa)이 제 2 라인부(1310b)의 폭(Wb)보다 더 작을 수 있다.
또는, 다음 도 13d에서와 같이 제 1 전극(1330)의 제 1 라인부(1310a)의 폭(Wa)이 제 2 라인부(1310b)의 폭(Wb)보다 더 클 수 있다.
이와 같이, 라인부의 폭은 다양하게 변경될 수 있다.
다음, 도 14a 내지 도 14b는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 제 1 전극과 제 2 전극의 제 2 실시예에 대해 설명하기 위한 도면이다. 여기 도 14a 내지 도 14b에서는 이상에서 상세히 설명한 내용에 대해서는 그 설명을 생략하기로 한다.
먼저, 도 14a를 살펴보면, 복수의 라인부(1410a, 1410b, 1440a, 1440b) 중 두 개 이상을 연결하는 연결부(1420c, 1450c)가 더 형성될 수 있다.
예를 들면, 제 1 전극(1430)의 연결부(1420c)는 제 1 전극(1430)의 제 1 라인부(1410a)와 제 2 라인부(1410b)를 연결하고, 아울러 제 2 전극(1460)의 연결부(1450c)는 제 2 전극(1460)의 제 1 라인부(1440a)와 제 2 라인부(1440b)를 연결한다.
이와 같이, 연결부(1420c, 1450c)가 두 개의 라인부(1410a, 1410b, 1440a, 1440b)를 연결하게 되면, 격벽(1400)에 의해 구획된 방전 셀 내에서 방전이 더욱 용이하게 확산될 수 있다.
한편, 앞선 도 14a에서는 제 1 전극(1430)의 제 1 라인부(1410a)와 제 2 라인부(1410b)를 연결하는 연결부(1420c)가 1개이지만, 다음 도 14c와 같이 제 1 전극(1430)의 제 1 라인부(1410a)와 제 2 라인부(1410b)를 연결하는 연결부(1420c, 1420d)가 2개일 수 있다. 이와 같이, 연결부(1420c, 1420d, 1450c, 1450d)의 개수는 다양하게 변경될 수 있다.
다음, 도 15a 내지 도 15b는 본 발명의 일실시예에 따른 플라즈마 디스플레 이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 제 1 전극과 제 2 전극의 제 3 실시예에 대해 설명하기 위한 도면이다. 여기 도 15a 내지 도 15b에서는 이상에서 상세히 설명한 내용에 대해서는 그 설명을 생략하기로 한다.
먼저, 도 15a를 살펴보면, 복수의 돌출부(1520a, 1520b, 1520d, 1550a, 1550b, 1550d) 중 적어도 하나는 라인부(1510a, 1510b, 1540a, 1540b)에서 제 1 방향으로 돌출되고, 아울러 복수의 돌출부(1520a, 1520b, 1520d, 1550a, 1550b, 1550d) 중 적어도 하나는 라인부(1510a, 1510b, 1540a, 1540b)에서 제 1 방향과는 다른 제 2 방향으로 돌출될 수 있다.
여기서, 제 1 방향으로 돌출되는 돌출부를 제 1 돌출부(1520a, 1520b, 1550a, 1550b)라 하고, 제 1 방향과 다른 제 2 방향으로 돌출되는 돌출부를 제 2 돌출부(1520d, 1550d)라 할 수 있다. 여기서, 제 1 방향과 제 2 방향은 서로 역방향일 수 있다. 예를 들면, 제 1 방향은 방전 셀 중심방향이고, 제 2 방향은 방전 셀 중심방향과 반대방향일 수 있다.
예를 들면, 번호 1520a와 1520b의 제 1 돌출부는 번호 1510a의 라인부에서 방전 셀의 중심방향으로 돌출되고, 번호 1520d의 제 2 돌출부는 번호 1510b의 라인부에서 방전 셀의 중심방향과 반대의 방향으로 돌출될 수 있다.
이와 같이, 방전 셀의 중심방향과 반대의 방향으로 돌출되는 번호 1520d의 돌출부 및 1550d의 돌출부는 방전 셀 내에서 방전이 더욱 넓게 확산되도록 한다.
한편, 도 15a의 경우에는 제 1 전극(1530)에 포함되는 제 2 방향, 예컨대 방전 셀 중심방향과 반대방향으로 돌출되는 제 2 돌출부(1520d)의 개수는 1개인데 반 해, 다음 도 15b와 같이 제 2 방향으로 돌출되는 제 2 돌출부(1520d, 1550e)의 개수는 2개이다. 이와 같이, 제 2 방향으로 돌출되는 제 2 돌출부(1520d, 1520e, 1550d, 1550e)의 개수는 다양하게 변경될 수 있다.
다음, 도 16a 내지 도 16b는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 제 1 전극과 제 2 전극의 제 4 실시예에 대해 설명하기 위한 도면이다. 여기, 도 16a 내지 도 16b에서는 앞서 상세히 설명한 내용에 대해서는 그 설명을 생략하기로 한다.
먼저, 도 16a를 살펴보면 제 1 방향, 예컨대 방전 셀 중심방향으로 돌출되는 제 1 돌출부(1620a, 1620b, 1650a, 1650b)의 형상과 제 2 방향, 예컨대 방전 셀 중심방향과 반대의 방향으로 돌출되는 제 2 돌출부(1620d, 1650d)의 형상은 다를 수 있다.
예를 들면, 제 1 돌출부(1620a, 1620b, 1650a, 1650b)의 폭은 제 10 폭(W10)으로 설정되고, 제 2 돌출부(1620d, 1650d)의 폭은 제 10 폭(W10)보다 더 작은 제 20 폭(W20)일 수 있다.
이와 같이, 제 1 돌출부(1620a, 1620b, 1650a, 1650b)의 폭(W10)을 제 2 돌출부(1620d, 1650d)의 폭(W20)보다 더 넓게 하면 제 1 전극(1630)과 제 2 전극(1660)간에 발생하는 방전의 개시 전압, 즉 방전 전압을 더욱 낮출 수 있다.
다음, 도 16b를 살펴보면 도 16a와는 다르게 제 1 돌출부(1620a, 1620b, 1650a, 1650b)의 폭은 제 20 폭(W20)으로 설정되고, 제 2 돌출부(1620d, 1650d)의 폭은 제 20 폭(W20)보다 더 큰 제 10 폭(W10)일 수 있다.
이와 같이, 제 2 돌출부(1620d, 1650d)의 폭(W10)을 제 1 돌출부(1620a, 1620b, 1650a, 1650b)의 폭(W20)보다 더 넓게 하면 방전 셀 내에서 발생한 방전을 방전 셀의 외곽부분으로 보다 효과적으로 확산시킬 수 있다.
다음, 도 17a 내지 도 17b는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 제 1 전극과 제 2 전극의 제 5 실시예에 대해 설명하기 위한 도면이다. 여기 도 17a 내지 도 17b에서는 이상에서 상세히 설명한 내용에 대해서는 그 설명을 생략하기로 한다.
먼저, 도 17a를 살펴보면, 제 1 방향, 예컨대 방전 셀 중심방향으로 돌출되는 제 1 돌출부(1720a, 1720b, 1750a, 1750b)의 길이와 제 2 방향, 예컨대 방전 셀 중심방향과 반대의 방향으로 돌출되는 제 2 돌출부(1720d, 1750d)의 길이는 다를 수 있다.
예를 들면, 제 1 돌출부(1720a, 1720b, 1750a, 1750b)의 길이는 제 1 길이(L1)로 설정되고, 제 2 돌출부(1720d, 1750d)의 길이는 제 1 길이(L1)보다 더 짧은 제 2 길이(L2)일 수 있다.
이와 같이, 제 1 돌출부(1720a, 1720b, 1750a, 1750b)의 길이(L1)를 제 2 돌출부(1720d, 1750d)의 길이(L2)보다 더 길게 하면 제 1 전극(1730)과 제 2 전극(1760)간에 발생하는 방전의 개시 전압, 즉 방전 전압을 더욱 낮출 수 있다.
다음, 도 17b를 살펴보면 도 17a와는 다르게 제 1 돌출부(1720a, 1720b, 1750a, 1750b)의 길이는 제 2 길이(L2)로 설정되고, 제 2 돌출부(1720d, 1750d)의 길이는 제 2 길이(L2)보다 더 긴 제 1 길이(L1)일 수 있다.
이와 같이, 제 2 돌출부(1720d, 1750d)의 길이(L1)를 제 1 돌출부(1720a, 1720b, 1750a, 1750b)의 길이(L2)보다 더 길게 하면 방전 셀 내에서 발생한 방전을 방전 셀의 외곽부분으로 보다 효과적으로 확산시킬 수 있다.
다음, 도 18은 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 제 1 전극과 제 2 전극의 제 6 실시예에 대해 설명하기 위한 도면이다. 여기 도 18에서는 이상에서 상세히 설명한 내용에 대해서는 그 설명을 생략하기로 한다.
도 18을 살펴보면, 돌출부(1820a, 1820b, 1820d, 1850a, 1850b, 1850d)는 곡률을 갖는 부분을 포함할 수 있다. 예를 들어, 돌출부(1820a, 1820b, 1820d, 1850a, 1850b, 1850d)가 복수개인 경우 복수의 돌출부(1820a, 1820b, 1820d, 1850a, 1850b, 1850d) 중 적어도 하나는 곡률을 갖는 부분을 포함할 수 있다. 즉 복수의 돌출부(1820a, 1820b, 1820d, 1850a, 1850b, 1850d) 중 적어도 하나는 일부분이 곡률을 가질 수 있다. 예를 들면, 복수의 돌출부(1820a, 1820b, 1820d, 1850a, 1850b, 1850d) 중 적어도 하나의 끝단부가 곡률을 갖고, 아울러 돌출부(1820a, 1820b, 1820d, 1850a, 1850b, 1850d)와 라인부(1810a, 1810b, 1840a, 1840b)가 인접하는 부분이 곡률을 갖는 것도 가능하다.
아울러, 라인부(1810a, 1810b, 1840a, 1840b)와 연결부(1820c, 1850c)가 인접하는 부분이 곡률을 갖는 것도 가능하다.
이와 같이, 형성하게 되면 제 1 전극과 제 2 전극의 제조 공정이 보다 용이해질 수 있다. 아울러, 구동 시 벽 전하가 특정 위치에 과도하게 집중되는 것을 방 지할 수 있고, 이에 따라 구동을 안정시킬 수 있다.
다음, 도 19는 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에 포함될 수 있는 플라즈마 디스플레이 패널의 제 1 전극과 제 2 전극의 제 7 실시예에 대해 설명하기 위한 도면이다. 여기, 도 19에서는 앞서 상세히 설명한 내용에 대해서는 그 설명을 생략하기로 한다.
도 19를 살펴보면, 돌출부는 (a)와 같이 사다리꼴 형태로 형성되는 것도 가능하고, 또는 (b)와 같이 머리 부분의 부분의 폭이 몸통 부분의 폭보다 더 넓은 형태로 형성되는 것도 가능한 것이다. 이와 같이, 돌출부의 형태는 다양하게 변경될 수 있다.
다음, 도 20은 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에서 영상의 계조를 구현하기 위한 영상 프레임(Frame)에 대해 설명하기 위한 도면이다.
또한, 도 21은 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치의 동작의 일례를 설명하기 위한 도면이다.
먼저, 도 20을 살펴보면 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치에서 영상의 계조(Gray Level)를 구현하기 위한 영상 프레임은 발광횟수가 다른 복수의 서브필드로 나누어질 수 있다.
아울러, 도시하지는 않았지만 복수의 서브필드 중 하나 이상의 서브필드는 다시 방전 셀을 초기화시키기 위한 리셋 기간(Reset Period), 방전될 방전 셀을 선택하기 위한 어드레스 기간(Address Period) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(Sustain Period)으로 나누어 질 수 있다.
예를 들어, 256 계조로 영상을 표시하고자 하는 경우에 예컨대 하나의 영상 프레임은, 도 20과 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 리셋 기간, 어드레스 기간 및 서스테인 기간으로 다시 나누어질 수 있다.
한편, 서스테인 기간에 공급되는 서스테인 신호의 개수를 조절하여 해당 서브필드의 계조 가중치를 설정할 수 있다. 즉, 서스테인 기간을 이용하여 각각의 서브필드에 소정의 계조 가중치를 부여할 수 있다. 예를 들면, 제 1 서브필드의 계조 가중치를 20 으로 설정하고, 제 2 서브필드의 계조 가중치를 21 으로 설정하는 방법으로 각 서브필드의 계조 가중치가 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가되도록 각 서브필드의 계조 가중치를 결정할 수 있다. 이와 같이 각 서브필드에서 계조 가중치에 따라 각 서브필드의 서스테인 기간에서 공급되는 서스테인 신호의 개수를 조절함으로써, 다양한 영상의 계조를 구현하게 된다.
본 발명의 일실시예에 따른 플라즈마 디스플레이 장치는 영상을 구현하기 위해, 예컨대 1초의 영상을 표시하기 위해 복수의 영상 프레임을 사용한다. 예를 들면, 1초의 영상을 표시하기 위해 60개의 영상 프레임을 사용하는 것이다. 이러한 경우에 하나의 영상 프레임의 길이(T)는 1/60 초, 즉 16.67ms일 수 있다.
여기, 도 20에서는 하나의 영상 프레임이 8개의 서브필드로 이루어진 경우만으로 도시하고 설명하였지만, 이와는 다르게 하나의 영상 프레임을 이루는 서브필드의 개수는 다양하게 변경될 수 있다. 예를 들면, 제 1 서브필드부터 제 12 서브 필드까지의 12개의 서브필드로 하나의 영상 프레임을 구성할 수도 있고, 10개의 서브필드로 하나의 영상 프레임을 구성할 수도 있는 것이다.
또한, 여기 도 20에서는 하나의 영상 프레임에서 계조 가중치의 크기가 증가하는 순서에 따라 서브필드들이 배열되었지만, 이와는 다르게 하나의 영상 프레임에서 서브필드들이 계조 가중치가 감소하는 순서에 따라 배열될 수도 있고, 또는 계조 가중치에 관계없이 서브필드들이 배열될 수도 있는 것이다.
다음, 도 21을 살펴보면 앞선 도 20과 같은 영상 프레임에 포함된 복수의 서브필드 어느 하나의 서브필드(Subfield)에서의 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치의 동작의 일례가 나타나 있다.
먼저, 리셋 기간 이전의 프리(Pre) 리셋 기간에서 제 1 전극(Y)에 제 1 하강 램프(Ramp-Down) 신호가 공급될 수 있다.
아울러, 제 1 전극(Y)에 제 1 하강 램프 신호가 공급되는 동안 제 1 하강 램프 신호와 반대 극성 방향의 프리(Pre) 서스테인 신호가 제 2 전극(Z)에 공급될 수 있다.
여기서, 제 1 전극(Y)에 공급되는 제 1 하강 램프 신호는 제 1 전압(V1)까지 점진적으로 하강할 수 있다.
아울러, 프리 서스테인 신호는 프리 서스테인 전압(Vpz)을 실질적으로 일정하게 유지할 수 있다. 여기서, 프리 서스테인 전압(Vpz)은 이후의 서스테인 기간에서 공급되는 서스테인 신호(SUS)의 전압, 즉 서스테인 전압(Vs)과 대략 동일한 전압일 수 있다.
이와 같이, 프리 리셋 기간에서 제 1 전극(Y)에 제 1 하강 램프 신호가 공급되고, 이와 함께 제 2 전극(Z)에 프리 서스테인 신호가 공급되면 제 1 전극(Y) 상에 소정 극성의 벽 전하(Wall Charge)가 쌓이고, 제 2 전극(Z) 상에는 제 1 전극(Y)과 반대 극성의 벽 전하들이 쌓인다. 예를 들면, 제 1 전극(Y) 상에는 양(+)의 벽 전하(Wall Charge)가 쌓이고, 제 2 전극(Z) 상에는 음(-)의 벽 전하가 쌓일 수 있다.
이에 따라, 이후의 리셋 기간에서 충분한 세기의 셋업 방전을 발생시킬 수 있게 되고, 결국 초기화를 충분히 안정적으로 수행할 수 있게 된다.
아울러, 리셋 기간에서 제 1 전극(Y)으로 공급되는 상승 램프 신호(Ramp-Up)의 전압이 더 작아지더라도 충분한 세기의 셋업 방전을 발생시킬 수 있게 된다.
구동 시간을 확보하는 관점에서 영상 프레임의 서브필드 중에서 시간상 가장 먼저 배열되는 서브필드에서의 리셋 기간이전에 프리 리셋 기간이 포함되거나 영상 프레임의 서브필드 중 2개 또는 3개의 서브필드에서 리셋 기간이전에 프리 리셋 기간이 포함되는 것도 가능하다.
또는, 이러한 프리 리셋 기간은 모든 서브필드에서 생략되는 것도 가능하다.
프리 리셋 기간 이후, 초기화를 위한 리셋 기간의 셋업(Set-Up) 기간에서는 제 1 전극(Y)으로 제 1 하강 램프 신호와 반대 극성 방향의 상승 램프(Ramp-Up) 신호가 공급될 수 있다.
여기서, 상승 램프 신호는 제 2 전압(V2)부터 제 3 전압(V3)까지 제 1 기울기로 점진적으로 상승하는 제 1 상승 램프 신호와 제 3 전압(V3)부터 제 4 전 압(V4)까지 제 2 기울기로 상승하는 제 2 상승 램프 신호를 포함할 수 있다.
이러한 셋업 기간에서는 상승 램프 신호에 의해 방전 셀 내에는 약한 암방전(Dark Discharge), 즉 셋업 방전이 일어난다. 이 셋업 방전에 의해 방전 셀 내에는 어느 정도의 벽 전하(Wall Charge)가 쌓일 수 있다.
여기서, 제 2 상승 램프 신호의 제 2 기울기는 제 1 기울기보다 더 완만할 수 있다. 이와 같이, 제 2 기울기를 제 1 기울기보다 더 완만하게 하게 되면, 셋업 방전이 발생하기 이전까지는 전압을 상대적으로 빠르게 상승시키고, 셋업 방전이 발생하는 동안에는 전압을 상대적으로 느리게 상승시키는 효과를 획득함으로써, 셋업 방전에 의해 발생하는 광의 양을 저감시킬 수 있다.
이에 따라, 콘트라스트(Contrast) 특성을 개선할 수 있다.
셋업 기간 이후의 셋다운(Set-Down) 기간에서는 상승 램프 신호 이후에 이러한 상승 램프 신호와 반대 극성 방향의 제 2 하강 램프(Ramp-Down) 신호가 제 1 전극(Y)에 공급될 수 있다.
여기서, 제 2 하강 램프 신호는 제 5 전압(V5)부터 제 6 전압(V6)까지 점진적으로 하강할 수 있다.
이에 따라, 방전 셀 내에서 미약한 소거 방전(Erase Discharge), 즉 셋다운 방전이 발생한다. 이 셋다운 방전에 의해 방전 셀 내에는 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 균일하게 잔류된다.
다음, 도 22a 내지 도 22b는 상승 램프 신호 또는 제 2 하강 램프 신호의 또 다른 형태에 대해 설명하기 위한 도면이다.
먼저, 도 22a를 살펴보면, 상승 램프 신호는 제 2 전압(V2)부터 제 3 전압(V3)까지는 급격히 상승한 이후에 제 3 전압(V3)부터 제 4 전압(V4)까지 점진적으로 상승하는 형태이다.
이와 같이, 상승 램프 신호는 도 21에서와 같이 두 단계에 걸쳐 서로 다른 기울기로 점진적으로 상승하는 것도 가능하고, 여기 도 22a에서와 같이 하나의 단계에서 점진적으로 상승하는 것도 가능한 것과 같이, 다양한 형태로 변경되는 것이 가능한 것이다.
다음, 도 22b를 살펴보면 제 2 하강 램프 신호는 제 8 전압(V8)에서부터 전압이 점진적으로 하강하는 형태이다. 여기서, 제 8 전압(V8)은 제 3 전압(V3)과 실질적으로 동일할 수도 있고, 상이할 수도 있다.
이와 같이, 제 2 하강 램프 신호는 전압이 하강하는 시점을 다르게 변경하는 것도 가능한 것과 같이, 다양한 형태로 변경되는 것이 가능한 것이다.
한편, 리셋 기간 이후의 어드레스 기간에서는 제 2 하강 램프 신호의 최저 전압, 즉 제 6 전압(V6)보다는 높은 전압을 실질적으로 유지하는 스캔 바이어스 신호가 제 1 전극(Y)에 공급될 수 있다.
아울러, 스캔 바이어스 신호로부터 스캔 전압(ㅿVy)만큼 하강하는 스캔 신호(Scan)가 제 1 전극(Y1~Yn)에 공급될 수 있다.
예를 들면, 복수의 제 1 전극(Y) 중 첫 번째 제 1 전극(Y1)에 첫 번째 스캔 신호(Scan 1)가 공급되고, 이후에 두 번째 제 1 전극(Y2)에 두 번째 스캔 신호(Scan 2)가 공급되고, n 번째 제 1 전극(Yn)에는 n 번째 스캔 신호(Scan n)가 공 급되는 것이다.
한편, 서브필드 단위로 스캔 신호(Scan)의 폭은 가변적일 수 있다. 즉, 적어도 하나의 서브필드에서 스캔 신호(Scan)의 폭은 다른 서브필드에서의 스캔 신호(Scan)의 폭과 다를 수 있다. 예컨대, 시간상 뒤에 위치하는 서브필드에서의 스캔 신호(Scan)의 폭이 앞에 위치하는 서브필드에서의 스캔 신호(Scan)의 폭보다 작을 수 있다. 또한, 서브필드의 배열 순서에 따른 스캔 신호(Scan) 폭의 감소는 2.6㎲(마이크로초), 2.3㎲(마이크로초), 2.1㎲(마이크로초), 1.9㎲(마이크로초) 등과 같이 점진적으로 이루어질 수 있거나 2.6㎲(마이크로초), 2.3㎲(마이크로초), 2.3㎲(마이크로초), 2.1㎲(마이크로초)......1.9㎲(마이크로초), 1.9㎲(마이크로초) 등과 같이 이루어질 수도 있을 것이다.
이와 같이, 스캔 신호(Scan)가 제 1 전극(Y)으로 공급될 때, 스캔 신호에 대응되게 제 3 전극(X)에 데이터 전압의 크기(ㅿVd)만큼 상승하는 데이터 신호가 공급될 수 있다.
이러한 스캔 신호(Scan)와 데이터 신호(Data)가 공급됨에 따라, 스캔 신호(Scan)의 전압과 데이터 신호의 데이터 전압(Vd) 간의 전압 차와 리셋 기간에 생성된 벽 전하들에 의한 벽 전압이 더해지면서 데이터 신호의 전압(Vd)이 공급되는 방전 셀 내에는 어드레스 방전이 발생될 수 있다.
여기서, 어드레스 기간에서 제 2 전극(Z)의 간섭에 의해 어드레스 방전이 불안정해지는 것을 방지하기 위해 제 2 전극(Z)에 서스테인 바이어스 신호가 공급될 수 있다.
여기서, 서스테인 바이어스 신호는 서스테인 기간에서 공급되는 서스테인 신호의 전압보다는 작고 그라운드 레벨(GND)의 전압보다는 큰 서스테인 바이어스 전압(Vz)을 실질적으로 일정하게 유지할 수 있다.
이후, 영상 표시를 위한 서스테인 기간에서는 제 1 전극(Y) 및 제 2 전극(Z)에 중 적어도 하나에 서스테인 신호(SUS)가 공급될 수 있다. 예를 들면, 제 1 전극(Y)과 제 2 전극(Z)에 교호적으로 서스테인 신호(SUS)가 공급될 수 있다.
이러한 서스테인 신호(SUS)가 공급되면, 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 신호(SUS)의 서스테인 전압(Vs)이 더해지면서 서스테인 신호(SUS)가 공급될 때 제 1 전극(Y)과 제 2 전극(Z) 사이에 서스테인 방전 즉, 표시방전이 발생될 수 있다.
다음, 도 23은 서스테인 신호의 또 다른 타입에 대해 설명하기 위한 도면이다.
도 23을 살펴보면, 제 1 전극(Y) 또는 제 2 전극(Z) 중 어느 하나의 전극, 예를 들면 제 1 전극에 양(+)의 서스테인 신호와 음(-)의 서스테인 신호가 번갈아가면서 공급된다.
이와 같이 어느 하나의 전극에 양의 서스테인 신호와 음의 서스테인 신호가 공급되는 동안 나머지 전극, 예컨대 제 2 전극(Z)에는 바이어스 신호가 공급될 수 있다.
여기서, 바이어스 신호는 그라운드 레벨(GND)의 전압을 실질적으로 일정하게 유지할 수 있다.
여기 도 23에서와 같이 제 1 전극(Y) 또는 제 2 전극(Z) 중 어느 하나의 전극에만 서스테인 신호를 공급하는 경우에는 제 1 전극(Y) 또는 제 2 전극(Z) 중 어느 하나의 전극에 서스테인 신호를 공급하기 위한 회로들이 배치되는 하나의 구동 보드만이 구비되면 된다.
이에 따라, 플라즈마 디스플레이 패널을 구동시키는 구동부의 전체 크기를 줄일 수 있고, 이에 따라 제조 단가를 저감시킬 수 있게 된다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서 상세히 설명한 바와 같이 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치는 제 1 전극 및 제 2 전극 중 적어도 하나를 단일 층으로 형성함으로서 제조 공정이 단순해지고, 제조 단가가 저감되는 효과가 있다.
아울러, 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치는 영상 필터가 차광부를 포함함으로써 콘트라스트 특성을 개선하는 효과가 있다.
아울러, 본 발명의 일실시예에 따른 플라즈마 디스플레이 장치는 전면 기판과 유전체 층 사이에 블랙 층이 생략함으로써 구현되는 영상의 휘도를 개선하는 효과가 있다.

Claims (15)

  1. 플라즈마 디스플레이 패널과 상기 플라즈마 디스플레이 패널의 전면에 배치되는 필터를 포함하고,
    상기 플라즈마 디스플레이 패널은
    상부 유전체 층이 배치되는 전면 기판;
    상기 전면 기판과 상기 상부 유전체 층의 사이에 배치되는 제 1 전극과 제 2 전극; 및
    상기 제 1 전극 및 상기 제 2 전극에 교차하는 제 3 전극이 배치되는 후면 기판을 포함하고,
    상기 제 1 전극 및 상기 제 2 전극 중 적어도 하나는 버스 전극이고,
    상기 제 1 전극과 상기 제 2 전극의 일면은 상기 전면 기판과 접촉하고,
    상기 제 1 전극과 상기 제 2 전극의 타면은 상기 상부 유전체층과 접촉하고,
    상기 필터는
    제 1 흑색도를 갖는 제 1 부분(First Portion)과 상기 제 1 부분에 형성되며 상기 제 1 흑색도보다 큰 제 2 흑색도를 갖는 제 2 부분(Second Portion)을 포함하는 플라즈마 디스플레이 장치.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 제 1 전극 및 상기 제 2 전극 중 적어도 하나는
    상기 제 3 전극과 교차하는 적어도 하나의 라인부와,
    상기 라인부로부터 상기 제 3 전극과 나란한 방향으로 돌출되는 적어도 하나의 돌출부를 포함하는 플라즈마 디스플레이 장치.
  4. 제 3 항에 있어서,
    상기 돌출부는 제 1 방향으로 돌출된 적어도 하나의 제 1 돌출부와 상기 제 1 방향과 역방향인 제 2 방향으로 돌출된 적어도 하나의 제 2 돌출부를 포함하는 플라즈마 디스플레이 장치.
  5. 제 4 항에 있어서,
    상기 제 1 돌출부의 길이는 상기 제 2 돌출부의 길이와 다른 플라즈마 디스플레이 장치.
  6. 제 4 항에 있어서,
    상기 제 1 돌출부의 폭은 상기 제 2 돌출부의 폭과 다른 플라즈마 디스플레 이 장치.
  7. 제 3 항에 있어서,
    상기 라인부는 복수개이고,
    상기 라인부 중 두 개 이상을 연결하는 연결부를 더 포함하는 플라즈마 디스플레이 장치.
  8. 제 7 항에 있어서,
    상기 라인부와 상기 연결부가 인접하는 부분은 곡률을 갖는 플라즈마 디스플레이 장치.
  9. 제 3 항에 있어서,
    상기 돌출부는 곡률을 갖는 부분을 포함하는 플라즈마 디스플레이 장치.
  10. 제 3 항에 있어서,
    상기 돌출부는 상기 제 3 전극과 중첩(Overlap)되는 플라즈마 디스플레이 장치.
  11. 삭제
  12. 제 1 항에 있어서,
    상기 제 2 부분의 진행 방향과 상기 제 1 부분의 장변이 이루는 각도는 5°이상 80°이하인 플라즈마 디스플레이 장치.
  13. 제 1 항에 있어서,
    상기 제 2 부분의 굴절률은 상기 제 1 부분의 굴절률보다 작은 플라즈마 디스플레이 장치.
  14. 제 13 항에 있어서,
    상기 제 2 부분의 굴절률은 상기 제 1 부분의 굴절률의 0.8배 이상 0.999배 이하인 플라즈마 디스플레이 장치.
  15. 제 1 항에 있어서,
    상기 제 1 전극과 상기 제 2 전극의 일면의 전체면이 상기 전면 기판과 접촉하는 플라즈마 디스플레이 장치.
KR1020060103946A 2006-10-25 2006-10-25 플라즈마 디스플레이 장치 KR100837160B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020060103946A KR100837160B1 (ko) 2006-10-25 2006-10-25 플라즈마 디스플레이 장치
JP2009506428A JP2009533718A (ja) 2006-10-25 2007-10-24 プラズマディスプレイ装置
EP07833572A EP2054911A4 (en) 2006-10-25 2007-10-24 PLASMA DISPLAY DEVICE
US11/923,122 US8259036B2 (en) 2006-10-25 2007-10-24 Plasma display apparatus
CNA2007800036745A CN101375365A (zh) 2006-10-25 2007-10-24 等离子显示装置
PCT/KR2007/005263 WO2008051022A1 (en) 2006-10-25 2007-10-24 Plasma display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060103946A KR100837160B1 (ko) 2006-10-25 2006-10-25 플라즈마 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20080037202A KR20080037202A (ko) 2008-04-30
KR100837160B1 true KR100837160B1 (ko) 2008-06-11

Family

ID=39324767

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060103946A KR100837160B1 (ko) 2006-10-25 2006-10-25 플라즈마 디스플레이 장치

Country Status (6)

Country Link
US (1) US8259036B2 (ko)
EP (1) EP2054911A4 (ko)
JP (1) JP2009533718A (ko)
KR (1) KR100837160B1 (ko)
CN (1) CN101375365A (ko)
WO (1) WO2008051022A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100965250B1 (ko) * 2008-12-10 2010-06-22 삼성모바일디스플레이주식회사 유기 발광 표시 장치

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000352608A (ja) 1999-06-11 2000-12-19 Dainippon Printing Co Ltd 光拡散シート
JP2002050298A (ja) 1999-06-04 2002-02-15 Matsushita Electric Ind Co Ltd ガス放電表示装置
KR20030024887A (ko) * 2000-08-18 2003-03-26 마츠시타 덴끼 산교 가부시키가이샤 가스방전패널
JP2004286996A (ja) 2003-03-20 2004-10-14 Dainippon Printing Co Ltd 透過型スクリーン
KR20060001549A (ko) * 2004-06-30 2006-01-06 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR20060053533A (ko) * 2004-11-17 2006-05-22 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR20060104524A (ko) * 2005-03-30 2006-10-09 엘지전자 주식회사 플라즈마 디스플레이 패널
KR20070008352A (ko) * 2005-07-13 2007-01-17 엘지전자 주식회사 플라즈마 디스플레이 패널

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2622762B2 (ja) * 1989-12-25 1997-06-18 三菱電機株式会社 情報表示装置
WO2001057833A1 (fr) * 2000-02-01 2001-08-09 Mitsui Chemicals Inc. Filtre pour affichage, afficheur et procede de production a cet effet
JP2001307646A (ja) 2000-04-25 2001-11-02 Matsushita Electric Ind Co Ltd ガス放電パネル
JP2003058071A (ja) * 2001-08-16 2003-02-28 Arisawa Optic Co Ltd 遮光透明シートおよび遮光画面装置
CN100470364C (zh) * 2001-12-03 2009-03-18 凸版印刷株式会社 透镜阵列片、透射型屏幕以及背投型显示器
WO2005013664A1 (ja) * 2003-07-30 2005-02-10 Dai Nippon Printing Co., Ltd. プラズマディスプレイ用前面板、及びプラズマディスプレイ
KR100536215B1 (ko) * 2003-08-05 2005-12-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
JP2005055736A (ja) * 2003-08-06 2005-03-03 Sharp Corp 光学シート、該光学シートを備えた液晶表示装置および表示装置
US20070029908A1 (en) * 2003-10-30 2007-02-08 Masashi Goto Plasma display panel
US7491902B2 (en) * 2004-01-21 2009-02-17 Dai Nippon Printing Co., Ltd. Electromagnetic wave shielding film and method for producing the same
JP4386749B2 (ja) * 2004-02-16 2009-12-16 シチズン電子株式会社 面状光源
KR100683671B1 (ko) * 2004-03-25 2007-02-15 삼성에스디아이 주식회사 전자기파 차폐층을 구비한 플라즈마 디스플레이 패널
KR100665026B1 (ko) * 2004-05-17 2007-01-09 삼성코닝 주식회사 디스플레이 필터, 이를 포함한 디스플레이 장치 및디스플레이 필터의 제조 방법
JP2005338270A (ja) 2004-05-25 2005-12-08 Dainippon Printing Co Ltd 視野角制御シート
US20050264233A1 (en) 2004-05-25 2005-12-01 Kyu-Hang Lee Plasma display panel (PDP)
EP1766465A4 (en) * 2004-05-31 2011-07-20 Sekonix Co Ltd OPTICAL EQUIPMENT FOR DISPLAY WITH REINFORCED WAVE GUIDE AND MANUFACTURING PROCESS THEREFOR
KR100759443B1 (ko) 2004-11-04 2007-09-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100625530B1 (ko) 2004-12-09 2006-09-20 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100644833B1 (ko) * 2004-12-31 2006-11-14 엘지전자 주식회사 플라즈마 표시장치와 그 구동방법
KR100709985B1 (ko) 2005-01-04 2007-04-23 삼성코닝 주식회사 디스플레이 장치용 필터 및 이를 포함한 디스플레이 장치
KR100627118B1 (ko) * 2005-03-22 2006-09-25 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 장치
US20060244685A1 (en) * 2005-04-27 2006-11-02 Lg Electronics Inc. Plasma display apparatus and image processing method thereof
US20060244678A1 (en) * 2005-04-29 2006-11-02 Lg Electronics Inc Filter for display apparatus and plasma display apparatus comprising filter
KR100579713B1 (ko) 2005-05-04 2006-05-15 삼성코닝 주식회사 외광 차폐층, 이를 포함하는 디스플레이 장치용 필터 및이를 포함한 디스플레이 장치
US7755263B2 (en) * 2005-05-04 2010-07-13 Samsung Corning Precision Glass Co., Ltd. External light-shielding layer, filter for display device including the external light-shielding layer and display device including the filter
US20070075641A1 (en) * 2005-09-30 2007-04-05 Yu Park Plasma display apparatus
US7502169B2 (en) * 2005-12-07 2009-03-10 Bright View Technologies, Inc. Contrast enhancement films for direct-view displays and fabrication methods therefor
US20070200797A1 (en) * 2006-02-28 2007-08-30 Ji-Suk Kim Filter and plasma display device using the same
US20080074353A1 (en) * 2006-09-21 2008-03-27 Jongwoon Bae Plasma display apparatus and television set including the same
US7852002B2 (en) * 2007-05-03 2010-12-14 Lg Electronics Inc. Filter and plasma display device thereof

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002050298A (ja) 1999-06-04 2002-02-15 Matsushita Electric Ind Co Ltd ガス放電表示装置
JP2000352608A (ja) 1999-06-11 2000-12-19 Dainippon Printing Co Ltd 光拡散シート
KR20030024887A (ko) * 2000-08-18 2003-03-26 마츠시타 덴끼 산교 가부시키가이샤 가스방전패널
JP2004286996A (ja) 2003-03-20 2004-10-14 Dainippon Printing Co Ltd 透過型スクリーン
KR20060001549A (ko) * 2004-06-30 2006-01-06 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR20060053533A (ko) * 2004-11-17 2006-05-22 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR20060104524A (ko) * 2005-03-30 2006-10-09 엘지전자 주식회사 플라즈마 디스플레이 패널
KR20070008352A (ko) * 2005-07-13 2007-01-17 엘지전자 주식회사 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
WO2008051022A1 (en) 2008-05-02
US20080100536A1 (en) 2008-05-01
CN101375365A (zh) 2009-02-25
JP2009533718A (ja) 2009-09-17
KR20080037202A (ko) 2008-04-30
US8259036B2 (en) 2012-09-04
EP2054911A1 (en) 2009-05-06
EP2054911A4 (en) 2010-12-15

Similar Documents

Publication Publication Date Title
US20040222948A1 (en) Full color surface discharge type plasma display device
JP2008047508A (ja) プラズマディスプレイ装置
KR100837160B1 (ko) 플라즈마 디스플레이 장치
US8410694B2 (en) Plasma display panel
KR20070037329A (ko) 플라즈마 디스플레이 장치
US20070257614A1 (en) Plasma display panel
KR100811605B1 (ko) 플라즈마 디스플레이 패널
KR100820964B1 (ko) 플라즈마 디스플레이 패널
KR100862568B1 (ko) 플라즈마 디스플레이 패널
KR100670297B1 (ko) 플라즈마 디스플레이 패널
KR100820683B1 (ko) 플라즈마 디스플레이 패널
KR100811591B1 (ko) 플라즈마 디스플레이 패널
KR100820963B1 (ko) 플라즈마 디스플레이 패널
KR100811485B1 (ko) 플라즈마 디스플레이 패널
KR100877828B1 (ko) 플라즈마 디스플레이 패널
KR100835763B1 (ko) 플라즈마 디스플레이 패널
KR100867585B1 (ko) 플라즈마 디스플레이 패널
KR100872363B1 (ko) 플라즈마 디스플레이 패널
KR100836556B1 (ko) 플라즈마 디스플레이 패널
KR100862566B1 (ko) 플라즈마 디스플레이 패널
KR100741130B1 (ko) 플라즈마 디스플레이 패널
KR100836561B1 (ko) 플라즈마 디스플레이 패널
KR20080024869A (ko) 플라즈마 디스플레이 패널
KR100820977B1 (ko) 플라즈마 디스플레이 패널
KR20080032773A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130514

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140523

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee