KR100832155B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR100832155B1
KR100832155B1 KR1020010054518A KR20010054518A KR100832155B1 KR 100832155 B1 KR100832155 B1 KR 100832155B1 KR 1020010054518 A KR1020010054518 A KR 1020010054518A KR 20010054518 A KR20010054518 A KR 20010054518A KR 100832155 B1 KR100832155 B1 KR 100832155B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
common signal
crystal display
common
transfer
Prior art date
Application number
KR1020010054518A
Other languages
English (en)
Other versions
KR20030021380A (ko
Inventor
이근수
Original Assignee
비오이 하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비오이 하이디스 테크놀로지 주식회사 filed Critical 비오이 하이디스 테크놀로지 주식회사
Priority to KR1020010054518A priority Critical patent/KR100832155B1/ko
Publication of KR20030021380A publication Critical patent/KR20030021380A/ko
Application granted granted Critical
Publication of KR100832155B1 publication Critical patent/KR100832155B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Liquid Crystal (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 액정표시장치에 관한 것으로, 하부기판 및 상부기판으로 구성된 액정패널; 상기 액정패널에 공통신호를 인가하는 공통라인; 및 상기 공통신호를 상기 상부기판으로 전달하는 트랜스퍼를 포함하는 액정표시장치에 있어서, 상기 공통라인은 상기 트랜스퍼에 연결되고, 상기 공통신호 전압값이 조절되도록 다수개의 서브라인으로 구성되어 있는 것이며, 하부기판상에 형성된 공통신호 라인을 다수개 형성하여 액정 패널 양말단의 공통신호 전압을 다르게 전달하여 ΔVp 차이에 의한 플리커 발생을 제거시킬 수 있는 것이다.

Description

액정표시장치{APPARATUS FOR LIQUID CRYSTAL DISPLAY}
도 1은 종래 기술에 따른 액정표시장치에 있어서, 하부기판을 도시한 평면도.
도 2는 종래 기술에 따른 액정표시장치에 있어서, 공통라인 형성을 도시한 평면도.
도 3은 종래 기술에 따른 액정표시장치에 있어서, 킥백 전압의 차이를 도시한 도면.
도 4는 본 발명에 따른 액정표시장치에 있어서, 하부기판을 도시한 평면도.
도 5는 본 발명에 따른 액정표시장치에 있어서, 공통라인 형성을 도시한 평면도.
도 6은 발명에 따른 액정표시장치에 있어서, 서브라인 절단을 도시한 평면도.
* 도면의 주요부분에 대한 부호의 설명 *
100: 하부기판 120: 게이트 패드부
120s: 게이트 패드부 첫단 120f: 게이트 패드부 말단
140: 데이터 패드부 140s: 데이터 패드부 첫단
140f: 데이터 패드부 말단 16: 더미 패드부
180a: 제1트랜스퍼 180b: 제2트랜스퍼
180c: 제3트랜스퍼 180d: 제4트랜스퍼
200: 공통라인 200a,200b,200c: 서브라인
220: 화소부
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
본 발명은 액정표시장치에 관한 것으로, 특히 공통신호 라인의 저항을 조절하여 플리커 현상을 개선시킬 수 있는 액정표시장치에 관한 것이다.
일반적으로, 액정표시장치의 화질을 결정하는 피드쓰루(FEED THROUGH) 전압 또는 킥백(KICK BACK) 전압 ΔVp (이하, ΔVp)는 액정표시장치에 인가되는 게이트 전압(Vg)이 하이(High)에서 로우(Low)로 변화될 때, 화소전극에 인가되는 전압이 강하되는 값이다.
ΔVp는 하기 수학식 1에 나타낸 바와 같이, 액정표시장치에서 형성되는 캐패시턴스들의 함수로 나타내어 진다.
ΔVp = VgCgs/(Cst+CLC+Cgs)
여기서, Vg는 게이트 전압, Cgs는 게이트 버스 라인과 소오스 전극과 오버랩되는 부분에서 형성되는 기생 캐패시터의 캐패시턴스, CLC는 액정 캐패시턴스, Cst는 보 조 용량 캐패시턴스를 각각 나타낸다.
한편, ΔVp는 게이트 신호 입력부와 말단부의 신호 왜곡에 따라 그 값에 차이가 발생하는데, ΔVp값의 차이는 화면이 깜빡거리는 플리커(FLICKER)를 발생시키고 이로 인하여 화질에 영향을 미치게 된다. 따라서, 종래에는 ΔVp 차이에 의한 플리커 현상을 제거하기 위하여 게이트 라인의 저항을 감소시키거나, 기생 캐패시턴스(Cgs)의 크기를 줄이거나, 또는 MLG (MULTI LEVEL GATE) 구동방식을 이용하여 왔다.
그러나, 종래 기술에 따른 액정표시장치에 있어서는 다음과 같은 문제점이 있다.
종래 기술에 있어서는, 도 1에 도시된 바와 같이, 하부기판(10)상의 게이트 패드부(12)의 첫단(12s)과 말단(12f), 데이터 패드부(14)의 첫단(14s)과 말단(14f), 및 화소부(22) 우측 하단의 더미 패드부(16)에서 인가되어, 게이트 라인을 따라 상부기판(미도시)상의 ITO 전극(미도시)으로 전달된다.
여기서, 상기 게이트 패드부(12)의 첫단(12s)과 데이터 패드부(14)의 첫단(14s)은 상호 연결되어 공통신호가 제1트랜스퍼(18a:TRANSFER)를 통해 상부기판(미도시)으로 연결되며, 나머지 공통신호들도 각각의 트랜스퍼(18b)(18c)(18d)를 통해 상부기판상의 ITO 전극으로 연결된다.
여기서, 도 2에 도시된 바와 같이, 제1트랜스퍼(18a)에 연결된 공통신호 라인(20)은 넓이가 약 30 내지 40㎛이며, 고유한 저항값을 갖는 단일선이기 때문에 공통신호의 전압을 변경할 수 없었다.
즉, 도 3에 도시된 바와 같이, ΔVp는 게이트 패드부(12)에 근접할수록 커지게 되는데, 이렇게 화소부(22) 좌우 말단에서의 ΔVp 차이에 의한 플리커 발생시 공통신호 전압을 변경하여 플리커 현상을 제거할 수 없다는 문제점이 있었다.
이에, 본 발명은 상기 종래 기술의 문제점을 해결하기 위하여 안출된 것으로, 본 발명의 목적은 다수의 서브라인으로 구성된 공통신호 라인의 저항값 조정으로 공통신호 전압을 변동시켜 플리커 현상을 제거시킬 수 있는 액정표시장치를 제공함에 있다.
상기 목적을 달성하기 위한 본 발명에 따른 액정표시장치는, 하부기판 및 상부기판으로 구성된 액정패널; 상기 액정패널에 공통신호를 인가하는 공통라인; 및 상기 공통신호를 상기 상부기판으로 전달하는 트랜스퍼를 포함하는 액정표시장치에 있어서, 상기 공통라인은 상기 트랜스퍼에 연결되고 상기 공통신호 전압값이 조절되로록 다수개의 서브라인으로 구성되어 있는 것을 특징으로 한다.
이하, 본 발명에 따른 액정표시장치를 첨부한 도면을 참조하여 상세히 설명한다.
도 4는 본 발명에 따른 액정표시장치에 있어서 하부기판을 도시한 평면도이고, 도 5는 본 발명에 따른 액정표시장치에 있어서 공통라인 형성을 도시한 평면도 이고, 도 6은 발명에 따른 액정표시장치에 있어서 서브라인 절단을 도시한 평면도이다.
본 발명에 따른 액정표시장치는, 도 4에 도시된 바와 같이, 하부기판(100)과 상부기판(미도시)으로 구성된 액정패널과, 상기 액정패널에 공통신호를 인가하는 공통라인(200)과, 상기 공통신호를 상기 상부기판(미도시)으로 전달하는 트랜스퍼(180a)(180b)(180c)(180d)를 포함하여 구성되어 있다.
여기서, 상기 하부기판(100)은 화소부(220)와 패드부(120)(140)로 구분지을 수 있는데, 특히 상기 패드부(120)(140)는 게이트 패드부(120) 및 데이터 패드부(140)로 세분할 수 있다.
또한, 상기 하부기판(100)상에는 제1, 제2, 제3 및 제4 트랜스퍼(180a)(180b)(180c)(180d)가 배치되어 있다. 상기 다수의 트랜스퍼(180a)(180b)(180c)(180d)는 후술하는 공통라인에 의해 상기 액정패널에 인가되는 공통신호를 상기 상부기판(미도시)의 전극(미도시)으로 전달한다.
구체적으로, 상기 게이트 패드부(120)의 첫단(120s)과 말단(120f), 상기 데이터 패드부(140)의 첫단(140s)과 말단(140f), 상기 화소부(220)의 우측하단부의 더미 패드부(160)에서 상기 다수의 트랜스퍼(180a)(180b)(180c)(180d)를 통하여 공통신호가 상기 상부기판(미도시)의 전극(미도시)으로 전달된다.
특히, 도 5에 도시된 바와 같이, 상기 게이트 패드부(120)의 첫단(120s)과 데이터 패드부(140)의 첫단(140s)은 제1트랜스퍼(180a)에 의해 상호 연결되어 있는데, 상기 제1트랜스퍼(180a)에는 제1서브라인(200a), 제2서브라인(200b)을 비롯한 다수의 서브라인으로 구성된 공통라인(200)이 연결되어 있다. 여기서, 상기 제1서브라인(200a) 및 제2서브라인(200b)을 비롯한 다수의 서브라인의 폭은 3 내지 5㎛ 폭을 갖는 것이 바람직하다. 제1트랜스퍼(180a)이외에 다른 트랜스퍼(180b)(180c)(180d)들도 이와 같다.
상기 공통라인(200)이 상기 제1서브라인(200a) 및 제2서브라인(200b)을 포함한 다수의 서브라인들로 구성되면, 상기 화소부(220)의 양말단에서의 ΔVp값의 차이에 따른 플리커가 발생하여 상기 공통신호의 전압의 변화가 요구되는 경우에 특정의 서브라인을 절단하여 공통신호의 전압를 조정하고, 이에 따라 플리커 현상이 제거될 수 있다.
예를 들면, 상기 화소부(220)의 우측면의 ΔVp값은 좌측면의 ΔVp값보다 상대적으로 낮으므로 좌측면의 ΔVp값은 우측면과 비교하여 상대적으로 낮은 공통신호 전압이 요구된다.
따라서, 도 6에 도시된 바와 같이, 상기 화소부(220)의 우측면에 상응하는 상기 상부기판(미도시)의 전극에 전달되는 다수의 서브라인에서 필요한 만큼, 예를 들면, 상기 제1서브라인(200a) 및 제2서브라인(200b)을 레이저로 절단하여 공통신호 전압이 상기 화소부(220)의 양말단에 달리 전달할 수 있게 할 수 있다. 그러면, 상기 화소부에 다르게 전달된 공통신호 전압에 의해 플리커 현상이 제거될 수 있다.
한편, 상기 서브라인의 절단이 곤란한 경우, 예를 들면, 도면에는 도시하지 않았지만 팬 아웃(FAN OUT)부의 공통신호 라인은 블랙매트릭스에 의하여 가려져 있 으므로 블랙매트릭스를 개방하여 공통신호 라인의 서브라인을 필용한 만큼 절단하여 공통신호 전압을 조절할 수 있다.
본 발명의 원리와 정신에 위배되지 않는 범위에서 여러 실시예는 당해 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 자명할 뿐만 아니라 용이하게 실시할 수 있다. 따라서, 본원에 첨부된 특허청구범위는 이미 상술된 것에 한정되지 않으며, 하기 특허청구범위는 당해 발명에 내재되어 있는 특허성 있는 신규한 모든 사항을 포함하며, 아울러 당해 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의해서 균등하게 처리되는 모든 특징을 포함한다.
이상에서 설명한 바와 같이, 본 발명에 따른 액정표시장치에 있어서는 다음과 같은 효과가 있다.
본 발명에 있어서는, 하부기판상에 형성된 공통신호 라인을 다수개 형성하여 액정 패널 양말단의 공통신호 전압을 다르게 전달하여 ΔVp 차이에 의한 플리커 발생을 제거시킬 수 있다. 따라서, 플리커 현상이 제거되어 화면품위가 우수한 액정표시장치가 가능하다.

Claims (2)

  1. 하부기판 및 상부기판으로 구성된 액정패널;
    상기 액정패널에 공통신호를 인가하는 공통라인; 및
    상기 공통신호를 상기 상부기판으로 전달하는 트랜스퍼를 포함하는 액정표시장치에 있어서,
    상기 공통라인은 상기 트랜스퍼에 연결되고, 상기 공통신호 전압값이 조절되도록 다수개의 서브라인으로 구성되어 있는 것을 특징으로 하는 액정표시장치.
  2. 제 1항에 있어서,
    상기 다수개의 서브라인 각각은 3 내지 5㎛ 폭을 갖는 것을 특징으로 하는 액정표시장치.
KR1020010054518A 2001-09-05 2001-09-05 액정표시장치 KR100832155B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010054518A KR100832155B1 (ko) 2001-09-05 2001-09-05 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010054518A KR100832155B1 (ko) 2001-09-05 2001-09-05 액정표시장치

Publications (2)

Publication Number Publication Date
KR20030021380A KR20030021380A (ko) 2003-03-15
KR100832155B1 true KR100832155B1 (ko) 2008-05-23

Family

ID=27722635

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010054518A KR100832155B1 (ko) 2001-09-05 2001-09-05 액정표시장치

Country Status (1)

Country Link
KR (1) KR100832155B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000275607A (ja) * 1999-03-19 2000-10-06 Advanced Display Inc 液晶表示装置
KR20010053693A (ko) * 1999-12-01 2001-07-02 윤종용 서로 다른 공통 전압을 가지는 액정 표시 장치
KR20010061268A (ko) * 1999-12-28 2001-07-07 윤종용 액정 표시 장치 패널 구조
KR20010094957A (ko) * 2000-03-30 2001-11-03 포만 제프리 엘 액정 표시 장치 및 그 검사 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000275607A (ja) * 1999-03-19 2000-10-06 Advanced Display Inc 液晶表示装置
KR20010053693A (ko) * 1999-12-01 2001-07-02 윤종용 서로 다른 공통 전압을 가지는 액정 표시 장치
KR20010061268A (ko) * 1999-12-28 2001-07-07 윤종용 액정 표시 장치 패널 구조
KR20010094957A (ko) * 2000-03-30 2001-11-03 포만 제프리 엘 액정 표시 장치 및 그 검사 방법

Also Published As

Publication number Publication date
KR20030021380A (ko) 2003-03-15

Similar Documents

Publication Publication Date Title
KR100796879B1 (ko) 표시 장치
KR100242943B1 (ko) 수리선이 형성된 액정표시장치
KR100855810B1 (ko) 액정표시장치
JP2000321599A (ja) 液晶表示装置
KR20070068574A (ko) 어레이 기판 및 이를 갖는 액정 표시 장치
WO2009104930A2 (ko) 내로우 비엠을 갖는 액정표시장치
US6829029B2 (en) Liquid crystal display panel of line on glass type and method of fabricating the same
KR100450982B1 (ko) 액정표시장치 제조방법
KR100847812B1 (ko) 라인 온 글래스형 액정표시패널
KR100394402B1 (ko) 액정표시장치
KR102509111B1 (ko) 표시 장치
KR20040050524A (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
US20200081282A1 (en) Liquid crystal display panel and liquid crystal display device including the same
KR100832155B1 (ko) 액정표시장치
KR100447231B1 (ko) 액정표시장치
KR20030051918A (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
KR100462379B1 (ko) 액정표시소자
KR20030080324A (ko) 라인 온 글래스형 액정표시장치
KR20050041355A (ko) 스토리지 배선의 저항을 감소시킨 액정표시패널
KR100904264B1 (ko) 액정표시장치
KR20050091290A (ko) 액정표시장치
KR20020057225A (ko) 액정표시장치 및 그 구동방법
KR19990024956A (ko) Cog방식의 액정표시장치 패널의 배선구조 및 배선방법
JP2001242488A (ja) 液晶表示装置及びその製造方法
KR20040000978A (ko) 라인 온 글래스형 액정표시장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130417

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140421

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150416

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160418

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170417

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20180424

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20190502

Year of fee payment: 12