KR100820278B1 - Tuner for using a quartz oscillator in common - Google Patents

Tuner for using a quartz oscillator in common Download PDF

Info

Publication number
KR100820278B1
KR100820278B1 KR1020020012930A KR20020012930A KR100820278B1 KR 100820278 B1 KR100820278 B1 KR 100820278B1 KR 1020020012930 A KR1020020012930 A KR 1020020012930A KR 20020012930 A KR20020012930 A KR 20020012930A KR 100820278 B1 KR100820278 B1 KR 100820278B1
Authority
KR
South Korea
Prior art keywords
osc
oscillation frequency
crystal oscillator
tuner
demodulation
Prior art date
Application number
KR1020020012930A
Other languages
Korean (ko)
Other versions
KR20030073384A (en
Inventor
임현우
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020020012930A priority Critical patent/KR100820278B1/en
Publication of KR20030073384A publication Critical patent/KR20030073384A/en
Application granted granted Critical
Publication of KR100820278B1 publication Critical patent/KR100820278B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J7/00Automatic frequency control; Automatic scanning over a band of frequencies
    • H03J7/02Automatic frequency control
    • H03J7/04Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant
    • H03J7/045Modification of automatic frequency control sensitivity or linearising automatic frequency control operation; Modification of the working range
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Noise Elimination (AREA)
  • Oscillators With Electromechanical Resonators (AREA)

Abstract

본 발명은 수정 진동자를 공용으로 사용하는 복조칩 내장 튜너에 관한 것으로, 더욱 상세하게는 튜너에 있어서, 수정 진동자에서 4MHz의 발진 주파수를 생성하는 OSC와, 상기 OSC로부터 발생된 발진 주파수를 발진 주파수 입력단을 통해 인가받는 PLL IC와, 상기 OSC로부터 발생된 발진 주파수를 소정 배수 분주하는 분주 회로와, 상기 분주 회로를 통해 분주되어 상기 OSC의 수정 진동자로부터 인가되는 발진 주파수를 발진 주파수 입력단을 통해 인가받는 복조 IC와, 상기 OSC와 상기 PLL IC 사이에 구비되어 상기 OSC의 수정 진동자의 출력 신호중 노이즈 신호를 제거하고, 상기 복조 IC의 신호가 전달되어 간섭이 발생되는 것을 차단하는 로우 패스 필터를 포함하는 것을 특징으로 한다.The present invention relates to a demodulation chip built-in tuner using a crystal oscillator in common, and more particularly, in the tuner, an osc frequency input stage using an osc generating an oscillation frequency of 4 MHz in a crystal oscillator and an oscillation frequency generated from the osc. Through the oscillation frequency input stage, a PLL IC applied through the oscillation frequency, a division circuit for dividing the oscillation frequency generated from the OSC by a predetermined multiple, and an oscillation frequency divided by the division circuit and applied from the crystal oscillator of the OSC. And a low pass filter disposed between the OSC and the PLL IC to remove a noise signal from an output signal of the crystal oscillator of the OSC, and to block a signal from the demodulation IC from being interrupted. It is done.

따라서 상기와 같이 구성된 본 발명에 따르면 튜너에 하나의 수정 진동자를 사용하여 복조 IC와 PLL IC에서 공용하도록 함으로써 두 개의 수정 진동자의 사용에 따른 간섭으로 인해 비트가 발생되는 것을 미연에 방지할 수 있다.Therefore, according to the present invention configured as described above by using a single crystal oscillator in the tuner to be shared in the demodulation IC and the PLL IC it is possible to prevent the generation of bits due to the interference caused by the use of two crystal oscillators.

튜너, OSC, 수정 진동자, PLL IC, 복조 IC, 공용Tuner, OSC, Crystal Oscillator, PLL IC, Demodulation IC, Common

Description

수정 진동자를 공용으로 사용하는 튜너{TUNER FOR USING A QUARTZ OSCILLATOR IN COMMON}TUNER FOR USING A QUARTZ OSCILLATOR IN COMMON}

도 1은 본 발명에 따른 수정 진동자를 공용으로 사용하는 튜너의 구성을 개략적으로 나타낸 블록 회로도1 is a block circuit diagram schematically showing the configuration of a tuner using a crystal oscillator in common according to the present invention

<도면중 주요부분에 대한 부호의 설명><Description of the symbols for the main parts of the drawings>

110 : OSC 111 : 수정 진동자110: OSC 111: crystal oscillator

120 : PLL IC 130 : 분주 회로120: PLL IC 130: frequency divider circuit

140 : 복조 IC 150 : 로우 패스 필터140: demodulation IC 150: low pass filter

본 발명은 튜너에 관한 것으로, 더욱 상세하게는 PLL IC에 사용되는 OSC의 4MHz 수정 진동자를 분주하여 복조 IC에서 공용으로 사용하도록 수정 진동자를 공용으로 사용하는 튜너에 관한 것이다.The present invention relates to a tuner, and more particularly, to a tuner that uses a crystal oscillator in common so as to divide a 4 MHz crystal oscillator of an OSC used in a PLL IC and use the same in a demodulation IC.

일반적으로 튜너에 사용되는 QAM 복조 IC은 28.9MHz의 수정 진동자와 4MHz의 수정 진동자를 사용하는 칩들이 있다. QAM 복조 IC의 시스템 클럭이 약 58MHz를 사용하고 있으며, 필립스사의 QAM 복조 IC의 경우 4MHz를 14배 분주하여 사용하고, ST사의 복조 IC의 경우 2배 분주하여 사용하고 있다.QAM demodulation ICs typically used in tuners include chips that use 28.9MHz crystal oscillators and 4MHz crystal oscillators. The system clock of the QAM demodulation IC is about 58 MHz, and the Philips QAM demodulation IC uses 14 times of 4 MHz and the ST demodulation IC of 2 times.

한편 튜너에는 QAM 복조 IC외에 PLL IC가 사용되며, PLL IC는 OSC의 4MHz 수정 진동자를 사용하게 된다.The tuner uses a PLL IC in addition to the QAM demodulation IC, which uses a 4MHz crystal oscillator from OSC.

그러나 이러한 종래의 튜너에는 QAM 복조 IC와 PLL IC에서 필요한 수정 진동자가 2개가 존재하므로 복조 IC의 수정 진동자의 고조파와 OSC의 신호간에 간섭으로 인해 비트(Beat)가 발생하여 VHF LOW 또는 VHF HIGH(50MHz~450MHz)채널에 성능상의 심각한 영향을 미치는 문제점이 있다.However, since the conventional tuner has two crystal oscillators required by the QAM demodulation IC and the PLL IC, a beat occurs due to the interference between the crystal harmonics of the demodulation IC of the demodulation IC and the signal of the OSC, resulting in a VHF LOW or VHF HIGH (50 MHz ~ 450MHz) has a serious performance impact on the channel.

따라서 본 발명의 목적은 상기와 같은 문제점을 해결하기 위한 것으로, 튜너에 하나의 수정 진동자를 사용하여 복조 IC와 PLL IC에서 공용하도록 함으로써 두 개의 수정 진동자의 사용에 따른 간섭으로 인해 비트가 발생되는 것을 미연에 방지하도록 하는데 있다.Accordingly, an object of the present invention is to solve the above problems, by using a single crystal oscillator in the tuner to be shared by the demodulation IC and the PLL IC to generate a bit due to interference caused by the use of two crystal oscillators To prevent it.

상기와 같은 목적을 달성하기 위한 본 발명의 특징은,Features of the present invention for achieving the above object,

튜너에 있어서,In the tuner,

수정 진동자에서 4MHz의 발진 주파수를 생성하는 OSC와,An OSC generating an oscillation frequency of 4 MHz on a crystal oscillator,

상기 OSC로부터 발생된 발진 주파수를 발진 주파수 입력단을 통해 인가받는 PLL IC와,A PLL IC receiving the oscillation frequency generated from the OSC through an oscillation frequency input terminal;

상기 OSC로부터 발생된 발진 주파수를 소정 배수 분주하는 분주 회로와,A division circuit for dividing the oscillation frequency generated from the OSC by a predetermined multiple,

상기 분주 회로를 통해 분주되어 상기 OSC의 수정 진동자로부터 인가되는 발 진 주파수를 발진 주파수 입력단을 통해 인가받는 복조 IC와,A demodulation IC which is divided through the frequency divider circuit and receives an oscillation frequency applied from the crystal oscillator of the OSC through an oscillation frequency input terminal;

상기 OSC와 상기 PLL IC 사이에 구비되어 상기 OSC의 수정 진동자의 출력 신호중 노이즈 신호를 제거하고, 상기 복조 IC의 신호가 전달되어 간섭이 발생되는 것을 차단하는 로우 패스 필터를 포함하는 것을 특징으로 한다.And a low pass filter disposed between the OSC and the PLL IC to remove a noise signal from an output signal of the crystal oscillator of the OSC, and to block a signal from the demodulation IC from being interrupted.

이하, 본 발명에 의한 수정 진동자를 공용으로 사용하는 튜너의 구성을 도 1을 참조하여 상세하게 설명하기로 한다.Hereinafter, a configuration of a tuner using a crystal oscillator in common according to the present invention will be described in detail with reference to FIG. 1.

도 1은 본 발명에 따른 수정 진동자를 공용으로 사용하는 튜너의 구성을 개략적으로 나타낸 블록 회로도이다.1 is a block circuit diagram schematically showing the configuration of a tuner using a crystal oscillator in common according to the present invention.

도 1을 참조하면, 본 발명에 따른 수정 진동자를 공용으로 사용하는 튜너()는, OSC(110)와, PLL IC(120)와, 분주 회로(130)와, 복조 IC(140)와, 로우 패스 필터(150)로 구성된다.Referring to FIG. 1, a tuner () using a crystal oscillator in common according to the present invention includes an OSC 110, a PLL IC 120, a division circuit 130, a demodulation IC 140, and a row. It consists of a pass filter 150.

OSC(110)는 수정 진동자(111)에서 4MHz의 발진 주파수를 생성한다.The OSC 110 generates an oscillation frequency of 4 MHz in the crystal oscillator 111.

PLL IC(120)는 OSC(110)로부터 발생된 발진 주파수를 발진 주파수 입력단(XTAL)을 통해 인가받는다.The PLL IC 120 receives the oscillation frequency generated from the OSC 110 through the oscillation frequency input terminal XTAL.

분주 회로(130)는 OSC(110)로부터 발생된 발진 주파수를 소정 배수 분주한다. 여기에서 분주 회로(130)는 복조 IC(140)의 종류에 따라 복조 IC의 내부에 구비될 수도 있으며, 복조 IC(140)에서 사용되는 시스템 클럭에 따라 발진 주파수를 분주하여 사용한다. 예를 들어 복조 IC(140)가 58MHz의 시스템 클럭을 사용하면 OSC(110)의 수정 진동자(111)의 발진 주파수를 14~15배 분주하는 회로가 사용된다.The division circuit 130 divides the oscillation frequency generated from the OSC 110 by a predetermined multiple. Here, the frequency divider 130 may be provided inside the demodulation IC according to the type of the demodulation IC 140, and divide and use the oscillation frequency according to the system clock used in the demodulation IC 140. For example, when the demodulation IC 140 uses a 58 MHz system clock, a circuit for dividing the oscillation frequency of the crystal oscillator 111 of the OSC 110 by 14 to 15 times is used.

복조 IC(140)는 분주 회로(130)를 통해 분주되어 OSC의 수정 진동자(111)로 부터 인가되는 발진 주파수를 발진 주파수 입력단(IN, OUT)을 통해 인가받는다.The demodulation IC 140 is divided through the division circuit 130 to receive the oscillation frequency applied from the crystal oscillator 111 of the OSC through the oscillation frequency input terminals IN and OUT.

로우 패스 필터(150)는 OSC(110)와 PLL IC(120) 사이에 구비되어 OSC(110)의 수정 진동자(111)의 출력 신호중 노이즈 신호를 제거하고, 복조 IC(140)의 신호가 전달되어 간섭이 발생되는 것을 차단한다.The low pass filter 150 is disposed between the OSC 110 and the PLL IC 120 to remove a noise signal from the output signal of the crystal oscillator 111 of the OSC 110, and to transmit a signal of the demodulation IC 140. To prevent interference from occurring.

이하 본 발명에 따른 수정 진동자를 공용으로 사용하는 튜너의 동작을 도 1을 참조하여 상세하게 설명하면 다음과 같다.Hereinafter, an operation of a tuner using a crystal oscillator according to the present invention will be described in detail with reference to FIG. 1.

먼저 OSC(110)의 수정 진동자(111)에서 발생된 4MHz의 발진 주파수는 PLL IC(120)와 분주 회로(130)로 각각 인가된다.First, the 4MHz oscillation frequency generated by the crystal oscillator 111 of the OSC 110 is applied to the PLL IC 120 and the divider circuit 130, respectively.

이때 로우 패스 필터(150)를 통해 발진 주파수에 포함된 노이즈가 제거되고, 또한 복조 IC(140)의 신호가 PLL IC(120)로 유입되는 것이 차단된다.At this time, the noise included in the oscillation frequency is removed through the low pass filter 150, and the signal of the demodulation IC 140 is blocked from flowing into the PLL IC 120.

한편 분주 회로(130)에 인가된 발진 주파수는 복조 IC(140)의 시스템 클럭에 맞게 분주되어 인가된다.The oscillation frequency applied to the division circuit 130 is divided and applied according to the system clock of the demodulation IC 140.

따라서 PLL IC와 복조 IC에서 OSC의 수정 진동자를 공용함으로써 회로 설계가 간단해지고, 회로의 제조 단가가 낮춰지며, 종래의 튜너에서 두 개의 수정 진동자의 사용에 따른 간섭으로 인해 비트가 발생되는 것을 미연에 방지한다.Therefore, by sharing the OSC crystal oscillator in the PLL IC and the demodulation IC, the circuit design is simplified, the manufacturing cost of the circuit is lowered, and the bit is generated due to the interference caused by the use of two crystal oscillators in the conventional tuner. prevent.

이상에서 설명한 바와 같이 본 발명에 따른 수정 진동자를 공용으로 사용하는 튜너에 의하면, 튜너에 하나의 수정 진동자를 사용하여 복조 IC와 PLL IC에서 공용하도록 함으로써 두 개의 수정 진동자의 사용에 따른 간섭으로 인해 비트가 발생되는 것을 미연에 방지할 수 있다.As described above, according to the tuner using the crystal oscillator according to the present invention, a single crystal oscillator is used in the tuner to share the demodulation IC and the PLL IC. Can be prevented from occurring.

Claims (2)

튜너에 있어서,In the tuner, 수정 진동자에서 발진 주파수를 생성하는 OSC와,OSCs that generate oscillation frequencies from crystal oscillators, 상기 OSC로부터 발생된 발진 주파수를 발진 주파수 입력단을 통해 인가받는 PLL IC와,A PLL IC receiving the oscillation frequency generated from the OSC through an oscillation frequency input terminal; 상기 OSC로부터 발생된 발진 주파수를 소정 배수 분주하는 분주 회로와,A division circuit for dividing the oscillation frequency generated from the OSC by a predetermined multiple, 상기 분주 회로를 통해 분주되어 상기 OSC의 수정 진동자로부터 인가되는 발진 주파수를 발진 주파수 입력단을 통해 인가받는 복조 IC와,A demodulation IC which is divided through the frequency divider circuit and receives an oscillation frequency applied from the crystal oscillator of the OSC through an oscillation frequency input terminal; 상기 OSC와 상기 PLL IC 사이에 구비되어 상기 OSC의 수정 진동자의 출력 신호중 노이즈 신호를 제거하고, 상기 복조 IC의 신호가 전달되어 간섭이 발생되는 것을 차단하는 로우 패스 필터를 포함하는 것을 특징으로 하는 수정 진동자를 공용으로 사용하는 튜너.And a low pass filter disposed between the OSC and the PLL IC to remove a noise signal from an output signal of the crystal oscillator of the OSC, and to block a signal from the demodulation IC from being interrupted. Tuner using oscillator in common. 제 1 항에서 있어서,The method of claim 1, 상기 OSC로부터 발생된 발진 주파수는 4MHz인 것을 특징으로 하는 수정 진동자를 공용으로 사용하는 튜너.Tuner using a crystal oscillator, characterized in that the oscillation frequency generated from the OSC is 4MHz.
KR1020020012930A 2002-03-11 2002-03-11 Tuner for using a quartz oscillator in common KR100820278B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020012930A KR100820278B1 (en) 2002-03-11 2002-03-11 Tuner for using a quartz oscillator in common

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020012930A KR100820278B1 (en) 2002-03-11 2002-03-11 Tuner for using a quartz oscillator in common

Publications (2)

Publication Number Publication Date
KR20030073384A KR20030073384A (en) 2003-09-19
KR100820278B1 true KR100820278B1 (en) 2008-04-07

Family

ID=32224229

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020012930A KR100820278B1 (en) 2002-03-11 2002-03-11 Tuner for using a quartz oscillator in common

Country Status (1)

Country Link
KR (1) KR100820278B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100816126B1 (en) 2006-11-24 2008-03-21 재 동 윤 Manufacturing method of reflector and reflector

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970055561A (en) * 1995-12-28 1997-07-31 아키야마 구니유키 Phase-Locked Loop with Controllable Response Time
KR20020069685A (en) * 2001-02-27 2002-09-05 엘지이노텍 주식회사 Voltage control oscillator for digital tuner

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970055561A (en) * 1995-12-28 1997-07-31 아키야마 구니유키 Phase-Locked Loop with Controllable Response Time
KR20020069685A (en) * 2001-02-27 2002-09-05 엘지이노텍 주식회사 Voltage control oscillator for digital tuner

Also Published As

Publication number Publication date
KR20030073384A (en) 2003-09-19

Similar Documents

Publication Publication Date Title
US7236024B2 (en) Configurable circuit structure having reduced susceptibility to interference when using at least two such circuits to perform like functions
US6342818B1 (en) PLL having switching circuit for maintaining lock during loss of input signal
CN102237889B (en) RF digital spur reduction
US7288979B2 (en) Semiconductor equipment
US7535277B2 (en) Frequency dividing phase shift circuit
KR100820278B1 (en) Tuner for using a quartz oscillator in common
US7432770B2 (en) Signal transmission device
US20050280474A1 (en) Method of reducing the fractional spurious and a fractional N-PLL oscillator reducing the fractional spurious
US5907590A (en) Frequency dividing circuit, frequency dividing method and telephone terminal device incorporating the frequency dividing circuit
US7221206B2 (en) Integrated circuit device having clock signal output circuit
US20050162197A1 (en) Frequency synthesizer
US7916813B2 (en) Receiver device
EP0881775A1 (en) A clock generator
KR20020031032A (en) Pll circuit and frequency division method reducing spurious noise
CN110838846B (en) Debugging method of clock source and arbitrary waveform generator board card
JPH11143572A (en) Clock generation system
US20050054316A1 (en) Method for providing clock signals to transceiver chip and transceiver chip
JP2010109831A (en) System and method for controlling pll transient response
RU2434322C1 (en) Frequency synthesizer
JPH09261019A (en) Synchronization circuit
US7110461B2 (en) Technique to enlarge data eyes in wireline communication systems
KR20030083815A (en) Mutual interference and beat generation protection circuit of digital tuner being built-in demodulation ic
JPH07303059A (en) Radio equipment
JP2002057577A (en) Pll frequency synthesizer
GB2331643A (en) Local oscillator arrangement

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee