KR100775328B1 - 마이컴 리셋 장치 - Google Patents

마이컴 리셋 장치 Download PDF

Info

Publication number
KR100775328B1
KR100775328B1 KR1020050133096A KR20050133096A KR100775328B1 KR 100775328 B1 KR100775328 B1 KR 100775328B1 KR 1020050133096 A KR1020050133096 A KR 1020050133096A KR 20050133096 A KR20050133096 A KR 20050133096A KR 100775328 B1 KR100775328 B1 KR 100775328B1
Authority
KR
South Korea
Prior art keywords
microcomputer
microcomputers
reset
error
predetermined number
Prior art date
Application number
KR1020050133096A
Other languages
English (en)
Other versions
KR20070070484A (ko
Inventor
서우종
Original Assignee
지멘스 오토모티브 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 지멘스 오토모티브 주식회사 filed Critical 지멘스 오토모티브 주식회사
Priority to KR1020050133096A priority Critical patent/KR100775328B1/ko
Publication of KR20070070484A publication Critical patent/KR20070070484A/ko
Application granted granted Critical
Publication of KR100775328B1 publication Critical patent/KR100775328B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Microcomputers (AREA)

Abstract

마이컴이 비정상적으로 동작하는 경우 안전하게 시스템의 구동을 제어하기 위해 마이컴의 리셋을 신속하게 실행할 수 있도록 한 마이컴 리셋 장치가 개시되어 있다. 본 발명에 따르면, 시스템을 구동하기 위한 소정 수의 마이컴과, 외부 전원을 제공받아 미리 설정된 전압을 출력하고 각각의 마이컴의 오 동작 시 리셋 신호를 발생하며 발생된 상기 리셋 신호를 상기 소정 수의 마이컴에 공급하는 레귤레이터로 구비되는 마이컴 리셋 장치에 있어서, 상기 소정 수의 마이컴 간에 통신을 통해 각각의 마이컴의 에러를 진단하고 진단 결과에 따라 에러가 발생된 마이컴을 에러가 발생하지 않은 마이컴에 의해 리셋하기 위해 상기 소정 수 마이컴의 각각의 출력측에 각각 접속되는 소정 수의 리셋 제어부를 더 포함한다. 본 발명에 의하면, 소정 수의 마이컴 간에 통신을 통해 각각의 마이컴의 에러를 진단하고 진단 결과에 따라 에러가 발생된 마이컴을 에러가 발생하지 않은 마이컴에 의해 리셋함으로서, 에러 발생 시 마이컴이 신속하게 리셋되어 상기 마이컴에 의해 동작되는 시스템의 안정성을 확보하게 된다.
자동차, 레귤레이터, 마이크로 컨트롤러, 다수의 마이컴, 리셋신호

Description

마이컴 리셋 장치{APPARATUS FOR RESETTING MICOMS }
도 1은 일반적인 마이크로 컨트롤러의 구성을 보인 도이다.
도 2는 본 발명에 따른 마이크로 컨트롤러의 구성을 보인 도이다.,
<도면의 주요 부분에 대한 부호의 설명>
100 : 마이크로 컨트롤러 11, 12 : 마이컴
13 :레귤레이터 15, 16 : 리셋 제어부
R1, R2 : 저항
본 발명은 마이컴 리셋 장치에 관한 것으로, 보다 상세하게는, 마이컴이 비정상적으로 동작될 때 안전하게 시스템의 구동을 제어하기 위해 신속하게 에러가 발생된 마이컴을 리셋할 수 있도록 한 마이컴 리셋 장치에 관한 것이다.
일반적으로, 마이크로 컨트롤러를 사용하는 시스템에서는 시스템의 안정성을 확보하기 위해 다수 종의 모니터링 기능을 갖고 있으며, 이러한 모니터링 기능 중에는 시스템의 지속적인 동작 상태가 정상인가를 판단하기 위한 와치독(Watchdog) 기능이 내장되어 있다.
상기 마이크로 컨트롤러에 내장되어 있는 와치독 기능은 도 1에 도시된 바와 같이, 하드웨어로 구성되어 있으며, 디지털 또는 아날로그의 회로로 이루어져 있다. 또한, 마이컴으로 와치독 기능을 수행하는 마이크로 컨트롤러는 일측의 마이컴으로부터 출력되는 와치독 신호를 타측의 레귤레이터에서 검출토록 한 후, 상기 타측의 레귤레이터의 검출 결과에 기초하여 상기 일측의 마이컴을 초기화 시키는 것이다.
즉, 와치독 기능으로 마이컴(1)의 동작 상태가 비정상 동작으로 판정되면, 상기 레귤레이터(3)의 리셋 신호가 상기 마이컴(1)에 공급되고, 이 리셋 신호를 받은 상기 마이컴(1)은 상기 리셋 신호에 의거 시스템을 초기화 한다. 초기화된 마이컴(1)은 일정 시간(와치독 신호의 주기 이내)이 경과된 후, 시스템을 재정비하게 된다.
이때 상기 마이컴(1)이 상기 일정 시간 이내에 다시 오 동작하는 경우 이 마이컴(1)으로부터 제어되는 주변 기기를 포함한 시스템의 안정성은 극히 저하시키며, 자동자의 운행 중 이와 같은 마이컴(1)이 오동작 동작하면, 사고 발생 빈도가 상승되는 문제점이 종종 발생하게 되었다.
본 발명은 이와 같은 문제점을 해결하기 위해 창출된 것으로, 본 발명의 목적은 다수의 마이컴을 가지며, 각각 마이컴의 에러를 진단하고 진단 결과에 따라 에러가 발생된 마이컴가 에러가 발생하지 않은 마이컴에 의해 리셋됨으로서, 에러 발생 시 마이컴이 신속하게 리셋되어 상기 마이컴에 의해 동작되는 시스템의 안정 성을 확보할 수 있도록 한 마이컴 리셋 장치를 제공함에 있다.
상기 목적을 달성하기 위한 본 발명에 따른 기술적 과제는,
시스템을 구동하기 위한 소정 수의 마이컴과, 외부 전원을 제공받아 미리 설정된 전압을 출력하고 각각의 마이컴의 오 동작 시 리셋 신호를 발생하며 발생된 상기 리셋 신호를 상기 소정 수의 마이컴에 공급하는 레귤레이터로 구비되는 마이컴 리셋 장치에 있어서,
상기 소정 수의 마이컴 간에 통신을 통해 각각의 마이컴의 에러를 진단하고 진단 결과에 따라 에러가 발생된 마이컴을 에러가 발생하지 않은 마이컴에 의해 리셋하기 위해 상기 소정 수 마이컴의 각각의 출력측에 각각 접속되는 소정 수의 리셋 제어부를 더 포함한다.
삭제
삭제
바람직하게 상기 리셋 제어부의 소정 수와 마이컴의 수가 일치하는 것을 특징으로 하고, 상기 마이컴의 수는 2개인 것을 특징으로 한다.
본 발명이 구체적인 실시 예에 따르면, 다수의 마이컴을 가지며, 각각 마이컴의 에러를 진단하고 진단 결과에 따라 에러가 발생된 마이컴가 에러가 발생하지 않은 마이컴에 의해 리셋됨으로서, 에러 발생 시 마이컴이 신속하게 리셋되어 상기 마이컴에 의해 동작되는 시스템의 안정성을 확보할 수 있게 된다.
이하, 본 발명을 첨부된 예시도면에 의거 상세히 설명하면 다음과 같다.
도 1은 본 발명의 실시 예를 설명하기 위한 구성도이다. 참조 도면에 따른 구성은, 제1 및 제2 마이컴(11)(12), 레귤레이터(13), 제1 및 제2 리셋 제어부(15)(16), 및 저항(R1)(R2)으로 설계된다.
여기서, 상기 레귤레이터(13)는 외부로부터 공급되는 전원을 상기 제1 및 제2 마이컴(11)(12)의 구동 전원으로 변환하여 출력하고, 이 구동 전원은 받은 제1 및 제2 마이컴(11)(12)은 구동한다.
여기서, 상기 제1 마이컴(11) 및 제2 마이컴(12)은, 상기 레귤레이터(13)로부터 공급되는 전압에 따라 동작되어 시스템을 구동하기 위한 제어 신호를 발생하도록 구비된다.
또한, 상기 제1 마이컴(11)과 상기 제2 마이컴(12) 간의 통신을 통해 상기 제1 마이컴(11)의 동작 상태는 제2 마이컴(12)에 의해 진단되고, 또한 상기 제2 마이컴(12)의 동작 상태는 제1 마이컴(11)에 의해 진단된다.
즉, 이러한 각각 마이컴(11)(12)의 동작 상태에 따라 상기 제1 마이컴(11)의 에러는 제2 마이컴(12)에 의해 진단되고, 상기 제2 마이컴(12)의 에러는 상기 제1 마이컴(11)에 의해 진단된다.
이러한 진단 결과에 따라 상기 제1 마이컴(11)의 에러가 발생된 경우 상기 에러가 발생되지 않은 제2 마이컴(12)은 리셋 신호를 발생하고, 상기 제2 마이컴(12)의 리셋 신호는 상기 제1 리셋 제어부(15)를 통해 상기 제1 마이컴(11)으로 공급되며, 상기 제1 마이컴(11)은 상기 제1 리셋 제어부(15)를 통해 공급되는 제2 마이컴(12)의 리셋 신호에 따라 리셋된다.
역으로, 상기 제2 마이컴(12)의 에러가 발생된 경우 상기 에러가 발생되지 않은 제1 마이컴(11)은 리셋 신호를 발생하고, 상기 제1 마이컴(11)의 리셋 신호는 상기 제2 리셋 제어부(16)를 통해 상기 제2 마이컴(12)으로 공급된다.
상기 제2 마이컴(12)은 상기 제2 리셋 제어부(16)를 통해 공급되는 제1 마이컴(11)의 리셋 신호를 제공받아 리셋된다.
상기 제1 및 제2 리셋 제어부(15)(16)는 상기 제1 및 제2 마이컴(11)(12)의 리셋 신호를 충방전시켜 출력하도록 구비되고, 상기 각각의 제1 및 제2 리셋 제어부(15)(16)의 출력 신호들은 저항(R1)(R2)을 통해 레귤레이터(13)에 공급된다.
본 발명의 실시 예에서는 하나의 레귤레이터에 대해 2개의 마이컴이 리셋되도록 구비되어 있으나, 하나의 레귤레이터에 대해 하나의 마이컴이 제어되는 경우에도 적용 가능하다.
이와 같이 구비된 본 발명에 따른 마이컴 리셋 장치에 있어서, 우선 외부로부터 공급되는 전원은 레귤레이터(13)에 공급되고, 상기 레귤레이터(13)는 이 외부 전원을 상기 마이컴(11)(12)의 동작에 필요한 전압으로 변환하여 마이컴(11)(12) 각각에 공급된다.
상기 레귤레이터(13)의 동작 전압을 받은 마이컴(11)(12)은 구동하여 시스템을 동작시키기 위한 제어 신호를 발생하고, 상기 제어 신호를 받은 시스템은 동작한다.
상기 제1 마이컴(11)과 상기 제2 마이컴(12) 간의 통신을 통해 상기 제1 마이컴(11)의 동작 상태는 제2 마이컴(12)에 의해 진단되고, 또한 상기 제2 마이컴 (12)의 동작 상태는 제1 마이컴(11)에 의해 진단된다.
즉, 이러한 각각 마이컴(11)(12)의 동작 상태에 따라 상기 제1 마이컴(11)의 에러는 제2 마이컴(12)에 의해 진단되고, 상기 제2 마이컴(12)의 에러는 상기 제1 마이컴(11)에 의해 진단된다.
이러한 진단 결과에 따라 상기 제1 마이컴(11)의 에러가 발생된 경우 상기 에러가 발생되지 않은 제2 마이컴(12)은 리셋 신호를 발생하고, 상기 제2 마이컴(12)의 리셋 신호는 상기 제1 리셋 제어부(15)를 통해 상기 제1 마이컴(11)으로 공급되며, 상기 제1 마이컴(11)은 상기 제1 리셋 제어부(15)를 통해 공급되는 제2 마이컴(12)의 리셋 신호에 따라 리셋된다.
역으로, 상기 제2 마이컴(12)의 에러가 발생된 경우 상기 에러가 발생되지 않은 제1 마이컴(11)은 리셋 신호를 발생하고, 상기 제1 마이컴(11)의 리셋 신호는 상기 제2 리셋 제어부(16)를 통해 상기 제2 마이컴(12)으로 공급된다.
상기 제2 마이컴(12)은 상기 제2 리셋 제어부(16)를 통해 공급되는 제1 마이컴(11)의 리셋 신호를 제공받아 리셋된다.
상기와 같이 에러가 발생된 마이컴이 에러가 발생되지 않은 마이컴으로부터 공급되는 리셋 신호에 따라 리셋되므로, 마이컴의 에러 발생 시 신속하게 에러가 발생된 마이컴이 초기화되어 마이컴의 제어에 의해 동작되는 시스템의 오동작을 방지한다.
이상에서 설명된 바와 같이, 본 발명의 구체적인 실시 예 따르면, 각각 마이 컴의 에러를 진단하고 진단 결과에 따라 에러가 발생된 마이컴가 에러가 발생하지 않은 마이컴에 의해 초기화됨으로서, 에러 발생 시 마이컴이 신속하게 리셋되어 상기 에러가 발생된 마이컴에 의해 동작되는 시스템의 안정성을 확보할 수 있는 효과를 얻는다.
이상에서 설명한 것은 본 발명에 따른 마이컴의 리셋 장치를 실시하기 위한 하나의 실시예에 불과한 것으로, 본 발명은 상기한 실시예에 한정되지 않고, 이하의 특허청구범위에서 청구하는 바와 같이 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 분야에서 통상의 지식을 가진 자라면 누구든지 다양한 변경 실시가 가능한 범위까지 본 발명의 기술적 정신이 있다고 할 것이다.

Claims (2)

  1. 시스템을 구동하기 위한 소정 수의 마이컴과, 외부 전원을 제공받아 미리 설정된 전압을 출력하고 각각의 마이컴의 오 동작 시 리셋 신호를 발생하며 발생된 상기 리셋 신호를 상기 소정 수의 마이컴에 공급하는 레귤레이터로 구비되는 마이컴 리셋 장치에 있어서,
    상기 소정 수의 마이컴 간에 통신을 통해 각각의 마이컴의 에러를 진단하고 진단 결과에 따라 에러가 발생된 마이컴을 에러가 발생하지 않은 마이컴에 의해 리셋하기 위해 상기 소정 수 마이컴의 각각의 출력측에 각각 접속되는 소정 수의 리셋 제어부를 더 포함하는 것을 특징으로 하는 마이컴 리셋 장치.
  2. 제1항에 있어서, 상기 소정 수는 2개인 것을 특징으로 하는 마이컴 리셋 장치.
KR1020050133096A 2005-12-29 2005-12-29 마이컴 리셋 장치 KR100775328B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050133096A KR100775328B1 (ko) 2005-12-29 2005-12-29 마이컴 리셋 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050133096A KR100775328B1 (ko) 2005-12-29 2005-12-29 마이컴 리셋 장치

Publications (2)

Publication Number Publication Date
KR20070070484A KR20070070484A (ko) 2007-07-04
KR100775328B1 true KR100775328B1 (ko) 2007-11-08

Family

ID=38505779

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050133096A KR100775328B1 (ko) 2005-12-29 2005-12-29 마이컴 리셋 장치

Country Status (1)

Country Link
KR (1) KR100775328B1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR980010704A (ko) * 1996-07-31 1998-04-30 배순훈 서브 마이콤의 리셋 방법
KR19980017229A (ko) * 1996-08-30 1998-06-05 배순훈 서브 마이콤 리셋 방법
KR19990009258U (ko) * 1997-08-19 1999-03-15 전주범 마이컴의 래치 업 발생시 자동 리셋 회로
KR19990010914U (ko) * 1997-08-30 1999-03-25 윤종용 마이컴의 리셋 회로
KR20020068911A (ko) * 2001-02-23 2002-08-28 씨멘스 오토모티브 주식회사 와치독의 제어 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR980010704A (ko) * 1996-07-31 1998-04-30 배순훈 서브 마이콤의 리셋 방법
KR19980017229A (ko) * 1996-08-30 1998-06-05 배순훈 서브 마이콤 리셋 방법
KR19990009258U (ko) * 1997-08-19 1999-03-15 전주범 마이컴의 래치 업 발생시 자동 리셋 회로
KR19990010914U (ko) * 1997-08-30 1999-03-25 윤종용 마이컴의 리셋 회로
KR20020068911A (ko) * 2001-02-23 2002-08-28 씨멘스 오토모티브 주식회사 와치독의 제어 방법

Also Published As

Publication number Publication date
KR20070070484A (ko) 2007-07-04

Similar Documents

Publication Publication Date Title
US6883123B2 (en) Microprocessor runaway monitoring control circuit
KR100296984B1 (ko) 전자제어장치용감시시스템
CN108367724B (zh) 利用诊断法的分立式蓄能器
JP2010279146A (ja) 複数組電池の電圧監視装置
US9453881B2 (en) Oscillation circuit, integrated circuit, and abnormality detection method
JP2011078164A (ja) 電圧監視装置
US11740289B2 (en) Relay examination device and battery management system
CN111439224B (zh) 车载系统、无线通信装置以及控制方法
KR100775328B1 (ko) 마이컴 리셋 장치
KR20030041824A (ko) 제어장치 및 전자제어 시스템에서의 자기진단방법
JP2011065402A (ja) 車両用電子制御装置
JP5099097B2 (ja) 電池監視装置
JP2007041824A (ja) 電子制御ユニットのリセット回路
JP6344302B2 (ja) 組電池制御装置
KR102195845B1 (ko) 자가진단 기능을 가지는 연료공급 펌프 컨트롤러
JP2005030818A (ja) 電圧監視回路
KR101795464B1 (ko) 와치독 프로세서를 포함하는 시스템 및 그 제어방법
JPH03217364A (ja) 車載用制御装置のマイクロコンピュータ暴走監視装置
JP2023122184A (ja) 電子制御装置
JP6702175B2 (ja) 負荷駆動装置
JP2003140779A (ja) ウオッチドッグタイマ診断システム
JP7329579B2 (ja) 制御装置
JP5511475B2 (ja) 信号処理システムおよびこれに用いる信号源ユニットならびに信号処理ユニット
KR100731506B1 (ko) 와치독 회로를 가지는 마이크로 컨트롤러와 그 제어 방법
CN109690333B (zh) 电子控制装置和电子控制装置的连接状态的诊断方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
FPAY Annual fee payment

Payment date: 20120926

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20131025

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20141023

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20151022

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20161020

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20171020

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20191024

Year of fee payment: 13