KR100761058B1 - 복수의 분배기들을 가진 디지털 영상 시스템 - Google Patents

복수의 분배기들을 가진 디지털 영상 시스템 Download PDF

Info

Publication number
KR100761058B1
KR100761058B1 KR1020060091692A KR20060091692A KR100761058B1 KR 100761058 B1 KR100761058 B1 KR 100761058B1 KR 1020060091692 A KR1020060091692 A KR 1020060091692A KR 20060091692 A KR20060091692 A KR 20060091692A KR 100761058 B1 KR100761058 B1 KR 100761058B1
Authority
KR
South Korea
Prior art keywords
parallel
signal
serial
optical
output port
Prior art date
Application number
KR1020060091692A
Other languages
English (en)
Inventor
조재현
김일
Original Assignee
옵티시스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 옵티시스 주식회사 filed Critical 옵티시스 주식회사
Priority to KR1020060091692A priority Critical patent/KR100761058B1/ko
Application granted granted Critical
Publication of KR100761058B1 publication Critical patent/KR100761058B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/10Adaptations for transmission by electrical cable
    • H04N7/106Adaptations for transmission by electrical cable for domestic distribution
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M9/00Parallel/series conversion or vice versa
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/30Transforming light or analogous information into electric information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/66Transforming electric information into light information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/10Adaptations for transmission by electrical cable
    • H04N7/102Circuits therefor, e.g. noise reducers, equalisers, amplifiers
    • H04N7/104Switchers or splitters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

본 발명에 따른 디지털 영상 시스템은 호스트 장치, 복수의 디스플레이 장치들, 및 복수의 분배기들을 포함한다. 복수의 분배기들 각각은 오류 검출부 및 우회 스위칭부를 포함한다. 오류 검출부는, 입력 영상 신호가 내부적으로 처리된 내부 영상 신호의 주기성을 모니터링하여 내부 영상 신호에서 오류가 발생되는지를 검출하고, 오류 발생 여부에 따른 제어 신호를 발생시킨다. 우회 스위칭부는, 오류 검출부로부터의 제어 신호에 따라 동작하여, 내부 영상 신호에서 오류가 발생되면 입력 영상 신호를 우회시켜서 다른 분배기에게 직접 출력한다.
DVI

Description

복수의 분배기들을 가진 디지털 영상 시스템{Digital image system having plural distributors}
도 1은 본 발명의 일 실시예에 의한 디지털 영상 시스템으로서의 열차용 DVI(Digital Visual Interface) 시스템을 보여주는 도면이다.
도 2는 도 1의 시스템에서 호스트 장치의 일 예를 보여주는 도면이다.
도 3은 도 1의 시스템에서 분배기들 각각의 제1 예를 보여주는 도면이다.
도 4는 도 3의 직렬/병렬 변환부와 오류 검출부 사이의 배선을 상세히 보여주는 도면이다.
도 5는 도 1의 시스템에서 분배기들 각각의 제2 예를 보여주는 도면이다.
도 6은 도 1의 시스템에서 분배기들 각각의 제3 예를 보여주는 도면이다.
도 7은 도 1의 시스템에서 호스트 장치의 또다른 예를 보여주는 도면이다.
도 8은 도 1의 시스템에서 분배기들 각각의 제4 예를 보여주는 도면이다.
도 9는 도 1의 시스템에서 분배기들 각각의 제5 예를 보여주는 도면이다.
도 10은 도 1의 시스템에서 분배기들 각각의 제6 예를 보여주는 도면이다.
<도면의 주요 부분에 대한 부호의 설명>
1...호스트 장치, 2...분배기들,
3...디스플레이 장치들, 4...전기 커넥터들,
5...광 커넥터들, 11,110...그래픽 제어부,
12...TMDS 송신부, 120...LVDS 송신부,
13...병렬/직렬 변환부, 14...전/광 변환부,
20...광/전 변환부, 21...직렬/병렬 변환부,
22...병렬/직렬 변환부, 29...전/광 변환부,
23,24,25...TMDS 수신부, 230,240,250...LVDS 수신부.
본 발명은, 디지털 영상 시스템에 관한 것으로서, 보다 상세하게는, 복수의 분배기들을 포함함에 따라 열차, 선박, 및 항공기 등에서 사용되는 디지털 영상 시스템에 관한 것이다.
상기와 같은 디지털 영상 시스템 예를 들어, DVI(Digital Visual Interface) 시스템은 호스트 장치, 복수의 디스플레이 장치들, 및 서로 직렬로 연결된 복수의 분배기들을 포함한다. 복수의 디스플레이 장치들은 호스트 장치와 DVI 통신을 수행하면서 영상을 디스플레이한다. 복수의 분배기들은 호스트 장치로부터의 DVI 통신 라인들을 복수의 디스플레이 장치들에게 제공한다.
상기와 같은 디지털 영상 시스템에 있어서, 분배기들은 서로 직렬로 연결된다. 왜냐하면, 호스트 장치가 분배기들 각각에 직접 영상 신호를 공급하는 것은 매우 비효율적이기 때문이다.
따라서, 종래의 디지털 영상 시스템에 있어서, 어느 한 분배기에서 내부적으로 처리된 내부 영상 신호가 다음 분배기에 입력된다. 이에 따라, 어느 한 분배기에서 내부적으로 고장이 발생되면, 그 다음 분배기들 모두에 오류 영상 신호가 입력된다. 즉, 그 다음 분배기들에 연결된 디스플레이 장치들 모두가 정상적인 디스플레이 기능을 수행할 수 없다.
본 발명의 목적은, 어느 한 분배기에서 내부적으로 고장이 발생되더라도 그 다음 분배기들에 연결된 디스플레이 장치들 모두가 정상적인 디스플레이 기능을 수행할 수 있는 디지털 영상 시스템을 제공하는 것이다.
본 발명의 디지털 영상 시스템은 호스트 장치, 복수의 디스플레이 장치들, 및 복수의 분배기들을 포함한다. 상기 디스플레이 장치들은 상기 호스트 장치와 디지털 통신을 수행하면서 영상을 디스플레이한다. 상기 분배기들은 상기 호스트 장치로부터의 디지털 통신 라인들을 상기 복수의 디스플레이 장치들에게 제공한다.
여기에서, 상기 복수의 분배기들 각각은 오류 검출부 및 우회 스위칭부를 포함한다.
상기 오류 검출부는, 입력 영상 신호가 내부적으로 처리된 내부 영상 신호의 주기성을 모니터링하여 상기 내부 영상 신호에서 오류가 발생되는지를 검출하고, 오류 발생 여부에 따른 제어 신호를 발생시킨다.
상기 우회 스위칭부는, 상기 오류 검출부로부터의 제어 신호에 따라 동작하 여, 상기 내부 영상 신호에서 오류가 발생되면 입력 영상 신호를 우회시켜서 다른 분배기에게 직접 출력한다.
본 발명의 상기 디지털 영상 시스템에 의하면, 어느 한 분배기에서 내부적으로 고장이 발생되면, 상기 고장난 분배기의 상기 오류 검출부 및 우회 스위칭부에 의하여, 상기 고장난 분배기의 입력 영상 신호가 우회되어 그 다음 분배기에게 직접 출력된다. 이에 따라, 상기 고장난 분배기의 그 다음 분배기들 모두에 정상적인 영상 신호가 입력된다. 즉, 그 다음 분배기들에 연결된 디스플레이 장치들 모두가 정상적인 디스플레이 기능을 수행할 수 있다.
이하, 본 발명에 따른 바람직한 실시예가 상세히 설명된다.
도 1을 참조하면, 본 발명의 일 실시예에 의한 디지털 영상 시스템으로서의 열차용 DVI(Digital Visual Interface) 시스템은 호스트 장치(1), 복수의 디스플레이 장치들(3), 및 복수의 분배기들(2)을 포함한다.
호스트 장치(1)는 직렬 영상 신호를 출력한다. 보다 상세하게는, 호스트 장치(1) 내의 그래픽 제어부는 디스플레이 장치들(3)의 EDID(Extended Display Identification Data)를 획득한다. 또한, 호스트 장치(1) 내의 그래픽 제어부는 획득된 EDID에 따라 4 비트의 TMDS(Transition Minimized Differential Signaling) 신호 또는 5 비트의 LVDS(Low Voltage Differential Signaling) 신호를 발생시킨다. 발생된 TMDS 신호 또는 LVDS 신호는 직렬 영상 신호로 변환되어 출력된다.
디스플레이 장치들(3)은 호스트 장치(1)와 DVI 통신을 수행하면서 영상을 디스플레이한다. 분배기들(2)은 호스트 장치(1)로부터의 DVI 통신 라인들을 디스플 레이 장치들(3)에게 제공한다.
호스트 장치(1)와 어느 한 분배기(2) 사이, 및 분배기들(2) 사이에는 광 커넥터(5)가 연결된다. 어느 한 분배기(2)와 디스플레이 장치들(3) 사이에는 전기 커넥터(4)가 연결된다.
도 1 및 2를 참조하여 도 1의 시스템에서 호스트 장치(1)의 일 예를 설명하면 다음과 같다.
호스트 장치(1)는 그래픽 제어부(11), TMDS 송신부(12), 병렬/직렬 변환부(13), 및 전/광 변환부(14)를 포함한다. 그래픽 제어부(11)는 4 채널의 TMDS 신호(STMDS)를 발생시킨다. TMDS 송신부(12)는 그래픽 제어부(11)로부터의 TMDS 신호(STMDS)를 28 채널의 병렬 영상 신호(SVID)로 복원시킨다. 병렬/직렬 변환부(13)는 TMDS 송신부(12)로부터의 병렬 영상 신호(SVID)를 2 채널의 직렬 영상 신호(SSVID)로 변환하므로, 제1형 커넥터(5)의 채널 수가 보다 줄어들 수 있다. 전/광 변환부(14)는, 병렬/직렬 변환부(13)로부터의 직렬 영상 신호(SSVID)를 광 신호(SOPT)로 변환시켜서 출력한다.
참조 부호 SDDC는 DDC(Display Data Channel) 통신용 신호를 가리킨다.
도 3은 도 1의 시스템에서 분배기들(2) 각각의 제1 예를 보여준다. 도 3에서 도 2와 동일한 참조 부호는 동일한 기능의 대상을 가리킨다. 도 3에서 참조 부호 PIN-OP는 광 커넥터(5)의 출력 접속부가 접속되는 입력 포트를, POUT - OP는 광 커넥 터(5)의 입력 접속부가 접속되는 출력 포트를, 그리고 POUT - EL1 내지 POUT - EL3은 전기 커넥터(4)의 입력 접속부가 접속되는 출력 포트를 각각 가리킨다. 도 4는 도 3의 직렬/병렬 변환부(21)와 오류 검출부(28) 사이의 배선을 상세히 보여준다. 도 1 내지 4를 참조하여, 분배기들(2) 각각의 내부 구성의 제1 예를 설명하면 다음과 같다.
분배기들(2) 각각은 광/전 변환부(20), 직렬/병렬 변환부(21), 병렬/직렬 변환부(22), 전/광 변환부(29), 복수의 TMDS 수신부들(23 내지 25), 오류 검출부(28), 및 우회 스위칭부로서의 제1 전기 스위치(SW28) 및 제2 전기 스위치(SW2)를 포함한다.
광/전 변환부(20)는 호스트 장치(1) 또는 다른 분배기(2)로부터의 광 신호(SOPT)를 직렬 영상 신호(SSVID)로 변환시킨다.
직렬/병렬 변환부(21)는 광/전 변환부(20)로부터의 직렬 영상 신호(SSVID)를 28 채널의 병렬 영상 신호(SVID)로 복원시킨다.
병렬/직렬 변환부(22)는 직렬/병렬 변환부(21)로부터의 28 채널의 병렬 영상 신호(SVID)를 2 채널의 직렬 영상 신호(SSVID)로 변환시킨다.
전/광 변환부(29)는 병렬/직렬 변환부(22)로부터의 직렬 영상 신호(SSVID)를 광 신호로 변환시켜서 다른 분배기(2)에 출력한다.
직렬/병렬 변환부(21) 및 병렬/직렬 변환부(22)의 동작에 의하면, 복수의 분 배기들 각각(2)에서 입력 영상 신호가 그대로 출력되지 않고 영상 신호의 복원 및 변환이 수행된다. 이에 따라, 분배기들(2) 및 디스플레이 장치들(3)이 호스트 장치(1)와 멀어질수록 호스트 장치(1)로부터의 영상 신호가 감쇄되거나 노이즈로 인하여 왜곡됨이 방지될 수 있다.
TMDS 수신부들(23 내지 45)은 직렬/병렬 변환부(41)로부터의 28 채널의 병렬 영상 신호(SVID)를 4 채널의 TMDS 신호로 복원하여 복수의 디스플레이 장치들(3)에 출력한다.
직렬/병렬 변환부(21)로부터의 28 채널의 병렬 영상 신호(SVID)는 적색(R), 녹색(G), 및 청색(B)의 24 채널의 계조 데이터(SRGB), 1 채널의 데이터 인에이블 신호(DE), 1 채널의 수직 동기 신호(VSYNC), 1 채널의 수평 동기 신호(HSYNC), 및 1 채널의 클럭 신호(CLK)를 포함한다(도 4 참조). 여기에서, 오류 검출부(28)는, 직렬/병렬 변환부(21)로부터의 28 채널의 병렬 영상 신호(SVID)에 포함되어 있는 데이터 인에이블 신호(DE), 수직 동기 신호(VSYNC), 및 수평 동기 신호(HSYNC) 중에서 어느 하나의 주기성을 모니터링하여, 병렬 영상 신호(SVID)에서 오류가 발생되는지를 검출하여, 오류 발생 여부에 따른 제어 신호들(SC1,SC2)을 우회 스위칭부로서의 제1 전기 스위치(SW28) 및 제2 전기 스위치(SW2)에 인가한다.
예를 들어, 데이터 인에이블 신호(DE), 수직 동기 신호(VSYNC), 및 수평 동기 신호(HSYNC) 중에서 어느 하나의 신호의 논리 '1' 상태 또는 논리 '0' 상태가 설정 기준 시간을 초과하여 지속되면, 병렬 영상 신호(SVID)에서 오류가 발생되는 것으로 판단된다.
오류 검출부(28)로부터의 제1 제어 신호(SC1)에 따라 동작하는 제1 전기 스위치(SW28)는, 직렬/병렬 변환부(21)의 출력 포트와 병렬/직렬 변환부(22)의 입력 포트 사이에 연결되어, 병렬 영상 신호(SVID)에서 오류가 발생되지 않으면 온(On)되고, 병렬 영상 신호(SVID)에서 오류가 발생되면 오프(Off)된다.
오류 검출부(28)로부터의 제2 제어 신호(SC2)에 따라 동작하는 제2 전기 스위치(SW2)는, 광/전 변환부(20)의 출력 포트와 전/광 변환부(29)의 입력 포트 사이에 연결되어, 병렬 영상 신호(SVID)에서 오류가 발생되지 않으면 오프(Off)되고, 병렬 영상 신호(SVID)에서 오류가 발생되면 온(On)된다.
따라서, 직렬/병렬 변환부(21)가 고장날 경우, 광/전 변환부(20)로부터의 직렬 영상 신호(SSVID)가 제2 전기 스위치(SW2)를 통하여 전/광 변환부(29)에 직접 입력된다.
도 5는 도 1의 시스템에서 분배기들(2) 각각의 제2 예를 보여준다. 도 5에서 도 3과 동일한 참조 부호는, 동일한 기능의 대상을 가리키므로, 이들의 설명이 생략된다. 도 1, 2, 4, 및 5를 참조하여, 분배기들(2) 각각의 내부 구성의 제2 예 를 설명하면 다음과 같다.
분배기들(2) 각각은 광/전 변환부(20), 직렬/병렬 변환부(21), 병렬/직렬 변환부(22), 전/광 변환부(29), 복수의 TMDS 수신부들(23 내지 25), 오류 검출부(28), 및 우회 스위칭부로서의 광 스위치(51)를 포함한다.
상기한 바와 같이, 오류 검출부(28)는, 직렬/병렬 변환부(21)로부터의 28 채널의 병렬 영상 신호(SVID)에 포함되어 있는 데이터 인에이블 신호(DE), 수직 동기 신호(VSYNC), 및 수평 동기 신호(HSYNC) 중에서 어느 하나의 주기성을 모니터링하여(도 4 참조), 병렬 영상 신호(SVID)에서 오류가 발생되는지를 검출하여, 오류 발생 여부에 따른 제어 신호(SC3)를 우회 스위칭부로서의 광 스위치(51)에 인가한다.
오류 검출부(28)로부터의 제어 신호(SC3)에 따라 동작하는 광 스위치(51)는 제1 입력 포트(T1), 제2 출력 포트(T2), 제3 입력 포트(T3), 및 제4 출력 포트(T4)를 구비한다.
호스트 장치(1) 또는 다른 분배기(2)로부터의 광 신호(SOPT)는 제3 입력 포트(T3)에 입력된다. 제4 출력 포트(T4)는 광/전 변환부(20)의 입력 포트에 연결된다. 전/광 변환부(29)의 출력 포트는 제1 입력 포트(T1)에 연결된다. 제2 출력 포트(T2)로부터의 광 신호는 다른 분배기(2)에게 출력된다.
병렬 영상 신호(SVID)에서 오류가 발생되지 않으면, 제3 입력 포트(T3)와 제4 출력 포트(T4)가 서로 접속되고, 제1 입력 포트(T1)와 제2 출력 포트(T2)가 서로 접속된다.
또한, 병렬 영상 신호(SVID)에서 오류가 발생되면, 제3 입력 포트(T3)와 제2 출력 포트(T2)가 서로 접속되고, 제1 입력 포트(T1)와 제4 출력 포트(T4)가 서로 접속된다.
따라서, 광/전 변환부(20) 및/또는 직렬/병렬 변환부(21)가 고장날 경우, 호스트 장치(1) 또는 다른 분배기(2)로부터의 광 신호(SOPT)는 우회 스위칭부로서의 광 스위치(51)를 통하여 다른 분배기(2)에게 직접 출력된다.
도 6은 도 1의 시스템에서 분배기들(2) 각각의 제3 예를 보여준다. 도 6에서 도 3과 동일한 참조 부호는, 동일한 기능의 대상을 가리키므로, 이들의 설명이 생략된다. 도 1, 2, 4, 및 6을 참조하여, 분배기들(2) 각각의 내부 구성의 제3 예를 설명하면 다음과 같다.
분배기들(2) 각각은 광/전 변환부(20), 직렬/병렬 변환부(21), 병렬/직렬 변환부(22), 전/광 변환부(29), 복수의 TMDS 수신부들(23 내지 25), 오류 검출부(28), 및 우회 스위칭부로서의 광 스위치(61) 및 광 합류기(62, Optical adder)를 포함한다.
상기한 바와 같이, 오류 검출부(28)는, 직렬/병렬 변환부(21)로부터의 28 채널의 병렬 영상 신호(SVID)에 포함되어 있는 데이터 인에이블 신호(DE), 수직 동기 신호(VSYNC), 및 수평 동기 신호(HSYNC) 중에서 어느 하나의 주기성을 모니터링하여 (도 4 참조), 병렬 영상 신호(SVID)에서 오류가 발생되는지를 검출하여, 오류 발생 여부에 따른 제어 신호들(SC4, SC5)을 우회 스위칭부로서의 광 스위치(61) 및 광 합류기(62)에 인가한다.
우회 스위칭부로서의 광 스위치(61) 및 광 합류기(62)는 오류 검출부(28)로부터의 제어 신호들(SC4,SC5)에 따라 동작한다.
광 스위치(61)는 제1 입력 포트(T1), 제2 출력 포트(T2), 및 제3 출력 포트(T3)를 구비한다. 광 합류기(62)는 제4 입력 포트(T4), 제5 입력 포트(T5), 및 제6 출력 포트(T6)를 구비한다.
호스트 장치(1) 또는 다른 분배기(2)로부터의 광 신호(SOPT)는 제1 입력 포트(T1)에 입력된다. 제3 출력 포트(T3)는 광/전 변환부(20)의 입력 포트에 연결된다. 제2 출력 포트(T2)는 제4 입력 포트(T4)에 연결된다. 전/광 변환부(29)의 출력 포트는 제5 입력 포트(T5)에 연결된다. 제6 출력 포트(T6)로부터의 광 신호(SOPT)는 다른 분배기(2)에게 출력된다.
병렬 영상 신호(SVID)에서 오류가 발생되지 않으면, 제1 입력 포트(T1)와 제3 출력 포트(T3)가 서로 접속되고, 제5 입력 포트(T5)와 제6 출력 포트(T6)가 서로 접속된다.
또한, 병렬 영상 신호(SVID)에서 오류가 발생되면, 제1 입력 포트(T1)와 제2 출력 포트(T2)가 서로 접속되고, 제4 입력 포트(T4)와 제6 출력 포트(T6)가 서로 접속된다.
따라서, 광/전 변환부(20) 및/또는 직렬/병렬 변환부(21)가 고장날 경우, 호스트 장치(1) 또는 다른 분배기(2)로부터의 광 신호(SOPT)는 우회 스위칭부로서의 광 스위치(61) 및 광 합류기(62)를 통하여 다른 분배기(2)에게 직접 출력된다.
도 1 및 7을 참조하여 도 1의 시스템에서 호스트 장치(1)의 또다른 예를 설명하면 다음과 같다.
호스트 장치(1)는 그래픽 제어부(110), LVDS 송신부(120), 병렬/직렬 변환부(13), 및 전/광 변환부(14)를 포함한다. 그래픽 제어부(110)는 5 채널의 LVDS(Low Voltage Differential Signaling) 신호(SLVDS)를 발생시킨다. LVDS 송신부(120)는 그래픽 제어부(110)로부터의 LVDS 신호(SLVDS)를 28 채널의 병렬 영상 신호(SVID)로 복원시킨다. 병렬/직렬 변환부(13)는 LVDS 송신부(120)로부터의 병렬 영상 신호(SVID)를 2 채널의 직렬 영상 신호(SSVID)로 변환하므로, 제1형 커넥터(5)의 채널 수가 보다 줄어들 수 있다. 전/광 변환부(14)는, 병렬/직렬 변환부(13)로부터의 직렬 영상 신호(SSVID)를 광 신호(SOPT)로 변환시켜서 출력한다.
참조 부호 SDDC는 DDC(Display Data Channel) 통신용 신호를 가리킨다.
도 8은 도 1의 시스템에서 분배기들(2) 각각의 제4 예를 보여준다. 도 8에서 도 3과 동일한 참조 부호는, 동일한 기능의 대상을 가리키므로, 그 설명이 생략된다. 따라서, 도 3의 제1 예에 대한 도 8의 제4 예의 유일한 차이점은, 도 7의 호스트 장치(1)에 대응된다는 것이다. 즉, LVDS 수신부들(230 내지 250)은 직렬/병렬 변환부(21)로부터의 28 채널의 병렬 영상 신호(SVID)를 5 채널의 LVDS 신호로 복원하여 복수의 디스플레이 장치들(3)에 출력한다.
도 9는 도 1의 시스템에서 분배기들(2) 각각의 제5 예를 보여준다. 도 9에서 도 5와 동일한 참조 부호는, 동일한 기능의 대상을 가리키므로, 그 설명이 생략된다. 따라서, 도 5의 제2 예에 대한 도 9의 제5 예의 유일한 차이점은, 도 7의 호스트 장치(1)에 대응된다는 것이다. 즉, LVDS 수신부들(230 내지 250)은 직렬/병렬 변환부(21)로부터의 28 채널의 병렬 영상 신호(SVID)를 5 채널의 LVDS 신호로 복원하여 복수의 디스플레이 장치들(3)에 출력한다.
도 10은 도 1의 시스템에서 분배기들(2) 각각의 제6 예를 보여준다. 도 10에서 도 6과 동일한 참조 부호는, 동일한 기능의 대상을 가리키므로, 그 설명이 생략된다. 따라서, 도 6의 제3 예에 대한 도 10의 제6 예의 유일한 차이점은, 도 7의 호스트 장치(1)에 대응된다는 것이다. 즉, LVDS 수신부들(230 내지 250)은 직렬/병렬 변환부(21)로부터의 28 채널의 병렬 영상 신호(SVID)를 5 채널의 LVDS 신호로 복원하여 복수의 디스플레이 장치들(3)에 출력한다.
이상 설명된 바와 같이, 본 발명에 따른 디지털 영상 시스템에 의하면, 어느 한 분배기에서 내부적으로 고장이 발생되면, 고장난 분배기의 오류 검출부 및 우회 스위칭부에 의하여, 고장난 분배기의 입력 영상 신호가 우회되어 그 다음 분배기에 게 직접 출력된다. 이에 따라, 고장난 분배기의 그 다음 분배기들 모두에 정상적인 영상 신호가 입력된다. 즉, 그 다음 분배기들에 연결된 디스플레이 장치들 모두가 정상적인 디스플레이 기능을 수행할 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및 개량될 수 있다.

Claims (9)

  1. 호스트 장치,
    상기 호스트 장치와 디지털 통신을 수행하면서 영상을 디스플레이하는 복수의 디스플레이 장치들, 및
    상기 호스트 장치로부터의 디지털 통신 라인들을 상기 복수의 디스플레이 장치들에게 제공하는 복수의 분배기들을 포함한 디지털 영상 시스템에 있어서,
    상기 복수의 분배기들 각각이,
    입력 영상 신호가 내부적으로 처리된 내부 영상 신호의 주기성을 모니터링하여 상기 내부 영상 신호에서 오류가 발생되는지를 검출하고, 오류 발생 여부에 따른 제어 신호를 발생시키는 오류 검출부, 및
    상기 오류 검출부로부터의 제어 신호에 따라 동작하여, 상기 내부 영상 신호에서 오류가 발생되면 입력 영상 신호를 우회시켜서 다른 분배기에게 직접 출력하는 우회 스위칭부를 포함한 디지털 영상 시스템.
  2. 제1항에 있어서,
    상기 호스트 장치가 직렬 영상 신호를 출력하고,
    상기 복수의 분배기들 각각이 직렬/병렬 변환부, 병렬/직렬 변환부, 및 전/광 변환부를 포함하며,
    상기 직렬/병렬 변환부가 상기 호스트 장치로부터의 직렬 영상 신호 또는 다른 분배기로부터의 직렬 영상 신호를 병렬 영상 신호로 복원하고,
    상기 병렬/직렬 변환부가 상기 직렬/병렬 변환부로부터의 병렬 영상 신호를 상기 직렬 영상 신호로 변환시키며,
    상기 전/광 변환부가 상기 병렬/직렬 변환부로부터의 직렬 영상 신호를 광 신호로 변환하여 다른 분배기에게 출력하는 디지털 영상 시스템.
  3. 제2항에 있어서, 상기 호스트 장치가,
    4 채널의 TMDS(Transition Minimized Differential Signaling) 신호를 발생시키는 그래픽 제어부,
    상기 그래픽 제어부로부터의 TMDS 신호를 병렬 영상 신호로 복원하는 TMDS 송신부,
    상기 TMDS 송신부로부터의 병렬 영상 신호를 상기 직렬 영상 신호로 변환하는 병렬/직렬 변환부, 및
    상기 병렬/직렬 변환부로부터의 직렬 영상 신호를 광 신호로 변환하여 출력하는 전/광 변환부를 포함한 디지털 영상 시스템.
  4. 제3항에 있어서, 상기 복수의 분배기들 각각이,
    상기 호스트 장치 또는 다른 분배기로부터의 광 신호를 상기 직렬 영상 신호로 변환하여 상기 직렬/병렬 변환부에 입력시키는 광/전 변환부를 포함한 디지털 영상 시스템.
  5. 제4항에 있어서, 상기 오류 검출부가,
    상기 직렬/병렬 변환부로부터의 병렬 영상 신호에 포함되어 있는 데이터 인에이블 신호, 수직 동기 신호, 및 수평 동기 신호 중 어느 하나의 주기성을 모니터링하여, 상기 병렬 영상 신호에서 오류가 발생되는지를 검출하는 디지털 영상 시스템.
  6. 제5항에 있어서, 상기 우회 스위칭부가,
    상기 직렬/병렬 변환부의 출력 포트와 상기 병렬/직렬 변환부의 입력 포트 사이에 연결되어, 상기 병렬 영상 신호에서 오류가 발생되지 않으면 온(On)되고, 상기 병렬 영상 신호에서 오류가 발생되면 오프(Off)되는 제1 전기 스위치; 및
    상기 광/전 변환부의 출력 포트와 상기 전/광 변환부의 입력 포트 사이에 연결되어, 상기 병렬 영상 신호에서 오류가 발생되지 않으면 오프(Off)되고, 상기 병렬 영상 신호에서 오류가 발생되면 온(On)되는 제2 전기 스위치를 포함한 디지털 영상 시스템.
  7. 제5항에 있어서, 상기 우회 스위칭부가,
    제1 입력 포트, 제2 출력 포트, 제3 입력 포트, 및 제4 출력 포트를 구비한 광 스위치를 포함하고,
    상기 호스트 장치 또는 다른 분배기로부터의 광 신호가 상기 제3 입력 포트에 입력되며,
    상기 제4 출력 포트가 상기 광/전 변환부의 입력 포트에 연결되고,
    상기 전/광 변환부의 출력 포트가 상기 제1 입력 포트에 연결되며,
    상기 제2 출력 포트로부터의 광 신호가 다른 분배기에게 출력되어,
    상기 병렬 영상 신호에서 오류가 발생되지 않으면,
    상기 제3 입력 포트와 상기 제4 출력 포트가 서로 접속되고, 상기 제1 입력 포트와 상기 제2 출력 포트가 서로 접속되며,
    상기 병렬 영상 신호에서 오류가 발생되면,
    상기 제3 입력 포트와 상기 제2 출력 포트가 서로 접속되고, 상기 제1 입력 포트와 상기 제4 출력 포트가 서로 접속되는 디지털 영상 시스템.
  8. 제5항에 있어서, 상기 우회 스위칭부가,
    한 개의 광 스위치 및 한 개의 광 합류기를 포함하고,
    상기 광 스위치가 제1 입력 포트, 제2 출력 포트, 및 제3 출력 포트를 구비하며,
    상기 광 합류기가 제4 입력 포트, 제5 입력 포트, 및 제6 출력 포트를 구비하고,
    상기 호스트 장치 또는 다른 분배기로부터의 광 신호가 상기 제1 입력 포트에 입력되며,
    상기 제3 출력 포트가 상기 광/전 변환부의 입력 포트에 연결되고,
    상기 제2 출력 포트가 상기 제4 입력 포트에 연결되며,
    상기 전/광 변환부의 출력 포트가 상기 제5 입력 포트에 연결되고,
    상기 제6 출력 포트로부터의 광 신호가 다른 분배기에게 출력되어,
    상기 병렬 영상 신호에서 오류가 발생되지 않으면,
    상기 제1 입력 포트와 상기 제3 출력 포트가 서로 접속되고, 상기 제5 입력 포트와 상기 제6 출력 포트가 서로 접속되며,
    상기 병렬 영상 신호에서 오류가 발생되면,
    상기 제1 입력 포트와 상기 제2 출력 포트가 서로 접속되고, 상기 제4 입력 포트와 상기 제6 출력 포트가 서로 접속되는 디지털 영상 시스템.
  9. 제2항에 있어서, 상기 호스트 장치가,
    5 채널의 LVDS(Low Voltage Differential Signaling) 신호를 발생시키는 그래픽 제어부,
    상기 그래픽 제어부로부터의 LVDS 신호를 병렬 영상 신호로 복원하는 LVDS 송신부,
    상기 LVDS 송신부로부터의 병렬 영상 신호를 상기 직렬 영상 신호로 변환하는 병렬/직렬 변환부, 및
    상기 병렬/직렬 변환부로부터의 직렬 영상 신호를 광 신호로 변환하여 출력하는 전/광 변환부를 포함한 디지털 영상 시스템.
KR1020060091692A 2006-09-21 2006-09-21 복수의 분배기들을 가진 디지털 영상 시스템 KR100761058B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060091692A KR100761058B1 (ko) 2006-09-21 2006-09-21 복수의 분배기들을 가진 디지털 영상 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060091692A KR100761058B1 (ko) 2006-09-21 2006-09-21 복수의 분배기들을 가진 디지털 영상 시스템

Publications (1)

Publication Number Publication Date
KR100761058B1 true KR100761058B1 (ko) 2007-09-21

Family

ID=38738532

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060091692A KR100761058B1 (ko) 2006-09-21 2006-09-21 복수의 분배기들을 가진 디지털 영상 시스템

Country Status (1)

Country Link
KR (1) KR100761058B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100991009B1 (ko) 2008-07-14 2010-10-29 옵티시스 주식회사 복수의 분배기들을 가진 디지털 영상 시스템
WO2018124577A1 (ko) * 2016-12-26 2018-07-05 삼성전자 주식회사 디지털 디스플레이 간 정보를 연동/분리하는 전자 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100397708B1 (ko) 2001-02-06 2003-09-13 코모넷 주식회사 비디오 다중 출력 분배기
KR100579942B1 (ko) 2004-02-02 2006-05-15 코모시스 주식회사 광선로를 이용한 열차 방송 시스템

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100397708B1 (ko) 2001-02-06 2003-09-13 코모넷 주식회사 비디오 다중 출력 분배기
KR100579942B1 (ko) 2004-02-02 2006-05-15 코모시스 주식회사 광선로를 이용한 열차 방송 시스템

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100991009B1 (ko) 2008-07-14 2010-10-29 옵티시스 주식회사 복수의 분배기들을 가진 디지털 영상 시스템
WO2018124577A1 (ko) * 2016-12-26 2018-07-05 삼성전자 주식회사 디지털 디스플레이 간 정보를 연동/분리하는 전자 장치

Similar Documents

Publication Publication Date Title
US9549141B2 (en) Video signal transmission
CN102006426B (zh) 一种拼接系统的同步方法及其装置
CN101923843A (zh) 一种实现视频信号冗余备份的系统及方法
KR20070001579A (ko) 디스플레이장치
JP7213326B2 (ja) 半導体装置、ディスプレイ装置、車載ディスプレイシステム
KR100761058B1 (ko) 복수의 분배기들을 가진 디지털 영상 시스템
US20110057881A1 (en) Kvm management system and method of providing adaptable synchronization signal
KR20130099505A (ko) 다중 모니터 출력 해상도 감지장치
JP4902500B2 (ja) 電源制御システム
US20090043928A1 (en) Interface device and master device of a kvm switch system and a related method thereof
JP2013246368A (ja) 映像信号処理装置、映像表示装置及び電子機器
CN101595721A (zh) 用于确定将由媒体播放器生成的视频信号类型的电路、方法和系统
KR200432066Y1 (ko) 복수의 분배기들을 가진 디지털 영상 시스템
KR100991009B1 (ko) 복수의 분배기들을 가진 디지털 영상 시스템
KR20200066824A (ko) 원보드 멀티 디스플레이 제어 시스템
US8471835B2 (en) Receiver and signal transmission system
JP2016080958A (ja) 信号入力切替回路、信号入力切替回路の制御方法および表示装置
CN112349233B (zh) 服务器
JP2007298753A (ja) 大型映像表示装置
US8059184B2 (en) Image display apparatus
JP2013156612A (ja) 表示装置
US11200833B2 (en) Image display device and image display method
US8514206B2 (en) Display processing device and timing controller thereof
JP3141981B2 (ja) 画像信号の光伝送方式
WO2024106254A1 (ja) 表示装置、コントローラ及びシステム

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100913

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20130905

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140915

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150911

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee