KR100726593B1 - 퀸트플렉서 - Google Patents

퀸트플렉서 Download PDF

Info

Publication number
KR100726593B1
KR100726593B1 KR1020060075494A KR20060075494A KR100726593B1 KR 100726593 B1 KR100726593 B1 KR 100726593B1 KR 1020060075494 A KR1020060075494 A KR 1020060075494A KR 20060075494 A KR20060075494 A KR 20060075494A KR 100726593 B1 KR100726593 B1 KR 100726593B1
Authority
KR
South Korea
Prior art keywords
signal
circuit
choke circuit
separator
choke
Prior art date
Application number
KR1020060075494A
Other languages
English (en)
Inventor
조정훈
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020060075494A priority Critical patent/KR100726593B1/ko
Application granted granted Critical
Publication of KR100726593B1 publication Critical patent/KR100726593B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/18Networks for phase shifting
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/18Networks for phase shifting
    • H03H7/21Networks for phase shifting providing two or more phase shifted output signals, e.g. n-phase output
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/70Multiple-port networks for connecting several sources or loads, working on different frequencies or frequency bands, to a common load or source
    • H03H9/72Networks using surface acoustic waves
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits

Landscapes

  • Transceivers (AREA)
  • Filters And Equalizers (AREA)

Abstract

본 발명은 듀얼 밴드 트라이 모드(Dual band Tri-mode) 단말기에 사용되는 퀸트플렉서에 관한 것으로서, 본 발명에 의한 퀸트플렉서는 안테나와 연결되어 제1신호를 차단하고, 제2신호 및 제3신호를 통과시키는 제1초크회로; 상기 안테나와 연결되어 상기 제2신호를 차단하는 제2초크회로, 상기 제3신호를 차단하는 제3초크회로 및 상기 제1신호의 송수신 대역을 분리하는 분리기를 포함하는 제1신호분리부; 상기 제1초크회로로부터 전달된 신호 중 상기 제3신호를 차단하고 상기 제2신호의 송수신 대역을 분리하는 제2신호분리부; 및 상기 제1초크회로로부터 전달된 신호 중 상기 제2신호를 차단하는 제4초크회로 및 제3신호를 필터링하는 필터를 포함하는 제3신호분리부를 포함한다.
본 발명에 의하면, LC탱크와 위상천이기를 이용하여 기존의 듀얼 밴드 프론트 엔드 모듈과 같이 분파기로서의 기능을 수행하면서 최소한의 집중소자로 구현함으로서 부품의 소형화가 가능해지는 S-GPS용 퀸트플렉서를 제공할 수 있게 된다.

Description

퀸트플렉서{Quintplexer}
도 1은 종래의 트리플 밴드 이동통신단말기의 구성요소를 개략적으로 도시한 블록도.
도 2는 본 발명의 실시예에 따른 퀸트플렉서의 구성요소를 개략적으로 도시한 블록도.
도 3은 본 발명의 실시예에 따른 퀸트플렉서의 구성요소가 소자로 구현된 경우를 도시한 회로블록도.
도 4는 본 발명의 실시예에 따른 제1듀플렉서의 입력임피던스 특성을 도시한 스미스 차트.
도 5는 본 발명의 실시예에 따른 퀸트플렉서의 투과계수 특성곡선을 도시한 실험 그래프.
〈도면의 주요 부분에 대한 부호의 설명〉
100: 퀸트플렉서 110: 제1초크회로
120: 제1신호분리부 122: 제2초크회로
124: 제3초크회로 126: 분리기
130: 제2신호분리부 140: 제3신호분리부
142: 제4초크회로 144: 필터
본 발명은 듀얼 밴드 트라이 모드(Dual band Tri-mode) 단말기에 사용되는 퀸트플렉서에 관한 것이다.
현재, 이동통신단말기는 GPS(Global Position Service) 기능을 기본적인 기능으로 탑재하고 있으며, 가령 FCC의 E911에서는 이동통신단말기에 대하여 위치추적이 가능하도록 무선 측위, 즉 GPS 위성을 통한 위치추적 기능을 탑재하도록 권고하고 있다.
이에 따라, 세 개의 주파수 대역(PCS: 1850 ~ 1990㎒, GPS: 1574.42 ~ 1576.42㎒, DCN: 824 ~ 894㎒)을 처리할 수 있는 트리플 밴드(Triple-band) 방식이 이용되고 있다.
도 1은 종래의 트리플 밴드 이동통신단말기(10)의 구성요소를 개략적으로 도시한 블록도이다.
도 1에 의하면, 종래의 트리플 밴드 이동통신단말기(10)는 트리플렉서(Triplexer)(11), DCN 듀플렉서(Duplexer)(12), PCS 듀플렉서(13), GPS 쏘우필터(14), DCN 신호처리부(15), PCS 신호처리부(16), GPS 신호처리부(17)를 포함하여 구성된다.
먼저, 상기 트리플렉서(11)는 안테나로 수신된 DCN/PCS/GPS신호를 필터링하여 각각의 신호 대역으로 분리하고, 각 대역의 접합으로 인한 임피던스 매칭을 처 리하여 신호를 분리함에 있어서 다른 신호가 섞이지 않도록 임피던스를 조정한다.
또한, 상기 DCN 듀플렉서(12)는 고대역필터와 저대역필터를 구비하고, 상기 트리플렉서(11)로부터 전달된 DCN 신호를 송수신신호(송신신호: 824 ~ 849㎒, 수신신호: 869 ~ 894㎒)로 분리하여 상기 DCN 신호처리부(15) 또는 안테나로 전달한다.
또한, 상기 PCS 듀플렉서(13)는 고대역필터와 저대역필터를 구비하고, 상기 트리플렉서(11)로부터 전달된 PCS 신호를 송수신신호(송신신호: 1.85 ~ 1.91㎓, 수신신호: 1.93 ~ 1.99㎓)로 분리하여 상기 PCS 신호처리부(16) 또는 안테나로 전달한다.
또한, 상기 GPS 쏘우 필터(14)는 밴드패스필터(BPF: Band Pass Filter)이고, 상기 트리플렉서(11)로부터 전달된 GPS신호를 필터링하여 상기 GPS 신호처리부(17)로 전달하거나, GPS 신호처리부(17)로부터 전달된 GPS 신호를 안테나를 통해 전송한다.
일반적으로 상기 트리플렉서(11)가 프론트 엔드 모듈(FEM: Front End Module)로 구비될 경우 안테나로부터 수신되는 신호를 각각의 대역으로 분리하고, 임피던스 매칭을 통해 인접한 대역의 신호가 유입되지 않도록 개방점을 조정하는 역할을 구분하여 설계하는 것은 트리플렉서 모듈 사이즈를 소형화하는데 한계가 있다.
그리고, 상기 안테나는 DCN/PCS신호를 동조하여 송수신하는 듀얼밴드 안테나와 GPS 안테나의 2개로 구현되는데, SP3T(Single Pole three Throw)가 아닌 트리플렉서를 통하여 하나의 안테나로 트리밴드를 구현하는 것이 가능하다. 그러나, 종래 의 트리플렉서는 10개 이상의 집중 소자를 사용하여 하나의 칩으로 구현되는 것이 일반적인데, 다음과 같은 문제점을 가지고 있다.
첫째, 모드의 수가 증가함에 따라 모드간의 주파수 간격이 가까워지게 되고, 여러 가지 신호를 동시에 필터링하기 위한 단품 필터를 제작하는데 어려움이 있다. 특히, GPS 모드와 PCS 모드의 경우 주파수 간격이 300MHz 정도로 가까워 신호 분리를 위한 트리플렉서의 제작이 까다로우며, 이러한 이유로 많은 수의 집중소자가 필요로 된다.
둘째, 다수의 집중 소자를 필요로 하므로 제품을 소형화하는데 어려움이 있다.
셋째, 집중소자를 다수 사용하여 트리플렉서를 구현하는 경우, 고주파로 인한 삽입 손실(Insertion Loss)이 발생하고, 주파수 대역 증가에 따른 통과 대역 내의 리플(Ripple)이 증가하는 등 여러가지 문제가 따른다.
넷째, 즉 DCN, PCS, GPS 대역의 수신감도를 향상시키기 위해서는 낮은 삽입 손실 특성을 구현하여야 하며, 특히 GPS단의 높은 삽입 손실을 억제하기 위하여 LNA(저잡음증폭기)와 같은 부가적인 회로가 요구된다.
또한, 액티브 스위치 뿐만 아니라, 다이플렉서를 응용하여 GPS 신호를 분리하는 경우 다이플렉서의 삽입 손실로 인하여 GPS단의 삽입 손실이 커지는 문제점이 있다.
이에, 고품질의 통화 서비스와 소형화 추세의 이동통신단말기를 구현하기 위하여 종래의 트리플렉서의 구조를 개선할 필요성이 제기되고 있다.
본 발명은 LC탱크 및 위상천이기를 적용하여 인접회로간 누설 전류를 최대한 억제함으로써 각 주파수 대역 신호가 상호 간섭없이 안정적인 신호로 유지되어 분리되며, 하나의 칩으로 구성되는 경우 소형화가 가능한 퀸트플렉서를 제공한다.
본 발명에 의한 퀸트플렉서는 안테나와 연결되어 제1신호를 차단하고, 제2신호 및 제3신호를 통과시키는 제1초크회로; 상기 안테나와 연결되어 상기 제2신호를 차단하는 제2초크회로, 상기 제3신호를 차단하는 제3초크회로 및 상기 제1신호의 송수신 대역을 분리하는 분리기를 포함하는 제1신호분리부; 상기 제1초크회로로부터 전달된 신호 중 상기 제3신호를 차단하고 상기 제2신호의 송수신 대역을 분리하는 제2신호분리부; 및 상기 제1초크회로로부터 전달된 신호 중 상기 제2신호를 차단하는 제4초크회로 및 제3신호를 필터링하는 필터를 포함하는 제3신호분리부를 포함한다.
이하에서 첨부된 도면을 참조하여 본 발명의 실시예에 따른 퀸트플렉서에 대하여 상세히 설명한다.
도 2는 본 발명의 실시예에 따른 퀸트플렉서(100)의 구성요소를 개략적으로 도시한 블록도이다.
도 2에 의하면, 본 발명의 실시예에 따른 퀸트플렉서(100)는 크게 제1초크회로(110), 제1신호분리부(120), 제2신호분리부(130) 및 제3신호분리부(140)를 포함하여 이루어지는데, 상기 제1신호분리부(120)는 제2초크회로(122), 제3초크회 로(124)와 분리기(126)를 포함하고, 상기 제3신호분리부(140)는 제4초크회로(142)와 필터(144)를 포함하여 이루어진다.
상기 제1신호분리부(120), 제2신호분리부(130) 및 제3신호분리부(140)는 각각 다른 주파수 대역의 신호를 처리하는데, 본 발명의 실시예에서 상기 제1신호분리부(120)는 DCN신호를 처리하고, 제2신호분리부(130)는 PCS신호를 처리하며, 제3신호분리부(140)는 GPS신호를 처리하는 것으로 한다.
상기 안테나(200)는 트리플 밴드 대역의 주파수 신호, 즉 GPS신호, DCN신호 및 PCS신호를 수신하고, 안테나(200)를 통하여 수신된 신호는 제1초크회로(110)와 제1신호분리부(120)의 제2초크회로(122)로 전달된다.
이때, 상기 제1초크회로(110)는 전달된 신호 중 DCN신호를 차단하고, PCS신호와 GPS신호를 통과시킨다.
상기 제2초크회로(122)는 전달된 신호 중 GPS신호를 차단하고 PCS신호와 DCN신호를 통과시킨다. 상기 제3초크회로(124)는 PCS신호와 DCN신호 중 PCS신호를 차단하고 DCN신호를 통과시킨다.
상기 제3초크회로(124)를 통과한 DCN신호는 분리기(126)를 통하여 DCN Rx처리부(700)로 전달된다.
상기 분리기(126)는 DCN 송수신신호를 분리하여 양방향으로 전달하는 기능을 수행하며 DCN수신신호는 DCN Rx처리부(700)로 전달하고 DCN Tx처리부(600)로부터 전달된 DCN송신신호는 제3초크회로(124) 측으로 전달하여 안테나(200)를 통하여 송신되도록 한다.
따라서, 제1신호분리부(120)를 경유하면서 DCN신호만이 남게 된다.
한편, 상기 제1초크회로(110)를 통과한 GPS신호와 PCS신호는 제2신호분리부(130)와 제3신호분리부(140)의 제4초크회로(142)로 전달되는데, 제4초크회로(142)는 PCS신호를 차단하고 제4초크회로(142)를 통과한 GPS신호는 혼재된 다른 성분의 신호가 상기 필터(144)에서 필터링된 후 GPS Rx처리부(500)로 전달된다.
상기 제2신호분리부(130)는 GPS신호를 차단하면서 PCS신호의 송수신신호를 분리하는 기능을 동시에 수행하는데, PCS 송수신신호를 분리하여 양방향으로 전달한다.
즉, 상기 제2신호분리부(130)는 PCS수신신호는 PCS Rx처리부(400)로 전달하고 PCS Tx처리부(300)로부터 전달된 PCS송신신호는 제1초크회로(110)로 전달하여 안테나(200)를 통하여 송신되도록 한다.
그리고, 상기 제4초크회로(142)를 통과한 GPS신호는 GPS Rx처리부(500)로 전달된다.
이하에서, 전술한 각 구성부가 전자회로 소자로 구현된 경우를 예로 들어, 본 발명에 의한 퀸트플렉서(100)를 보다 상세히 설명하기로 한다.
도 3은 본 발명의 실시예에 따른 퀸트플렉서(100)의 구성요소가 소자로 구현된 경우를 도시한 회로블록도이다.
도 3에 의하면, 도 2를 참조하여 설명한 퀸트플렉서(100)의 각 구성부가 전자회로 소자로 구현된 형태를 볼 수 있는데, 상기 제1초크회로(110)와 제2초크회로(122)는 LC탱크(이하에서, 각각 "제1LC탱크(110)", "제2LC탱크(122)"라 함)로 구 비되고, 상기 제3초크회로(124)와 제4초크회로(142)는 위상천이기(PSN; Phase Shift Network)(이하에서, 각각 "제1위상천이기(124)", "제2위상천이기(142)"라 함)로 구비된다.
또한, 상기 분리기(126)와 제2신호분리부(130)는 듀플렉서(이하에서, 각각 "제1듀플렉서(126)", "제2듀플렉서(130)"라 함)로 구비되고, 상기 필터(144)는 쏘우(SAW) 필터로 구비되는 것이 바람직하다.
쏘우 필터는 입력단의 압전 물체에 전기적 신호가 인가되면 이를 기계적 신호로 변환한 후 출력단에서 기계적 신호를 다시 전기적 신호로 변환 출력함으로써 설계시 설정된 특정 주파수 대역은 통과시키고 그외의 주파수 대역은 저지시키는 필터이다. 이러한 쏘우 필터는 출력 매칭 네트워크가 높은 임피던스 회로이므로 다른 주파수 대역을 차단하는 효과가 우수하고, 포토그라피 방식으로 제조되므로 소형 경박화가 가능한 장점이 있다.
그리고, 상기 제1위상천이기(124)와 제1듀플렉서(126) 사이에는 매칭회로(128)가 연결된다.
상기 제1위상천이기(124)와 제2위상천이기(142)는 PSN 형태로 구비되며 마이크로스트립 라인과 같은 분포소자 또는 능동소자와 분포소자의 조합으로 구현가능하다.
상기 제1LC탱크(110)는 6.2pF의 커패시터와 5.0nH의 인덕터가 병렬로 연결되어 구성되며 안테나(200)로부터 트리플 밴드 대역의 신호가 전달되면, 공진점을 이동시켜 DCN신호 대역에 대하여 제2듀플렉서(130)와 제2위상천이기(142)가 오픈 회 로로 동작되도록 한다.
따라서, DCN신호는 제1LC탱크(110)에 의하여 차단되고, 제2LC탱크(122)만으로 전달된다.
상기 제1신호분리부(120)는 제2LC탱크(122), 제1위상천이기(124) 및 제1듀플렉서(126)가 직렬로 연결되고 매칭회로(128)가 병렬로 연결되어 이루어지는데, 제2LC탱크(122)는 5.0pF의 커패시터와 1.6nH의 인덕터가 병렬로 연결되고 이들에 5.0pF의 커패시터가 직렬로 연결되어 구성되며 공진점을 이동시켜 GPS신호를 차단한다.
상기 제1위상천이기(124)는 1.88㎓의 주파수에 대해 오픈 회로로 동작시키기 위하여 위상이 45도로 천이되고 따라서 PCS신호가 차단된다.
상기 제1듀플렉서(126)는 DCN 신호를 필터링하여 송신신호(824 ~ 849㎒) 및 수신신호(869 ~ 894㎒)로 분리하고 제2LC탱크(122)로부터 DCN Rx처리부(700)로 또는 DCN Tx처리부(600)로부터 제2LC탱크(122)로 전달한다.
또한, 상기 매칭회로(128)는 제1듀플렉서(126)와 제1위상천이기(124)의 임피던스를 정합시키는데, 도 3에 도시된 것처럼 션트(Shunt) 인덕터와 같은 소자로 구현될 수 있다.(그러나, 커패시터, 스트립라인 등 또는 이들의 조합으로 구현될 수 있음은 물론이다.)
상기 매칭회로(128), 제1위상천이기(124), 제2위상천이기(142)는 상기 필터, 제1듀플렉서(126) 또는 제2듀플렉서(130)를 구성하는 필터 소자의 ESD(Electro Static Discharge) 보호 회로로 동작될 수 있다.
상기 제2듀플렉서(130)는 전달된 GPS신호와 PCS신호 중 GPS신호를 차단하고 PCS 신호를 필터링하여 송신신호(1.85 ~ 1.91㎓) 및 수신신호(1.93 ~ 1.99㎓)로 분리한다.
상기 제2듀플렉서(130)를 통하여 분리된 PCS수신신호는 제1LC탱크(110)로부터 PCS Rx처리부(400)로 전달되고 PCS송신신호는 PCS Tx처리부(300)로부터 제1LC탱크(110)로 전달된다.
상기 듀플렉서는 쏘우(SAW) 혹은 보우(BAW; Bulk Acoustic Wave) 기술을 적용하여 구현되며, 고대역필터(High Pass Filter)와 저대역필터(Low Pass Filter)를 포함하고, 주파수 분할 다중화 방식을 적용하여 (여러 주파수 신호가 동시에 혼재된)전체 신호를 주파수 스펙트럼이 중첩되지 않는 두 개의 주파수 대역으로 분리한다.
상기 고대역필터(126b, 130b)는 전달된 DCN/PCS 신호 중에서 상대적으로 고대역인 수신신호를 통과시키고, 상기 저대역필터(126a, 130a)는 저대역인 송신신호를 통과시킨다.
상기 제2듀플렉서(130)는 보우(BAW; Bulk Acoustic Wave) 듀플렉서칩으로 구비될 수 있는데, 보우 듀플렉서는 인접된 대역의 주파수일수록 차단시키는 효과가 뛰어나다.
따라서, 상기 제2듀플렉서(130)의 전단에 GPS신호를 차단하기 위한 별도의 소자가 구비될 필요가 없으며, 자체에서 1850 ~ 1990㎒ 대역인 PCS신호는 통과시키고 1570 ~ 1580㎒ 대역인 GPS신호는 차단한다.
반면, 824 ~ 894㎒ 대역인 DCN신호에 대해서는 제2듀플렉서(130)의 차단효과가 떨어지므로 제1LC탱크(110)가 DCN신호를 처리하게 된다.
BAW 듀플렉서는 실리콘 기판 상에서 수직방향으로 공명 진동을 일으키는 압전 박막 필름(A1-N)을 약 2 마이크로 미터 높이의 에어갭 위에 이중 격자 구조로 연결시킨 BAW 필터 기술을 이용한 것으로서, RF 신호를 송신(TX) 및 수신(RX) 대역으로 분리시킨다.
BAW 듀플렉서는 쏘우(SAW) 듀플렉서에 비하여 삽입 손실이 적고, 리플이 약 0.3dB 정도로 낮은 점 등 보다 뛰어난 RF 신호 처리 특성을 가진다.
그러나, 상기 제2듀플렉서(130)는 쏘우 듀플렉서로 구비될 수도 있으며, 이러한 경우 GPS신호의 차단 효과가 떨어지므로 위상천이기와 같은 별도의 소자(상기 제1위상천이기(124) 및 제2위상천이기(142)와 비교하여 상대적으로 길이가 짧은, 즉 약간의 위상각만 천이되도록 그 길이가 짧게 형성되는)가 더 구비된다.
이렇게 신호가 분리되면 DCN Rx처리부(700) 또는 PCS Rx처리부(400)는 DCN신호 또는 PCS신호를 디지털신호로 처리하고, 가령 멀티미디어 데이터로 재생시킬 수 있다.
그리고, 상기 제2위상천이기(142)는 PCS 대역의 주파수에 대하여 오픈 회로를 형성하도록 1.575GH의 주파수에 대하여 90도로 매칭된다.
상기 제2위상천이기(142)에 의하여 PCS신호가 차단되고 GPS신호가 통과되면 상기 필터(144)는 이를 필터링하여 GPS 신호(1.575㎓)를 추출하고 이를 GPS Rx처리부(500)로 전달한다.
상기 GPS Rx처리부(500)는 필터링된 GPS 신호를 디코딩하여 위치정보를 생성한다.
상기 제1LC탱크(110) 및 제2LC탱크(122)는 전술한 대로 인덕터와 커패시터(122)의 병렬 회로로 구성되는데, 차단시키고자 하는 신호에 대해서는 오픈회로로 동작되고 다른 대역 신호는 전류 손실없이 대부분 통과시킨다.
상기 LC탱크의 소자값은 아래의 수학식에 의해서 결정된다.
Figure 112006057170099-pat00001
예를 들어, GPS 신호는 1.575㎓ 대역의 주파수를 이용하므로, 위의 수학식을 이용하여 상기 LC탱크의 인덕터와 커패시터 값을 결정할 수 있으며, 위 수학식을 만족시키는 L, C값은 여러 쌍이 존재한다.
예를 들어, f=1.575㎓ 이므로, C = 6 pF, L = 1.2 nH를 이용하여 상기 LC탱크를 구성할 수 있다.
도 4는 본 발명의 실시예에 따른 제1듀플렉서(126)의 입력임피던스 특성을 도시한 스미스 차트이다.
도 4에 의하면, 가령 어느 신호의 부하 임피던스 좌표점이 스미스 차트상의 A점에 형성되면 이때의 회로는 신호 측면에서 오픈 회로로 동작되는 것을 의미하고, 부하 임피던스 좌표점이 스미스 차트상의 B점에 형성되면 이때의 회로는 신호 측면에서 쇼트 회로로 동작되는 것을 의미한다.
상기 제1듀플렉서(126)의 입력임피던스가 스미스 차트상의 C점에 표현될 때, PCS 신호에 대해서는 오픈회로로 동작해야 하므로 스미스 차트상의 A점으로 임피던스를 매칭해야 한다.
도 5는 본 발명의 실시예에 따른 퀸트플렉서(100)의 투과계수 특성곡선을 도시한 실험 그래프이다.
도 5에 의하면, S파라미터는 입력포트에 대한 출력포트의 전달비율을 의미하는데, 그래프의 x축은 주파수를, y축은 S파라미터의 크기를 dB 스케일로 나타낸 것이다.
m1 ~ m9는 안테나(200)로 입사/반사된 신호가 각각의 포트로부터 전달된 비율을 의미하는데, m1 ~ m2는 824~ 849 MHz의 주파수가 6번 포트로부터 1번 포트로 전달되고, m3 ~ m4는 869 ~ 894 MHz의 주파수가 5번 포트로부터 1번 포트로 전달되는 것을 의미한다.
또한, m6 ~ m7은 1.850 ~ 1.910 GHz의 주파수가 2번 포트로부터 1번 포트로 전달되고, m8 ~ m9는 1.930 ~ 1.990 GHz의 주파수가 3번 포트로부터 1번 포트로 전달되는 것을 의미한다.
m5는 1.575 GHz의 주파수가 4번 포트로부터 1번 포트로 전달되는 것을 의미한다(즉, "dB(S(출력, 입력))=0"이 되면, 입력된 신호가 모두 출력 포트로 전달되는 것을 의미함).
따라서, 상기 1번 포트는 안테나(200), 상기 2번 포트는 PCS Tx처리부(300), 상기 3번 포트는 PCS Rx처리부(400), 상기 4번 포트는 GPS Rx처리부(500), 상기 5 번 포트는 DCN Rx처리부(700), 상기 6번 포트는 DCN Tx처리부(600)를 의미한다.
상기 실험 그래프에서 알 수 있듯이, 각각의 포트는 DCN/PCS/GPS 신호의 송수신 대역에서 반사계수의 특성이 명확하게 나타남을 알 수 있으며, 이는 해당 대역의 송수신단으로 전달되는 비율이 명확한 것으로서 상대 신호의 차단, 해당 신호의 통과 기능이 뚜렷이 수행됨을 의미한다.
이상에서 본 발명에 대하여 실시예를 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 발명의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 본 발명의 실시예에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부된 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.
본 발명에 의한 퀸트플렉서에 의하면, LC탱크와 위상천이기를 이용하여 기존의 듀얼 밴드 프론트 엔드 모듈과 같이 분파기로서의 기능을 수행하면서 임피던스 매칭이 가능하도록 설계구조를 변경하여 소형화가 가능해지는 효과가 있다.
또한, 본 발명에 의하면, 최소 개수의 집중 소자를 이용하여 트리플렉서를 제작할 수 있으므로 저가격화 및 소형화를 실현할 수 있고, 인접 회로간의 누설 전류를 효율적으로 차단함으로써 송수신 품질을 향상시킬 수 있게 된다.

Claims (11)

  1. 안테나와 연결되어 제1신호를 차단하고, 제2신호 및 제3신호를 통과시키는 제1초크회로;
    상기 안테나와 연결되어 상기 제2신호를 차단하는 제2초크회로, 상기 제3신호를 차단하는 제3초크회로 및 상기 제1신호의 송수신 대역을 분리하는 분리기를 포함하는 제1신호분리부;
    상기 제1초크회로로부터 전달된 신호 중 상기 제3신호를 차단하고 상기 제2신호의 송수신 대역을 분리하는 제2신호분리부; 및
    상기 제1초크회로로부터 전달된 신호 중 상기 제2신호를 차단하는 제4초크회로 및 제3신호를 필터링하는 필터를 포함하는 제3신호분리부를 포함하는 퀸트플렉서.
  2. 제 1항에 있어서, 상기 제1초크회로 및 상기 제2초크회로 중 적어도 하나는
    LC탱크로 구비되는 것을 특징으로 하는 퀸트플렉서.
  3. 제 1항에 있어서, 상기 제3초크회로 및 상기 제4초크회로 중 적어도 하나는
    위상천이기로 구비되는 것을 특징으로 하는 퀸트플렉서.
  4. 제 1항에 있어서, 상기 제3신호분리부는
    상기 제4초크회로로부터 전달된 신호를 필터링하는 필터를 포함하는 것을 특징으로 하는 퀸트플렉서.
  5. 제 1항에 있어서, 상기 제1신호분리부의 분리기 및 상기 제2신호분리부 중 적어도 하나는
    듀플렉서를 포함하는 것을 특징으로 하는 퀸트플렉서.
  6. 제 1항에 있어서, 상기 제1신호, 상기 제2신호 및 상기 제3신호는
    각각 DCN신호, PCS 및 GPS신호인 것을 특징으로 하는 퀸트플렉서.
  7. 제 4항에 있어서, 상기 필터는
    쏘우(Saw) 필터로 구비되는 것을 특징으로 하는 퀸트플렉서.
  8. 제 1항에 있어서, 상기 제1초크회로 및 상기 제2초크회로 중 적어도 하나는
    병렬로 연결된 인덕터 및 컨덕터를 포함하여 이루어지는 것을 특징으로 하는 퀸트플렉서.
  9. 제 1항에 있어서, 상기 제2신호분리부 및 상기 분리기 중 적어도 하나는
    고대역통과필터 및 저대역통과필터를 포함하여 이루어지는 것을 특징으로 하는 퀸트플렉서.
  10. 제 1항에 있어서, 상기 제1신호분리부는
    상기 제3초크회로 및 상기 제1분리기 사이의 임피던스를 정합시키는 매칭회로를 포함하는 것을 특징으로 하는 퀸트플렉서.
  11. 제 1항에 있어서, 상기 제2신호분리부는
    보우(BAW) 듀플렉서로 구비되는 것을 특징으로 하는 퀸트플렉서.
KR1020060075494A 2006-08-10 2006-08-10 퀸트플렉서 KR100726593B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060075494A KR100726593B1 (ko) 2006-08-10 2006-08-10 퀸트플렉서

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060075494A KR100726593B1 (ko) 2006-08-10 2006-08-10 퀸트플렉서

Publications (1)

Publication Number Publication Date
KR100726593B1 true KR100726593B1 (ko) 2007-06-11

Family

ID=38358877

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060075494A KR100726593B1 (ko) 2006-08-10 2006-08-10 퀸트플렉서

Country Status (1)

Country Link
KR (1) KR100726593B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100764980B1 (ko) 2006-09-21 2007-10-09 엘지이노텍 주식회사 퀸트플렉서
KR100901613B1 (ko) * 2007-06-28 2009-06-08 엘지이노텍 주식회사 신호 처리 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100705261B1 (ko) * 2006-07-12 2007-04-09 엘지이노텍 주식회사 퀸트플렉서

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100705261B1 (ko) * 2006-07-12 2007-04-09 엘지이노텍 주식회사 퀸트플렉서

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100764980B1 (ko) 2006-09-21 2007-10-09 엘지이노텍 주식회사 퀸트플렉서
KR100901613B1 (ko) * 2007-06-28 2009-06-08 엘지이노텍 주식회사 신호 처리 장치

Similar Documents

Publication Publication Date Title
CN102439789B (zh) Rf前端模块和天线系统
US7339445B2 (en) BAW duplexer without phase shifter
KR101009896B1 (ko) 전자 장치 및 Rx 대역과 Tx 대역의 분리 방법
JP4335922B2 (ja) 挿入損が低減されている回路および該回路を有する構成素子
JP5356394B2 (ja) 移動無線装置のための回路構成、および、それを動作させる方法
US20060067254A1 (en) Triband passive signal receptor network
US20210194452A1 (en) Multiplexer, and radio frequency front-end circuit and communication device that use the same
JP2007214718A (ja) 高周波回路装置及びこれを搭載した通信装置。
US7629862B2 (en) Composite duplexer
JP2011501591A5 (ko)
KR100691134B1 (ko) 쿼드플렉서
US20070173210A1 (en) Signal processing apparatus
US20070002984A1 (en) Signal processing device
WO2012011309A1 (ja) 分波器
KR100631636B1 (ko) 이동 통신 단말기의 트리플렉서 회로
KR101114163B1 (ko) 트리플렉서
KR100726593B1 (ko) 퀸트플렉서
KR100705261B1 (ko) 퀸트플렉서
JP3982683B2 (ja) 無線通信回路
US20060091975A1 (en) Front-end circuit comprising thin-film resonators
CN112106303B (zh) 多工器
KR100764980B1 (ko) 퀸트플렉서
KR100901613B1 (ko) 신호 처리 장치
KR100737083B1 (ko) 퀸트플렉서
KR100737153B1 (ko) 퀸트플렉서

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee