KR100726572B1 - 피디피의 아이피엠 필터링 회로 - Google Patents

피디피의 아이피엠 필터링 회로 Download PDF

Info

Publication number
KR100726572B1
KR100726572B1 KR1020050111519A KR20050111519A KR100726572B1 KR 100726572 B1 KR100726572 B1 KR 100726572B1 KR 1020050111519 A KR1020050111519 A KR 1020050111519A KR 20050111519 A KR20050111519 A KR 20050111519A KR 100726572 B1 KR100726572 B1 KR 100726572B1
Authority
KR
South Korea
Prior art keywords
voltage
ipm
pdp
driving
circuit
Prior art date
Application number
KR1020050111519A
Other languages
English (en)
Other versions
KR20070053830A (ko
Inventor
김재범
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020050111519A priority Critical patent/KR100726572B1/ko
Publication of KR20070053830A publication Critical patent/KR20070053830A/ko
Application granted granted Critical
Publication of KR100726572B1 publication Critical patent/KR100726572B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H11/00Emergency protective circuit arrangements for preventing the switching-on in case an undesired electric working condition might result
    • H02H11/002Emergency protective circuit arrangements for preventing the switching-on in case an undesired electric working condition might result in case of inverted polarity or connection; with switching for obtaining correct connection
    • H02H11/003Emergency protective circuit arrangements for preventing the switching-on in case an undesired electric working condition might result in case of inverted polarity or connection; with switching for obtaining correct connection using a field effect transistor as protecting element in one of the supply lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/80Camera processing pipelines; Components thereof
    • H04N23/81Camera processing pipelines; Components thereof for suppressing or minimising disturbance in the image signal generation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 PDP를 구동하기 위한 IPM 회로에 있어서, 상기 IPM에서 상기 PDP로 전원을 공급하는 구동 칩; 상기 구동칩으로 구동 전압을 입력하기 위한 다수의 입력핀; 및 상기 입력핀에 연결되어 상기 구동 전압의 노이즈를 제거하는 필터링부를 포함하는 서스테인부, 상기 IPM에서 상기 PDP로 공급되는 전압을 회수하는 구동 칩; 상기 구동칩으로 상기 전압을 입력하기 위한 다수의 입력핀; 상기 구동칩으로부터 상기 전압을 출력하기 위한 다수의 출력핀; 및 상기 입력핀 및/또는 출력핀에 연결되어 상기 전압의 노이즈를 제거하는 필터링부를 포함하는 에너지 회수부, 및 상기 IPM에서 상기 PDP로 공급되는 전압과 상기 IPM의 동작을 제어하는 구동 칩; 상기 구동칩으로 상기 전압을 입력하기 위한 다수의 입력핀; 상기 구동칩으로부터 상기 전압과 제어신호를 출력하기 위한 다수의 출력핀; 및 상기 입력핀 및/또는 출력핀에 연결되어 상기 전압과 상기 제어신호의 노이즈를 제거하는 필터링부를 포함하는 제어부를 구비하는 PDP의 IPM 필터링 회로에 관한 것이다.
PDP, IPM, 필터링 회로

Description

피디피의 아이피엠 필터링 회로{IPM filtering circuit for plasma display panel}
도 1은 종래의 PDP 구동회로의 노이즈에 의한 불량 파형을 도시한 도면.
도 2는 본 발명의 일실시예에 따른 PDP의 IPM 회로의 노이즈를 필터링하는 회로를 설명하기 위한 예시도.
도 3a는 본 발명의 일실시예에 따른 PDP의 IPM 회로 중 제어부의 노이즈를 필터링하는 제어부 회로의 예시도.
도 3b는 본 발명의 일실시예에 따른 PDP의 IPM 회로 중 서스테인부의 노이즈를 필터링하는 서스테인부 회로의 예시도.
도 3c는 본 발명의 일실시예에 따른 PDP의 IPM 회로 중 에너지 회수부의 노이즈를 필터링하는 에너지 회수부 회로의 예시도.
도 4는 본 발명의 일실시예에 따른 PDP의 IPM 회로의 노이즈를 필터링하는 회로의 효과를 설명하기 위한 예시도.
*도면의 주요부분에 대한 부호의 설명*
110: 제어부 IC 칩 120,130,150,160,170: 캐패시터
140,180: 제너 다이오드
본 발명은 PDP(plasma display panel)의 IPM(Intelligent Power Module) 필터링 회로에 관한 것이다.
PDP(plasma display panel)는 플라즈마 가스방전에 의해 발생하는 자외선 등이 형광체를 여기시킬 때 형광체로부터 가시광선이 발광하는 원리를 이용한 표시장치이다. PDP는 매트릭스 형태로 배열된 다수의 방전 셀 들로 구성되고, 하나의 방전 셀이 화면상의 한 화소를 이루게 된다. 이러한 PDP는 두께가 얇고 가벼우며, 고선명 대형화면의 구현이 가능하다는 등의 장점이 있다.
이와 같은 PDP에서 방전을 위해 필요한 전력을 스위칭하는 IGBT(Insulated Gate Bipolar Transistor), FRD(Fast Recovery Diode) 등의 고전력 소자를 보호회로, 구동회로, 및 제어회로와 함께 하나의 패키지에 모듈화하는 것이 IPM이고, 이 IPM은 IGBT의 새로운 칩 집적기술, 최적의 제어 IC 설계기술, 새로운 패키지 기술이 융합된 기술로서 종래의 개별전력소자와 전력전자 모듈에 비교하여 보다 고성능으로 사용하기 쉽고 소형화를 목표로 개발되고 있는 차세대 핵심기술이다. IPM을 채용할 경우 주변회로와 파워모듈이 하나로 패키지화되기 때문에, 탑재 기기의 소형화가 가능하며, 사용자 측에서의 주변회로설계, 실장 시간이 절약되어 기기의 저가격화의 실현이 간단하다는 장점이 있다.
그러나, 이런 IPM 기술을 이용하여 PDP에 고전력 소자와 같은 전력변환장치를 구성하는 경우 단락전류 및 암 단락에 의한 전력전자 모듈의 파괴를 방지하기 위해 부가적인 보호회로가 필요하고, 또한 구동시 발생하는 입력단 발진 및 서지, 그리고 제어회로 상에 발생하는 노이즈가 발생하는 등의 문제점이 있다.
구체적으로, PDP에서 방전을 위해 필요한 전력을 스위칭하는 IPM은 방전에 필요한 서스테인(sustain)부, 에너지 효율을 높이기 위한 에너지 회수(energy recovery)부, 및 스위칭 소자가 올바로 동작할 수 있게 제어하는 제어부로 구성된다.
이런 구성의 각각의 서스테인부, 에너지 회수부, 및 제어부는 로직 신호(Logic signal)를 제어하는 IC가 포함되어, 스위칭 소자에 연계되어 동작을 하게 된다. 그러나, 각각의 서스테인부, 에너지 회수부, 및 제어부에 포함되는 IC 칩이 노이즈에 의해서, 도 1에 도시된 바와 같이 IPM의 각 단자에서의 검출 파형에서 이상 현상과 같은 오류가 발생하여 PDP가 오동작하는 문제점이 발생한다.
본 발명은 PDP의 구동을 위해 구비된 IPM에서 온도 변화에 따라서 유발되는 노이즈에 의한 오동작을 방지하는 필터링 회로를 제공하는데 목적이 있다.
본 발명의 다른 목적은 온도 변화에 따라서 IPM의 각 IC 칩에서 유발되는 노이즈를 필터링하는 회로를 구비하여 PDP의 제품 신뢰성을 향상시키는 데 있다.
이와 같은 목적을 달성하기 위한 본 발명은 PDP를 구동하기 위한 IPM 회로에 있어서, 상기 IPM에서 상기 PDP로 전원을 공급하는 서스테인부에 구비되는 구동 칩; 상기 구동칩으로 구동 전압을 입력하기 위한 다수의 입력핀; 및 상기 입력핀에 연결되어 상기 구동 전압의 노이즈를 제거하는 필터링부를 포함하는 PDP의 IPM 필터링 회로에 관한 것이다.
또한, 본 발명은 PDP를 구동하기 위한 IPM 회로에 있어서, 상기 IPM에서 상기 PDP로 공급되는 전압을 회수하는 에너지 회수부에 구비되는 구동 칩; 상기 구동칩으로 상기 전압을 입력하기 위한 다수의 입력핀; 상기 구동칩으로부터 상기 전압을 출력하기 위한 다수의 출력핀; 및 상기 입력핀 및/또는 출력핀에 연결되어 상기 전압의 노이즈를 제거하는 필터링부를 포함하는 PDP의 IPM 필터링 회로에 관한 것이다.
그리고, 본 발명은 PDP를 구동하기 위한 IPM 회로에 있어서, 상기 IPM에서 상기 PDP로 공급되는 전압과 상기 IPM의 동작을 제어하는 제어부에 구비되는 구동 칩; 상기 구동칩으로 상기 전압을 입력하기 위한 다수의 입력핀; 상기 구동칩으로부터 상기 전압과 제어신호를 출력하기 위한 다수의 출력핀; 및 상기 입력핀 및/또는 출력핀에 연결되어 상기 전압과 상기 제어신호의 노이즈를 제거하는 필터링부를 포함하는 PDP의 IPM 필터링 회로에 관한 것이다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명한다.
도 2는 본 발명에 따른 PDP의 IPM 회로의 노이즈를 필터링하는 회로를 설명하기 위한 예시도로서, IPM 기술을 이용하여 모듈화한 PDP 구동회로의 구성을 블록별로 대략적으로 도시하며 각 구성은 서스테인부, 에너지 회수부, 셋-업부, 셋-다운부, 패스부, 및 제어부(도시하지 않음)로 구분된다.
서스테인부는 PDP 화소를 방전하여 밝히는 전원을 공급하고 PDP 화소의 휘도를 제어하는 역할을 수행하며, 이 서스테인부의 스위칭 주파수는 대략 200khz로 푸쉬-풀(push-pull) 방식으로 동작하여 펄스의 횟수에 따라 화소의 휘도가 결정된다.
에너지 회수부는 서스테인부로부터 방전되는 전압을 회수하여 다시 방전에 이용함으로써 방전시의 과도한 전력소비를 감소시키는 동작을 하며, 캐패시터(CER)에 저장된 전압의 절반 정도를 서스테인부로 공급한다.
셋-업부는 셋-업 전압원쪽으로 흐르는 역방향 전류를 차단하고 셋-업 파형의 전압을 공급하는 역할을 하게 된다.
셋-다운부는 스캔 드라이브 IC에 연결되어 PDP의 수직 어레이를 위한 전압(-VE)과 수평 어레이를 위한 전압(-Vy)을 공급한다.
이와 같은 구성의 PDP 구동회로에서 특히, 에너지 회수부의 구동 IC 칩에서 HS와 LS가 노이즈에 민감하게 반응하여 오프셋 전압 천이(Offset Voltage Transient), Vth 등에 영향을 주어, 에너지 회수부의 IC 구동 칩 등에서 오동작이 일어나는 문제점을 해결하는데 본 발명의 목적이 있다.
본 발명의 목적을 위해 PDP의 IPM 구동회로의 각 구성 부분에 대해 노이즈를 제거하기 위한 구성을 각 구성 부분에 관련하여 설명한다.
도 3a는 본 발명에 따른 PDP의 IPM 회로 중 제어부의 노이즈를 필터링하는 제어부 회로의 예시도이다.
제어부는 제어부 IC칩(110), IC칩(110)에 연결되는 캐패시터(120), IC칩 (110)의 HS(6)와 LS(2)에 접속되는 캐패시터(130), 출력전압을 +15V로 안정적으로 유지시키기 위한 제너 다이오드(Zener Diode)(140) 등을 포함한다.
캐패시터(120)는 2.2nF의 용량을 가지고 IC칩(110)에 연결된 단자에 구비되어 IC칩(110)에 입력될 수 있는 노이즈를 제거한다.
IC칩(110)의 HS(6)와 LS(2)에 접속되는 캐패시터(130)는 노이즈에 민감하게 반응하는 IC칩(110)의 출력 핀중 HS(6)와 LS(2)에 구비되어, IC칩(110)의 히스테리시스의 노이즈를 신호로 인식하지 않게 한다.
제너 다이오드(140)는 일정한 정전압, 예를 들어 +15V의 정전압 상태를 만들어 피킹(peaking) 전압이나 그 이하의 전압에서 소자가 오동작하는 것을 방지한다.
도 3b는 본 발명에 따른 PDP의 IPM 회로 중 서스테인부의 노이즈를 필터링하는 서스테인부 회로의 예시도이다.
서스테인부는 서스테인부 IC칩에 연결되는 입력단에 2.2nF의 용량을 가지는 캐패시터를 노이즈 필터용으로 접속된다.
도 3c는 본 발명에 따른 PDP의 IPM 회로 중 에너지 회수부의 노이즈를 필터링하는 에너지 회수부 회로의 예시도이다.
도 3c에 도시된 에너지 회수부 회로는 도 3a에 도시된 제어부 회로와 유사하게 에너지 회수부 IC칩, 에너지 회수부 IC칩에 연결되는 캐패시터(160), 에너지 회수부 IC칩의 출력 핀중 HS(6)와 CHGND 단자에 접속되고 트랜지스터(Q5,Q6)에 연결되는 캐패시터(170), 출력전압을 +15V로 안정적으로 유지시키기 위한 제너 다이오드(180) 등을 포함한다.
이런 구성을 통해 도 4에 도시된 바와 같이 (i)상태처럼 이상 파형이 검출되는 불량상태를 (ⅱ)상태와 같은 정상 파형이 검출되는 정상상태로 되도록 노이즈를 필터링하게 된다.
(i)는 종래의 PDP 구동회로에서 서스테인부(SUS), 에너지 회수부(ER), 제어부 각각의 동작에 의한 검출 파형을 도시하는 파형도로서, 서스테인부(SUS)의 검출 파형, 에너지 회수부(ER)의 검출 파형, 및 제어부의 IC 칩의 HS/LS에서의 검출 파형을 도시하며, 이상 파형이 검출되는 것을 알 수 있다.
이와 같은 이상 파형으로 인해 상온에서 PDP 화소에 오작동, 특히 에너지 회수부(ER)의 게이트 업 동작시 이상 동작을 유발하여 화면상에 화면 튐 현상이 일어나게 한다.
따라서, 본 발명에 따라 PDP 구동회로 각각의 서스테인부(SUS), 에너지 회수부(ER), 제어부에 필터링을 위한 구성요소를 구비하여, 도 3a, 도 3b, 및 도 3c에 도시된 바와 같은 회로를 구성함으로써, 도 4의 (ⅱ)상태로 검출되는 정상 파형으로 PDP 구동회로가 동작하게 된다.
본 발명에 따라 노이즈를 필터링하는 PDP 구동회로는 이와 같은 노이즈를 제거하여 정상동작을 수행할 뿐만 아니라 -18℃ 이하의 온도에서도 정상적으로 동작할 수 있다.
본 발명의 기술사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 전술한 실시예들은 그 설명을 위한 것이며, 그 제한을 위한 것이 아님을 주의하여야 한다. 특히, 본 발명에 관련되어 구비되는 캐패시터는 2.2nF의 용량에 한정 되지 않고 4.7nF의 용량까지 적용이 가능하다.
또한, 본 발명의 기술분야의 통상의 전문가라면 본 발명의 기술사상의 범위 내에서 다양한 실시가 가능함을 이해할 수 있을 것이다.
본 발명은 방전에 필요한 서스테인부, 에너지 효율을 높이기 위한 에너지 회수부, 및 스위칭 소자가 올바로 동작할 수 있게 제어하는 제어부를 포함하는 PDP의 IPM에서, 온도 변화에 따라서 유발되는 노이즈에 의한 오동작을 방지하는 필터링 회로를 구비하여 노이즈에 의한 PDP 제품의 오작동을 방지함으로써 PDP 제품의 신뢰도를 향상시킬 수 있다.
또한, 본 발명은 온도 변화에 따라서 유발되는 노이즈를 제거하여 정상동작을 수행할 뿐만 아니라 -18℃ 이하의 온도에서도 정상적으로 동작할 수 있는 PDP의 IPM을 제공하여 PDP 제품 사용자의 요구를 만족시킬 수 있다.

Claims (10)

  1. PDP를 구동하기 위한 IPM 회로에 있어서,
    상기 IPM에서 상기 PDP로 전원을 공급하는 서스테인부에 구비되는 구동 칩;
    상기 구동칩으로 구동 전압을 입력하기 위한 다수의 입력핀; 및
    상기 입력핀에 연결되어 상기 구동 전압의 노이즈를 제거하는 필터링부를 포함하는 PDP의 IPM 필터링 회로.
  2. 제 1 항에 있어서,
    상기 필터링부는 2.2nF 내지 4.7nF 사이의 용량값을 가지는 캐패시터를 포함하는 것을 특징으로 하는 PDP의 IPM 필터링 회로.
  3. PDP를 구동하기 위한 IPM 회로에 있어서,
    상기 IPM에서 상기 PDP로 공급되는 전압을 회수하는 에너지 회수부에 구비되는 구동 칩;
    상기 구동칩으로 상기 전압을 입력하기 위한 다수의 입력핀;
    상기 구동칩으로부터 상기 전압을 출력하기 위한 다수의 출력핀; 및
    상기 입력핀 및/또는 출력핀에 연결되어 상기 전압의 노이즈를 제거하는 필터링부를 포함하는 PDP의 IPM 필터링 회로.
  4. 제 3 항에 있어서,
    상기 필터링부는 2.2nF 내지 4.7nF 사이의 용량값을 가지는 캐패시터를 포함하는 것을 특징으로 하는 PDP의 IPM 필터링 회로.
  5. 제 3 항에 있어서,
    상기 출력 핀에 구비되는 필터링부와 연결되어 기설정된 정전압으로 출력하는 수동소자가 구비되는 것을 특징으로 하는 PDP의 IPM 필터링 회로.
  6. 제 5 항에 있어서,
    상기 수동소자는 상기 기설정된 정전압을 15V의 정전압으로 출력하는 제너 다이오드(Zener Diode)인 것을 특징으로 하는 PDP의 IPM 필터링 회로.
  7. PDP를 구동하기 위한 IPM 회로에 있어서,
    상기 IPM에서 상기 PDP로 공급되는 전압과 상기 IPM의 동작을 제어하는 제어부에 구비되는 구동 칩;
    상기 구동칩으로 상기 전압을 입력하기 위한 다수의 입력핀;
    상기 구동칩으로부터 상기 전압과 제어신호를 출력하기 위한 다수의 출력핀; 및
    상기 입력핀 및/또는 출력핀에 연결되어 상기 전압과 상기 제어신호의 노이즈를 제거하는 필터링부를 포함하는 PDP의 IPM 필터링 회로.
  8. 제 7 항에 있어서,
    상기 필터링부는 2.2nF 내지 4.7nF 사이의 용량값을 가지는 캐패시터를 포함하는 것을 특징으로 하는 PDP의 IPM 필터링 회로.
  9. 제 7 항에 있어서,
    상기 출력 핀에 구비되는 상기 필터링부에 연결되어 기설정된 정전압으로 출력하는 수동소자가 구비되는 것을 특징으로 하는 PDP의 IPM 필터링 회로.
  10. 제 9 항에 있어서,
    상기 수동소자는 상기 기설정된 정전압을 15V의 정전압으로 출력하는 제너 다이오드(Zener Diode)인 것을 특징으로 하는 PDP의 IPM 필터링 회로.
KR1020050111519A 2005-11-22 2005-11-22 피디피의 아이피엠 필터링 회로 KR100726572B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050111519A KR100726572B1 (ko) 2005-11-22 2005-11-22 피디피의 아이피엠 필터링 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050111519A KR100726572B1 (ko) 2005-11-22 2005-11-22 피디피의 아이피엠 필터링 회로

Publications (2)

Publication Number Publication Date
KR20070053830A KR20070053830A (ko) 2007-05-28
KR100726572B1 true KR100726572B1 (ko) 2007-06-11

Family

ID=38275850

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050111519A KR100726572B1 (ko) 2005-11-22 2005-11-22 피디피의 아이피엠 필터링 회로

Country Status (1)

Country Link
KR (1) KR100726572B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990043829A (ko) 1997-11-29 1999-06-15 김영남 플라즈마 표시패널 구동회로
KR20000041551A (ko) 1998-12-23 2000-07-15 김영환 플라즈마 디스플레이 소자의 전원공급 회로
KR20020030611A (ko) 2000-10-19 2002-04-25 구자홍 피디피용 전원장치
KR20060058227A (ko) 2004-11-24 2006-05-30 엘지전자 주식회사 플라즈마 디스플레이 패널의 에너지 회수장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990043829A (ko) 1997-11-29 1999-06-15 김영남 플라즈마 표시패널 구동회로
KR20000041551A (ko) 1998-12-23 2000-07-15 김영환 플라즈마 디스플레이 소자의 전원공급 회로
KR20020030611A (ko) 2000-10-19 2002-04-25 구자홍 피디피용 전원장치
KR20060058227A (ko) 2004-11-24 2006-05-30 엘지전자 주식회사 플라즈마 디스플레이 패널의 에너지 회수장치

Also Published As

Publication number Publication date
KR20070053830A (ko) 2007-05-28

Similar Documents

Publication Publication Date Title
JP4951907B2 (ja) 半導体回路、インバータ回路および半導体装置
EP1612761A2 (en) Drive circuit for a plasma display apparatus
US20030184539A1 (en) Capacitive load drive circuit and plasma display apparatus
US20060145954A1 (en) Power recovery circuit, plasma display, module for plasma display
JP4955956B2 (ja) 駆動回路および表示装置
KR100726572B1 (ko) 피디피의 아이피엠 필터링 회로
US7843151B2 (en) Backlight control circuit with micro controller feeding operating state of load circuit back to pulse width modulation integrated circuit
JP2006350222A (ja) 駆動回路および表示装置
KR100600711B1 (ko) 평면 디스플레이 장치 구동회로부 및 그 구동방법
KR101143608B1 (ko) 플라즈마 디스플레이 패널의 에너지회수 및 방전유지를위한 파워모듈
KR100609750B1 (ko) 플라즈마 디스플레이 패널의 에너지 회수장치
KR100775840B1 (ko) 플라즈마 디스플레이 장치
US7768474B2 (en) Device for driving capacitive light emitting element
KR100663017B1 (ko) 플라즈마 디스플레이 패널 구동회로에 있어서의 에너지회수장치
KR100429638B1 (ko) 평면 플라즈마 디스플레이 장치 구동시스템 및 그 구동방법
US20110134095A1 (en) Plasma display apparatus using drive circuit
CN220272131U (zh) 一种驱动电路、显示系统、电子设备和芯片
WO2010058469A1 (ja) フラットパネルディスプレイの駆動回路
KR20090054222A (ko) 플라즈마 표시 장치 및 그 구동 방법
CN100474369C (zh) 等离子体显示器及驱动器
KR100823194B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
JP5158227B2 (ja) 半導体回路、インバータ回路および半導体装置
US8040294B2 (en) Plasma display apparatus
JP2005037968A (ja) 容量性負荷の駆動回路及びそれを用いた表示装置
JP2010197878A (ja) 容量性負荷駆動装置及びpdp表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100430

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee