KR100718999B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100718999B1
KR100718999B1 KR1020050063490A KR20050063490A KR100718999B1 KR 100718999 B1 KR100718999 B1 KR 100718999B1 KR 1020050063490 A KR1020050063490 A KR 1020050063490A KR 20050063490 A KR20050063490 A KR 20050063490A KR 100718999 B1 KR100718999 B1 KR 100718999B1
Authority
KR
South Korea
Prior art keywords
discharge
electrode
black matrix
display panel
plasma display
Prior art date
Application number
KR1020050063490A
Other languages
English (en)
Other versions
KR20070008352A (ko
Inventor
김우태
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050063490A priority Critical patent/KR100718999B1/ko
Publication of KR20070008352A publication Critical patent/KR20070008352A/ko
Application granted granted Critical
Publication of KR100718999B1 publication Critical patent/KR100718999B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/44Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern

Abstract

본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 더욱 자세하게는 플라즈마 디스플레이 패널의 콘트라스트를 향상시키는 블랙 매트릭스의 구조를 개선하여 방전시 전기적 안정성을 도모하고자 하는 것이다. 이러한 본 발명은 스캔전극과 서스테인전극이 각각 버스전극으로 이루어진 전면기판과, 스캔전극과 서스테인전극에 교차되어 배열된 어드레스 전극이 형성된 후면기판과, 후면기판에 방전셀을 구획하는 격벽을 포함하는 플라즈마 디스플레이 패널에 있어서, 버스전극은 주방전부와 연결방전부가 각각 구비된 상부방전확산부와 하부방전확산부로 이루어지며, 방전확산 방향으로 형성된 연결방전부에 대응하여 함몰부를 갖는 블랙 매트릭스가 형성된 것을 특징으로 한다.
플라즈마 디스플레이 패널, 버스전극, 블랙 매트릭스, 동시소성공법(CPBB)

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
도 1은 종래 플라즈마 디스플레이 패널의 구조를 개략적으로 나타낸 사시도.
도 2는 종래의 펜스(Fence) 타입 전극 구조를 지닌 방전셀의 평면도.
도 3은 종래 투라인(Two Line) 타입 전극 구조를 갖는 플라즈마 디스플레이 패널에 형성된 블랙 매트릭스 구조를 나타낸 평면도.
도 4는 본 발명에 따른 투라인(Two Line) 타입 전극 구조를 갖는 플라즈마 디스플레이 패널에 형성된 블랙 매트릭스 구조를 나타낸 평면도.
<도면의 주요부분에 대한 부호의 설명>
520 : 스캔 전극 520a : 상부방전돌출부
520b : 상부연결방전부 521 : 상부주방전부
522 : 상부방전확산부 530 : 격벽
540 : 서스테인 전극 540a : 하부방전돌출부
540b : 하부연결방전부 541 : 하부주방전부
542 : 하부방전확산부 560 : 방전셀
600 : 블랙 매트릭스 610 : 함몰부
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 더욱 자세하게는 플라즈마 디스플레이 패널에 형성되는 블랙 매트릭스의 구조를 개선하여 전기적 안정성을 확보하고자 하는 플라즈마 디스플레이 패널에 관한 것이다.
일반적으로, 플라즈마 디스플레이 패널(Plasma Display Panel: 이하, PDP라 함.)은 소다라임(Soda-lime) 글라스로 된 전면 기판과 후면 기판 사이에 형성된 격벽이 하나의 단위 셀을 이루고, 각 셀 내에는 헬륨-크세논(He-Xe), 헬륨-네온(He-Ne) 등과 같은 불활성 가스가 고주파 전압에 의해 방전이 될 때, 진공자외선(Vacuum Ultraviolet rays)이 발생되어 격벽 사이에 형성된 형광체를 발광시켜 화상을 구현하는 장치이다.
도 1은 종래의 플라즈마 디스플레이 패널의 구조를 개략적으로 나타낸 사시도이다. 도 1에 도시된 바와 같이, 플라즈마 디스플레이 패널은 화상이 디스플레이 되는 표시면인 전면 글라스(101)에 스캔 전극(102)과 서스테인 전극(103)이 쌍을 이뤄 형성된 복수의 유지전극쌍이 배열된 전면기판(100) 및 배면을 이루는 후면 글라스(111) 상에 전술한 복수의 유지전극쌍과 교차되도록 복수의 어드레스 전극(113)이 배열된 후면기판(110)이 일정거리를 사이에 두고 평행하게 결합된다.
전면기판(100)은 하나의 방전셀에서 상호 방전시키고 셀의 발광을 유지하기 위한 스캔 전극(102) 및 서스테인 전극(103), 즉 투명한 ITO 물질로 형성된 투명 전극(a)과 금속재질로 제작된 버스 전극(b)으로 구비된 스캔 전극(102) 및 서스테인 전극(103)이 쌍을 이뤄 포함된다. 스캔 전극(102) 및 서스테인 전극(103)은 방 전 전류를 제한하며 전극 쌍 간을 절연시켜주는 하나 이상의 상부 유전체층(104)에 의해 덮혀지고, 상부 유전체층(104) 상면에는 방전 조건을 용이하게 하기 위하여 산화마그네슘(MgO)을 증착한 보호층(105)이 형성된다.
후면기판(110)은 복수개의 방전 공간 즉, 방전셀을 형성시키기 위한 스트라이프 타입(또는 웰 타입)의 격벽(112)이 평행을 유지하여 배열된다. 또한, 어드레스 방전을 수행하여 진공자외선을 발생시키는 다수의 어드레스 전극(113)이 격벽(112)에 대해 평행하게 배치된다. 후면기판(110)의 상측면에는 어드레스 방전시 화상표시를 위한 가시광선을 방출하는 R, G, B 형광체(114)가 도포된다. 어드레스 전극(113)과 형광체(114) 사이에는 어드레스 전극(113)을 보호하기 위한 하부 유전체층(115)이 형성된다.
이러한 일반적인 플라즈마 디스플레이 패널은 고가의 투명 전극을 포함하므로 제조 비용이 상승하는 문제점이 있었다. 이와 같은 문제점을 해결하기 위하여 투명 전극을 사용하지 않는 펜스(Fence) 타입의 전극 구조가 제안되었다.
도 2는 종래의 펜스(Fence) 타입 전극 구조를 지닌 방전셀의 평면도이다. 도 2에 도시된 바와 같이, 펜스(Fence) 타입 전극 구조의 방전셀(210)은 전면기판(미도시)에 고가의 투명전극을 형성하지 않고 버스전극으로만 이루어진 상부방전확산부(220)와 하부방전확산부(240)가 형성되고, 후면기판(미도시)에 방전셀(210)을 구획하도록 하는 격벽(230)이 형성된다.
이때, 상부방전확산부(220)와 하부방전확산부(240)는 각각 3개의 주방전부(220a,240a)와 2개의 연결방전부(220b,240b)로 구비되는데, 이것은 상부방전확산부 (220)와 하부방전확산부(240) 사이에서 발생하는 방전갭(250)을 형성하여 연결방전부(220b,240b)와 연결함으로써 방전을 확산시키기 위해서이다. 다시 말하면, 방전에 관여하는 방전공간의 유효면적이 넓은 고가의 투명전극을 형성하지 않고도 버스전극으로만 상부방전확산부(220)와 하부방전확산부(240)를 형성하여 방전에 관여하는 방전공간과의 유효면적을 보상받기 위함이다.
그러나, 이러한 펜스(Fence) 타입 전극 구조의 방전셀은 불투명한 상부방전확산부(220)와 하부방전확산부(240)가 방전셀내의 방전공간에서 차지하는 면적이 종래의 T 자형등의 전극 구조보다 넓게 형성되므로 방전시에 개구율이 감소하는 문제점이 발생한다.
또한, 방전공간에서 전술한 상부방전확산부(220)와 하부방전확산부(240)가 종래의 투명전극(미도시)보다 유효면적이 좁게 형성되므로 방전을 효율적으로 확산시키는 데에는 한계가 있다.
이에, 방전효율 및 발광휘도를 개선시킬 수 있는 투라인(Two Line)형 타입의 전극구조를 살펴보면 도 3과 같다.
도 3은 종래 투라인형 타입 전극 구조를 지닌 방전셀의 평면도이다.
먼저, 도 3에 도시된 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널은 전면기판(미도시)에 스캔전극(420)과 서스테인전극(440)이 형성되고, 이러한 스캔전극(420)과 서스테인전극(420)에 교차되어 배열된 어드레스전극(미도시)이 형성된 후면기판(미도시)에 방전셀(460)을 구획하는 격벽(430)이 형성된다. 이러한, 격벽(430)과 대응하여 전면기판 비유효 영역에는 블랙 매트릭스(500)가 형성된다.
여기에서, 버스전극(420, 440)은 방전셀(460)내에 위치되어 방전셀(460)의 중심방향으로 돌출된 상부방전돌출부(420a) 및 하부방전돌출부(440a)와 전술한 상부방전돌출부(420a) 및 하부방전돌출부(440a) 각각을 연결하여 초기방전을 일으키는 상부주방전부(421)와 하부주방전부(441)를 구비한다. 또한, 전술한 상부방전돌출부(420a) 및 하부방전돌출부(440a)와 상부주방전부(421) 및 하부주방전부(441)에서 발생하는 초기방전을 이용하여 격벽(430)상부와 방전셀(460)내에서 양광주(Positive Column) 영역의 광을 발생시켜 방전셀(460) 전체로 확산시키는 상부방전확산부(422) 및 하부방전확산부(442)를 구비한다.
그러나, 이러한 전극구조에서 상부방전확산부(422) 및 하부방전확산부(442)의 방전을 상하 방향으로 방전셀 끝까지 방전이 확산되도록 방전 확산방향으로 형성된 상부연결방전부(420b) 하부연결방전부(440b)는 격벽(430) 상부와 대응하여 비유효 영역에 형성되는 블랙 매트릭스(500)와 접촉하게 된다. 이 때, 블랙 매트릭스(500)의 재질이 부도성일 경우에는 기존의 동시소성공법(CPBB)을 사용하여 블랙 매트릭스(500)를 형성할 수 있으나, 블랙 매트릭스(500)를 이루는 재질이 도전성일 경우에는 동시소성공법(CPBB)에 의한 블랙 매트릭스(500)의 형성이 어려운 문제점이 있다.
전술한 문제점을 해결하기 위하여 본 발명은 플라즈마 디스플레이 패널의 블랙 매트릭스 구조를 개선함으로써 도전성을 갖는 블랙 매트릭스의 형성시 전기적 안정성을 확보하고자 하는 플라즈마 디스플레이 패널에 관한 것이다.
상술한 기술적 과제를 해결하기 위한 본 발명의 플라즈마 디스플레이 패널은 스캔전극과 서스테인전극이 각각 버스전극으로 이루어진 전면기판과, 스캔전극과 서스테인전극에 교차되어 배열된 어드레스 전극이 형성된 후면기판과, 후면기판에 방전셀을 구획하는 격벽을 포함하는 플라즈마 디스플레이 패널에 있어서, 버스전극은 주방전부와 연결방전부가 각각 구비된 상부방전확산부와 하부방전확산부로 이루어지며, 방전확산 방향으로 형성된 연결방전부에 대응하여 함몰부를 갖는 블랙 매트릭스가 형성된 것을 특징으로 한다.
여기서, 버스전극은 방전셀내에 위치되어 방전셀의 중심방향으로 돌출된 상부방전돌출부 및 하부방전돌출부를 구비하는 것을 특징으로 한다.
블랙 매트릭스는 동일한 색상의 방전셀의 구획하는 로우 격벽 상에 형성되며, 도전성 물질로 이루어진 것을 특징으로 한다.
또한, 블랙 매트릭스와 버스전극은 동일한 기판에 형성된 것을 특징으로 한다.
이하에서는 첨부된 도면을 참고로 하여 본 발명의 바람직한 실시예를 보다 상세히 설명하기로 한다.
도 4는 본 발명에 따른 투라인(Two Line) 타입 전극 구조를 갖는 플라즈마 디스플레이 패널에 형성된 블랙 매트릭스 구조를 나타낸 평면도이다.
먼저, 도 4에 도시된 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널은 전면기판(미도시)에 스캔전극(520)과 서스테인전극(540)이 형성되고, 이러한 스캔 전극(520)과 서스테인전극(520)에 교차되어 배열된 어드레스전극(미도시)이 형성된 후면기판(미도시)에 플라즈마 방전시 양광주(Positive Column)영역을 이용할 수 있도록 방전셀(560)을 구획하는 격벽(530)이 형성된다.
이때, 스캔전극(520)과 서스테인전극(540) 각각을 투명전극은 형성하지 않고 버스전극으로만 형성하는 것은 고가의 투명전극을 대신하여 상대적으로 방전공간내에서의 면적이 좁은 버스전극을 구조적인 설계의 변경으로 투명전극의 역할을 대체할 수가 있어 스캔전극(520)과 서스테인전극(540)을 형성할때 소비되는 제조비용을 절감할 수가 있고, 버스전극의 구조적인 설계변경으로 투명전극과 동등한 효과를 얻기 위함이다.
여기에서, 버스전극(520, 540)은 방전셀(560)내에 위치되어 방전셀(560)의 중심방향으로 돌출된 상부방전돌출부(520a) 및 하부방전돌출부(540a)와 전술한 상부방전돌출부(520a) 및 하부방전돌출부(540a) 각각을 연결하여 초기방전을 일으키는 상부주방전부(521) 및 하부주방전부(541)를 구비한다. 또한, 전술한 상부방전돌출부(520a) 및 하부방전돌출부(540a)와 상부주방전부(521) 및 하부주방전부(541)에서 발생하는 초기방전을 이용하여 격벽(530)상부와 방전셀(560)내에서 양광주(Positive Column) 영역의 광을 발생시켜 방전셀(560) 전체로 확산시키는 상부방전확산부(522) 및 하부방전확산부(542)를 구비한다. 전술한 상부방전확산부(522) 및 하부방전확산부(542)는 하나의 방전셀(560b)과 서로 이웃하는 다른 방전셀(560a, 560c) 전체로 방전을 확산시킨다.
이때, 전술한 상부방전돌출부(520a)와 하부방전돌출부(540a) 소정의 간격으 로 이격되어 돌출된 제 1돌출부(520a1, 540a1)와 제 2돌출부(520a2, 540a2)를 구비한다.
전술한 상부방전돌출부(520a)와 하부방전돌출부(540a)가 소정의 가로길이와 소정의 세로길이로 돌출되도록 설계되고, 소정의 간격으로 이격되어 설계되는 것은 방전시에 전술한 상부방전돌출부(520a)와 하부방전돌출부(540a)간에 전계를 집중시켜 발생된 초기방전을 이용하여 방전확산에 도움을 주게 하여 방전개시 전압을 낮추기 위함이다.
이렇게 형성된 상부방전돌출부(520a)와 하부방전돌출부(540a) 각각은 상부주방전부(521) 및 하부주방전부(541)와 연결되어 초기방전을 일으키게 된다. 여기서, 전술한 상부주방전부(521) 및 하부주방전부(541)는 격벽(530)상부에 위치되어 상부방전돌출부(520a)와 하부방전돌출부(540a) 각각을 연결하여 방전시 발생하는 초기방전을 이용하여 격벽(530) 상부와 방전셀(560)내에서 양광주(Positive Column) 영역의 광을 발생시켜 방전확산에 도움을 주는 역할을 하게 된다.
전술한 상부방전돌출부(520a)와 하부방전돌출부(540a) 및 상부주방전부(521)와 하부주방전부(541)에 의해 발생한 초기방전을 이용하여 격벽(530)상부와 방전셀(560)내에서 양광주(Positive Column) 영역의 광을 발생시켜 방전셀(560) 전체로 확산시키는 상부방전확산부(522) 및 하부방전확산부(542)는 각각 연결방전부(520b, 540b)를 구비하는데, 연결방전부(520b, 540b)는 제 1연결방전부(520b1, 540b1)와 제 2연결방전부(520b2, 540b2)를 구비한다.
한편, 이러한 전극 구조를 갖는 전면패널에는 후면패널에서 동일한 색상의 방전셀을 구획하는 로우 격벽(530a) 상의 비유효영역에 블랙 매트릭스(600)가 형성되어 콘트라스트를 향상시킬 수 있도록 한다. 여기서, 블랙 매트릭스(600)는 전면 기판과의 접착강도 및 점도가 높고, PDP의 방전시 빛의 반사를 방지하기 위해 검은색의 안료가 혼입된 유전체 페이스트를 사용한다.
이 때, 블랙 매트릭스(600)의 재질이 도전성일 경우, 전술한 상부방전확산부(522) 및 하부방전확산부(542)의 방전셀 단부에 돌출 형성된 제 1연결방전부(520b1, 540b1)와 접촉되어 전기적 위험요소가 발생되는 것을 방지하기 위해 블랙 매트릭스(600)에 함몰부(610)를 형성한다.
이러한, 블랙 매트릭스(600)의 함몰부(610)는 상부방전확산부(522) 및 하부방전확산부(542)의 단부를 이루는 제 1연결방전부(520b1, 540b1)와 대응하여 함몰되어 있으며, 그 폭은 버스 전극을 이루는 제 1연결방전부(520b1, 540b1)의 폭보다 크게 형성되는 것이 바람직하다.
전술한 바와 같이, 본 발명과 같은 버스 전극 구조를 갖는 전면패널에 형성되는 블랙 매트릭스(600)는 그 재질이 도전성일 경우, 전기적 안정성을 확보하기 위해 전술한 버스 전극의 연결방전부(520b, 540b)와 접촉되는 부분에 함몰부(610)가 구비되어 있다. 이러한, 함몰부(610)는 버스 전극과 도전성의 블랙 매트릭스(600)가 접촉되는 것을 방지하고자 소정거리로 이격되어 있기 때문에 전극과 블랙 매트릭스를 동시에 소성할 수 있다.
본 발명이 속하는 기술분야의 당업자는 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
상술한 바와 같이, 본 발명은 플라즈마 디스플레이 패널에 형성된 버스 전극과 접촉되지 않도록 블랙 매트릭스에 함몰부를 형성함으로써 도전성을 갖는 재질로 블랙 매트릭스를 형성할 수 있다.
또한, 본 발명은 개선된 블랙 매트릭스에 의해 버스 전극과 블랙 매트릭스를 동시소성공법(CPBB)으로 형성함으로써 제조공정 시간을 단축할 수 있다.

Claims (5)

  1. 스캔전극과 서스테인전극이 각각 버스전극으로 이루어진 전면기판과, 상기 스캔전극과 상기 서스테인전극에 교차되어 배열된 어드레스 전극이 형성된 후면기판과, 상기 후면기판에 방전셀을 구획하는 격벽을 포함하는 플라즈마 디스플레이 패널에 있어서,
    상기 버스전극은 주방전부와 연결방전부가 각각 구비된 상부방전확산부와 하부방전확산부로 이루어지며, 방전확산 방향으로 형성된 상기 연결방전부에 대응하여 함몰부를 갖는 블랙 매트릭스가 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 버스전극은 상기 방전셀내에 위치되어 상기 방전셀의 중심방향으로 돌출된 상부방전돌출부 및 하부방전돌출부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    상기 블랙 매트릭스는 동일한 색상의 방전셀의 구획하는 로우 격벽 상에 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 1 항에 있어서,
    상기 블랙 매트릭스는 도전성 물질로 이루어진 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 블랙 매트릭스와 상기 버스전극은 동일한 기판에 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020050063490A 2005-07-13 2005-07-13 플라즈마 디스플레이 패널 KR100718999B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050063490A KR100718999B1 (ko) 2005-07-13 2005-07-13 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050063490A KR100718999B1 (ko) 2005-07-13 2005-07-13 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20070008352A KR20070008352A (ko) 2007-01-17
KR100718999B1 true KR100718999B1 (ko) 2007-05-16

Family

ID=38010584

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050063490A KR100718999B1 (ko) 2005-07-13 2005-07-13 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100718999B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100837160B1 (ko) * 2006-10-25 2008-06-11 엘지전자 주식회사 플라즈마 디스플레이 장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000331614A (ja) * 1999-05-19 2000-11-30 Hitachi Ltd 表示用放電管
JP2001081708A (ja) * 1999-09-13 2001-03-27 Okumura Engineering Corp 埋設管用掘削孔の仮埋め構造および方法
JP2004104790A (ja) * 2002-09-05 2004-04-02 Mitsubishi Electric Information Technology Centre Europa Bv 送信方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000331614A (ja) * 1999-05-19 2000-11-30 Hitachi Ltd 表示用放電管
JP2001081708A (ja) * 1999-09-13 2001-03-27 Okumura Engineering Corp 埋設管用掘削孔の仮埋め構造および方法
JP2004104790A (ja) * 2002-09-05 2004-04-02 Mitsubishi Electric Information Technology Centre Europa Bv 送信方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
공개특허 제2001-81708호
공개특허 제2004-104790호

Also Published As

Publication number Publication date
KR20070008352A (ko) 2007-01-17

Similar Documents

Publication Publication Date Title
KR100646315B1 (ko) 플라즈마 디스플레이 패널
JP2001216903A (ja) プラズマディスプレイパネル
KR20030060764A (ko) 플라즈마 디스플레이 패널
JP2004039578A (ja) プラズマディスプレイパネル
KR100718999B1 (ko) 플라즈마 디스플레이 패널
KR100922747B1 (ko) 플라즈마 디스플레이 패널
US20080094317A1 (en) Plasma display panel
JP2010062131A (ja) プラズマディスプレイパネル
KR100971032B1 (ko) 플라즈마 디스플레이 패널
EP1701373B1 (en) Plasma Display Panel (PDP)
KR100747257B1 (ko) 플라즈마 디스플레이 패널
KR100603300B1 (ko) 플라즈마 디스플레이 패널
KR100717786B1 (ko) 플라즈마 디스플레이 패널
KR100573142B1 (ko) 플라즈마 디스플레이 패널
KR20050097251A (ko) 플라즈마 디스플레이 패널
KR100625459B1 (ko) 플라즈마 디스플레이 패널의 격벽구조
KR100669379B1 (ko) 플라즈마 디스플레이 패널
KR100592283B1 (ko) 플라즈마 디스플레이 패널
KR100658748B1 (ko) 플라즈마 디스플레이 패널
KR100649232B1 (ko) 플라즈마 디스플레이 패널
KR100670303B1 (ko) 플라즈마 디스플레이 패널
KR100670314B1 (ko) 플라즈마 디스플레이 패널
JP2004349058A (ja) プラズマディスプレイパネル
KR20050120487A (ko) 플라즈마 디스플레이 패널
KR20050122534A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee