KR100708731B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100708731B1
KR100708731B1 KR1020050113852A KR20050113852A KR100708731B1 KR 100708731 B1 KR100708731 B1 KR 100708731B1 KR 1020050113852 A KR1020050113852 A KR 1020050113852A KR 20050113852 A KR20050113852 A KR 20050113852A KR 100708731 B1 KR100708731 B1 KR 100708731B1
Authority
KR
South Korea
Prior art keywords
substrate
unit
electrode group
unit electrode
terminal
Prior art date
Application number
KR1020050113852A
Other languages
English (en)
Inventor
송정석
추성훈
김용준
홍종기
임성현
엄기종
변은정
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050113852A priority Critical patent/KR100708731B1/ko
Application granted granted Critical
Publication of KR100708731B1 publication Critical patent/KR100708731B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/46Connecting or feeding means, e.g. leading-in conductors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/40Layers for protecting or enhancing the electron emission, e.g. MgO layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은, 단자부 선폭 및 선간 거리의 여유를 확보하고, 단자부 제조 불량 및 종선 불량의 발생을 저감시키는 플라즈마 디스플레이 패널을 제공하는 것을 목적으로 하며, 이러한 목적을 달성하기 위하여 본 발명은: 제1기판과; 제1기판과 이격 배치되어 제1기판과의 사이에 방전공간을 형성하는 제2기판과; 제2기판 상면에 일방향으로 나란히 연장 형성된 복수의 제2전극들과; 방전공간 내에 배치된 제1전극들과, 상기 방전공간 내에 배치된 형광체층을 구비하는 플라즈마 디스플레이 패널에 있어서, 제2전극들은, 그 일측에 형성된 단자들이 동일한 신호전달부재와 연결되는 복수의 단위 전극 그룹으로 이루어지고, 하나의 단위 전극 그룹인 제2단위 전극 그룹의 단자부는, 제2단위 그룹과 인접하는 제1단위 전극 그룹의 단자부보다 제2기판 외곽에 배치되는 플라즈마 디스플레이 패널을 제공한다.

Description

플라즈마 디스플레이 패널{Plasma display panel}
도 1은 종래의 플라즈마 디스플레이 장치에서, 어드레스 전극의 배치 구조와 어드레스 전극에 전원을 공급하기 위한 단자 연결구조를 개략적으로 도시한 도면이다.
도 2는 본 발명이 적용되는 실시예로서, 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 절개 분리 사시도이다.
도 3은 도 1의 플라즈마 디스플레이 패널을 구동하는 플라즈마 디스플레이 패널의 구동장치를 보여주는 블록도이다.
도 4는 본 발명에 따른 바람직한 실시예로서, 제2기판 상에 형성된 제2전극의 단자부 배치를 개략적으로 도시한 도면이다.
< 도면의 주요부분에 대한 부호의 간단한 설명 >
100: 플라즈마 디스플레이 패널 111: 제1기판
115: 제1유전체층 116: 보호층
121: 제2기판 122: 제2전극
125: 제2유전체층 130: 격벽
131, 132: 제1전극들 170R, 170G, 170B: 방전셀
G1: 제1전극 그룹 G2: 제2전극 그룹
G1a, G2a: 제1, 2전극 그룹의 표시부
G1b, G2b: 제1, 2전극 그룹의 연결부
G1c, G2c: 제1, 2전극 그룹의 단자부
G2b_1: 제2전극 그룹의 축소부
G2b_2: 제2전극 그룹의 관통부
G2b_3: 제2전극 그룹의 확대부
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 전극들이 일 방향으로 배열되고, 전극들의 일단 또는 양단부로부터 전원이 공급되어 구동되는 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널(plasma display panel)이 종래의 음극선관 디스플레이 장치를 대체할 수 있는 것으로 주목받고 있다. 플라즈마 디스플레이 패널은, 복수 개의 전극이 형성된 두 기판 사이에 방전가스를 봉입하고, 전극들을 통하여 전원을 인가하여 방전에 의한 진공 자외선을 발생시키고, 진공 자외선이 소정의 패턴으로 형성된 형광체를 여기시키는 과정에서 발생하는 가시광선을 이용하여 원하 는 화상을 표시하는 장치이다. 여기서 플라즈마 디스플레이 패널에서 적색(R), 녹색(G), 청색(B)의 3개의 서브 픽셀에 의하여 하나의 픽셀이 표현된다.
도 1은 플라즈마 디스플레이 패널을 포함하는 플라즈마 디스플레이 장치에서, 어드레스 전극의 배치 구조와 어드레스 전극에 전원을 공급하기 위한 단자 연결구조를 개략적으로 도시한 도면이다.
도면을 참조하면, 어드레스 전극들(A1~Am)이 도면상의 세로방향으로 다수개의 열로 나란히 배열된다. 어드레스 전극들(A1~Am)은 이들에 전원을 인가하여 구동하기 위하여 어드레스 구동부와 연결된다. 어드레스 구동부와 어드레스 전극들(A1~Am)을 상호 연결하기 위하여 어드레스 전극들(A1~Am)의 하단에 배치된 단자부가 신호전달부재(10)와 연결된다. 이때, 신호전달부재(10)들이 어드레스 전극들(A1~Am)의 하단부에 일렬로 나란히 배열된다.
그런데, FHD(Full High Definition)급의 경우 1920x1080의 해상도를 가지며, 각 서브 픽셀마다 1개의 어드레스전극(A1~Am)이 필요하므로, 하나의 패널에 1920x3 = 5760개의 어드레스 전극들(A1~Am)이 나란히 배열된다. 이렇게 많은 어드레스 전극들(A1~Am)의 단자부(A_a)가 상기 어드레스 전극들(A1~Am) 하단부에 일렬로 나란히 배열되도록 설계되는 경우에, 도 1에 도시된 바와 같이 어드레스 전극의 단자폭(W1)이 좁아지고, 인접하는 어드레스 전극들(A1~Am)의 단자간 거리(D1)가 너무 짧아지게 된다. 따라서, 현재의 제조 공정으로는 안정적인 생산수율이 나오기가 힘들다는 문 제점이 있다.
또한, 단자간 거리(D1)가 너무 짧고 단자폭(W1)이 너무 좁아, 단자간 전기적인 쇼트(short)가 발생할 수 있다. 또한, 단자부에 수증기가 흡착되거나 황부식 등으로 인한 전기적 쇼트가 발생하는 등의 종선 불량이 발생할 수 있는 문제점이 있다.
본 발명은, 전극들의 단자부 선폭 및 선간 거리의 여유를 확보하고, 단자부 제조불량 및 종선불량을 저감시킬 수 있는 플라즈마 디스플레이 패널을 제공하는 것을 목적으로 한다.
본 발명의 제1실시예에 따른 플라즈마 디스플레이 패널은: 제1기판과; 상기 제1기판과 이격 배치되어 상기 제1기판과의 사이에 방전공간을 형성하는 제2기판과; 상기 제2기판 상면에 일방향으로 나란히 연장 형성된 복수의 제2전극들과; 상기 방전공간 내에 배치된 제1전극들과, 상기 방전공간 내에 배치된 형광체층을 구비하는 플라즈마 디스플레이 패널에 있어서, 상기 제2전극들은, 그 일측에 형성된 단자들이 동일한 신호전달부재와 연결되는 복수의 단위 전극 그룹으로 이루어지고, 상기 하나의 단위 전극 그룹인 제2단위 전극 그룹의 단자부는, 상기 제2단위 그룹과 인접하는 제1단위 전극 그룹의 단자부보다 상기 제2기판 외곽에 배치된다.
이 경우, 상기 제2기판 상에는 상기 제2전극이 적어도 5760개가 나란히 배치되는 것이 바람직하다.
또한, 상기 제1단위 전극 그룹 및 제2단위 전극 그룹이 연속적으로 교대로 배치된 것이 바람직하다.
한편, 상기 제1, 2단위 전극 그룹은 각각, 화상을 구현하는 표시부와, 상기 표시부와 단자부 사이를 연결하는 연결부를 더 구비하고, 상기 제1단위 전극 그룹의 연결부는 상기 표시부로부터 확대되어 상기 단자부와 연결되며, 상기 제2단위 전극 그룹의 연결부는: 상기 표시부로부터 축소되는 축소부와; 상기 제1단위 전극 그룹의 단자부 사이에 형성된 관통부와; 상기 단자부 방향으로 확대된 확대부를 구비할 수 있다.
상기 제1, 2단위 전극 그룹의 표시부 및 연결부는 유전체층에 의하여 매립될 수 있다.
한편 본 발명의 제2실시예에 따른 플라즈마 디스플레이 패널은: 상호 대향하여 나란히 배치된 제1기판 및 제2기판; 상기 제1기판과 제2기판 사이에 배치되어, 상기 제1기판 및 제2기판과 함께 방전셀을 구획할 수 있는 격벽; 상기 제2기판 상에 일측으로 나란히 형성된 복수의 어드레스 전극들; 상기 어드레스 전극들의 적어도 표시부를 매립하는 제2 유전체층; 상기 제1기판 상에 형성된 유지전극들; 상기 유지전극들을 덮는 제1 유전체층; 및 상기 방전셀 내에 배치된 형광체층을 구비하는 것으로, 상기 어드레스 전극들은, 그 일측에 형성된 단자들이 동일한 신호전달부재와 연결되는 복수의 단위 전극 그룹으로 나누어지고, 상기 제1, 2단위 전극 그룹은 각각, 화상이 구현되는 위치에 배치된 표시부와, 외부 신호전달부재와 연결되는 단자부와, 상기 표시부 및 단자부를 연결하는 연결부를 구비하며, 상기 하나의 단위 전극 그룹인 제2단위 전극 그룹의 단자부는, 상기 제2단위 그룹과 인접하는 제1단위 전극 그룹의 단자부보다 상기 제2기판 외곽에 배치되는 플라즈마 디스플레이 패널을 제공한다.
이하, 첨부된 도면들을 참조하여 본 발명의 실시예를 상세히 설명한다.
도 2는 본 발명이 적용되는 실시예로서, 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 절개 분리 사시도이다.
도면을 참조하면, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널은 제1기판(111)과, 제1전극들(131, 132)과, 제2전극(122)들과, 형광체층(170)을 구비한다. 이 경우, 제2전극(122)은 상기 제2기판(121) 상에 일방향으로 나란히 연장 형성된다. 제2기판(121)은 상기 제1기판(111)과 이격 배치되어 상기 제1기판(111)과의 사이에 방전공간을 형성한다. 상기 제1전극들(131, 132) 및 형광체층(170)은 방전공간 내에 배치된다. 이하에서는 예로서 제2전극(122)이 어드레스 전극이고, 제1전극들(131, 132)이 유지전극쌍이라고 가정하고 설명하나 이에 한정되는 것은 아니다.
이와 더불어 본 발명은 격벽(130), 보호층(116), 형광체층들(123R, 123G, 123B), 제1유전체층(115), 제2유전체층(125), 및 방전가스(미도시)를 더 구비할 수 있다.
이때, 상기 제1기판(111)은 전면기판이 되고, 상기 제2기판(121)이 되고, 상기 제1유전체층(115)은 전면 유전체층이 되고, 상기 제2유전체층(125)은 배면 유전체층이 될 수 있다. 또한, 가시광선은 제1기판(111)을 통과하여 화상이 구현될 수 도 있고, 이와 달리 제2기판(121)을 통과하여 화상이 구현될 수도 있다.
제1기판(111)과 제2기판(121)은 서로 소정의 간격으로 이격되어 배치되며, 그것들 사이에 방전이 발생되는 방전공간을 한정한다. 이러한 제1기판(111) 및 제2기판(121)은 가시광 투과율이 우수한 유리 등을 이용하여 형성되는 것이 바람직하다. 하지만, 명실 콘트라스트의 향상을 위하여, 제1기판(111) 및/또는 제2기판(121)이 착색될 수도 있고, 이와 더 달리 제1기판(111) 또는 제2기판(121)이 섀시 베이스의 기능을 겸할 수도 있다.
제1기판(111)과 제2기판(121) 사이에는 격벽(130)이 배치될 수 있다. 이러한 격벽(130)은 방전공간을 복수개의 방전셀들(170R, 170G, 170B)로 구획하며, 방전셀들(170R, 170G, 170B) 사이의 광학적/전기적 크로스토크를 방지하는 기능을 수행한다. 도 2에는 격벽(130)이 사각형의 횡단면을 가지는 매트릭스 배열의 방전셀들을 구획하는 것으로 도시되었으나, 이에 한정되지 않는다. 즉, 격벽(130)은 방전셀(170R, 170G, 170B)들이 삼각형, 오각형 등의 다각형, 또는 원형, 타원형 등의 횡단면을 가지도록 형성될 수도 있으며, 스트라이프 등과 같은 개방형으로 형성될 수도 있다. 또한, 격벽(130)은 방전셀(170R, 170G, 170B)들을 와플이나 델타 배열로 구획할 수도 있다.
제2기판(121)을 대향하는 제1기판(111) 상에는 유지전극쌍들(131, 132)이 배치될 수 있다. 각각의 유지전극쌍들은 유지 방전을 일으키기 위하여 제1기판(111)의 배면에 형성된 한 쌍의 유지전극들(131, 132)을 의미하고, 제1기판(111) 상에는 이러한 유지전극쌍들이 소정의 간격으로 평행하게 배열되어 있다. 본 발명은 이에 한정되는 것이 아니고, 상기 유지전극쌍들이 격벽(130) 내에 배치될 수도 있으며, 이와 더 달리, 유지전극쌍들은 제1기판(111)으로부터 배면기판(121)을 향하는 방향으로 소정의 간격으로 이격되어 배치될 수 있으며, 이와 더 다른 구조도 가능하다.
유지전극쌍 중 일 유지전극은 X전극(131)으로서, 공통전극의 작용을 하고, 다른 유지전극은 Y전극(132)으로서 주사전극의 작용을 한다. 본 실시예에서는, 유지전극쌍들이 제1기판(111) 상에 배치되지만, 유지전극쌍들의 배치 위치는 이에 한정되지 않는다.
X전극(131) 및 Y전극(132)의 각각은 투명전극(131a, 132a) 및 버스전극(131b, 132b)을 구비할 수 있다. 투명전극(131a, 132a)은 방전을 일으킬 수 있는 도전체이면서 형광체(123R, 123G, 123B)로부터 방출되는 빛이 전면기판(111)으로 나아가는 것을 방해하지 않는 투명한 재료로 형성되는데, 이와 같은 재료로서는 ITO(indium tin oxide) 등이 있다.
그러나 상기 ITO와 같은 투명한 도전체는 일반적으로 그 저항이 크고, 따라서 투명전극으로만 유지전극을 형성하면 그 길이방향으로의 전압강하가 커서 구동전력이 많이 소비되고 응답속도가 늦어지는바, 이를 개선하기 위하여 상기 투명전극 상에는 금속재질로 이루어지고 좁은 폭으로 형성되는 버스전극(131b, 132b)이 배치될 수 있다. 버스전극은 Ag, Al 또는 Cu와 같은 금속을 이용하여 단층 구조로 형성될 수 있지만, Cr/Al/Cr 등의 다층 구조를 가지도록 형성될 수도 있다.
도 2의 구조인 경우, 제1기판(111) 상에는 유지전극쌍(112)들을 매립하도록 제1유전체층(115)이 형성될 수 있다. 제1유전체층(115)은, 인접한 X전극(131)들과 Y전극(132)들이 서로 통전되는 것을 방지함과 동시에, 하전입자들 또는 전자가 X전극(131)들과 Y전극(132)들에 직접 충돌하여 X전극(131)들과 Y전극(132)들을 손상시키는 것을 방지한다. 또한, 제1유전체층(115)은 전하를 유도하는 기능을 수행한다. 이러한 제1유전체층(115)은 PbO, B2O3, SiO2 등을 이용하여 형성된다.
또한, 플라즈마 디스플레이 패널(100)은 제1유전체층(115)을 덮는 보호층(116)을 더 구비하는 것이 바람직하다. 보호층(116)은, 방전시 하전입자와 전자가 제1유전체층(115)에 충돌하여 제1유전체층(115)이 손상되는 것을 방지한다.
또한, 보호층(116)은 방전시 2차전자를 다량으로 방출하여, 플라즈마 방전을 원활하게 한다. 이러한 기능을 수행하는 보호층(116)은 2차전자 방출 계수가 높고, 가시광 투과율이 높은 물질을 이용하여 형성한다.
제1기판(111)을 대향하는 제2기판(121) 상에는 어드레스전극(122)들이 배치되어 있다. 어드레스전극(122)들은 X전극(131)들 및 Y전극(132)들과 교차하도록 방전셀(170R, 170G, 170B)들을 가로질러 연장된다.
어드레스전극(122)들은 X전극(131)과 Y전극(132) 간의 유지방전을 보다 용이하게 하기 위한 어드레스방전을 일으키기 위한 것으로서, 보다 구체적으로는 유지방전이 일어나기 위한 전압을 낮추는 역할을 한다. 어드레스방전은 Y전극(132)과 어드레스전극(122) 간에 일어나는 방전으로서, 어드레스방전이 종료되면 Y전극(132) 측과 X전극(131) 측에 벽전하가 축적되며, 이로써 X전극(131)과 Y전극(132) 간의 유지방전이 보다 용이하게 된다.
이렇게 배치된 한 쌍의 X전극(131) 및 Y전극(132)과, 이와 교차하는 어드레스전극(122)에 의하여 이루어지는 공간이 단위 방전셀(170R, 170G, 170B)을 형성한다.
제2기판(121) 상에는 어드레스전극(122)을 매립하도록 제2유전체층(125)이 형성될 수 있다. 상기 제2유전체층(125)은 방전 시 하전입자 또는 전자가 어드레스전극(122)들에 충돌하여 어드레스전극(122)들을 손상시키는 것을 방지하면서도 전하를 유도할 수 있는 유전체로서 형성되는데, 이와 같은 유전체로서는 PbO, B2O3, SiO2 등이 있다.
제2유전체층(125) 상에 형성된 격벽(130)의 양 측면과 격벽(130)이 형성되지 않은 제2유전체층(125)의 전면에는 적색, 녹색, 청색발광 형광체층(123R, 123G, 123B)들이 배치될 수 있다.
또한, 상기 방전셀(170R, 170G, 170B)들에는 네온(Ne), 크세논(Xe) 등이 혼합된 방전 가스가 채워지며, 상기와 같이 방전 가스가 채워진 상태에서, 제1기판 및 제2기판(111)(121)의 가장 가장자리에 형성된 프릿트 글라스(frit glass)와 같은 밀봉 부재에 의해 제1기판 및 제2기판(111)(121)이 서로 봉합되어 결합되어진다.
유지 방전 시에 여기된 방전가스의 에너지 준위가 낮아지면서 자외선이 방출된다. 그리고 이 자외선이 방전셀(170R, 170G, 170B) 내에 도포된 형광체를 여기시키는데, 이 여기된 형광체(123R, 123G, 123B)의 에너지준위가 낮아지면서 가시광이 방출되며, 이 가시광이 제1유전층(115)과 제1기판(111)을 투과하여 출사되면서 사용자가 인식할 수 있는 화상을 형성하게 된다.
인접하는 2이상의 어드레스 전극들(122)이 그룹을 이루어 제2기판(121) 위에 일 방향으로 배열될 수 있다. 어드레스 전극들(122)의 일단 또는 양단부가 어드레스 구동부(도 3의 23)와 그룹 단위로 연결되고, 어드레스 전극들(122)에는 어드레스 구동부로부터 전원이 공급되어 구동된다. 어드레스 전극들(122)과 어드레스 구동부(도 3의 23)가 단자부들에 의하여 그룹 단위로 연결된다.
도 3은 플라즈마 디스플레이 패널의 구동 장치의 일예를 보여주는 블록도이다.
도면을 참조하면, 플라즈마 표시 패널(1)의 구동 장치(20)는 영상 처리부(21), 논리 제어부(22), 어드레스 구동부(23), X 구동부(24) 및 Y 구동부(25)를 포함한다. 영상 처리부(21)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호 예를 들어, 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호들을 발생시킨다. 논리 제어부(22)는 영상 처리부(21)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SY, SX)을 발생시킨다.
이때, 어드레스 구동부(23), X 구동부(24) 및 Y 구동부(25) 등의 구동부에서 상기 구동 제어 신호들(SA, SY, SX)로부터 입력받아 각각의 구동 신호들을 발생시키고, 발생된 구동 신호를 각각의 전극 라인들에 인가한다.
즉, 어드레스 구동부(23)는, 논리 제어부(22)로부터의 구동 제어 신호들(SA, SY, SX) 중에서 어드레스 신호(SA)를 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신호를 어드레스 전극 라인들에 인가한다. X 구동부(24)는 논리 제어부(22)로부터의 구동 제어 신호들(SA, SY, SX) 중에서 X 구동 제어 신호(SX)를 처리하여 X 전극 라인들에 인가한다. Y 구동부(25)는 논리 제어부(22)로부터의 구동 제어 신호들(SA, SY, SX)중에서 Y 구동 제어 신호(SY)를 처리하여 Y 전극 라인들에 인가한다.
어드레스 구동부(23)가 어드레스 전극들(도 2의 122)의 일단 또는 양단부에 그룹 단위로 연결되고, 어드레스 전극들(122)에는 어드레스 구동부(23)로부터 전원이 공급되어 구동된다. 어드레스 구동부(23)는 어드레스 전극들(122)과 단자부들에 의하여 그룹 단위로 연결된다.
도 4는 본 발명에 따른 바람직한 실시예로서, 어드레스 전극들이 배열된 제2기판 위에 어드레스 전극들과 어드레스 구동부를 연결하기 위한 단자부들이 엇갈리도록 배치된 것을 개략적으로 도시한 도면이다.
도면을 참조하면, 인접하는 2이상의 어드레스 전극들(A1 ~ Am)이 전극 그룹을 이루어 제2기판(121) 위에 일 방향으로 배열된다. 즉, 어드레스 전극들(A1 ~ Am)의 일단부가 어드레스 구동부(도 3의 23)와 그룹 단위로 연결되고, 어드레스 전극들(A1 ~ Am)은 어드레스 구동부(도 3의 23)로부터 전원이 공급되어 구동된다. 이 경우, 상 기 전극 그룹은 상기 제2기판의 외곽부에 단자부가 형성된 제1전극 그룹(G1)과, 상기 제1전극 그룹(G1)과 인접하여 형성된 것으로 상기 제1전극 그룹(G1)의 단자부보다 제2기판 외측에 형성된 단자부를 구비한 제2전극 그룹(G2)을 구비할 수 있다.
상기 제1, 2전극 그룹(G1, G2)은 각각, 표시부(G1a, G2a)와, 연결부(G1b, G2b)와, 단자부(G1c, G2c)를 구비한다. 상기 표시부(G1a, G2a)는 화상이 표시되는 영역에 형성된다. 단자부(G1c, G2c)는 신호전달부재와 전기적으로 연결될 수 있는 부분이다. 이 경우 상기 신호전달부재는 도시되지 않으나 어드레스 구동부와 전극 그룹의 단자부 사이를 연결시켜 주는 것으로, 예를 들어 TCP(Tape Carried Package) 또는 COF(Chip On Film) 등의 연성회로기판일 수 있다. 상기 연결부(G1b, G2b)는 표시부 G1a, G2a)와 단자부(G1c, G2c) 사이에 위치하여 이들을 서로 연결시킨다. 상기 표시부(G1a, G2a) 및 연결부(G1b, G2b) 위에는 제2유전체층(125)이 도포될 수 있다.
이 경우 제1단위 전극 그룹(G1)의 단자부(G1c)는, 상기 제1단위 그룹과 인접하는 제2단위 전극 그룹(G2)의 단자부(G2c) 보다 상기 제2기판(121) 중앙부에 배치된다. 즉, 제1단위 전극 그룹의 단자부(G1c)와 제2단위 전극 그룹의 단자부(G2c)가 서로 동일 선상에 위치하지 않고 서로 엇갈려서 다른 선상에 위치함으로써, 각각의 단자부(G1c, G2c)의 폭(K)을 크게 할 수 있다. 이는 결과적으로 하나의 단자부를 이루는 단자간 거리(D1)가 크게 되어서, 단자간 전기적인 쇼트(short)가 발생하지 않는다. 이와 더불어, 단자부에 수증기가 흡착되거나 황부식이 발생하지 않게 된다. 이 경우, 상기 제1단위 전극 그룹(G1) 및 제2단위 전극 그룹(G2)이 연속적으로 교대로 배치되는 것이 바람직하다.
한편, 상기 제1단위 전극 그룹(G1)의 연결부(G1b)는 상기 표시부(G1a)로부터 확대되어 상기 단자부(G1c)와 연결될 수 있으며, 이로써 제1, 2단위 전극 그룹의 단자부((G1c, G2c) 폭을 종래에 비하여 크게 할 수 있다. 이 경우, 상기 제2단위 전극 그룹의 연결부(G2b)는, 상기 표시부로부터 축소되는 축소부(G2b_1)와, 상기 제1단위 전극그룹의 단자부(G1c) 사이에 형성된 관통부(G2b_2)와, 상기 단자부 방향으로 확대된 확대부(G2b_3)를 구비할 수 있다. 즉, 제1단위 전극 그룹의 단자부(G1c) 폭이 커짐에 따라서 그 단자부(G1c)들 사이가 좁아지게 되고, 따라서 제2단위 전극 그룹의 연결부(G2b)는 먼저 상기 제1단위 전극 그룹의 단자부(G1c) 사이를 관통하도록 축소하여 이를 통과한 다음에 다시 확대시켜서 단자부가 일정한 폭을 확보하도록 한다.
본 발명에 의하면, 단자부의 선폭 제조시에 충분한 선폭을 확보할 수 있다. 또한, 단자부의 선폭 제조시에 충분한 선간 거리를 확보할 수 있다. 충분한 선폭 및 선간 거리를 확보하여, 단자부 제조 불량을 줄일 수 있으며, 단자부의 수증기 흡착 또는 황부식 등에 의한 쇼트가 일어나는 등의 종선 불량을 줄일 수 있다.
특히, 1920x1080의 해상도를 가진 FHD(Full High Definition)급 등에서 화면 해상도가 높아져, 한정된 기판 공간 내에 배치되는 어드레스 전극 라인들의 수가 늘어나는 경우에 있어서, 단자부의 충분한 선폭과 선간 거리를 확보할 수 있어, 본 발명에 의한 2단 단자부 설계가 더욱 유용하다. 따라서 어드레스 전극 라인은 5760개 이상인 경우 본 발명의 효과는 더욱 현저해진다.
또한, 연결부 위에 유전체층이 도포되므로, 연결부에서의 수증기 흡착 또는 황부식 등의 문제 발생을 방지할 수 있다.
본 발명에 따른 플라즈마 디스플레이 패널은, 전극들을 구동회로와 연결하기 위한 단자부가 엇갈리도록 배치되도록 하여, 단자부 선폭 및 선간 거리의 여유를 확보할 수 있다.
또한, 단자부 선폭 및 선간 거리의 여유를 확보하여 단자부 제조 불량 및 종선 불량의 발생을 저감시킬 수 있다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.

Claims (10)

  1. 제1기판과; 상기 제1기판과 이격 배치되어 상기 제1기판과의 사이에 방전공간을 형성하는 제2기판과; 상기 제2기판 상면에 일방향으로 나란히 연장 형성된 복수의 제2전극들과; 상기 방전공간 내에 배치된 제1전극들과, 상기 방전공간 내에 배치된 형광체층을 구비하는 플라즈마 디스플레이 패널에 있어서,
    상기 제2전극들은, 그 일측에 형성된 단자들이 동일한 신호전달부재와 연결되는 복수의 단위 전극 그룹으로 이루어지고,
    상기 하나의 단위 전극 그룹인 제2단위 전극 그룹의 단자부는, 상기 제2단위 그룹과 인접하는 제1단위 전극 그룹의 단자부보다 상기 제2기판 외곽에 배치되는 플라즈마 디스플레이 패널.
  2. 제1항에 있어서,
    상기 제2기판 상에는 상기 제2전극이 적어도 5760개가 나란히 배치된 플라즈마 디스플레이 패널.
  3. 제1항에 있어서,
    상기 제1단위 전극 그룹 및 제2단위 전극 그룹이 연속적으로 교대로 배치된 플라즈마 디스플레이 패널.
  4. 제1항에 있어서,
    상기 제1, 2단위 전극 그룹은 각각, 화상을 구현하는 표시부와, 상기 표시부와 단자부 사이를 연결하는 연결부를 더 구비하고,
    상기 제1단위 전극 그룹의 연결부는 상기 표시부로부터 확대되어 상기 단자부와 연결되고,
    상기 제2단위 전극 그룹의 연결부는: 상기 표시부로부터 축소되는 축소부와; 상기 제1단위 전극 그룹의 단자부 사이에 형성된 관통부와; 상기 단자부 방향으로 확대된 확대부를 구비하는 플라즈마 디스플레이 패널.
  5. 제4항에 있어서,
    상기 제1, 2단위 전극 그룹의 표시부 및 연결부는 유전체층에 의하여 매립되는 플라즈마 디스플레이 패널.
  6. 상호 대향하여 나란히 배치된 제1기판 및 제2기판;
    상기 제1기판과 제2기판 사이에 배치되어, 상기 제1기판 및 제2기판과 함께 방전셀을 구획할 수 있는 격벽;
    상기 제2기판 상에 일측으로 나란히 형성된 복수의 어드레스 전극들;
    상기 어드레스 전극들의 적어도 표시부를 매립하는 제2 유전체층;
    상기 제1기판 상에 형성된 유지전극들;
    상기 유지전극들을 덮는 제1 유전체층; 및
    상기 방전셀 내에 배치된 형광체층을 구비하는 것으로,
    상기 어드레스 전극들은, 그 일측에 형성된 단자들이 동일한 신호전달부재와 연결되는 복수의 단위 전극 그룹으로 나누어지고,
    상기 복수의 단위 전극 그룹은 각각, 화상이 구현되는 위치에 배치된 표시부와, 외부 신호전달부재와 연결되는 단자부와, 상기 표시부 및 단자부를 연결하는 연결부를 구비하며,
    상기 하나의 단위 전극 그룹인 제2단위 전극 그룹의 단자부는, 상기 제2단위 그룹과 인접하는 제1단위 전극 그룹의 단자부보다 상기 제2기판 외곽에 배치되는 플라즈마 디스플레이 패널.
  7. 제6항에 있어서,
    상기 제2기판 상에는 상기 어드레스 전극이 적어도 5760개가 나란히 배치된 플라즈마 디스플레이 패널.
  8. 제6항에 있어서,
    상기 제1단위 전극 그룹 및 제2단위 전극 그룹이 연속적으로 교대로 배치된 플라즈마 디스플레이 패널.
  9. 제6항에 있어서,
    상기 제1단위 전극 그룹의 연결부는 상기 표시부로부터 확대되어 상기 단자부와 연결되고,
    상기 제2단위 전극 그룹의 연결부는: 상기 표시부로부터 축소되는 축소부와; 상기 제1단위 전극 그룹의 단자부 사이에 형성된 관통부와; 상기 단자부 방향으로 확대된 확대부를 구비하는 플라즈마 디스플레이 패널.
  10. 제9항에 있어서,
    상기 제2유전체층은 제1, 2단위 전극 그룹의 표시부 및 연결부를 매립하도록 형성된 플라즈마 디스플레이 패널.
KR1020050113852A 2005-11-26 2005-11-26 플라즈마 디스플레이 패널 KR100708731B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050113852A KR100708731B1 (ko) 2005-11-26 2005-11-26 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050113852A KR100708731B1 (ko) 2005-11-26 2005-11-26 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR100708731B1 true KR100708731B1 (ko) 2007-04-17

Family

ID=38181624

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050113852A KR100708731B1 (ko) 2005-11-26 2005-11-26 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100708731B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004226571A (ja) 2003-01-21 2004-08-12 Nec Plasma Display Corp 配線基板の製造方法
KR20050052613A (ko) * 2003-11-28 2005-06-03 삼성에스디아이 주식회사 플라즈마 디스플레이 장치
KR20050083327A (ko) * 2004-02-23 2005-08-26 삼성에스디아이 주식회사 플라즈마 디스플레이 패널과, 이의 제조 방법
KR20050095153A (ko) * 2004-03-25 2005-09-29 삼성에스디아이 주식회사 전극 구조를 개선한 플라즈마 디스플레이 패널과 그패널구동장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004226571A (ja) 2003-01-21 2004-08-12 Nec Plasma Display Corp 配線基板の製造方法
KR20050052613A (ko) * 2003-11-28 2005-06-03 삼성에스디아이 주식회사 플라즈마 디스플레이 장치
KR20050083327A (ko) * 2004-02-23 2005-08-26 삼성에스디아이 주식회사 플라즈마 디스플레이 패널과, 이의 제조 방법
KR20050095153A (ko) * 2004-03-25 2005-09-29 삼성에스디아이 주식회사 전극 구조를 개선한 플라즈마 디스플레이 패널과 그패널구동장치

Similar Documents

Publication Publication Date Title
KR100708731B1 (ko) 플라즈마 디스플레이 패널
JPH10283936A (ja) 気体放電表示装置
JP4650569B2 (ja) プラズマディスプレイ装置
KR100768197B1 (ko) 플라즈마 디스플레이 패널
KR20060058361A (ko) 플라즈마 디스플레이 패널
JP4900383B2 (ja) プラズマディスプレイ装置
US8081173B2 (en) Plasma display device
KR100708703B1 (ko) 플라즈마 디스플레이 패널
KR100813837B1 (ko) 플라즈마 디스플레이 패널
KR100647649B1 (ko) 플라즈마 디스플레이 패널
KR100599620B1 (ko) 플라즈마 디스플레이 패널
KR100804528B1 (ko) 플라즈마 디스플레이 패널
KR100615323B1 (ko) 플라즈마 디스플레이 패널
KR100647650B1 (ko) 플라즈마 디스플레이 패널
KR20090026567A (ko) 플라즈마 디스플레이 패널
JP2010170758A (ja) プラズマディスプレイパネル
KR20100019756A (ko) 플라즈마 디스플레이 패널
JP2003331731A (ja) プラズマディスプレイ装置
KR20090107243A (ko) 플라즈마 디스플레이 패널
JP2010170756A (ja) プラズマディスプレイパネル
JP2010170763A (ja) プラズマディスプレイパネル
JP2010170764A (ja) プラズマディスプレイパネル
JP2010170762A (ja) プラズマディスプレイパネル
KR20060060110A (ko) 플라즈마 디스플레이 패널
JP2010170760A (ja) プラズマディスプレイパネル

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee