KR100703161B1 - 영상처리장치 및 데이터처리방법 - Google Patents

영상처리장치 및 데이터처리방법 Download PDF

Info

Publication number
KR100703161B1
KR100703161B1 KR1020050047913A KR20050047913A KR100703161B1 KR 100703161 B1 KR100703161 B1 KR 100703161B1 KR 1020050047913 A KR1020050047913 A KR 1020050047913A KR 20050047913 A KR20050047913 A KR 20050047913A KR 100703161 B1 KR100703161 B1 KR 100703161B1
Authority
KR
South Korea
Prior art keywords
data
memory
image data
auxiliary image
unit
Prior art date
Application number
KR1020050047913A
Other languages
English (en)
Other versions
KR20060126189A (ko
Inventor
이우석
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050047913A priority Critical patent/KR100703161B1/ko
Priority to US11/315,352 priority patent/US7808560B2/en
Priority to EP06113999A priority patent/EP1729512A3/en
Priority to CNB200610088735XA priority patent/CN100531337C/zh
Publication of KR20060126189A publication Critical patent/KR20060126189A/ko
Application granted granted Critical
Publication of KR100703161B1 publication Critical patent/KR100703161B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • H04N21/42653Internal components of the client ; Characteristics thereof for processing graphics
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/433Content storage operation, e.g. storage operation in response to a pause request, caching operations
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/443OS processes, e.g. booting an STB, implementing a Java virtual machine in an STB or power management in an STB
    • H04N21/4436Power management, e.g. shutting down unused components of the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

본 발명은 영상처리장치에 관한 것으로서, 상기 영상처리장치는, 보조영상데이터가 저장되는 메모리; 갱신된 상기 보조영상데이터를 제1전송속도로 상기 메모리에 전송하여 상기 보조영상데이터를 갱신하는 데이터갱신부; 상기 메모리로의 데이터전송속도로서 상기 제1전송속도보다 느린 제2전송속도를 가지며, 상기 메모리에 저장된 상기 보조영상데이터를 읽어내어 소정의 영상데이터와 중첩시켜 출력하는 데이터처리부; 상기 데이터갱신부 및 상기 데이터처리부 중 어느 하나를 상기 메모리에 연결시키는 스위치부; 및 상기 데이터갱신부가 상기 보조영상데이터를 갱신하는 때, 상기 데이터갱신부가 상기 메모리에 연결되도록 상기 스위치부를 제어하는 제어부를 포함한다. 이에 의하여, 보조영상데이터의 로딩 속도를 향상시킬 수 있다.
영상, 처리, OSD, 프로그램, 로딩

Description

영상처리장치 및 데이터처리방법{VIDEO PROCESSING APPARATUS AND DATA PROCESSING METHOD}
도 1은 종래의 영상처리장치의 구성을 개략적으로 도시한 블록도이며,
도 2는 본 발명의 일실시예에 의한 영상처리장치의 구성을 개략적으로 도시한 블록도이며,
도 3은 본 실시예에 의한 영상처리장치의 동작을 개략적으로 도시한 흐름도이며,
도 4는 본 실시예의 영상처리장치의 다른 동작을 개략적으로 도시한 흐름도이다.
*도면의 주요 부분에 대한 부호의 설명
100: 영상처리장치 110: 메모리
120: 데이터갱신부 130: 스케일러
140: 스위치부 150: 제어부
160: 전원공급부
본 발명은 영상처리장치 및 데이터처리방법에 관한 것이다. 더욱 상세하게는, 본 발명은 보조영상데이터의 로딩 속도가 향상되며, 전원 인가 후 초기 동작의 안정성 이 우수한 영상처리장치 및 데이터처리방법에 관한 것이다.
TV와 같은 영상처리장치는 방송국으로부터 디지털TV방송, 케이블TV방송 등의 방송신호를 수신하여 수신한 신호에 대하여 영상처리를 수행하여 영상과 음성을 출력한다.
도 1에 종래의 영상처리장치의 구성을 개략적으로 도시한 블록도이다. 도 1의 영상처리장치는 장치의 전반적인 제어를 위한 CPU(1) 및 수신한 영상데이터에 대하여 영상처리를 수행하기 위한 스케일러(3)를 구비할 수 있다. 또한 영상처리장치는 CPU(1)에 의해 실행되는 영상처리장치의 메인프로그램 등의 데이터를 저장하기 위한 제1메모리(5) 및 OSD(On-Screen Display) 프로그램 등의 보조영상데이터가 저장되는 제2메모리(7)를 더 구비할 수 있다. 제1메모리(5) 및 제2메모리(7)는 플래시메모리 등으로 구현될 수 있으며, 각각 CPU(1) 및 스케일러(3)에 연결되어 CPU(1) 및 스케일러(3)의 의해 액세스될 수 있다. 스케일러(3)는 제2메모리(7)로부터 보조영상데이터를 읽어 내어 수신한 영상데이터와 함께 처리하여 디스플레이패널 등의 표시부(도시 안됨)에 중첩되도록 출력할 수 있다.
이러한 제1메모리(5) 및 제2메모리(7)에 각각 저장된 메인프로그램 등의 데이터 및 OSD 프로그램 등의 보조영상데이터는 영상처리장치의 제조시 로딩(loading)장치(도시 안됨)에 의해 제1메모리(5) 및 제2메모리(7)에 미리 로딩되며, 이 데이터가 로딩된 제1메모리(5) 및 제2메모리(7)가 회로기판(도시 안됨)에 설치된다. 만일 데이터의 업데이트가 필요한 경우에는, 제1메모리(5)의 데이터는 CPU(1)를 통하여 데이터를 로딩하며, 제2메모리(7)의 보조영상데이터는 스케일러(3)를 통하여 데이터 를 로딩한다.
그런데 스케일러(3)는 이미지처리를 주기능으로 하는 회로장치로서, 스케일러(3)가 제2메모리(7)에 데이터를 전송하는 속도는 CPU(1)에 비하여 매우 느리므로, 스케일러(3)를 통하여 제2메모리(7)에 데이터를 로딩하는 데에는 많은 시간을 필요로 한다. 특히, 최근 OSD 프로그램의 용량이 대형화되는 것을 감안하면, 스케일러(3)를 통한 제2메모리(7)로의 데이터 로딩 시간의 과도한 소요는 문제가 되지 않을 수 없다.
한편, 도 1에서와 같은 종래의 영상처리장치는 전원공급부(9)를 더 구비할 수 있으며, 전원공급부(9)는 CPU(1), 제1메모리(5) 및 제2메모리(7)에는 항상 전원이 인가되는, 이른바 1차전원을 공급하고, 스케일러(3)에는 전원관리(power management)에 있어서의 스탠바이(stand-by) 상태에서는 전원이 인가되지 않는, 이른바 2차전원을 공급할 수 있다. 이 경우, 영상처리장치가 스탠바이(stand-by) 상태에서, 정상적으로 동작하는 상태로 진입하면, 스케일러(3)에 2차전원이 인가되며, CPU(1)는 스케일러(3)를 초기화한다.
그런데 스케일러(3)는 자체의 특성에 따라 전원이 인가된 후 정상적으로 동작하기까지 어느 정도의 시간이 필요한 경우가 있다. 이러한 특성을 가지는 스케일러(3)의 경우, 스케일러(3)가 제2메모리(7)와 직접 연결되어 있기 때문에, 스케일러(3)가 정상적으로 동작할 준비가 되지 않은데도 불구하고, 제2메모리(7)로부터 스케일러(3)로 데이터가 전송되어 영상처리장치가 오동작을 일으킬 수 있는 문제점이 있었다.
본 발명은 상기 문제점을 해결하기 위한 것으로서, 보조영상데이터의 로딩 속도가 향상되는 영상처리장치 및 데이터처리방법을 제공하는 것을 목적으로 한다.
본 발명의 다른 목적에 의하면, 전원 인가 후 초기 동작의 안정성이 향상되는 영상처리장치 및 데이터처리방법을 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명은, 영상처리장치에 있어서, 보조영상데이터가 저장되는 메모리; 갱신된 상기 보조영상데이터를 제1전송속도로 상기 메모리에 전송하여 상기 보조영상데이터를 갱신하는 데이터갱신부; 상기 메모리로의 데이터전송속도로서 상기 제1전송속도보다 느린 제2전송속도를 가지며, 상기 메모리에 저장된 상기 보조영상데이터를 읽어내어 소정의 영상데이터와 중첩시켜 출력하는 데이터처리부; 상기 데이터갱신부 및 상기 데이터처리부 중 어느 하나를 상기 메모리에 연결시키는 스위치부; 및 상기 데이터갱신부가 상기 보조영상데이터를 갱신하는 때, 상기 데이터갱신부가 상기 메모리에 연결되도록 상기 스위치부를 제어하는 제어부를 포함하는 것을 특징으로 하는 영상처리장치를 제공한다. 이에 의하여, 보조영상데이터의 로딩속도가 향상될 수 있다.
상기 제어부는, 상기 데이터처리부에 전원이 인가되지 않는 동안은 상기 데이터처리부가 상기 메모리에 연결되지 않도록 하고, 상기 데이터처리부에 전원이 인가되면 소정 시간이 경과한 후, 상기 데이터처리부가 상기 메모리에 연결되도록 상기 스위치를 제어할 수 있다. 이에 의하여, 전원 인가 후 초기 동작의 안정성이 향상 될 수 있다.
본 발명의 상기 목적은, 영상처리장치에 있어서, 보조영상데이터를 저장하는 메모리; 상기 메모리에 저장된 상기 보조영상데이터를 독출하여 처리하는 데이터처리부; 상기 데이터처리부 및 상기 메모리를 연결 또는 차단시키는 스위치부; 및 상기 데이터처리부에 전원이 인가되지 않는 동안은 상기 데이터처리부가 상기 메모리에 연결되지 않도록 하고, 상기 데이터처리부에 전원이 인가되면 소정 시간이 경과한 후, 상기 데이터처리부가 상기 메모리에 연결되도록 상기 스위치를 제어하는 제어부를 포함하는 것을 특징으로 하는 영상처리장치에 의해서도 달성될 수 있다.
본 발명의 상기 목적은, 보조영상데이터를 저장하는 메모리; 상기 메모리로의 데이터전송속도로서 제1전송속도를 가지는 데이터갱신부; 및 상기 메모리로의 데이터전송속도로서 상기 제1데이터전송속도보다 느린 제2데이터전송속도를 가진 데이터처리부를 구비하는 영상처리장치의 데이터처리방법에 있어서, 상기 데이터갱신부 및 상기 메모리를 연결하는 단계; 갱신될 상기 보조영상데이터를 상기 데이터갱신부에서 상기 메모리로 전송하여 상기 메모리에 저장하는 단계; 상기 데이터처리부 및 상기 메모리를 연결하는 단계; 및 상기 데이터처리부에서 상기 메모리로부터 상기 보조영상데이터를 읽어내어 소정의 영상데이터를 중첩시켜 출력하는 단계를 포함하는 것을 특징으로 하는 데이터처리방법에 의해서도 달성될 수 있다.
상기 데이터처리방법은, 상기 데이터처리부에 전원을 인가하는 단계; 상기 데이터처리부에 전원이 인가된 다음 소정 시간이 경과하였는지 여부를 판단하는 단계; 및 상기 시간이 경과한 것으로 판단하면, 상기 데이터처리부 및 상기 메모리를 연결하는 단계를 더 포함할 수 있다.
본 발명의 상기 목적은, 보조영상데이터를 저장하는 메모리; 및 데이터처리부를 구비하는 영상처리장치의 데이터처리방법에 있어서, 상기 데이터처리부에 전원을 인가하는 단계; 상기 데이터처리부에 전원이 인가된 다음 소정 시간이 경과하였는지 여부를 판단하는 단계; 상기 시간이 경과한 것으로 판단하면, 상기 데이터처리부 및 상기 메모리를 연결하는 단계; 및 상기 데이터처리부에서 상기 메모리로부터 상기 보조영상데이터를 읽어내어 소정의 영상데이터와 중첩시켜 출력하는 단계를 포함하는 것을 특징으로 하는 데이터처리방법에 의해서도 달성될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 관하여 상세히 설명한다. 도 2는 본 발명의 일실시예에 의한 영상처리장치(100)의 구성을 개략적으로 도시한 블록도이다. 본 발명의 영상처리장치(100)는 아날로그TV방송, 디지털TV방송, 케이블TV방송 등의 영상신호를 수신하여 수신한 영상신호에 대하여 영상처리를 수행하여 영상을 표시하는 PDP(Plasma Display Panel) TV 등으로 구현될 수 있다.
본 실시예의 영상처리장치(100)는, 도 2에 도시된 바와 같이, 제1메모리(170), 제2메모리(110), CPU(50), 스케일러(130) 및 스위치부(140)를 포함한다. 본 실시예의 CPU(50)는 데이터갱신부(120) 및 제어부(150)를 포함할 수 있다. 본 실시예의 제1메모리(170)에는 CPU(50)가 실행할 수 있는 컴퓨터프로그램으로서 데이터갱신부(120) 및 제어부(150)의 동작에 대응하는 소스코드가 저장될 수 있다. 본 실시예의 제2메모리(110)에는 OSD(On-Screen Display) 프로그램 등의 보조영상 데이터가 저장되어 있다. 본 실시예의 제1메모리(170) 및 제2메모리(110)는 플래시메모리로 구현될 수 있다. 보조영상데이터는 영상처리장치(100)가 제조되는 때 로딩장치 등을 이용하여 미리 제2메모리(110)에 저장될 수 있다.
본 실시예의 데이터갱신부(120)는 제2메모리(110)에 저장되어 있는 보조영상데이터의 업데이트, 즉 갱신이 필요한 경우 제2메모리(110)에 갱신할 보조영상데이터를 전송하여 이를 저장하도록 한다. 데이터갱신부(120)는 제2메모리(110)에 데이터를 갱신하는 경우 제1전송속도로 데이터를 전송할 수 있다. 데이터갱신부(120)는 외부로부터 갱신할 보조영상데이터를 입력 받아 제2메모리(110)에 데이터를 갱신할 수 있다.
스케일러(130)는 영상처리장치(100)가 수신한 영상데이터를 입력하고 이를 디스플레이하기 위하여 소정의 영상처리를 수행할 수 있다. 스케일러(130)는 제2메모리(110)에 저장되어 있는 보조영상데이터를 읽어 내어, 보조영상데이터가 수신한 영상데이터와 디스플레이패널(도시 안됨)과 같은 표시부에 중첩되어 표시되도록 영상처리를 수행한다. 스케일러(130)는 데이터쓰기 특성으로서 제2메모리(110)에 데이터를 전송하는 경우 제1전송속도보다 느린 제2전송속도를 가진다.
스위치부(140)는 데이터갱신부(120) 및 스케일러(130)와 메모리 사이에 개재되어, 데이터갱신부(120) 및 스케일러(130) 중 어느 하나를 제2메모리(110)에 연결시켜 상호 데이터통신이 가능하도록 한다. 스위치부(140)는 제어부(150)로부터 제어신호를 입력받아, 입력된 제어신호에 기초하여 스위칭 동작을 수행할 수 있다. 스위치부(140)는 멀티플렉서(multiplexer) 및 디멀티플렉서(demultiplexer)와 같은 논리 회로로 구현될 수 있다.
제어부(150)는 데이터갱신부(120)와 스케일러(130)가 선택적으로 제2메모리(110)에 연결될 수 있도록 스위치부(140)에 제어신호를 전송한다. 제어부(150)는 제2메모리(110)에 데이터 갱신이 필요한 때인지 여부를 판단하고, 데이터 갱신이 필요하다고 판단하는 경우, 데이터갱신부(120)가 제2메모리(110)에 연결될 수 있도록 하는 제어신호를 스위치(140)에 전송하여 데이터갱신이 이루어질 수 있도록 한다. 스위치부(140)가 멀티플렉서(multiplexer) 및 디멀티플렉서(demultiplexer)와 같은 논리회로로 구현되는 경우, 제어부(150)는 데이터갱신부(120)에 대응하는 제어신호를 셀렉트 신호로서 전송할 수 있다.
상기 구성에 의하면, 제2메모리(110)로의 데이터전송속도가 느린 스케일러(130)를 통하여 제2메모리(110)에 갱신된 보조영상데이터를 로딩하는 것이 아니라, 스위치부(140)의 스위칭을 통하여 데이터의 전송속도가 스케일러(130)보다 빠른 데이터갱신부(120)를 이용하여 이를 수행함으로써 보조영상데이터의 로딩 속도를 증가시킬 수 있다.
한편, 본 실시예의 영상처리장치(100)는 전원공급부(160)를 더 포함할 수 있다. 본 실시예의 전원공급부(160)는 제2메모리(110) 및 CPU(50)에는 1차전원을 공급하고, 스케일러(130)에는 2차전원을 공급할 수 있다. 본 실시예에서의 1차전원은, 전원관리(power management)에 있어서, 전원절약모드인 스탠바이(stand-by) 등의 상태에서도 전원이 공급되는 것은 말하며, 본 실시예에서의 2차전원은, 스탠바이 등의 상태에서 전원이 공급되지 않는 것을 말한다.
본 실시예의 제어부(150)는 영상처리장치(100)가 스탠바이(stand-by) 상태에 있는 경우에는 스케일러(130)가 제2메모리(110)에 연결되지 않도록 스위치부(140)를 제어한다. 제어부(150)는 영상처리장치(100)가 스탠바이(stand-by) 상태에서, 정상적으로 동작하는 상태로 진입하면, 즉, 사용자가 리모컨 등을 이용하여 영상처리장치(100)의 전원을 켜면, 스케일러(130)에 2차전원이 인가된 다음 소정의 시간이 경과하였는지 여부를 판단하고, 소정 시간이 경과한 후 스위치부(140)에 스케일러(130)가 제2메모리(110)에 연결되도록 제어신호를 전송한다. 본 실시예의 제어부(150)는 스케일러(130)에 2차전원이 인가되면 스케일러(130)를 리셋시킨 후 약 100ms가 경과하면 스위치부(140)에 스케일러(130)가 제2메모리(110)에 연결되도록 제어신호를 전송할 수 있다.
상기 구성에 의하면, 스탠바이 상태에서 사용자가 전원을 켠 경우, 스케일러(130)가 바로 동작하도록 하는 것이 아니라, 스케일러(130)에 전원이 인가된 후 소정 시간이 지나도록 하여 안정화시킨 후에 제2메모리(110)에 연결함으로써, 전원 인가 후 초기 동작 시에 안정성을 향상시킬 수 있다.
도 3은 본 실시예의 영상처리장치(100)의 동작을 개략적으로 도시한 흐름도이다. 도 3에 도시된 바와 같이, 영상처리장치(100)의 제어부(150)는 제2메모리(110)에 저장된 보조영상데이터의 갱신이 필요한 것으로 판단하면, CPU(50)를 제2메모리(110)에 연결시킨다(S100). 데이터갱신부(120)는 갱신될 보조영상데이터를 CPU(50)로부터 제2메모리(110)에 전송하여 제2메모리(110)에 이를 저장하도록 함으로써 보조영상데이터의 갱신이 이루어지도록 한다(S102).
제어부(150)는 보조영상데이터의 갱신이 끝난 것으로 판단하면, 스케일러(130)를 제2메모리(110)에 연결시킨다(S104). 스케일러(130)는 제2메모리(110)로부터 갱신된 보조영상데이터를 읽어 내어, 읽어 낸 보조영상데이터를 입력 받은 영상데이터와 중첩되도록 적절한 영상처리를 수행하여 출력한다(S106).
도 4는 본 실시예의 영상처리장치(100)의 다른 동작을 개략적으로 도시한 흐름도이다. 도 4에 도시된 바와 같이, 영상처리장치(100)의 제어부(150)는 사용자가 리모컨 등을 통하여 전원을 켠 경우에(S200), CPU(50)를 리셋하여 초기화한다(S202). 영상처리장치(100)는 전원공급부(160)를 통하여 스케일러(130)에 전원을 공급한다(S204). 영상처리장치(100)는 스케일러(130)를 리셋하여 스케일러(130) 초기화한다(S206).
제어부(150)는 스케일러(130)에 전원이 공급된 후 카운트를 시작하여, 소정 시간이 경과하였는지 여부를 판단한다(S208). 판단 결과, 제어부(150)는 아직 소정 시간이 경과하지 않은 것으로 판단하면(S208의 No), 계속해서 카운트를 수행한다(S208). 판단 결과, 제어부(150)는 소정 시간이 경과한 것으로 판단하면(S208의 Yes), 스케일러(130)가 제2메모리(110)에 연결될 수 있도록 스위치부(140)에 제어신호를 전송함으로써(S210), 스케일러(130)가 제2메모리(110)로부터 보조영상데이터를 읽어 들여 영상처리를 수행하도록 한다.
이상, 바람직한 실시예를 통하여 본 발명에 관하여 상세히 설명하였으나, 본 발명은 이에 한정되는 것은 아니며 특허청구범위 내에서 다양하게 실시될 수 있다.
상기한 바와 같이, 본 발명에 의하면, 보조영상데이터의 로딩 속도가 향상되는 영상처리장치 및 데이터처리방법을 제공할 수 있다.
또한, 본 발명에 의하면, 전원 인가 후 초기 동작의 안정성이 향상되는 영상처리장치 및 데이터처리방법을 제공할 수 있다.

Claims (6)

  1. 영상처리장치에 있어서,
    보조영상데이터가 저장되는 메모리;
    갱신된 상기 보조영상데이터를 제1전송속도로 상기 메모리에 전송하여 상기 보조영상데이터를 갱신하는 데이터갱신부;
    상기 메모리로의 데이터전송속도로서 상기 제1전송속도보다 느린 제2전송속도를 가지며, 상기 메모리에 저장된 상기 보조영상데이터를 읽어내어 소정의 영상데이터와 중첩시켜 출력하는 데이터처리부;
    상기 데이터갱신부 및 상기 데이터처리부 중 어느 하나를 상기 메모리에 연결시키는 스위치부; 및
    상기 데이터갱신부가 상기 보조영상데이터를 갱신하는 때, 상기 데이터갱신부가 상기 메모리에 연결되도록 상기 스위치부를 제어하는 제어부를 포함하는 것을 특징으로 하는 영상처리장치.
  2. 제1항에 있어서,
    상기 제어부는, 상기 데이터처리부에 전원이 인가되지 않는 동안은 상기 데이터처리부가 상기 메모리에 연결되지 않도록 하고, 상기 데이터처리부에 전원이 인가되면 소정 시간이 경과한 후, 상기 데이터처리부가 상기 메모리에 연결되도록 상기 스위치를 제어하는 것을 특징으로 하는 영상처리장치.
  3. 영상처리장치에 있어서,
    보조영상데이터를 저장하는 메모리;
    상기 메모리에 저장된 상기 보조영상데이터를 읽어 내어 소정의 영상데이터와 중첩시켜 출력하는 데이터처리부;
    상기 데이터처리부 및 상기 메모리를 연결 또는 차단시키는 스위치부; 및
    상기 데이터처리부에 전원이 인가되지 않는 동안은 상기 데이터처리부가 상기 메모리에 연결되지 않도록 하고, 상기 데이터처리부에 전원이 인가되면 소정 시간이 경과한 후, 상기 데이터처리부가 상기 메모리에 연결되도록 상기 스위치를 제어하는 제어부를 포함하는 것을 특징으로 하는 영상처리장치.
  4. 보조영상데이터를 저장하는 메모리; 상기 메모리로의 데이터전송속도로서 제1전송속도를 가지는 데이터갱신부; 및 상기 메모리로의 데이터전송속도로서 상기 제1데이터전송속도보다 느린 제2데이터전송속도를 가진 데이터처리부를 구비하는 영상처리장치의 데이터처리방법에 있어서,
    상기 데이터갱신부 및 상기 메모리를 연결하는 단계;
    갱신될 상기 보조영상데이터를 상기 데이터갱신부에서 상기 메모리로 전송하여 상기 메모리에 저장하는 단계;
    상기 데이터처리부 및 상기 메모리를 연결하는 단계; 및
    상기 데이터처리부에서 상기 메모리로부터 상기 보조영상데이터를 읽어내어 소정의 영상데이터와 중첩시켜 출력하는 단계를 포함하는 것을 특징으로 하는 데이터처리방법.
  5. 제4항에 있어서,
    상기 데이터처리부에 전원을 인가하는 단계;
    상기 데이터처리부에 전원이 인가된 다음 소정 시간이 경과하였는지 여부를 판단하는 단계; 및
    상기 시간이 경과한 것으로 판단하면, 상기 데이터처리부 및 상기 메모리를 연결하는 단계를 더 포함하는 것을 특징으로 하는 데이터처리방법.
  6. 보조영상데이터를 저장하는 메모리; 및 데이터처리부를 구비하는 영상처리장치의 데이터처리방법에 있어서,
    상기 데이터처리부에 전원을 인가하는 단계;
    상기 데이터처리부에 전원이 인가된 다음 소정 시간이 경과하였는지 여부를 판단하는 단계;
    상기 시간이 경과한 것으로 판단하면, 상기 데이터처리부 및 상기 메모리를 연결하는 단계; 및
    상기 데이터처리부에서 상기 메모리로부터 상기 보조영상데이터를 읽어내어 소정의 영상데이터와 중첩시켜 출력하는 단계를 포함하는 것을 특징으로 하는 데이터처리방법.
KR1020050047913A 2005-06-03 2005-06-03 영상처리장치 및 데이터처리방법 KR100703161B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020050047913A KR100703161B1 (ko) 2005-06-03 2005-06-03 영상처리장치 및 데이터처리방법
US11/315,352 US7808560B2 (en) 2005-06-03 2005-12-23 Video processing apparatus and data processing method
EP06113999A EP1729512A3 (en) 2005-06-03 2006-05-16 Data handling
CNB200610088735XA CN100531337C (zh) 2005-06-03 2006-06-05 视频处理装置和数据处理方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050047913A KR100703161B1 (ko) 2005-06-03 2005-06-03 영상처리장치 및 데이터처리방법

Publications (2)

Publication Number Publication Date
KR20060126189A KR20060126189A (ko) 2006-12-07
KR100703161B1 true KR100703161B1 (ko) 2007-04-06

Family

ID=36975316

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050047913A KR100703161B1 (ko) 2005-06-03 2005-06-03 영상처리장치 및 데이터처리방법

Country Status (4)

Country Link
US (1) US7808560B2 (ko)
EP (1) EP1729512A3 (ko)
KR (1) KR100703161B1 (ko)
CN (1) CN100531337C (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101046588B1 (ko) * 2005-11-16 2011-07-06 삼성전자주식회사 신호처리장치 및 그 제어방법
US7478187B2 (en) * 2006-03-28 2009-01-13 Dell Products L.P. System and method for information handling system hot insertion of external graphics
CN101662600B (zh) * 2008-08-28 2011-06-22 鸿富锦精密工业(深圳)有限公司 具电子相框和电视模式切换功能的电子相框及切换方法
CN106233243B (zh) * 2014-04-30 2021-02-12 惠普发展公司,有限责任合伙企业 多架构管理器

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980041161A (ko) * 1996-11-30 1998-08-17 배순훈 프로젝터의 화상보정데이터 로딩장치
KR20040014048A (ko) * 2002-08-09 2004-02-14 정의원 영상데이터 통합관리 시스템 및 그 관리방법
KR20040096408A (ko) * 2003-05-09 2004-11-16 주식회사 세니온 이동통신 단말기에서의 디지털 컨텐츠 관리 방법 및 그 장치
KR20050052122A (ko) * 2003-11-29 2005-06-02 삼성전자주식회사 휴대 단말기에서 데이터전송속도 표시방법
KR20060112540A (ko) * 2005-04-27 2006-11-01 엘지전자 주식회사 텔레비젼 수상기에서의 섬네일 이미지 처리 장치 및 방법

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0554577B1 (en) 1992-02-03 1998-05-20 Koninklijke Philips Electronics N.V. Television receiver with integrated graphics generator for displaying advertisements
GB2283135A (en) 1993-10-20 1995-04-26 Thomson Consumer Electronics Switch mode power supply circuit
KR19980013676A (ko) * 1996-08-01 1998-05-15 김광호 텔레비젼의 방송 자동 표시장치
KR100227740B1 (ko) 1997-02-15 1999-11-01 윤종용 공유메모리를 이용한 데이터 액세스 제어장치
JP3929553B2 (ja) * 1997-06-11 2007-06-13 株式会社フィリップスエレクトロニクスジャパン データ放送受信機の受信制御方法
US6212680B1 (en) * 1998-03-04 2001-04-03 Kabushiki Kaisha Toshiba Multi-channel electronic programming guide and soft picture-in-picture acquisition for use with digital television
KR19990076147A (ko) 1998-03-28 1999-10-15 윤종용 듀얼 프로세서 시스템에서 공유 메모리의 제어 장치
US6337719B1 (en) * 1998-03-30 2002-01-08 U. S. Philips Corporation Apparatus for receiving signals during power-off (stand-by) mode
US7865922B2 (en) * 2000-10-03 2011-01-04 Sony Corporation Low-power broadcast receiver
US7109974B2 (en) * 2002-03-05 2006-09-19 Matsushita Electric Industrial Co., Ltd. Remote control system including an on-screen display (OSD)
JP3915705B2 (ja) 2003-01-30 2007-05-16 松下電器産業株式会社 磁気記録再生装置
CN1286317C (zh) 2003-03-25 2006-11-22 乐金电子(沈阳)有限公司 数字电视及其信息的提供方法
KR100617178B1 (ko) 2003-06-13 2006-08-30 엘지전자 주식회사 텔레비전 시스템의 화면 크기 변환 장치 및 방법
AU2003255280A1 (en) 2003-08-13 2005-03-10 Thomson Licensing S.A. Dual bank shared data ram for efficient pipelined video and data processing
KR100688651B1 (ko) 2003-10-02 2007-02-28 엘지전자 주식회사 영상표시기기의 프로그램정보 구현장치 및 그 방법
KR100588874B1 (ko) 2003-10-06 2006-06-14 엘지전자 주식회사 노래방 기능을 갖는 영상표시기기 및 그 제어방법
CN1770842A (zh) 2004-11-04 2006-05-10 南京Lg同创彩色显示系统有限责任公司 图像显示设备的osd显示装置及方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980041161A (ko) * 1996-11-30 1998-08-17 배순훈 프로젝터의 화상보정데이터 로딩장치
KR20040014048A (ko) * 2002-08-09 2004-02-14 정의원 영상데이터 통합관리 시스템 및 그 관리방법
KR20040096408A (ko) * 2003-05-09 2004-11-16 주식회사 세니온 이동통신 단말기에서의 디지털 컨텐츠 관리 방법 및 그 장치
KR20050052122A (ko) * 2003-11-29 2005-06-02 삼성전자주식회사 휴대 단말기에서 데이터전송속도 표시방법
KR20060112540A (ko) * 2005-04-27 2006-11-01 엘지전자 주식회사 텔레비젼 수상기에서의 섬네일 이미지 처리 장치 및 방법

Also Published As

Publication number Publication date
CN1874445A (zh) 2006-12-06
KR20060126189A (ko) 2006-12-07
CN100531337C (zh) 2009-08-19
US20060277587A1 (en) 2006-12-07
EP1729512A2 (en) 2006-12-06
US7808560B2 (en) 2010-10-05
EP1729512A3 (en) 2009-03-18

Similar Documents

Publication Publication Date Title
US8970789B2 (en) Receiving apparatus and control method thereof
US20140375893A1 (en) Electronic device and control method thereof
US20060128348A1 (en) Power saving type mobile terminal for reducing power consumption
JP4846841B2 (ja) 通信装置
KR100703161B1 (ko) 영상처리장치 및 데이터처리방법
KR20130099055A (ko) 다수의 대기 모드를 구비하는 장치를 동작시키는 방법
JP2007079724A (ja) 半導体記憶装置、電子機器及びモード設定方法
EP1876527A1 (en) Method of automatically upgrading broadcast receiving apparatus, and apparatus incorporating the same
US20070259615A1 (en) Connecting apparatus, electronic apparatus and control method thereof
US7471015B2 (en) Electronic apparatus controlling an electric power supply to a main microprocessor and peripheral devices through an auxiliary microprocessor
KR20080033613A (ko) 메모리 카드 및 메모리 카드의 구동 프로그램 업데이트방법
US20060022988A1 (en) Circuit and method for controlling a power cut-off protection circuit
US8214659B2 (en) Communication device having pull-up voltage supply circuit supplying pull-up voltage via one power supply during standby state and another power supply during power-on state
KR100759901B1 (ko) 셋탑박스의 범용 직렬 버스 공유 방법 및 장치
JP3131609U (ja) ハイブリッドチューナを備えた電子装置
KR100685003B1 (ko) 인터페이스장치, 영상처리장치 및 데이터통신방법
KR100631519B1 (ko) 디지털 티브이의 간섭신호 차단 장치
JP2009081757A (ja) 電子機器
JP6641555B2 (ja) システム起動回路、電気機器およびテレビジョン装置
KR19990040505A (ko) 위성방송 수신기에서 시스템 소프트웨어 갱신장치 및 방법
JP5479001B2 (ja) デジタル放送受信装置
KR20070050288A (ko) 디스플레이장치
JP2009296043A (ja) 無視聴電源オフ装置、デジタル放送受信装置、無視聴電源オフシステム、及び無視聴電源オフ装置の電源オフ方法
KR20070022927A (ko) 방송수신장치 및 방송수신장치의 선택적 기능수행방법
JP2006324856A (ja) 代替プログラム付きデジタル放送受信装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130227

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140227

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150226

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160226

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee