KR100685843B1 - 유기전계발광장치 - Google Patents

유기전계발광장치 Download PDF

Info

Publication number
KR100685843B1
KR100685843B1 KR1020050076433A KR20050076433A KR100685843B1 KR 100685843 B1 KR100685843 B1 KR 100685843B1 KR 1020050076433 A KR1020050076433 A KR 1020050076433A KR 20050076433 A KR20050076433 A KR 20050076433A KR 100685843 B1 KR100685843 B1 KR 100685843B1
Authority
KR
South Korea
Prior art keywords
power supply
supply voltage
node
transistor
pixel
Prior art date
Application number
KR1020050076433A
Other languages
English (en)
Inventor
정보용
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050076433A priority Critical patent/KR100685843B1/ko
Application granted granted Critical
Publication of KR100685843B1 publication Critical patent/KR100685843B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • H05B33/26Light sources with substantially two-dimensional radiating surfaces characterised by the composition or arrangement of the conductive material used as an electrode

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

높은 전원 전압차를 가지는 유기전계발광장치가 개시된다. 양의 전원 전압과 음의 전원 전압차는 양의 전압의 절대치에 비해 3배의 값을 유지하여 전원 공급부로부터 공급된다. 화소내에서 양의 전원 전압의 전압 강하가 발생하더라도, 구동 전류를 발생하는 트랜지스터는 충분히 포화 영역에서 동작한다. 이를 위해 전원 공급부는 양의 전원 전압을 고정하고, 음의 전원 전압을 변경하여 화소에 공급한다.

Description

유기전계발광장치{Organic Electroluminescence Display Device}
도 1은 종래 기술에 따른 능동 매트릭스 방식의 화소 회로를 도시한 회로도이다.
도 2은 본 발명의 바람직한 실시예에 따른 유기전계발광장치를 도시한 블록도이다.
도 3a 및 도 3b는 본 발명의 바람직한 실시예에 따라 양의 전원 전압과 음의 전원 전압차에 따른 구동 전류의 변화를 도시한 그래프들이다.
도 4는 본 발명의 바람직한 실시예에 따라 상기 도 2의 화소를 도시한 회로도이다.
* 도면의 주요부분에 대한 부호의 설명 *
100 : 화소부 120 : 데이터 구동부
140 : 주사 구동부 160 : 전원 공급부
본 발명은 유기전계발광장치의 화소 회로에 관한 것으로, 더욱 상세하게는 양의 전원 전압을 인가받는 유기전계발광장치의 화소 회로에 관한 것이다.
유기전계발광장치는 자발광 소자인 유기전계발광소자(Organic Light Emitting Diode)를 이용하는 디스플레이 장치이다. 유기전계발광소자는 양단에 인가되는 전압 또는 전류에 따라 소정의 휘도를 가지고 발광 동작을 수행한다. 상기 유기전계발광소자의 발광 동작을 제어하는 방법은 2가지가 있다.
첫째는 수동 매트릭스 방식이다. 수동 매트릭스 방식은 유기 기판 표면에 애노드 전극층을 형성하고, 상기 애노드 전극층과 교차하도록 캐소드 전극층이 형성된다. 또한, 애노드 전극층과 캐소드 전극층 사이에 발광층이 개재된다. 따라서, 애노드 전극층과 캐소드 전극층이 교차하는 영역에서 발광 동작이 일어난다.
수동 매트릭스 방식을 이용하는 유기전계발광소자는 애노드 전극층 및 캐소드 전극층에 인가되는 전압을 유지하는 커패시터를 가지지 않는다. 따라서, 영상을 디스플레이하기에 충분한 발광 시간이 유지되기 위해 수동 매트릭스 방식을 이용하는 유기전계발광소자에는 높은 전압 또는 높은 전류가 인가된다.
수동 매트릭스 방식을 이용하는 유기전계발광소자에 높은 전압이 인가되는 경우, 유기전계발광소자의 수명이나 특성의 저하가 유발되는 단점이 있다.
둘째는 능동 매트릭스 방식이다. 능동 매트릭스 방식에 따르면 유기전계발광소자를 구동하기 위해 화소 내부에 다수의 트랜지스터들이 구비된다. 또한, 유기전계발광소자의 발광 동작을 발생하기 위해 데이터 라인을 통해 데이터 신호가 인가되고, 화소 내에 구비된 커패시터를 이용하여 상기 데이터 신호를 소정 기간 동안 저장한다. 따라서, 수동 매트릭스 방식에 비해 낮은 전압 또는 낮은 전류를 이용하여 유기전계발광소자의 발광 동작을 제어할 수 있다.
도 1은 종래 기술에 따른 능동 매트릭스 방식의 화소 회로를 도시한 회로도이다.
도 1을 참조하면, 화소 회로는 5개의 트랜지스터들, 2개의 커패시터들 및 유기전계발광소자로 구성된다.
이전주사신호 S[n-1]이 활성화되어 로우 레벨을 가지고, 현재주사신호 S[n]이 하이 레벨을 가지는 경우, 트랜지스터들 Q2 및 Q3은 턴온되고, 트랜지스터들 Q1 및 Q5는 턴오프된다. 턴온된 트랜지스터 Q2에 의해 제1 노드 N1은 양의 전원 전압 ELVDD를 유지하고, 턴온된 트랜지스터 Q3에 의해 트랜지스터 Q4는 다이오드 연결된 구조를 가진다. 따라서, 제2 노드 N2 및 제3 노드 N3은 ELVDD - |Vth|의 값을 가진다. 상기 |Vth|는 트랜지스터 Q4의 문턱 전압의 절대치이다. 따라서, 제1 커패시터 C1은 |Vth|의 전압차를 유지한다.
계속해서, 이전주사신호 S[n-1]이 하이 레벨이 되고, 현재주사신호 S[n]이 활성화되어 로우 레벨을 가지는 경우, 트랜지스터 Q1은 턴온되고, 트랜지스터들 Q2 및 Q3은 턴온프된다. 따라서 트랜지스터 Q1을 통해 제1 노드 N1에는 데이터 신호 D[m]이 인가된다. 또한, 제1 커패시터 C1은 |Vth|의 전압차를 유지하므로 제2 노드 N2의 전압은 D[m] - |Vth|가 된다. 따라서, 트랜지스터 Q4의 Vsg는 ELVDD - (D[m] - |Vth|)가 된다. 또한, 상기 트랜지스터 Q4에 의해 발생하는 구동 전류 Idr은 다음의 수학식 1에 따른다.
Figure 112005045800804-pat00001
Figure 112005045800804-pat00002
상기 수학식 1은 트랜지스터 Q4가 포화 영역에서 동작됨을 전제로 한다. 만일 양의 전원 전압 ELVDD레벨이 낮은 경우, 트랜지스터 Q4는 포화 영역에서 동작하지 않는다. 유기전계발광장치의 면적이 넓은 경우, 양의 전원 전압 ELVDD를 전송하는 라인의 길이는 증가한다. 라인의 길이가 증가하는 경우, 라인이 가지는 저항으로 인해 각각의 화소에 공급하는 양의 전원 전압 ELVDD의 레벨은 감소한다. 따라서, 구동 전류 Idr은 원하지 않는 레벨을 가지게 되며, 유기전계발광장치에 배치되는 위치에 따라 화소가 가지는 구동 전류는 각각 다른 값을 가지는 문제가 발생한다.
상기와 같은 문제점을 해결하기 위한 본 발명의 목적은, 높은 양의 전원 전압을 인가하여 동일한 데이터 신호 인가 시에 화소들이 가지는 구동 전류의 변동량을 최소화하는데 있다.
상기 목적을 달성하기 위한 본 발명은, 다수의 화소들을 가지고, 영상을 디스플레이하기 위한 화소부; 상기 화소부에 주사 신호를 공급하기 위한 주사 구동부; 상기 화소부에 데이터 신호를 인가하기 위한 데이터 구동부; 및 상기 화소부에 양의 전원 전압 및 음의 전원 전압을 공급하고, 출력되는 전원 전압차는 양의 전원 전압의 절대치에 비해 약 3배 이상인 전원 공급부를 포함하는 유기전계발광장치를 제공한다.
이하, 본 발명에 따른 바람직한 실시예를 첨부된 도면을 참조하여 상세하게 설명한다.
실시예
도 2은 본 발명의 바람직한 실시예에 따른 유기전계발광장치를 도시한 블록도이다.
도 2를 참조하면, 유기전계발광장치는 다수의 화소들 P11,...,Pnm을 가지는 화소부(100), 상기 화소부(100)에 데이터 신호 D1,...,Dm를 인가하는 데이터 구동부(120), 상기 화소에 주사 신호 S1,...,Sn 을 공급하는 주사 구동부(140) 및 상기 화소에 양의 전원 전압을 공급하는 전원 공급부(160)를 가진다.
상기 화소부(100)는 다수의 주사 라인과 데이터 라인이 교차되는 영역에 형성되는 다수의 화소를 가진다. 각각의 화소는 트랜지스터의 문턱 전압을 보상하는 역할을 수행한다. 주사 라인을 통해 인가되는 주사 신호 S1,...,Sn 에 의해 화소는 선택되고, 선택된 화소에는 데이터 신호 D1,...,Dm이 입력된다. 입력되는 데이터 신호 D1,...,Dm에 상응하여 선택된 화소는 구동 전류를 발생하고, 발생되는 구동 전류에 따라 화소에 구비된 유기전계발광소자는 발광 동작을 개시한다.
데이터 구동부(120)는 다수의 데이터 라인을 통해 데이터 신호들 D1,...,Dm 을 화소들에 공급한다. 또한, 상기 데이터 구동부(120)는 화소부(100)의 크기에 따라 다수개로 구비될 수 있다.
주사 구동부(140)는 화소부(100)에 주사 라인을 통해 주사 신호 S1,...,Sn을 공급한다. 주사 신호 S1,...,Sn에 의해 화소는 선택되고, 데이터 신호 D1,...,Dm은 선택된 화소에 프로그램된다. 실시의 형태에 따라 상기 주사 구동부(140)는 발광 제어 구동부를 내장하여 발광 제어 신호를 상기 화소부(100)에 공급할 수 있다. 상기 화소부(100)가 발광 제어 신호를 필요로 하는 경우, 발광 제어 구동부는 상기 주사 구동부(140)에 내장되거나, 별도로 상기 화소부(100) 주변 영역에 별도로 배치될 수 있다.
전원 공급부(160)는 상기 화소부(100)에 양의 전원 전압 ELVDD 및 음의 전원 전압 ELVSS를 함께 공급한다. 또한, 상기 전원 공급부(160)는 양의 전원 전압 ELVDD 및 음의 전원 전압 ELVSS를 별도로 공급하기 위해 다수개의 분할된 형태를 취할 수도 있다. 상기 전원 공급부(160)로부터 출력되는 양의 전원 전압 ELVDD 및 음의 전원 전압 ELVSS 사이의 전압차는 양의 전원 전압 ELVDD가 가지는 절대치에 비해 약 3배의 값을 가지도록 한다. 예컨대, 양의 전원 전압 ELVDD가 5 V인 경우, 양의 전원 전압 ELVDD와 음의 전원 전압 ELVSS 사이의 전압차는 약 15 V 이상이 유지되게 한다. 바람직하게는 양의 전원 전압 ELVDD의 변화가 없는 상태에서 음의 전원 전압 ELVSS를 낮추어 전압차가 약 15 V 이상 유지되게 한다.
즉, 양의 전원 전압 ELVDD가 5 V인 경우, 음의 전원 전압 ELVSS는 -10 V 이하로 유지한다. 양의 전원 전압 ELVDD는 각각의 화소마다 구비된 전원 공급 라인을 통해 전달된다. 따라서, 유기전계발광장치의 면적이 증가하는 경우, 양의 전원 전압 ELVDD를 공급하는 전원 공급 라인의 길이는 증가한다. 따라서, 전원 공급 라인 이 가지는 임피던스에 의한 전압 강하가 발생된다. 전원 공급부(160)에서 5 V의 레벨을 가진 양의 전원 전압 ELVDD가 발생하더라도, 전원 공급부(160)로부터 소정의 거리에 위치한 화소에는 5 V보다 낮은 레벨을 가진 양의 전원 전압 ELVDD가 공급된다.
또한, 음의 전원 전압 ELVSS는 화소내에서 별도의 전원 라인을 가지지 않으며, 케소드 전극으로 광범위하게 도포되어 형성되므로 양의 전원 전압 ELVDD의 전압 강하량에 비해 적은 전압 변동폭을 가진다. 따라서, 음의 전원 전압 ELVSS를 충분히 낮은 전압으로 설정하여 화소부(100)에 공급하여, 양의 전원 전압 ELVDD가 화소부(100)에서 변동되더라도, 구동 전류의 변동폭을 감쇠할 수 있다.
도 3a 및 도 3b는 본 발명의 바람직한 실시예에 따라 양의 전원 전압과 음의 전원 전압차에 따른 구동 전류의 변화를 도시한 그래프들이다.
도 3a를 참조하면, 전원 공급부의 양의 전원 전압 ELVDD가 5V이고, 음의 전원 전압 ELVSS가 -5V 인 경우, 동일한 데이터 신호의 인가에 따른 화소의 구동 전류량이 도시된다.
음의 전원 전압 ELVSS는 화소부에서 변동량이 없는 것으로 가정한다. 양의 전원 전압 ELVDD는 화소부에서 그 변동량이 약 2 V인 경우, 화소에 인가되는 양의 전원 전압 ELVDD는 3 V를 유지한다. 3 V의 양의 전원 전압 ELVDD에서 화소를 흐르는 구동 전류는 화소에 5 V의 양의 전원 전압 ELVDD가 인가되는 경우보다 감소한다. 즉, 양의 전원 전압 ELVDD가 2 V 감소하는 경우, 동일한 데이터 신호의 인가에 대해 화소의 구동 전류는 약 26.4 % 감소하는 것을 알 수 있다.
도 3b를 참조하면, 전원 공급부의 양의 전원 전압 ELVDD가 5V이고, 음의 전원 전압 ELVSS가 -10V 인 경우, 동일한 데이터 신호의 인가에 따른 화소의 구동 전류량이 도시된다.
상기 도 3a에서와 마찬가지로 음의 전원 전압 ELVSS의 전압 변동량은 없는 것으로 가정한다. 5 V의 레벨을 가지는 양의 전원 전압이 화소부에서의 전압 강하로 인해 약 3 V의 레벨을 가지고 화소에 인가되더라도, 데이터 전류는 약 2.3%의 오차만을 유지함을 알 수 있다.
따라서, 전원 공급부가 양의 전원 전압 ELVDD를 변경하지 않고, 음의 전원 전압 ELVSS를 충분히 낮추어 화소부에 공급하는 경우, 동일한 데이터 신호의 인가에 대해 각각의 화소의 구동 전류는 낮은 변동폭을 가지고 발생될 수 있다.
도 4는 본 발명의 바람직한 실시예에 따라 상기 도 2의 화소를 도시한 회로도이다. 또한, 본 발명은 화소 회로가 문턱 전압을 보상하는 동작을 가지는 경우에 적용될 수 있다.
도 4를 참조하면, 화소 회로는 6개의 트랜지스터들, 커패시터 및 유기전계발광소자 OLED를 가진다.
제1 트랜지스터 T1은 데이터 신호 D[m]을 전달하는 데이터 라인과 제1 노드 ND1사이에 연결된다. 또한, 제1 트랜지스터 T1의 게이트 단자에는 현재 주사 라인이 연결되며, 현재 주사 라인을 통해 현재 주사 신호 S[n]이 인가된다. 제2 트랜지스터 T2는 제1 노드 ND1 및 제3 노드 ND3 사이에 연결된다. 상기 제2 트랜지스터 T2의 게이트 단자는 제2 노드 ND2에 연결된다. 또한, 제3 트랜지스터 T3은 제2 노 드 ND2 및 제3 노드 ND3 사이에 연결된다. 제3 트랜지스터 T3의 게이트 단자는 현재 주사 라인에 연결되며, 현재 주사 라인을 통해 현재 주사 신호 S[n]을 수신한다. 따라서, 현재 주사 라인은 제1 트랜지스터 T1 및 제3 트랜지스터 T3의 게이트 단자들에 공통 연결된다. 제4 트랜지스터 T4는 제1 노드 ND1 및 양의 전원 전압 ELVDD 사이에 연결된다. 또한, 제4 트랜지스터 T4의 게이트 단자에는 발광 제어 신호 E[n]이 인가된다. 제5 트랜지스터 T5는 커패시터 Cst와 초기화 전압 Vinit 사이에 연결된다. 또한, 제5 트랜지스터 T5의 게이트 단자에는 이전 주사 신호 S[n-1]이 인가된다. 제6 트랜지스터 T6은 제3 노드 ND3 및 유기전계발광소자 OLED 사이에 연결된다. 또한, 제6 트랜지스터 T6의 게이트 단자는 발광 제어 라인에 연결된다. 따라서, 상기 발광 제어 라인은 제4 트랜지스터 T4 및 제6 트랜지스터 T6의 게이트 단자들에 공통 연결된다.
이전 주사 신호 S[n-1]이 활성화되어 로우 레벨을 가지고, 현재 주사 신호 S[n]이 하이 레벨을 가지는 경우, 제5 트랜지스터 T5만 턴온된다. 턴온된 제5 트랜지스터 T5를 통해 초기화 전압 Vinit는 커패시터 Cst에 인가되고, 커패시터 Cst는 초기화된다.
이전 주사 신호 S[n-1]이 하이 레벨을 가지고, 현재 주사 신호 S[n]이 활성화되어 로우 레벨을 가지는 경우, 이전 주사 신호 S[n-1]에 의해 제5 트랜지스터 T5는 턴오프되고, 현재 주사 신호 S[n]에 의해 제1 트랜지스터 T1 및 제3 트랜지스터 T3은 턴온된다. 턴온된 제3 트랜지스터 T3에 의해 제2 트랜지스터 T2는 다이오드 연결된 구조를 가진다. 또한, 턴온된 제1 트랜지스터 T1에 의해 제1 노드 ND1에 는 데이터 신호 D[m]이 인가된다. 따라서, 제2 노드 ND2 및 제3 노드 ND3에 인가되는 전압 레벨은 D[m] - |Vth|이다 (|Vth|는 제2 트랜지스터 T2의 문턱 전압의 절대치). 또한, 커패시터 Cst는 ELVDD - (D[m] - |Vth|)의 전압차를 저장한다.
계속해서 이전 주사 신호 S[n-1] 및 현재 주사 신호 S[n]이 하이 레벨을 가지고, 발광 제어 신호 E[n]이 로우 레벨을 가지면, 제1 트랜지스터 T1 및 제3 트랜지스터 T3은 턴오프되고, 제5 트랜지스터 T5도 턴오프된다. 또한, 발광 제어 신호 E[n]에 의해 제4 트랜지스터 T4 및 제6 트랜지스터 T6은 턴온된다. 제4 트랜지스터 T4의 턴온에 의해 양의 전원 전압 ELVDD는 제1 노드 ND1에 인가되며, 제2 트랜지스터 T2는 구동 전류 Idr을 발생한다. 상기 구동 전류 Idr은 다음의 수학식 2에 따른다.
Figure 112005045800804-pat00003
Figure 112005045800804-pat00004
또한, 제6 트랜지스터 T6의 턴온에 의해 구동 전류 Idr은 유기전계발광소자 OLED를 흐르며, 상기 유기전계발광소자 OLED는 발광 동작을 개시한다. 상기 수학식 2에 개시된 구동 전류의 량은 상기 제2 트랜지스터 T2가 포화 영역에서 동작되는 경우에만 적용된다. 제2 트랜지스터 T2가 포화 영역에서 동작하기 위해서는 양의 전원 전압 ELVDD 및 음의 전원 전압 ELVSS 사이의 전압차가 일정 레벨 이상을 유지하여야 한다.
따라서, 양의 전원 전압 ELVDD와 음의 전원 전압 ELVSS가 충분한 전압차를 가지도록 전원 공급부는 음의 전원 전압 ELVSS의 레벨을 낮추어 공급한다. 예컨대, 양의 전원 전압 ELVDD가 5 V의 레벨을 가지는 경우, 음의 전원 전압 ELVSS는 -10 V 이하의 레벨로 화소부에 공급한다. 즉, 전원 공급부로부터 공급되는 양의 전원 전압 ELVDD가 5 V의 레벨을 가지더라도, 화소부 내부로 전달되고 화소에 공급되는 양의 전원 전압 ELVDD는 5 V 이하의 값을 가진다. 그러나, 음의 전원 전압 ELVSS가 충분히 낮은 전압을 가지므로 구동 전류를 발생하는 트랜지스터는 포화 영역에서 동작하게 된다.
또한, 본 발명의 실시예에서 도시된 화소 회로는 본 발명에 따른 기술적 사상이 적용되는 하나의 측면만을 도시한 것에 불과하다. 즉, 본 발명에서 개시된 높은 전압차를 가지는 전원 공급부는 문턱 전압을 보상하는 모든 종류의 회소 회로에 적용 가능하다. 따라서, 상기 도 1에 도시된 화소 회로에도 본 발명은 적용된다할 것이다.
상기와 같은 본 발명에 따르면, 화소부에 공급되는 전원 전압들의 전압차를 15 V 이상 유지하여 양의 전원 전압이 화소부에서 강하하더라도, 화소의 구동 전류의 변동폭을 최소화할 수 있다. 또한, 대면적을 가지는 유기전계발광장치의 경우, 화소부가 더욱 많은 화소들을 가지고, 더욱 큰 면적을 가진다. 따라서, 전원 공급부로부터 화소까지 양의 전원 전압을 공급하는 전원 라인의 길이는 증가하게 된다. 전원 라인의 증가에 따라 양의 전원 전압의 전압 강하량도 증가하며, 원하는 계조를 표현할 수 없는 문제를 가진다. 따라서, 본 발명은 음의 전원 전압을 더욱 하강 하여 전원 전압들의 전압차를 증가시키며 전원 라인을 통해 양의 전원 전압이 하강하더라도, 화소의 구동 전류를 형성하는 트랜지스터를 충분히 포화 영역에서 동작시킬 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (6)

  1. 다수의 화소들을 가지고, 영상을 디스플레이하기 위한 화소부;
    상기 화소부에 주사 신호를 공급하기 위한 주사 구동부;
    상기 화소부에 데이터 신호를 인가하기 위한 데이터 구동부; 및
    상기 화소부에 양의 전원 전압 및 음의 전원 전압을 공급하고, 출력되는 전원 전압차는 양의 전원 전압의 절대치에 비해 약 3배 이상인 전원 공급부를 포함하는 유기전계발광장치.
  2. 제1항에 있어서, 상기 전원 공급부는 상기 양의 전원 전압을 일정하게 유지하고, 상기 음의 전원 전압을 변경하는 것을 특징으로 하는 유기전계발광장치.
  3. 제2항에 있어서, 상기 양의 전원 전압은 5 V 이고, 상기 음의 전원 전압은 -10 V 이하인 것을 특징으로 하는 유기전계발광장치.
  4. 제2항에 있어서, 상기 화소는 문턱 전압을 보상하기 위한 회로를 가지는 것을 특징으로 하는 유기전계발광장치.
  5. 제4항에 있어서, 상기 화소는,
    데이터 라인과 제1 노드 사이에 연결되고, 현재주사신호에 따라 온/오프 동 작을 수행하여 상기 데이터 신호를 수신하기 위한 제1 트랜지스터;
    보상 전원 라인과 상기 제1 노드 사이에 연결되고, 이전주사신호에 따라 온/오프 동작을 수행하며, 보상 전원 전압을 수신하기 위한 제2 트랜지스터;
    양의 전원 전압과 상기 제1 노드 사이에 연결되고, 상기 보상 전원 전압 또는 상기 데이터 신호를 저장하기 위한 제1 커패시터;
    상기 제1 노드 및 제2 노드 사이에 연결되고, 보상 전원 전압의 인가 또는 상기 데이터 신호의 인가에 대해 상기 제2 노드의 전압을 변화시켜 동일한 전압차를 유지하기 위한 제2 커패시터;
    상기 제2 노드 및 제3 노드 사이에 연결되고, 이전주사신호에 따라 온/오프 동작을 수행하기 위한 제3 트랜지스터;
    양의 전원 전압 및 상기 제3 노드 사이에 연결되고, 상기 제2 노드에 인가되는 전압에 따라 구동 전류를 발생하기 위한 제4 트랜지스터;
    상기 제3 노드 및 음의 전원 전압 사이에 연결되고, 발광제어신호에 따라 상기 구동 전류를 수신하기 위한 제5 트랜지스터; 및
    상기 제5 트랜지스터로부터 공급되는 상기 구동 전류에 따라 발광 동작을 수행하기 위한 유기전계발광소자를 포함하는 것을 특징으로 하는 유기전계발광장치.
  6. 제4항에 있어서, 상기 화소는,
    데이터 라인과 제1 노드 사이에 연결되고, 현재 주사 신호에 따라 온/오프 동작을 수행하기 위한 제1 트랜지스터;
    양의 전원 전압과 제2 노드 사이에 연결되고, 구동 전류의 발생에 요구되는 상기 데이터 신호를 저장하기 위한 커패시터;
    상기 제1 노드와 제3 노드 사이에 연결되고, 상기 커패시터의 제2 노드에 저장된 데이터 신호에 상응하는 상기 구동 전류를 발생하기 위한 제2 트랜지스터;
    상기 제2 노드와 상기 제3 노드 사이에 연결되고, 현재 주사 신호에 따라 온/오프 동작되고, 턴온시, 상기 제2 트랜지스터를 다이오드 연결시키는 제3 트랜지스터;
    상기 제1 노드와 양의 전원 전압 사이에 연결되고, 발광 제어 신호에 따라 온/오프 동작을 수행하기 위한 제4 트랜지스터;
    상기 제2 노드와 초기화 전원 사이에 연결되고, 이전 주사 신호에 따라 온/오프 동작을 수행하여, 상기 커패시터를 초기화시키기 위한 제5 트랜지스터;
    상기 제3 노드에 연결되고, 상기 발광 제어 신호에 따라, 상기 제2 트랜지스터에서 발생된 상기 구동 전류를 선택적으로 수신하기 위한 제6 트랜지스터;
    상기 제6 트랜지스터와 음의 전원 전압 사이에 연결되고, 상기 제6 트랜지스터로부터 공급되는 상기 구동 전류에 따라 발광동작을 수행하기 위한 유기전계발광소자를 포함하는 것을 특징으로 하는 유기전계발광장치.
KR1020050076433A 2005-08-19 2005-08-19 유기전계발광장치 KR100685843B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050076433A KR100685843B1 (ko) 2005-08-19 2005-08-19 유기전계발광장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050076433A KR100685843B1 (ko) 2005-08-19 2005-08-19 유기전계발광장치

Publications (1)

Publication Number Publication Date
KR100685843B1 true KR100685843B1 (ko) 2007-02-22

Family

ID=38104373

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050076433A KR100685843B1 (ko) 2005-08-19 2005-08-19 유기전계발광장치

Country Status (1)

Country Link
KR (1) KR100685843B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100907399B1 (ko) * 2007-11-30 2009-07-10 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101419237B1 (ko) * 2007-12-27 2014-08-13 엘지디스플레이 주식회사 발광 표시 장치
CN116884350A (zh) * 2023-09-07 2023-10-13 惠科股份有限公司 像素驱动电路、显示面板及显示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100907399B1 (ko) * 2007-11-30 2009-07-10 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
US8154484B2 (en) 2007-11-30 2012-04-10 Samsung Mobile Display Co., Ltd. Organic light emitting display and driving method thereof with reduced power consumption
KR101419237B1 (ko) * 2007-12-27 2014-08-13 엘지디스플레이 주식회사 발광 표시 장치
CN116884350A (zh) * 2023-09-07 2023-10-13 惠科股份有限公司 像素驱动电路、显示面板及显示装置
CN116884350B (zh) * 2023-09-07 2024-01-16 惠科股份有限公司 像素驱动电路、显示面板及显示装置

Similar Documents

Publication Publication Date Title
KR100578813B1 (ko) 발광 표시 장치 및 그 구동 방법
JP4188930B2 (ja) 発光表示装置
KR101127582B1 (ko) 화소 회로, 유기 전계 발광 표시 장치 및 그 구동 방법
KR100497246B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
KR101009416B1 (ko) 발광 표시 장치 및 발광 표시 장치 구동 방법
KR101058114B1 (ko) 화소 회로, 유기 전계 발광 표시 장치
US8736523B2 (en) Pixel circuit configured to perform initialization and compensation at different time periods and organic electroluminescent display including the same
CN100369096C (zh) 发光显示器、显示屏及其驱动方法
KR100635511B1 (ko) 유기 전계발광 표시장치
US8823613B2 (en) Pixel circuit including initialization circuit and organic electroluminescent display including the same
KR20180029133A (ko) 표시장치 및 그의 구동방법
KR20100009219A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
US8723843B2 (en) Pixel driving circuit with capacitor having threshold voltages information storing function, pixel driving method and light emitting display device
KR20100090527A (ko) 발광 표시 장치 및 발광 표시 장치 구동 방법
KR100570696B1 (ko) 발광 표시 장치 및 그 구동방법
KR101153349B1 (ko) 전압보상방식 유기전계발광소자 및 그 구동방법
KR100683772B1 (ko) 유기 발광 표시장치
JP5044883B2 (ja) 表示装置、電気回路の駆動方法、及び表示装置の駆動方法
KR20090122699A (ko) 유기발광표시장치
KR100685843B1 (ko) 유기전계발광장치
KR20080109137A (ko) 발광 표시 장치 및 그 구동 방법
KR100670333B1 (ko) 유기 전계발광 표시장치
KR20140147600A (ko) 표시패널 및 이를 포함하는 유기전계 발광표시장치
KR100570782B1 (ko) 발광 표시 장치
KR100648690B1 (ko) 발광 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130205

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140129

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150130

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee