KR20100090527A - 발광 표시 장치 및 발광 표시 장치 구동 방법 - Google Patents
발광 표시 장치 및 발광 표시 장치 구동 방법 Download PDFInfo
- Publication number
- KR20100090527A KR20100090527A KR1020090009861A KR20090009861A KR20100090527A KR 20100090527 A KR20100090527 A KR 20100090527A KR 1020090009861 A KR1020090009861 A KR 1020090009861A KR 20090009861 A KR20090009861 A KR 20090009861A KR 20100090527 A KR20100090527 A KR 20100090527A
- Authority
- KR
- South Korea
- Prior art keywords
- light emitting
- power supply
- supply voltage
- voltage
- driving transistor
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0223—Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명에 따른 발광 표시 장치는, 보상 커패시터; 초기화 제어 신호가 활성화되는 동안 제2 전원 전압을 상기 보상 커패시터에 인가하는 제1 스위치 소자; 주사 신호에 응답하여 데이터 신호를 상기 보상 커패시터에 인가하는 제2 스위치 소자; 상기 보상 커패시터를 통하여 상기 데이터 신호를 게이트 전극으로 입력받고, 제1 전원 전압를 구동 전압으로 인가받아, 상기 데이터 신호에 따른 발광 입력 신호를 생성하는 구동 트랜지스터; 및 상기 발광 입력 신호를 입력받아, 상기 발광 입력 신호의 크기에 따른 휘도의 빛을 방출하는 발광 소자를 포함하는 복수의 화소 회로를 포함하고, 상기 제2 전원 전압을 각각의 상기 복수의 화소 회로에 인가하는 제2 전원 전압 공급선은 그물망 구조로 형성된다.
Description
본 발명은 발광 표시 장치에 관한 것으로서, 보다 구체적으로 유기 전계 발광 표시 장치 및 그 구동 방법에 관련된다.
유기 전계 발광 표시 장치는 형광성 유기 화합물을 전기적으로 여기시켜 발광시키는 유기 전계 발광 다이오드(OLED, organic light emitting diode)에 전류 또는 전압을 기입하여 영상을 표현하는 장치이다.
유기 전계 발광 다이오드는 애노드, 유기 박막 및 캐소드 레이어의 구조를 포함한다. 유기 전계 발광 다이오드의 유기 박막은 전자와 정공의 균형을 좋게 하여 발광 효율을 향상시키기 위해 발광층(emitting material layer, EML), 전자 수송층(electron transport layer, ETL), 및 정공 수송층(hole transport layer, HTL)을 포함한 다층 구조로 이루어지고, 또한 별도의 전자 주입층(electron injecting layer, EIL)과 정공 주입층(hole injecting layer, HIL)을 포함할 수 있다. 유기 박막은 발광층에서 만난 전자와 정공의 결합에 의하여 빛을 방출한다.
일반적으로 유기 전계 발광 표시 장치는 NxM(N과 M은 자연수) 행렬 형태로 배열된 복수의 화소들과 각각의 화소들을 구동하기 위한 구동 회로들을 포함한다. 구동 방식에는 수동 매트릭스(passive matix) 방식과 능동 매트릭스(matrix) 방식이 있다. 수동 매트릭스 방식은 양극과 음극을 직교하도록 형성하고 라인을 선택하여 구동한다. 능동 매트릭스 방식은 각 화소에 스위칭 소자를 이용하여 데이터 신호를 인가하고, 커패시터를 이용하여 이를 저장함에 의하여 데이터 신호가 인가되지 않는 구간 동안에도 이전에 인가된 데이터를 유지한다. 스위칭 소자를 구현하기 위하여 박막 트랜지스터(thin filem transistor, TFT)를 이용할 수 있다. 능동 구동 방식은 커패시터에 전압을 유지시키기 위해 인가되는 형태에 따라 전압 기입(voltage programming) 방식과 전류 기입(current programming) 방식으로 분류된다.
각각의 화소의 유기 전계 발광 다이오드에 데이터 신호에 대응되는 전류를 인가하기 위하여 구동 트랜지스터가 이용될 수 있다. 구동 트랜지스터는 게이트 단자로 입력되는 데이터 신호에 따라 전류를 발생시켜 발광 다이오드에 입력한다. 발생된 전류의 크기는 데이터 신호에 따른 게이트 전압과 전원 전압에 따른 소스 전압의 차에 의해 결정된다.
구동 트랜지스터에서 입력된 전류에 의해, 구동 트랜지스터에서 여기된 전자 및 정공이 형성되고, 이들이 결합하여 빛을 방출한다.
본 발명이 해결하고자 하는 과제는 각 화소 회로에서 구동 회로의 문턱 전압을 보상하기 위해 인가되는 전원 전압이 화소의 위치에 따라 변하는 문제점을 해결하는 것이다.
본 발명의 제1 측면에 따른 발광 표시 장치는, 보상 커패시터; 초기화 제어 신호가 활성화되는 동안 제2 전원 전압을 상기 보상 커패시터에 인가하는 제1 스위치 소자; 주사 신호에 응답하여 데이터 신호를 상기 보상 커패시터에 인가하는 제2 스위치 소자; 상기 보상 커패시터를 통하여 상기 데이터 신호를 게이트 전극으로 입력받고, 제1 전원 전압를 구동 전압으로 인가받아, 상기 데이터 신호에 따른 발광 입력 신호를 생성하는 구동 트랜지스터; 및 상기 발광 입력 신호를 입력받아, 상기 발광 입력 신호의 크기에 따른 휘도의 빛을 방출하는 발광 소자를 포함하는 복수의 화소 회로를 포함하고, 상기 제2 전원 전압을 각각의 상기 복수의 화소 회로에 인가하는 제2 전원 전압 공급선은 그물망 구조로 형성된다.
이때 상기 제2 전원 전압 공급선의 그물망 구조는, 제2 전원 전압 전압원에 공통으로 연결되고 열 방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선; 및 상기 열 방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선들을 전기적으로 연결시키는 행 방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선들을 포함할 수 있다.
상기 발광 소자는 유기 발광 다이오드(OLED, Organic Light Emitting Diodes)일 수 있다.
본 발명의 제2 측면에 따른 발광 표시 장치는, 복수의 화소 회로를 포함하고, 데이터 신호에 응답하여 각각의 화소 회로의 발광 소자에 입력되는 발광 입력 신호를 생성하는 구동 트랜지스터에 구동 전압으로서 제1 전원 전압을 인가하는 제1 전원 전압 공급선; 및 각각의 화소 회로의 상기 구동 트랜지스터의 문턱 전압을 보상하도록 상기 구동 트랜지스터의 게이트 전극에 연결된 보상 커패시터에 제2 전원 전압을 인가하는 제2 전원 전압 공급선을 포함하며, 상기 제2 전원 전압 공급선은 그물망 구조로 형성될 수 있다.
본 발명의 제3 측면에 따른 발광 표시 장치는, 복수의 화소 회로; 각각의 상기 복수의 화소 회로에 제1 전원 전압을 인가하는 제1 전원 전압 공급선; 및 각각의 상기 복수의 화소 회로에 제2 전원 전압을 인가하는 제2 전원 전압 공급선을 포함하고, 각각의 상기 복수의 화소 회로는, 발광 입력 신호에 응답하여 빛을 방출하는 발광부; 주사 신호에 응답하여 데이터 신호를 입력받는 데이터 입력부; 상기 데이터 신호에 따라 상기 발광 입력 신호를 생성하여 상기 발광부에 출력하고, 상기 제1 전원 전압을 인가받아 구동되는 구동부; 및 상기 제2 전원 전압을 인가받아 상기 구동부로 입력되는 상기 데이터 신호에 대해 상기 구동부의 문턱 전압을 보상하는 문턱 전압 보상부를 포함하며, 상기 제2 전원 전압 공급선은 그물망 구조로 형성된다.
본 발명의 제4 측면에 따른 발광 표시 장치 구동 방법은, 상기 제2 전원 전 압을 상기 스위치 소자를 통하여 상기 보상 커패시터에 인가하여, 상기 보상 커패시터를 상기 구동 트랜지스터의 문턱 전압 레벨로 충전시키는 단계; 데이터 신호를 상기 보상 커패시터를 통하여 상기 구동 트랜지스터의 게이트 전극에 입력하는 단계로서, 상기 보상 커패시터는 상기 구동 트랜지스터의 문턱 전압을 보상하는, 단계; 및 상기 구동 트랜지스터에 의해 생성된 발광 입력 신호를 상기 발광 소자에 입력하는 단계를 포함하고, 여기서 상기 제2 전원 전압을 각각의 상기 복수의 화소 회로에 인가하는 제2 전원 전압 공급선은 그물망 구조로 형성된다. 또한 상기 발광 표시 장치 구동 방법은, 상기 보상 커패시터를 충전시키는 동안, 상기 구동 트랜지스터를 다이오드 연결시키는 단계를 더 포함할 수 있다.
본 발명에 따른 발광 표시 장치 및 발광 표시 장치 구동 방법은, 발광 표시 장치의 패널의 크기가 증가함으로 인하여 각각의 화소 회로에 인가되는 제2 전원 전압의 전압 강하를 보상하는 효과가 있다.
또한 전원 전압의 전압 강하를 보상함으로써 패널의 크기가 늘어남에 따라 발광 표시 장치의 출력 화상이 왜곡되는 현상을 경감시킬 수 있다.
나아가 복수의 전원 전압 공급선간의 크로스토크 현상을 제거하는 효과가 있다.
이하 첨부된 도면들을 참조하여 본 발명의 실시예들을 설명한다. 하기의 설명 및 첨부된 도면은 본 발명에 따른 동작을 이해하기 위한 것이며, 본 기술 분야 의 통상의 기술자가 용이하게 구현할 수 있는 부분은 생략될 수 있다.
또한 본 명세서 및 도면은 본 발명을 제한하기 위한 목적으로 제공된 것은 아니고, 본 발명의 범위는 청구의 범위에 의하여 정해져야 한다. 본 명세서에서 사용된 용어들은 본 발명을 가장 적절하게 표현할 수 있도록 본 발명의 기술적 사상에 부합하는 의미와 개념으로 해석되어야 한다.
도 1은 발광 표시 장치의 화소 회로를 도시한 도면이다.
발광 표시 장치는 발광 소자(예를 들면, OLED), 구동 트랜지스터(M1), 주사 트랜지스터(M2), 및 저장 커패시터(Cst)를 포함한다. 구동 트랜지스터(M1)는 주사 트랜지스터(M2)를 통해 입력되는 데이터 신호(Dm)에 응답하여, 전류를 발생시켜 발광 소자(OLED)에 공급한다. 이때 데이터 신호(Dm)는 주사 신호(Sn)에 응답하여 일정 구간 동안만 데이터 신호(Dm)를 구동 트랜지스터(M1)에 인가한다. 또한 데이터 신호(Dm)가 주사 구간동안 인가되는 동안, 저장 트랜지스터(Cst)에 데이터 신호가 저장되어, 주사 구간이 종료된 후에도 데이터 신호(Dm)에 대응하는 전압이 구동 트랜지스터(M1)에 인가된다. 구동 트랜지스터(M1)에 의해 발생한 전류가 발광 소자(OLED)로 인가되면, 발광 소자(OLED)는 인가된 전류의 크기에 대응하는 휘도의 빛을 방출한다.
여기서 구동 트랜지스터(M1)에서 발광 소자로 인가되는 전류의 크기는 다음 수학식 1과 같다.
여기서 IOLED는 발광 소자(OLED)에 흐르는 전류, Vgs는 구동 트랜지스터(M1)의 게이트 전극 및 소스 전극 사이의 전압, Vth는 구동 트랜지스터(M1)의 문턱 전압, Vdata는 주사 트랜지스터(M2)를 통해 구동 트랜지스터(M1)의 게이트 전극에 인가되는 데이터 신호(Dm)의 전압, β는 상수값을 나타낸다. 수학식 1에 나타난 바와 같이, 발광 소자(OLED)에 공급되는 전류는 데이터 신호(Dm)의 전압(Vdata), 전원 전압(VDD) 및 문턱 전압(Vth)에 의존한다. 그런데 패널의 크기가 대형화되면서, 화소의 위치에 따라 전원 전압(VDD, 이하 '제1 전원 전압'이라 한다) 및 문턱 전압(Vth)의 크기가 달라지는 문제점이 발생한다.
도 2는 패널의 대형화로 인한 현상을 설명하기 위한 도면이다.
패널은 일반적으로 NxM 행렬의 형태로 배열된 복수의 화소 회로를 포함하고, 각각의 화소 회로에 데이터 신호(Dm), 주사 신호(Sn), 및 제1 전원 전압(VDD)이 인가된다. 제1 전원 전압은 모든 화소 회로에 대하여 공통으로 공급될 수 있다.
그런데 도 2 에 도시된 바와 같이 제1 전원 전압(VDD)이 각 화소로 공급될 때, 전압 강하가 발생할 수 있다. 일반적으로 전원 전압을 공급하기 위한 배선에는 기생 저항 성분이 존재하고, 이러한 배선을 통하여 제1 전원 전압이 공급되면 그러한 기생 저항 성분에 의하여 전압 강하가 발생하게 된다. 따라서 이러한 전압 강하 로 인하여, 각각의 화소 회로로 공급되는 제1 전원 전압(VDD)의 레벨은 그 화소 회로와 제1 전원 전압(VDD)의 전압원 사이에 배선의 길이가 길어질수록 떨어지게 된다(A).
또한 제1 전원 전압(VDD)이 각각의 화소 회로의 구동 트랜지스터(M1)의 구동 전압으로서 인가되면, 제1 전원 전압 공급선으로부터 구동 트랜지스터(M1)로 전류가 유입된다. 이러한 각각의 화소 회로로의 전류 유입으로 인하여, 화소 회로의 위치가 제1 전원 전압(VDD)의 공급 지점으로부터 멀어질수록, 그 화소 회로로 공급되는 제1 전원 전압(VDD)의 전압 레벨이 떨어지게 된다(B). 이로 인해 수학식 1의 VDD값이 화소의 위치에 따라 달라지는 LR(Long Range Uniformity)의 문제가 발생한다.
또한 앞서 설명한 바와 같이, 제조 공정의 불균일성에 의해 생기는 TFT의 문턱 전압(Vth)의 편차에 의하여 발광 소자(OLED)에 공급되는 전류의 양이 달라지는 SR(Short Range Uniformity)의 문제가 발생한다. 이러한 문제는 패널이 대형화 될수록 더욱 심해진다. 각각의 화소 회로의 문턱 전압(Vth)의 불균일성을 보상하기 위하여, 화소 회로는 구동 트랜지스터의 게이트 단자에 연결된 보상 커패시터(Cvth)를 더 포함하고, 보상 커패시터(Cvth)에 소정의 전원 전압을 인가함에 의하여 문턱 전압(Vth)의 불균일성을 보상할 수 있다. 여기서 소정의 전원 전압으로서 별도의 제2 전원 전압(Vsus)을 구비할 수 있다. 그런데 제2 전원 전압(Vsus) 또한 전술한 바와 같이, 제2 전원 전압 공급선의 기생 저항 성분에 의한 전압 강하(A) 및 각각의 화소 회로로 유입되는 전류로 인한 전압 강하(B)로 인하여 화소 회로의 위치에 따라 그 전압 레벨이 달라질 수 있다.
일반적으로 제2 전원 전압(Vsus)의 공급선은 제1 전원 전압(VDD)의 공급선에 비해 공급 용량이 작은 경우가 많다. 이러한 경우 제2 전원 전압(Vsus)은 패널이 대형화되면 더욱 민감하게 변화하게 된다.
이러한 문제점을 해결하기 위하여 본 발명은 제2 전원 전압(Vsus)을 각각의 상기 복수의 화소 회로에 인가하는 제2 전원 전압 공급선을 그물망 구조로 형성한다.
도 3은 본 발명에 따른 발광 표시 장치를 도시한 도면이다.
본 발명에 따른 발광 표시 장치(300)는 복수의 화소 회로(Pnm), 제1 전원 전압 공급선(310), 및 제2 전원 전압 공급선(320)을 포함할 수 있다.
복수의 화소 회로(Pnm)는 도 5에 도시된 바와 같이 NxM 매트릭스 형태로 배열될 수 있다.
제1 전원 전압 공급선(310) 및 제2 전원 전압 공급선(320)은 도 5에 도시된 바와 같이, 각각의 화소 회로(Pnm)에 연결되어 각각 제1 전원 전압(VDD) 및 제2 전원 전압(Vsus)을 인가한다. 이를 위해 제1 전원 전압 공급선(310)은 제1 전원 전압(VDD)을 공급하는 제1 전원 전압원(미도시)에 전기적으로 연결되고, 제2 전원 전압 공급선(320)은 제2 전원 전압(Vsus)을 공급하는 제2 전원 전압원(미도시)에 전기적으로 연결될 수 있다.
본 발명에 따라 제2 전원 전압 공급선(320)은 도 4에 도시된 바와 같이 그물망 구조를 갖는다. 이러한 구조에서 열방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선은 행방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선에 의하여 서로 전기적인 연결된다. 이와 같은 그물망 구조에 의하여, 제2 전원 전압 공급선(320)에서 전압 강하가 발생하더라도, 인접한 제2 전원 전압 공급선(320)에 의하여 그 전압 강하가 보상됨으로써, 제2 전원 전압 공급선(320)의 전압 레벨이 발광 표시 장치의 패널의 전체 영역에서 보다 일정하게 유지될 수 있다.
상기 복수의 화소 회로(Pnm)는 각각 발광부(340), 데이터 입력부(350), 구동부(360), 및 문턱 전압 보상부(370)를 포함할 수 있다.
발광부(340)는 발광 입력 신호를 입력받고, 발광 입력 신호의 크기에 따른 휘도의 빛을 출력한다. 발광부(340)는 전기적 입력 신호에 응답하여 빛을 방출하는 발광 소자라면 어떠한 형태라도 가능하고, 상기 발광 소자는 예를 들면 OLED일 수 있다. 또한 발광 입력 신호는 전류 입력 형태로 입력될 수 있다.
나아가, 발광부(340)는 발광 제어 신호(En)에 응답하여, 일정한 주기에만 발광 입력 신호를 입력받도록 구성될 수 있다. 이러한 구현에서, 발광 입력 신호는 발광 제어 신호(En)에 응답하여 스위칭되는 소정의 스위치 소자를 통하여 발광 소자로 입력될 수 있다.
데이터 입력부(350)는 주사 신호(Sn)에 응답하여 데이터 신호(Dm)를 입력받고, 일정한 구간 동안 입력된 데이터 신호(Dm)를 저장한다. 이를 위해 데이터 입력부(350)는 주사 신호(Sn)에 응답하여 스위칭 되는 스위치 소자를 포함할 수 있다. 또한 입력된 데이터 신호(Dm)를 저장하기 위하여 저장 커패시터를 포함할 수 있다.
문턱 전압 보상부(370)는 데이터 신호(Dm)가 입력되기 전에, 구동부(360)의 문턱 전압을 보상하기 위해 문턱 전압에 해당하는 전압을 저장하고, 데이터 신호(Dm)가 구동부(360)로 입력될 때 문턱 전압에 해당하는 전압 레벨을 보상한다. 이를 위해 문턱 전압 보상부(370)는 문턱 전압에 해당하는 전압을 저장하기 위한 보상 커패시터를 포함할 수 있다. 또한 문턱 전압 보상부(370)는 데이터 신호(Dm)가 입력되기 전에 일정 구간동안 활성화되는 초기화 제어 신호(Sn-1)에 응답하여 상기 보상 커패시터에 제2 전원 전압(Vsus)을 인가하는 스위치 소자를 포함할 수 있다. 나아가 문턱 전압 보상부(370)는 초기화 제어 신호(Sn-1)에 응답하여 구동부(360)의 구동 트랜지스터를 다이오드 연결시키는 스위치 소자를 더 포함할 수 있다.
구동부(360)는 문턱 전압 보상부(370)를 통해 입력된 데이터 신호(Dm)를 입력받아, 데이터 신호(Dm)의 크기에 대응하는 발광 입력 신호를 발생시키고, 발광 입력 신호를 발광부(340)로 출력한다. 구동부(360)는 이를 위해 구동 트랜지스터를 포함할 수 있다. 상기 구동 트랜지스터는 게이트 전극에서 데이터 신호(Dm)를 입력받아 발광 입력 신호를 발생시킬 수 있다. 상기 구동 트랜지스터의 구동 전압으로서 상기 구동 트랜지스터의 소스 전극에 제1 전원 전압(VDD)이 제1 전원 전압 공급선(310)을 통하여 인가될 수 있다.
도 5는 본 발명의 제1 실시예에 따른 발광 표시 장치의 화소 회로의 구조를 도시한 도면이다.
본 발명의 제1 실시예에 따른 화소 회로는 발광 소자(OLED), 구동 트랜지스터(M1), 제1 스위치 소자(M3), 보상 커패시터(Cvth), 제2 스위치 소자(M2), 및 저 장 커패시터(Cst)를 포함한다. 제1 전원 전압 공급선(310)은 구동 트랜지스터(M1)의 구동 전압으로 연결되고, 제2 전원 전압 공급선(320)은 제1 스위치 소자(M1)의 일단으로 연결된다.
주사 신호(Sn)가 활성화됨에 따라 데이터 신호(Dm)가 입력되기 전에, 보상 커패시터(Cvth)에 구동 트랜지스터(M1)의 문턱 전압을 보상하기 위한 전압이 축전된다. 이를 위해 초기화 제어 신호(Sn-1)가 주사 신호(Sn)가 활성화되기 전에 일정 구간동안 활성화되고, 초기화 제어 신호(Sn-1)의 활성화에 응답하여 제1 스위치 소자(M3)를 통하여 제2 전원 전압(Vsus)이 보상 커패시터(Cvth)로 인가된다. 보상 커패시터(Cvth)는 제2 전원 전압(Vsus)에 의하여 구동 트랜지스터(M1)의 문턱 전압에 해당하는 전압 레벨만큼 축전된다.
초기화 제어 신호(Sn-1)의 활성화 구간이 종료된 후, 주사 신호(Sn)가 활성화되고, 제2 스위치 소자(M2)를 통하여 데이터 신호(Dm)가 입력된다. 데이터 신호(Dm)는 주사 신호(Sn)가 활성화되는 구간동안 저장 커패시터(Cst)에 인가되고, 저장 커패시터(Cst)는 데이터 신호(Dm)를 저장한다. 이때 데이터 신호(Dm)는 저장 커패시터(Cst)에 전압 기입 방식 또는 전류 기입 방식에 의하여 저장될 수 있다.
저장 커패시터(Cst)에 저장된 데이터 신호(Dm)는 보상 커패시터(Cvth)를 통하여 구동 트랜지스터(M1)의 게이트 전극에 입력된다. 이때 보상 커패시터(Cvth)에 의하여 구동 트랜지스터(M1)의 문턱 전압이 보상되어, 구동 트랜지스터(M1)에서 생성되는 발광 입력 신호는 구동 트랜지스터(M1)의 문턱 전압에 독립적이다.
발광 입력 신호는 발광 소자(OLED)로 입력되고, 발광 소자(OLED)는 발광 입 력 신호의 크기에 대응하는 휘도의 빛을 발생시킨다. 이때 발광 입력 신호는 전류 입력의 형태로 입력될 수 있다.
제1 스위치 소자(M3) 및 제2 스위치 소자(M2)는 P형 MOSFET으로 도시되어 있지만, 이에 한정되지 않고, 소정의 제어 신호에 응답하여 스위치 기능을 하는 소자라면 어떠한 형태라도 가능하다.
여기서 제2 스위치 소자(M2) 및 저장 커패시터(Cst)는 데이터 입력부(350)에, 제1 스위치 소자(M3) 및 보상 커패시터(Cvth)는 문턱 전압 보상부(370)에, 구동 트랜지스터(M1)는 구동부(360)에, 발광 소자(OLED)는 발광부(340)에 각각 대응될 수 있다.
도 6은 본 발명의 제1 실시예에 따른 발광 표시 장치의 구조를 도시한 도면이다.
복수의 화소 회로(Pnm)는 NxM 매트릭스 형태로 배열될 수 있다. 제1 전원 전압 공급선(310) 및 제2 전원 전압 공급선(320)은 각각의 화소 회로(Pnm)에 연결된다. 또한 본 발명의 제1 실시예에 따른 발광 표시 장치는 복수의 화소 회로(Pnm)에 주사 신호(Sn)를 공급하는 주사 구동부(510) 및 복수의 화소 회로(Pnm)에 데이터 신호(Dm)를 공급하는 데이터 구동부(520)를 더 포함할 수 있다. 일 실시예에 따르면, 주사 신호(Sn)는 동일한 행의 화소 회로(Pnm)에 공통으로 인가되고, 데이터 신호(Dm)는 동일한 열의 화소 회로(Pnm)에 공통으로 인가될 수 있다.
본 발명에 따라 제2 전원 전압 공급선(320)은 도 6에 도시된 바와 같이 그물망 구조를 갖는다. 이러한 구조에서 열방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선은 행방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선에 의하여 서로 전기적인 연결된다.
도 7은 본 발명의 제2 실시예에 따른 발광 표시 장치의 화소 회로의 구조를 도시한 도면이다.
본 발명의 제2 실시예에 따른 발광 표시 장치는 발광 소자(OLED), 제4 스위치 소자(M5), 구동 트랜지스터(M1), 제1 스위치 소자(M3), 제3 스위치 소자(M4), 보상 커패시터(Cvth), 제2 스위치 소자(M2), 및 저장 커패시터(Cst)를 포함한다. 제1 전원 전압 공급선(310)은 구동 트랜지스터(M1)의 구동 전압으로 연결되고, 제2 전원 전압 공급선(320)은 제1 스위치 소자(M1)의 일단으로 연결된다.
초기화 제어 신호(Sn-1)가 활성화되면, 제1 스위치 소자(M3) 및 제3 스위치 소자(M4)가 턴 온된다.
제3 스위치 소자(M4)가 턴 온됨에 의하여 구동 트랜지스터(M1)는 다이오드 연결되어, 구동 트랜지스터(M1)의 게이트 전극 및 소스 전극 간 전압(Vgs)이 구동 트랜지스터(M1)의 문턱 전압(Vth)까지 변하게 된다. 이때 구동 트랜지스터(M1)의 소스 전압은 제1 전원 전압(VDD)이므로, 구동 트랜지스터(M1)의 게이트 단자, 즉 보상 커패시터(Cvth)의 일단에 인가되는 전압은 (VDD+Vth)가 된다.
또한 제1 스위치 소자(M3)가 턴 온됨에 의하여, 보상 커패시터(Cvth)의 타단에 제2 전원 전압(Vsus)이 인가된다.
따라서 보상 커패시터(Cvth)의 양단에 걸리는 전압(Vcvth)은 다음 수학식 2와 같다.
여기서 VCvth1은 보상 커패시터(Cvth) 일단에 인가되는 전위, VCvth2는 보상 커패시터(Cvth)의 타단에 인가되는 전위이다.
다음으로 초기화 제어 신호(Sn-1)가 비활성화 되고, 주사 신호(Sn)가 활성화된다. 주사 신호(Sn)가 활성화됨에 따른 제2 스위치 소자 및 저장 커패시터(Cst)의 동작은 도 4에서 설명한 것과 같다.
저장 커패시터(Cst)에 데이터 신호(Dm)가 저장된 후 구동 트랜지스터(M1)의 게이트 전극 및 소스 전극 간 전압(Vgs)은 다음 수학식 3과 같다.
발광 소자(OLED)에 흐르는 전류(IOLED)는 다음 수학식 4와 같다.
즉 발광 소자(OLED)에는 수학식 4와 같은 발광 입력 신호가 입력되고, 발광 입력 신호인 전류(IOLED)의 크기에 따른 휘도의 빛을 발광 소자(OLED)에서 방출한다. 이때 발광 입력 신호의 크기는 수학식 4에 나타난 바와 같이 데이터 신호의 크기(Vdata)와 제2 전원 전압(Vsus)의 크기에 의존한다. 따라서 제2 전원 전압(Vsus) 이 제2 전원 전압 공급선(320)의 기생 저항 성분에 의한 전압 강하(A) 또는 화소 회로(Pnm)로의 전류 유입으로 인한 전압 강하(B)에 의하여, 각 화소 회로(Pnm)에 그 위치에 따라 달리 인가되면, 표시되는 영상에 왜곡 현상이 발생한다.
따라서 본 발명은 이러한 문제점을 해결하기 위하여, 제2 전원 전압 공급선(320)을 그물망 구조로 서로 연결한다. 이로 인해 제2 전원 전압(Vsus)이 복수의 화소 회로(Pnm)에 보다 일정한 크기로 공급됨으로써, 화면의 왜곡 현상을 감소시킬 수 있다. 또한 제2 전원 전압(Vsus)의 순간적인 전압 강하로 인한 크로스토크(Cross-talk) 현상을 방지할 수 있다.
도 8은 본 발명의 제2 실시예에 따른 발광 표시 장치의 구조를 도시한 도면이다.
복수의 화소 회로(Pnm)는 NxM 매트릭스 형태로 배열될 수 있다. 제1 전원 전압 공급선(310) 및 제2 전원 전압 공급선(320)은 각각의 화소 회로(Pnm)에 연결된다. 제2 전원 전압 공급선은 그물망 구조로 형성된다. 또한 본 발명의 제2 실시예에 따른 발광 표시 장치는 복수의 화소 회로(Pnm)에 주사 신호(Sn) 및 발광 제어 신호(En)를 공급하는 주사 구동부(510) 및 복수의 화소 회로(Pnm)에 데이터 신호(Dm)를 공급하는 데이터 구동부(520)를 더 포함할 수 있다. 본 발명의 일 실시예에 따르면, 주사 신호(Sn)는 동일한 행의 화소 회로(Pnm)에 공통으로 인가되고, 데이터 신호(Dm)는 동일한 열의 화소 회로(Pnm)에 공통으로 인가될 수 있다. 또한 본 발명의 일 실시예에 따르면, 초기화 제어 신호(Sn-1)는 어느 화소 회로(Pnm)에 대한 주사 신호(Sn)가 활성화되기 전에 인가되는, 앞선 행의 주사 신호일 수 있다.
도 9는 본 발명에 따른 발광 표시 장치 구동 방법을 나타내는 흐름도이다.
본 발명에 따른 발광 표시 장치는 한 프레임 단위로 각각의 화소 회로에 데이터 신호(Dm)가 입력되고, 한 프레임 주기 동안 주사 신호(Sn)가 활성화 되는 동안 같은 행에 배치된 화소 회로(Pnm)들을 단위로 데이터 신호(Dm)가 순차적으로 입력될 수 있다. 또한 초기화 제어 신호(Sn-1) 및 발광 제어 신호(En)는 같은 행에 배치된 화소 회로(Pnm)들에 공통으로 인가될 수 있고, 각각의 행에 대하여 순차적으로 활성화될 수 있다.
초기화 제어 신호(Sn-1)가 활성화되면, 구동 트랜지스터(M1)가 다이오드 연결되고, 보상 커패시터(Cvth)에 제1 스위치 소자(M3)를 통하여 제2 전원 전압(Vsus)이 인가된다(S802). 보상 커패시터(Cvth)는 초기화 제어 신호(Sn-1)가 활성화되는 동안 구동 트랜지스터(M1)의 문턱 전압(Vth) 레벨까지 충전된다.
초기화 제어 신호(Sn-1)가 비활성화된 후, 주사 신호(Sn)가 활성화 된다. 주사 신호(Sn)가 활성화되는 동안 데이터 신호(Dm)를 입력 받아 저장 커패시터(Cst)에 데이터 신호(Dm)를 저장한다(S804). 저장 커패시터(Cst)에 저장된 데이터 신호(Dm)는 보상 커패시터(Cvth)를 통해 구동 트랜지스터(M1)의 게이트 단자에 입력되고, 구동 트랜지스터(M1)는 입력된 데이터 신호(Dm)에 응답하여 발광 표시 신호를 생성한다.
다음으로 발광 제어 신호(En)가 활성화되고, 구동 트랜지스터(M1)에 의해 생성된 발광 표시 신호가 발광 제어 신호(En)가 활성화되는 동안 발광 소자(OLED)에 입력된다(S806). 발광 소자(OLED)는 발광 표시 신호에 따른 휘도의 빛의 방출한다.
이상에서와 같이 도면과 명세서에서 최적 실시예가 개시되었다. 여기서 특정한 용어들이 사용되었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서 본 발명의 진정한 기술적 보호범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
도 1은 발광 표시 장치의 화소 회로를 도시한 도면이다.
도 2는 패널의 대형화로 인한 현상을 설명하기 위한 도면이다.
도 3은 본 발명에 따른 발광 표시 장치를 도시한 도면이다.
도 4는 본 발명에 따른 제2 전원 전압 공급선의 구조를 도시한 도면이다.
도 5는 본 발명의 제1 실시예에 따른 발광 표시 장치의 화소 회로의 구조를 도시한 도면이다.
도 6는 본 발명의 제1 실시예에 따른 발광 표시 장치의 구조를 도시한 도면이다.
도 7은 본 발명의 제2 실시예에 따른 발광 표시 장치의 화소 회로의 구조를 도시한 도면이다.
도 8은 본 발명의 제2 실시예에 따른 발광 표시 장치의 구조를 도시한 도면이다.
도 9은 본 발명에 따른 발광 표시 장치 구동 방법을 나타내는 흐름도이다.
Claims (21)
- 보상 커패시터;초기화 제어 신호가 활성화되는 동안 제2 전원 전압을 상기 보상 커패시터에 인가하는 제1 스위치 소자;주사 신호에 응답하여 데이터 신호를 상기 보상 커패시터에 인가하는 제2 스위치 소자;상기 보상 커패시터를 통하여 상기 데이터 신호를 게이트 전극으로 입력받고, 제1 전원 전압을 구동 전압으로 인가받아, 상기 데이터 신호에 따른 발광 입력 신호를 생성하는 구동 트랜지스터; 및상기 발광 입력 신호를 입력받아, 상기 발광 입력 신호의 크기에 따른 휘도의 빛을 방출하는 발광 소자를 각각 포함하는 복수의 화소 회로를 포함하고,상기 제2 전원 전압을 각각의 상기 복수의 화소 회로에 인가하는 제2 전원 전압 공급선은 그물망 구조로 형성된, 발광 표시 장치.
- 제1항에 있어서, 상기 제2 전원 전압 공급선의 그물망 구조는,제2 전원 전압 전압원에 공통으로 연결되고 열 방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선; 및상기 열 방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선들을 전기적으로 연결시키는 행 방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선들을 포함하는, 발광 표시 장치.
- 제1항 내지 제2항 중 어느 한 항에 있어서, 상기 복수의 화소 회로는,상기 데이터 신호를 입력받아 저장하고, 상기 보상 커패시터를 통해 상기 구동 트랜지스터의 게이트 전극과 커플링 된 저장 커패시터를 더 포함하는, 발광 표시 장치.
- 제3항에 있어서, 상기 복수의 화소 회로는,상기 초기화 제어 신호에 응답하여 상기 구동 트랜지스터를 다이오드 연결시키는 제3 스위치 소자를 더 포함하는, 발광 표시 장치.
- 제4항에 있어서, 상기 초기화 제어 신호는, 이전 주사 주기에 활성화되는 타 화소 회로에 대한 주사 신호인, 발광 표시 장치.
- 제4항에 있어서, 상기 복수의 화소 회로는,발광 제어 신호가 활성화되는 동안, 상기 발광 입력 신호를 상기 발광 소자에 인가하는 제4 스위치 소자를 더 포함하는, 발광 표시 장치.
- 제1항 내지 제2항 중 어느 한 항에 있어서, 상기 발광 소자는 유기 발광 다이오드(OLED, Organic Light Emitting Diodes)인, 발광 표시 장치.
- 복수의 화소 회로를 포함하는 발광 표시 장치에 있어서,데이터 신호에 응답하여 각각의 화소 회로의 발광 소자에 입력되는 발광 입력 신호를 생성하는 구동 트랜지스터에 구동 전압으로서 제1 전원 전압을 인가하는 제1 전원 전압 공급선; 및각각의 화소 회로의 상기 구동 트랜지스터의 문턱 전압을 보상하도록 상기 구동 트랜지스터의 게이트 전극에 연결된 보상 커패시터에 제2 전원 전압을 인가하는 제2 전원 전압 공급선을 포함하고,상기 제2 전원 전압 공급선은 그물망 구조로 형성된, 발광 표시 장치.
- 제8항에 있어서, 상기 제2 전원 전압 공급선의 그물망 구조는,제2 전원 전압 전압원에 공통으로 연결되고 열 방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선; 및상기 열 방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선들을 전기적으로 연결시키는 행 방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선들을 포함하는, 발광 표시 장치.
- 제8항 내지 제9항 중 어느 한 항에 있어서, 상기 각각의 화소 회로는,보상 커패시터;초기화 제어 신호가 활성화되는 동안 제2 전원 전압을 상기 보상 커패시터에 인가하는 제1 스위치 소자;주사 신호가 활성화되는 동안 데이터 신호를 상기 보상 커패시터에 인가하는 제2 스위치 소자;상기 보상 커패시터를 통하여 상기 데이터 신호를 게이트 전극으로 입력받고, 제1 전원 전압를 구동 전압으로 인가받아, 상기 데이터 신호에 따른 발광 입력 신호를 생성하는 구동 트랜지스터; 및상기 발광 입력 신호를 입력받아, 상기 발광 입력 신호의 크기에 따른 휘도의 빛을 방출하는 발광 소자를 포함하는, 발광 표시 장치.
- 제10항에 있어서,상기 주사 신호 및 초기화 제어 신호를 출력하는 주사 구동부; 및상기 데이터 신호를 출력하는 데이터 구동부를 더 포함하는, 발광 표시 장치.
- 제10항에 있어서,상기 발광 소자는 유기 발광 다이오드(OLED, Organic Light Emitting Diodes)인, 발광 표시 장치.
- 복수의 화소 회로;각각의 상기 복수의 화소 회로에 제1 전원 전압을 인가하는 제1 전원 전압 공급선; 및각각의 상기 복수의 화소 회로에 제2 전원 전압을 인가하는 제2 전원 전압 공급선을 포함하고, 각각의 상기 복수의 화소 회로는,발광 입력 신호에 응답하여 빛을 방출하는 발광부;주사 신호에 응답하여 데이터 신호를 입력받는 데이터 입력부;상기 데이터 신호에 따라 상기 발광 입력 신호를 생성하여 상기 발광부에 출력하고, 상기 제1 전원 전압을 인가받아 구동되는 구동부; 및상기 제2 전원 전압을 인가받아 상기 구동부로 입력되는 상기 데이터 신호에 대해 상기 구동부의 문턱 전압을 보상하는 문턱 전압 보상부를 포함하고,상기 제2 전원 전압 공급선은 그물망 구조로 형성된, 발광 표시 장치.
- 제13항에 있어서, 상기 제2 전원 전압 공급선의 그물망 구조는,제2 전원 전압 전압원에 공통으로 연결되고 열 방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선; 및상기 열 방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선들을 전기적으로 연결시키는 행 방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선들을 포함하는, 발광 표시 장치.
- 제13항 내지 제14항 중 어느 한 항에 있어서,상기 주사 신호를 출력하는 주사 구동부; 및상기 데이터 신호를 출력하는 데이터 구동부를 더 포함하는, 발광 표시 장치.
- 제13항 내지 제14항 중 어느 한 항에 있어서,상기 문턱 전압 보상부는, 상기 주사 신호의 활성화 구간 전에 활성화 되는 초기화 제어 신호에 응답하여 상기 제2 전원 전압을 보상 커패시터에 인가받아, 상기 보상 커패시터를 상기 구동부의 문턱 전압 레벨까지 충전하고, 상기 보상 커패시터를 통하여 상기 데이터 신호를 상기 구동부에 인가함으로써 상기 구동부의 문턱 전압을 보상하고,상기 주사 구동부는, 상기 초기화 제어 신호를 더 출력하는, 발광 표시 장치.
- 제13항 내지 제14항 중 어느 한 항에 있어서, 상기 발광부는 유기 발광 다이오드(OLED, Organic Light Emitting Diodes)를 포함하는, 발광 표시 장치.
- 발광 표시 장치 구동 방법에 있어서,상기 발광 표시 장치는 복수의 화소 회로를 포함하고, 각각의 상기 복수의 화소 회로는,발광 소자;데이터 신호에 따라 상기 발광 소자에 발광 입력 신호를 출력하고, 제1 전원 전압에 의해 구동되는 구동 트랜지스터; 및일단이 스위치 소자를 통해 제2 전원 전압에 연결되고, 타단이 상기 구동 트랜지스터의 게이트 단자에 연결되며, 상기 데이터 신호에 대하여 상기 구동 트랜지스터의 문턱 전압을 보상하는 보상 커패시터를 포함하고, 상기 발광 표시 장치 구동 방법은,상기 제2 전원 전압을 상기 스위치 소자를 통하여 상기 보상 커패시터에 인가하여, 상기 보상 커패시터를 상기 구동 트랜지스터의 문턱 전압 레벨로 충전시키는 단계;데이터 신호를 상기 보상 커패시터를 통하여 상기 구동 트랜지스터의 게이트 전극에 입력하는 단계로서, 상기 보상 커패시터는 상기 구동 트랜지스터의 문턱 전압을 보상하는, 단계; 및상기 구동 트랜지스터에 의해 생성된 발광 입력 신호를 상기 발광 소자에 입력하는 단계를 포함하고,상기 제2 전원 전압을 각각의 상기 복수의 화소 회로에 인가하는 제2 전원 전압 공급선은 그물망 구조로 형성된, 발광 표시 장치 구동 방법.
- 제18항에 있어서, 상기 제2 전원 전압 공급선의 그물망 구조는,제2 전원 전압 전압원에 공통으로 연결되고 열 방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선; 및상기 열 방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선들을 전기적 으로 연결시키는 행 방향으로 나란하게 배치된 복수의 제2 전원 전압 공급선들을 포함하는, 발광 표시 장치 구동 방법.
- 제18항 내지 제19항 중 어느 한 항에 있어서,상기 보상 커패시터를 충전시키는 동안, 상기 구동 트랜지스터를 다이오드 연결시키는 단계를 더 포함하는, 발광 표시 장치 구동 방법.
- 제18항 내지 제19항 중 어느 한 항에 있어서,상기 발광 소자는 유기 발광 다이오드(OLED, Organic Light Emitting Diodes)인, 발광 표시 장치 구동 방법.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090009861A KR20100090527A (ko) | 2009-02-06 | 2009-02-06 | 발광 표시 장치 및 발광 표시 장치 구동 방법 |
US12/690,969 US20100201673A1 (en) | 2009-02-06 | 2010-01-21 | Light emitting display device and method of driving the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090009861A KR20100090527A (ko) | 2009-02-06 | 2009-02-06 | 발광 표시 장치 및 발광 표시 장치 구동 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20100090527A true KR20100090527A (ko) | 2010-08-16 |
Family
ID=42540043
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020090009861A KR20100090527A (ko) | 2009-02-06 | 2009-02-06 | 발광 표시 장치 및 발광 표시 장치 구동 방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20100201673A1 (ko) |
KR (1) | KR20100090527A (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101492935B1 (ko) * | 2013-04-30 | 2015-02-23 | 금오공과대학교 산학협력단 | 유기발광다이오드 표시장치의 문턱전압 보상 화소회로 |
CN104992668A (zh) * | 2014-07-01 | 2015-10-21 | 何东阳 | 一种主动发光显示器件像素电路及其驱动方法 |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101813192B1 (ko) * | 2011-05-31 | 2017-12-29 | 삼성디스플레이 주식회사 | 화소 및 이를 포함하는 표시장치, 및 그 구동방법 |
KR20140022671A (ko) | 2012-08-14 | 2014-02-25 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102038076B1 (ko) | 2013-04-04 | 2019-10-30 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
CN104575372B (zh) * | 2013-10-25 | 2016-10-12 | 京东方科技集团股份有限公司 | 一种amoled像素驱动电路及其驱动方法、阵列基板 |
CN104318897B (zh) * | 2014-11-13 | 2017-06-06 | 合肥鑫晟光电科技有限公司 | 一种像素电路、有机电致发光显示面板及显示装置 |
TWI588799B (zh) * | 2015-11-25 | 2017-06-21 | 友達光電股份有限公司 | 畫素電壓補償電路 |
KR102298339B1 (ko) * | 2017-06-01 | 2021-09-07 | 엘지디스플레이 주식회사 | 유기 발광 다이오드 디스플레이 장치 및 유기 발광 다이오드 디스플레이 장치의 광학 보상 방법 |
KR102678548B1 (ko) * | 2018-06-19 | 2024-06-26 | 삼성디스플레이 주식회사 | 표시장치 |
JP2023507839A (ja) * | 2020-10-12 | 2023-02-27 | 北京集創北方科技股▲ふん▼有限公司 | 駆動装置及び電子機器 |
CN114241978A (zh) * | 2021-12-21 | 2022-03-25 | 昆山国显光电有限公司 | 像素电路及其驱动方法和显示面板 |
CN117178319A (zh) * | 2022-02-23 | 2023-12-05 | 京东方科技集团股份有限公司 | 显示基板、显示面板及显示装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100637203B1 (ko) * | 2005-01-07 | 2006-10-23 | 삼성에스디아이 주식회사 | 유기 전계발광 표시장치 및 그 동작방법 |
-
2009
- 2009-02-06 KR KR1020090009861A patent/KR20100090527A/ko active Search and Examination
-
2010
- 2010-01-21 US US12/690,969 patent/US20100201673A1/en not_active Abandoned
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101492935B1 (ko) * | 2013-04-30 | 2015-02-23 | 금오공과대학교 산학협력단 | 유기발광다이오드 표시장치의 문턱전압 보상 화소회로 |
CN104992668A (zh) * | 2014-07-01 | 2015-10-21 | 何东阳 | 一种主动发光显示器件像素电路及其驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
US20100201673A1 (en) | 2010-08-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101009416B1 (ko) | 발광 표시 장치 및 발광 표시 장치 구동 방법 | |
US8823613B2 (en) | Pixel circuit including initialization circuit and organic electroluminescent display including the same | |
US8736523B2 (en) | Pixel circuit configured to perform initialization and compensation at different time periods and organic electroluminescent display including the same | |
KR20100090527A (ko) | 발광 표시 장치 및 발광 표시 장치 구동 방법 | |
KR101042956B1 (ko) | 화소 회로 및 이를 이용한 유기전계발광 표시장치 | |
KR101074811B1 (ko) | 화소 회로, 유기전계발광 표시 장치 및 이의 구동 방법 | |
KR100560479B1 (ko) | 발광 표시 장치 및 그 표시 패널과 구동 방법 | |
KR101030003B1 (ko) | 화소 회로, 유기 전계 발광 표시 장치, 및 그 구동 방법 | |
KR101097325B1 (ko) | 화소 회로 및 유기 전계 발광 표시 장치 | |
KR101058116B1 (ko) | 화소 회로 및 유기 전계 발광 표시 장치 | |
US8552943B2 (en) | Pixel circuit including N-type transistors and organic electroluminescent display apparatus using the same | |
KR101117731B1 (ko) | 화소 회로 및 유기전계발광 표시 장치, 및 이의 구동 방법 | |
KR101117729B1 (ko) | 화소 회로, 및 유기전계발광 표시장치 및 이의 휘도 제어 방법 | |
KR101058107B1 (ko) | 화소 회로 및 이를 이용한 유기 발광 표시장치 | |
KR20040067029A (ko) | 유기 전계발광 표시장치 및 그 구동방법과 픽셀회로 | |
KR20110080040A (ko) | 화소 회로, 유기 전계 발광 표시 장치 및 그 구동 방법 | |
KR100761130B1 (ko) | 전계발광소자 및 그 구동방법 | |
KR100923353B1 (ko) | 일렉트로-루미네센스 표시장치 및 그 구동방법 | |
KR101085128B1 (ko) | 디스플레이 패널의 구동장치 및 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
AMND | Amendment | ||
J201 | Request for trial against refusal decision | ||
B601 | Maintenance of original decision after re-examination before a trial | ||
J301 | Trial decision |
Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20110119 Effective date: 20110921 |