KR100684722B1 - 플라즈마 디스플레이 패널 및 그 구동방법 - Google Patents

플라즈마 디스플레이 패널 및 그 구동방법 Download PDF

Info

Publication number
KR100684722B1
KR100684722B1 KR1020040111383A KR20040111383A KR100684722B1 KR 100684722 B1 KR100684722 B1 KR 100684722B1 KR 1020040111383 A KR1020040111383 A KR 1020040111383A KR 20040111383 A KR20040111383 A KR 20040111383A KR 100684722 B1 KR100684722 B1 KR 100684722B1
Authority
KR
South Korea
Prior art keywords
electrode
discharge cell
address
discharge
address electrode
Prior art date
Application number
KR1020040111383A
Other languages
English (en)
Other versions
KR20060072677A (ko
Inventor
허민
최영도
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040111383A priority Critical patent/KR100684722B1/ko
Publication of KR20060072677A publication Critical patent/KR20060072677A/ko
Application granted granted Critical
Publication of KR100684722B1 publication Critical patent/KR100684722B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/26Address electrodes
    • H01J2211/265Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/323Mutual disposition of electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명의 플라즈마 디스플레이 패널은, 리셋 기간 및 어드레싱 기간을 단축하여 유지 기간을 길게 하여 계조 표현력을 향상시키는 것으로서, 서로 대향 배치되는 제1 기판 및 제2 기판, 상기 제1 기판과 제2 기판 사이에 배치되어 방전셀을 구획하는 격벽, 상기 방전셀 내에 형성되는 형광체층, 상기 방전셀을 사이에 두고 상기 제2 기판에 일 방향을 따라 신장 형성되고, 상기 방전셀의 양측에 서로 나란히 교호적으로 배치되며, 서로 이웃하는 방전셀에 각각 공유되는 제1 전극과 제2 전극, 및 상기 제1 전극 및 제2 전극과 교차되고, 상기 방전셀을 사이에 두고 상기 제1 기판에 신장 형성되며, 상기 각 방전셀에 대응하여 서로 나란히 배치되는 제1 어드레스전극과 제2 어드레스전극을 포함한다.
어드레스전극, 돌출부, 투명전극, 격벽

Description

플라즈마 디스플레이 패널 및 그 구동방법 {A PLASMA DISPLAY PANEL AND DRIVING METHOD OF THE SAME}
도 1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이다.
도 2는 도 1의 플라즈마 디스플레이 패널을 조립하여 A-A선에 따라 절단한 상태의 단면도이다.
도 3은 도 1에서 격벽과 전극과의 배치 관계를 도시한 부분 평면도이다.
도 4는 도 3에서 격벽과 제1, 제2 어드레스전극과의 배치 관계를 도시한 부분 평면도이다.
도 5는 도 3에서 격벽과 유지전극 및 주사전극과의 배치 관계를 도시한 부분 평면도이다.
도 6은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널 구동방법에 따른 구동 파형도이다.
도 7은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널에서 격벽과 전극과의 배치 관계를 도시한 부분 평면도이다.
도 8은 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널에서 격벽과 전극과의 배치 관계를 도시한 부분 평면도이다.
본 발명은 플라즈마 디스플레이 패널 및 그 구동방법에 관한 것으로서, 보다 상세하게는 리셋 기간 및 어드레싱 기간을 단축하여 유지 기간을 길게 함으로서 계조 표현력을 향상시키는 플라즈마 디스플레이 패널 및 그 구동방법에 관한 것이다.
일반적인 플라즈마 디스플레이 패널(plasma display panel, 이하 'PDP'라 한다)에는 3전극 면방전형 PDP가 있다. 이 3전극 면방전형 PDP는 동일면상에 위치한 유지전극과 주사전극을 포함한 기판과, 이로부터 일정 거리를 두고 이격되어 수직방향으로 이어지는 어드레스전극을 포함한 다른 기판으로 이루어지며, 그 사이에 방전가스를 봉입하고 있다. 이 PDP에서 방전의 유무는 각 라인에 연결되어 독립적으로 제어되는 주사전극과 어드레스전극의 방전에 의해 결정되고, 화면를 표시하는 유지방전은 동일 면상에 위치한 유지전극과 주사전극에 의해 이루어진다.
이 PDP는 어드레스전극에 어드레스 전압을 인가하고 주사전극에 스캔 펄스를 인가하면, 두 전극 사이에서 벽전하를 형성하면서 어드레스 방전으로 켜질 방전셀을 선택하고, 이 상태에서 유지전극과 주사전극에 유지펄스를 인가하면 유지전극과 주사전극에 형성된 전자와 이온이 유지전극과 주사전극 사이에서 이동되면서 어드레스 방전시 형성된 상기 벽전하에 의한 벽전압에 더하여 방전개시전압을 넘어서게 되면서 선택된 방전셀 내에서 유지방전을 일으킨다. 이 유지방전에 의하여 방전셀 내에 발생되는 진공자외선은 형광체를 여기시키고, 이 형광체는 안정화되면서 가시 광을 발생시키며, 결국, 이 가시광은 화상을 구현한다.
이 PDP에서 한 필드(1TV 필드)는 각각의 가중치를 가지는 복수의 서브필드로 분할 구동되며, 복수의 서브필드 중 표시 동작이 일어나는 서브필드의 가중치의 조합에 의해 계조가 표시된다. 그리고 각 서브필드는 리셋 기간과, 방전 셀 중에서 켜지는 방전셀을 선택하기 위한 어드레싱 기간 및 어드레싱 기간에서 선택된 방전셀을 가중치에 해당하는 기간 동안 유지 방전시키는 유지 기간으로 이루어진다.
이때, 각 서브필드에서 모든 방전셀에 대해서 어드레싱 동작을 완료한 후 모든 방전셀에 대해서 유지 방전을 수행하는 방법, 즉 어드레싱 기간과 유지 기간을 시간적으로 분리하는 방법이 있으며, 이를 일반적으로 ADS(address display period separation) 방법이라 한다. 이러한 ADS 방법은 쉽게 구현할 수 있지만, 모든 방전셀에 대해서 순차적으로 어드레싱 동작이 수행되므로 시간적으로 뒤에 어드레싱이 되는 방전셀 내부의 프라이밍 입자의 부족으로 인해 어드레싱이 안될 수 있다. 따라서 안정적인 어드레스 방전을 위해 행 전극에 순차적으로 인가되는 주사 펄스의 폭을 늘일 수밖에 없으므로 어드레싱 기간의 길이가 길어진다. 그 결과 서브필드의 길이가 길어져서 한 필드에서 사용할 수 있는 서브필드의 개수가 제한된다. 또는, 한 서브필드에 들어가는 유지 펄스의 수가 제한되어 계조 표현을 어렵게 한다.
본 발명은 상기한 바와 같은 문제점을 해결하기 위하여 창안된 것으로서, 그 목적은 리셋 기간 및 어드레싱 기간을 단축하여 유지 기간을 길게 하여 계조 표현력을 향상시키는 플라즈마 디스플레이 패널 및 그 구동방법을 제공하는 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은, 서로 대향 배치되는 제1 기판 및 제2 기판, 상기 제1 기판과 제2 기판 사이에 배치되어 방전셀을 구획하는 격벽, 상기 방전셀 내에 형성되는 형광체층, 상기 방전셀을 사이에 두고 상기 제2 기판에 일 방향을 따라 신장 형성되고, 상기 방전셀의 양측에 서로 나란히 교호적으로 배치되며, 서로 이웃하는 방전셀에 각각 공유되는 제1 전극과 제2 전극, 및 상기 제1 전극 및 제2 전극과 교차되고, 상기 방전셀을 사이에 두고 상기 제1 기판에 신장 형성되며, 상기 각 방전셀에 대응하여 서로 나란히 배치되는 제1 어드레스전극과 제2 어드레스전극을 포함한다.
상기 제1 어드레스전극과 제2 어드레스전극은 연속적으로 배치되는 상기 방전셀에 대하여, 각 방전셀의 내부를 향하여 교호적으로 돌출되는 돌출부를 각각 구비한다. 이 제1 어드레스전극의 돌출부와 제2 어드레스전극의 돌출부는 서로 인접하는 방전셀의 반대측에서 각 방전셀의 내부를 향하여 형성될 수 있다. 즉 제1 어드레스전극의 돌출부와 제2 어드레스전극의 돌출부는 제1 전극 또는 제2 전극을 기준으로 대칭 배치된다.
상기 제1 어드레스전극과 제2 어드레스전극은 금속 전극으로 형성되어, 우수한 통전성을 가지는 것이 바람직하다.
상기 제1 전극 및 제2 전극 각각은 상기 각 방전셀의 일측에서 각 방전셀 내부를 향하여 돌출 형성되는 투명전극, 및 상기 투명전극의 격벽 대향 측에 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 버스전극을 포함한다.
상기 제1 전극 및 제2 전극 각각은 상기 방전셀의 내부에 배치되는 투명전극과, 상기 투명전극의 격벽 대향 측에 상기 어드레스전극과 교차하는 방향으로 신장되는 버스전극을 포함할 수도 있다.
상기 격벽은 상기 어드레스전극과 나란한 방향으로 형성되는 제1 격벽부재와, 상기 제1 격벽부재와 교차하도록 형성되는 제2 격벽부재를 포함하여 형성될 수 있다.
또한, 상기 제1 전극 및 제2 전극 각각은 상기 방전셀의 양측에 구비되는 제1 어드레스전극과 제2 어드레스전극 측으로 각각 치우쳐 배치되는 제1 투명전극 및 제2 투명전극, 상기 제1 투명전극 및 제2 투명전극의 상기 방전셀 경계선에 대응하는 부분에 상기 어드레스전극과 교차하는 방향으로 신장되는 버스전극을 포함하여 형성될 수도 있다.
또한, 상기 격벽은 상기 어드레스전극과 나란한 방향에 대하여 각 방전셀 마다 독립적으로 형성되어, 어드레스전극의 신장 방향을 따라 제1 전극 및 제2 전극의 방향으로 일정 거리 이동되어 형성되는 제1 격벽부재와, 상기 제1 격벽부재와 교차하도록 형성되는 제2 격벽부재를 포함하여 형성될 수 있다.
한편, 본 발명에 따른 플라즈마 디스플레이 구동방법은, 방전셀의 일측 제2 기판에 서로 나란히 교호적으로 배치되어 서로 이웃하는 방전셀에 각각 공유되는 제1 전극 및 제2 전극과, 상기 제1 전극 및 제2 전극과 교차하고 제1 기판에 구비되어 상기 각 방전셀에 대응하여 서로 나란히 배치되는 제1 어드레스전극과 제2 어드레스전극을 포함하는 플라즈마 디스플레이 패널의 구동방법에 있어서, 어드레싱 기간에서, 이웃하는 일측 방전셀과 다른 방전셀에 공유되는 제2 전극에 스캔 펄스를 인가하는 단계, 및 상기 스캔 펄스가 인가되는 상기 일측 방전셀과 다른측 방전셀을 어드레싱 하는 단계를 포함한다.
상기에서 이웃하는 방전셀 중 일측 방전셀은 제1 어드레스전극으로 어드레싱 하고, 이웃하는 방전셀 중 다른측 방전셀은 제2 어드레스전극으로 어드레싱 한다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙였다.
도 1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이고, 도 2는 도 1의 플라즈마 디스플레이 패널을 조립하여 A-A선에 따라 절단한 상태의 단면도이다.
이 도면들을 참조하여 PDP를 설명하면, 본 발명의 PDP는 기본적으로 소정의 간격을 가지고 서로 대향 배치되는 제1 기판(10, 이하 '배면기판'이라 한다)과 제2 기판(20, 이하 '전면기판'이라 한다), 및 이 배면기판(10)과 전면기판(20) 사이의 격벽(16)에 의하여 다수의 방전공간을 구획하여 형성되는 방전셀(18)을 구비한다. 이 방전셀(18) 내에는 진공자외선을 흡수하여 가시광을 방출하는 형광체층(19)이 형성되고, 플라즈마 방전으로 진공자외선을 발생시킬 수 있도록 방전가스(일례로 제논(Xe)과 네온(Ne) 등을 포함하는 혼합가스)가 충전되어 있다.
이 격벽(16)은 배면기판(10)과 전면기판(20) 사이에 형성 및 배치되어, 다수의 방전공간을 구획하는 방전셀(18)을 형성한다. 이 격벽(16)은 방전셀(18)을 사각형 또는 육각형과 같이 다양한 형상으로 형성 가능하며, 본 실시예는 사각형으로 형성되는 방전셀(18)을 예시하고 있다.
이를 참조하면, 격벽(16)은 일 방향(y 축 방향)으로 길게 형성되어 배치되는 제1 격벽부재(16a)와 이 제1 격벽부재(16a)와 교차하도록 길게 형성되어, 방전셀(18)을 독립적인 방전공간으로 구획하는 제2 격벽부재(16b)를 포함하여 이루어진다. 이 격벽(16)은 제2 격벽부재(16b)를 구비하지 않고 제1 격벽부재(16a)들에 의하여 방전셀(18)을 스트라이프형으로 형성할 수도 있다.
형광체층(19)은 상기와 같이 형성되는 격벽(16)에 의하여 구획되는 방전셀(18) 내에 형성되어 있다. 즉, 이 형광체층(19)은 방전셀(18) 내의 제1 격벽부재(16a)와 제2 격벽부재(16b) 각 내면과 이 방전셀(18) 내의 배면기판(10)에 구비되는 유전층(17)의 표면에 형성되어 있다.
도 3은 도 1에서 격벽과 전극과의 배치 관계를 도시한 부분 평면도이고, 도 4는 도 3에서 격벽과 제1, 제2 어드레스전극과의 배치 관계를 도시한 부분 평면도이며, 도 5는 도 3에서 격벽과 유지전극 및 주사전극과의 배치 관계를 도시한 부분 평면도이다.
상기와 같이 형광체층(19)에 충돌될 진공자외선을 플라즈마 방전으로 생성하여 화상을 구현하기 위하여, 상기 배면기판(10)에는 각 방전셀(18)에 대응하는 제1 어드레스전극(11)과 제2 어드레스전극(12)이 배치되고, 전면기판(20)에는 각 방전셀(18)에 대응하는 제1 전극(31, 이하 '유지전극'이라 한다)과 제2 전극(32, 이하 '주사전극'이라 한다)이 면방전 구조로 구비된다. 즉 z 축 방향으로 방전셀(18)을 사이에 두고, 제1, 제2 어드레스전극(11, 12)은 배면기판(10)에 구비되고, 유지전극(31)과 주사전극(32)은 전면기판(20)에 구비된다.
이 제1 어드레스전극(11)과 제2 어드레스전극(12)은 배면기판(10)에 형성되고, 유지전극(31) 및 주사전극(32)과 교차되는 상태로 각 방전셀(18)에 대응하여 서로 나란히 배치되어, 각각 이웃하는 방전셀(18)의 어드레싱에 관여한다. 즉 하나의 방전셀(18)을 기준으로 보면, 제1, 제2 어드레스전극(11, 12)은 쌍으로 방전셀(18)의 양측에 배치되지만, 제1 어드레스전극(11)은 이웃하는 한 방전셀(18)의 어드레싱에 작용하고, 제2 어드레스전극(12)은 제1 어드레스전극(11)에 의하여 어드레싱 되는 방전셀(18)에 이웃하는 다른 방전셀(18)의 어드레싱에 작용한다. 즉 제1 어드레스전극(11)과 제2 어드레스전극(12)은 y 축 방향으로 연속 배치되는 방전셀(18)들에 대하여 교호적으로 어드레싱 작용한다.
이 제1, 제2 어드레스전극(11, 12)은 하나의 방전셀(18)을 기준으로 보면 그 양측에 하나씩 구비되고, 연속적인 방전셀(18)을 기준으로 보면 각 방전셀(18)의 양측에 쌍으로 구비된다. 즉 제1, 제2 어드레스전극(11, 12)은 이웃하는 제1 격벽부재(16a)에 대응하여 이들과 나란한 방향(y 축 방향)을 따라 길게 형성된다. 또한, 이 제1, 제2 어드레스전극(11, 12) 쌍은 제1 격벽부재(16a)에 각각 대응하고, x 축 방향으로는 방전셀(18)에 대응하는 간격을 유지하면서 서로 나란하게 배치된 다.
이 제1, 제2 어드레스전극(11, 12)은 동일한 방전셀(18)의 양측에 나란히 구비되므로 이에 인가되는 어드레스 펄스와 주사전극(32)에 인가되는 스캔 펄스에 의하여 각각 하나의 방전셀(18)을 선택적으로 어드레싱 할 수 있도록 연속적으로 배치되는 방전셀(18)에 대하여 각 방전셀(18)의 내부를 향하여 교호적으로 돌출 형성되는 각각의 돌출부(11a, 12a)를 구비한다. 즉 이 돌출부(11a, 12a)는 두 방전셀(18)에 공유되는 주사전극(32)의 양측에 각각 위치한다. 이 돌출부(11a, 12a)는 제1, 제2 어드레스전극(11, 12)의 다른 부분에 비하여 넓은 면적으로 형성되어 주사전극(32)과의 대향 면적을 증대시켜 어드레스방전 전압을 낮출 수 있다.
이 제1, 제2 어드레스전극(11, 12)의 각 돌출부(11a, 12a)는 각각에 인가되는 어드레스 펄스를 방전셀(18) 내에 인가시키는 부분으로서, 주사전극(32)에 스캔 펄스가 인가되고 제1, 제2 어드레스전극(11, 12)에 어드레스 펄스가 인가되면, 1 스캔으로 2 어드레싱을 구현하여 어드레싱 기간을 단축한다. 또한 주사전극(32)에 리셋 펄스를 인가하면, 이 주사전극(32)에 의하여 공유되는 2개의 방전셀(18)이 리셋되어 리셋 기간이 단축된다. 이와 같이 리셋 기간 및 어드레싱 기간이 단축되므로 유지 기간이 길어지고, 이 유지 기간의 연장은 유지 펄스의 개수를 증대시켜 계조 표현력을 향상시킨다.
이 돌출부(11a, 12a)는 y 축 방향으로 배치되는 인접 방전셀(18)의 동일 측에 구비될 수도 있으나, y 축 방향으로 배치되는 인접 방전셀(18)의 반대측에서 각 방전셀(18)의 내부를 향하여 형성되는 것이 바람직하다(도 3 및 도 4 참조). 이로 인하여, 제1, 제2 어드레스전극(11, 12)은 배면기판(10)의 동일한 내표면에 형성될 수 있다. 또한, 이 돌출부(11a, 12a)는 유지전극(31) 또는 주사전극(32)과 같은 x 축 방향을 기준선으로 할 때, 이를 기준으로 대칭 배치 구조를 형성하여, 각 방전셀(18) 및 이의 주사전극(32)에 대응한다.
이 제1, 제2 어드레스전극(11, 12)은 유지전극(31) 및 주사전극(32)과 교차하는 방향으로 배면기판(1) 상에 y 축 방향으로 신장 형성되어, 상기한 유전층(17)으로 매립되어 있다. 이 유전층(17)은 플라즈마 방전시 제1, 제2 어드레스전극(11, 12)을 보호하며, 어드레스방전시 벽전하를 축적한다. 이 제1, 제2 어드레스전극(11, 12)에 어드레스 펄스가 인가되고, 상기 주사전극(32)에 스캔 펄스가 인가되면, 이 주사전극(32)을 사이에 두고 제1, 제2 어드레스전극(11, 12) 각각 사이의 방전셀(18) 내에서 어드레스방전이 일어나며, 이 어드레스방전에 의하여 켜질 방전셀(18)이 선택되고, 이렇게 선택된 방전셀(18) 내에 벽전하가 형성된다. 이와 같은 제1, 제2 어드레스전극(11, 12)은 가시광을 반사시키는 배면기판(10)에 구비되므로 가시광의 투과율을 저하시키지 않으므로 금속 전극으로 형성되어, 우수한 통전성을 가지는 것이 바람직하다.
한편, 유지전극(31)과 주사전극(32)은 y 축 방향으로 이웃하는 방전셀(18)에 대하여 1 스캔 작용으로 2 어드레싱을 구현하도록 형성 및 배치된다. 즉 유지전극(31) 및 주사전극(32)은 전면기판(20)의 내표면에 면방전 구조로 형성되어, 서로 나란한 상태로 각 방전셀(18)의 양측에 교호적으로 배치된다. 이 유지전극(31)은 하나의 방전셀(18)을 기준으로 제1, 제2 어드레스전극(11, 12)의 신장 방향(y 축 방향)을 따라 이웃하는 방전셀(18)의 일측에 공유되고, 주사전극(32)은 이 y 축 방향을 따라 이웃하는 방전셀(18)의 다른 일측에 공유된다. 이로 인하여, 유지전극(31)과 주사전극(32)은 각각 이웃하는 2개의 방전셀(18)의 유지방전에 관여한다.
리셋 기간에서는 주사전극(32)에 인가되는 리셋 펄스에 의하여 리셋방전이 일어나고, 이 리셋 기간에 이어지는 어드레싱 기간에서는 주사전극(32)에 인가되는 스캔 펄스와 제1, 제2 어드레스전극(11, 12)에 인가되는 어드레스 펄스에 의하여 어드레스방전이 일어나며, 그 후, 유지 기간에서는 유지전극(31)과 주사전극(32)에 인가되는 유지 펄스에 의하여 유지방전이 일어난다.
이와 같이 유지전극(31)과 주사전극(32)은 유지방전에 필요한 유지 펄스를 인가하기 위한 전극 역할을 하고, 주사전극(32)은 리셋 펄스 및 스캔 펄스를 인가하기 위한 전극 역할을 한다. 그러나 이 전극(31, 32)들은 각각의 전극에 인가되는 전압 펄스에 따라 그 역할을 달리할 수 있으므로 반드시 이 작용에 국한되는 것은 아니다.
이 유지전극(31)과 주사전극(32)은 방전셀(18)을 사이에 두고 전면기판(20)의 내표면에 x 축 방향으로 신장 형성되고, 방전셀(18)의 양측(x-y 평면의 y 방향 양측)에 나란히 교호적으로 배치되고, y 방향으로 이웃하는 두 방전셀(18)에 각각 공유된다.
이 유지전극(31) 및 주사전극(32)은 상기 방전셀(18)에 대응하도록 전면기판(20)에 x 축 방향으로 이어지는 구조로 형성되어, 유전층(21)과 MgO 보호막(23)의 적층 구조로 매립되는 것이 바람직하다.
한편, 상기 유지전극(31)과 주사전극(32)은 각각 투명전극(31a, 32a)과 버스전극(31b, 32b)을 포함한다. 이 경우, 투명전극(31a, 32a)은 방전셀(18) 내부에서 면방전을 일으키는 역할을 하는 것으로서, 개구율 확보를 위하여 투명한 소재로 형성되는 바, ITO(Indium Tin Oxide)로 형성될 수 있으며, 버스전극(31b, 32b)은 이 투명전극(31a, 32a)의 높은 전기적 저항을 보상하여 통전성을 확보하기 위한 것으로서, 알루미늄(Al)과 같은 금속으로 형성될 수 있다.
이 투명전극(31a, 32a)은 각 방전셀(18)의 일측, 즉 제2 격벽부재(16b) 측에서 각 방전셀(15)의 내부를 향하여 각각 돌출 형성되고, y 축 방향으로 이웃하는 방전셀(18)에 공유되는 구조로 형성된다. 이 투명전극(31a, 32a)은 방전셀(18)의 내부에 배치되는 것이 바람직하다. 버스전극(31b, 32b)은 투명전극(31a, 32a)의 제2 격벽부재(16b) 대향 측에 제1, 제2 어드레스전극(11, 12)과 교차하는 방향(x 축 방향)으로 신장 형성되어, 방전셀(18)에서 투과되는 가시광의 차단을 최소화한다.
도 6은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널 구동방법에 따른 구동 파형도이다.
상기와 같이 구성되는 PDP의 구동방법은 어드레싱 기간에서, 이웃하는 일측 방전셀(18)과 다른 방전셀(18)에 공유되는 주사전극(32)에 스캔 펄스(Vsc)를 인가하는 단계와, 이 스캔 펄스가 인가된 상기 일측 방전셀(18)과 다른 측 방전셀(18)을 어드레싱 하는 단계를 포함한다.
이 어드레싱 단계는 이웃하는 두개의 방전셀(18) 중 일측 방전셀(18)을 제1 어드레스전극(11)에 인가되는 어드레스 펄스(Va1)로 어드레싱하고, 다른측 방전셀(18)을 제2 어드레스전극(12)에 인가되는 어드레스 펄스(Va2)로 어드레싱 한다.
상기와 같은 스캔 및 어드레싱 단계 이전에 진행되는 리셋 단계에서는 하나의 주사전극(32)에 리셋 펄스(Vr)를 인가함으로써 이 주사전극(32)의 양측에 구비되는 유지전극(31)과 상호 작용하여 이웃하는 두개의 방전셀(18)을 동시에 리셋 작용한다. 이 리셋 기간에 인가되는 리셋 펄스(Vr)는 공지의 파형이 이용될 수 있고, 유지 기간에 인가되는 유지 펄스(Vs)는 공지의 파형이 이용될 수 있다.
이하에서 본 발명의 다양한 실시예를 설명한다. 이하의 실시예는 상기 실시예와 비교하여 그 구성이 대체로 유사 내지 동일하므로 여기서는 이러한 부분에 대해서 상세 설명을 생략하고 다른 부분에 대해서 설명한다.
도 7은 본 발명의 제2 실시예이다. 이 실시예에서 유지전극(31)과 주사전극(32)은 각각 방전셀(18)의 양측에 구비되는 제1 어드레스전극(11)과 제2 어드레스전극(12) 측으로 각각 치우쳐 배치되는 제1 투명전극(31aa, 32aa) 및 제2 투명전극(31ab, 32ab)을 구비한다. 따라서 유지전극(31)의 제1 투명전극(31aa)과 제2 투명전극(31ab)은 제1, 제2 어드레스전극(11, 12)의 각 돌출부(11a, 12a)와 더 넓은(제1 실시예에 비하여) 면적으로 면 대향하게 되어 어드레스방전 전압을 더 낮춘다.
이 제1 투명전극(31aa, 32aa) 및 제2 투명전극(31ab, 32ab)이 상기와 같이 방전셀(18)에서 일측으로 치우쳐 배치됨에 따라, 버스전극(31b, 32b)은 제1 투명전극(31aa, 32aa) 및 제2 투명전극(31ab, 32ab) 각각의 방전셀(18) 경계선에 대응하는 부분에 상기 제1, 제2 어드레스전극(11, 12)과 교차하는 방향으로 신장 형성된다.
도 8은 본 발명의 제3 실시예이다. 이 실시예는 제2 실시예의 유지전극(31)과 주사전극(32)의 구조와 이에 상응하도록 격벽(16)을 이동시킨 구조이다. 이 경우, 제1 격벽부재(16a)는 제1, 제2 어드레스전극(11, 12)과 나란한 방향에 대하여 각 방전셀(18) 마다 독립적으로 형성되어, 제1, 제2 어드레스전극(11, 12)의 신장 방향(y 축 방향)을 따라 유지전극(31) 및 주사전극(32)의 길이 방향(x 축 방향)을 따라 일정 거리 이동되어 형성된다. 제2 격벽부재(16b)는 이동된 제1 격벽부재(16a)의 선단 사이에 구비된다. 즉, 제2 격벽부재(16b)는 제1 격벽부재(16a)의 선단들과 교차하여 형성된다. 이와 같은 형상의 격벽(16)은 유지전극(31)의 투명전극(31a)과 주사전극(32)의 투명전극(32a)에 대응하는 형상으로 방전셀(18)을 형성하므로 진공자외선으로 방전셀(18) 내에 형성된 형광체층(19)을 폭넓게 여기시켜, 가시광을 발생시키게 하므로 가시광의 광량을 증대시킨다.
이 제1 격벽부재(16a)와 제2 격벽부재(16b)에 의한 방전셀(18)은 도시된 바와 같이 두 부재(16a, 16b)가 교차되는 부분이 직각을 가지는 사각형으로 형성될 수도 있고, 제1 격벽부재(16a)와 제2 격벽부재(16b)가 교차되는 부분에 라운드를 가지는 구조로 형성될 수도 있다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범 위에 속하는 것은 당연하다.
이상 설명한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, 전면기판에 유지전극과 주사전극을 구비하고, 이 전극들 중에서 유지전극을 방전셀의 일측에 구비하고 주사전극을 방전셀의 다른 측에 면방전 구조로 구비하며, 이 유지전극과 주사전극을 이웃하는 방전셀에 공유하여 교호적으로 배치하고, 배면기판에 제1, 제2 어드레스전극 각각을 짝수군 방전셀과 홀수군 방전셀의 어드레싱에 각각 관여케 하므로, 주사전극이 이웃하는 방전셀에 공유되어 동시에 짝수군 방전셀과 홀수군 방전셀을 동시에 리셋시키므로 리셋 기간을 단축시키며, 또한 제1 어드레스전극과 제2 어드레스전극이 짝수군 방전셀과 홀수군 방전셀을 동시에 어드레싱 하므로 어드레싱 기간을 단축시키는 효과가 있다. 이와 같이 리셋 기간 및 어드레싱 기간의 단축은 유지방전 기간을 연장시키게 되어 계조 표현력을 향상시키게 된다.

Claims (14)

  1. 서로 대향 배치되는 제1 기판 및 제2 기판;
    상기 제1 기판과 제2 기판 사이에 배치되어 방전셀을 구획하는 격벽;
    상기 방전셀 내에 형성되는 형광체층;
    상기 방전셀을 사이에 두고 상기 제2 기판에 일 방향을 따라 신장 형성되고, 상기 방전셀의 양측에 서로 나란히 교호적으로 배치되며, 서로 이웃하는 방전셀에 각각 공유되는 제1 전극과 제2 전극; 및
    상기 제1 전극 및 제2 전극과 교차되고, 상기 방전셀을 사이에 두고 상기 제1 기판에 신장 형성되며, 상기 각 방전셀에 대응하여 서로 나란히 배치되는 제1 어드레스전극과 제2 어드레스전극을 포함하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 제1 어드레스전극과 제2 어드레스전극은 연속적으로 배치되는 상기 방전셀에 대하여, 각 방전셀의 내부를 향하여 교호적으로 돌출되는 돌출부를 각각 구비하는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    상기 제1 어드레스전극과 제2 어드레스전극은 연속적으로 배치되는 상기 방전셀에 대하여, 그 양측에 배치되어 각 방전셀의 내부를 향하여 교호적으로 돌출되 는 돌출부를 각각 구비하고,
    상기 제1 어드레스전극의 돌출부와 제2 어드레스전극의 돌출부는 서로 인접하는 방전셀의 반대측에서 각 방전셀의 내부를 향하여 형성되는 플라즈마 디스플레이 패널.
  4. 제 3 항에 있어서,
    상기 제1 어드레스전극의 돌출부와 제2 어드레스전극의 돌출부는 제1 전극 또는 제2 전극을 기준으로 대칭 배치되는 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 제1 어드레스전극과 제2 어드레스전극은 금속 전극으로 형성되는 플라즈마 디스플레이 패널.
  6. 제 1 항에 있어서,
    상기 제1 전극 및 제2 전극 각각은 상기 각 방전셀의 일측에서 각 방전셀 내부를 향하여 돌출 형성되는 투명전극, 및
    상기 투명전극의 격벽 대향 측에 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 버스전극을 포함하는 플라즈마 디스플레이 패널.
  7. 제 1 항에 있어서,
    상기 제1 전극 및 제2 전극 각각은 상기 방전셀의 내부에 배치되는 투명전극과,
    상기 상기 투명전극의 상기 격벽 대향 측에 상기 어드레스전극과 교차하는 방향으로 신장되는 버스전극을 포함하는 플라즈마 디스플레이 패널.
  8. 제 1 항에 있어서,
    상기 격벽은 상기 어드레스전극과 나란한 방향으로 형성되는 제1 격벽부재와,
    상기 제1 격벽부재와 교차하도록 형성되는 제2 격벽부재를 포함하는 플라즈마 디스플레이 패널.
  9. 제 1 항에 있어서,
    상기 제1 전극 및 제2 전극 각각은 상기 방전셀의 양측에 구비되는 제1 어드레스전극과 제2 어드레스전극 측으로 각각 치우쳐 배치되는 제1 투명전극 및 제2 투명전극,
    상기 제1 투명전극 및 제2 투명전극의 상기 방전셀 경계선에 대응하는 부분에 상기 어드레스전극과 교차하는 방향으로 신장되는 버스전극을 포함하는 플라즈마 디스플레이 패널.
  10. 제 1 항에 있어서,
    상기 격벽은 상기 어드레스전극과 나란한 방향에 대하여 각 방전셀 마다 독립적으로 형성되어, 상기 어드레스전극의 신장 방향을 따라 제1 전극 및 제2 전극의 신장 방향으로 일정 거리 이동되어 형성되는 제1 격벽부재와,
    상기 제1 격벽부재와 교차하도록 형성되는 제2 격벽부재를 포함하는 플라즈마 디스플레이 패널.
  11. 제 10 항에 있어서,
    상기 제1 전극 및 제2 전극 각각은 상기 방전셀의 양측에 구비되는 제1 어드레스전극과 제2 어드레스전극 측으로 각각 치우쳐 배치되는 제1 투명전극 및 제2 투명전극,
    상기 제1 투명전극 및 제2 투명전극의 상기 방전셀 경계선에 대응하는 부분에 상기 어드레스전극과 교차하는 방향으로 신장되는 버스전극을 포함하는 플라즈마 디스플레이 패널.
  12. 방전셀의 일측 제2 기판에 서로 나란히 교호적으로 배치되어 서로 이웃하는 방전셀에 각각 공유되는 제1 전극 및 제2 전극과, 상기 제1 전극 및 제2 전극과 교차하고 제1 기판에 구비되어 상기 각 방전셀에 대응하여 서로 나란히 배치되는 제1 어드레스전극과 제2 어드레스전극을 포함하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    어드레싱 기간에서, 이웃하는 일측 방전셀과 다른 방전셀에 공유되는 제2 전 극에 스캔 펄스를 인가하는 단계; 및
    상기 스캔 펄스가 인가되는 상기 일측 방전셀과 다른측 방전셀을 어드레싱 하는 단계를 포함하는 플라즈마 디스플레이 패널 구동방법.
  13. 제 12 항에 있어서,
    상기 이웃하는 방전셀 중 일측 방전셀은 제1 어드레스전극으로 어드레싱 하는 플라즈마 디스플레이 패널 구동방법.
  14. 제 12 항에 있어서,
    상기 이웃하는 방전셀 중 다른측 방전셀은 제2 어드레스전극으로 어드레싱 하는 플라즈마 디스플레이 패널 구동방법.
KR1020040111383A 2004-12-23 2004-12-23 플라즈마 디스플레이 패널 및 그 구동방법 KR100684722B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040111383A KR100684722B1 (ko) 2004-12-23 2004-12-23 플라즈마 디스플레이 패널 및 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040111383A KR100684722B1 (ko) 2004-12-23 2004-12-23 플라즈마 디스플레이 패널 및 그 구동방법

Publications (2)

Publication Number Publication Date
KR20060072677A KR20060072677A (ko) 2006-06-28
KR100684722B1 true KR100684722B1 (ko) 2007-02-20

Family

ID=37165837

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040111383A KR100684722B1 (ko) 2004-12-23 2004-12-23 플라즈마 디스플레이 패널 및 그 구동방법

Country Status (1)

Country Link
KR (1) KR100684722B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990087877A (ko) * 1998-05-27 1999-12-27 아끼구사 나오유끼 플라즈마디스플레이패널구동방법및구동장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990087877A (ko) * 1998-05-27 1999-12-27 아끼구사 나오유끼 플라즈마디스플레이패널구동방법및구동장치

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
공개특허 1019990087877

Also Published As

Publication number Publication date
KR20060072677A (ko) 2006-06-28

Similar Documents

Publication Publication Date Title
KR100324262B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
JP2002270102A (ja) プラズマディスプレーパネル
KR100625496B1 (ko) 플라즈마 디스플레이 패널
KR100684722B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
JP4713717B2 (ja) プラズマディスプレーパネルの電極構造及び維持電極駆動方法
KR100648728B1 (ko) 플라즈마 디스플레이 패널
KR100759449B1 (ko) 플라즈마 디스플레이 패널
JP3604357B2 (ja) プラズマディスプレーパネル及びその駆動方法
JP4441368B2 (ja) プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
KR100637471B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100648727B1 (ko) 플라즈마 디스플레이 패널
KR100612238B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100625462B1 (ko) 플라즈마 디스플레이 패널의 서스테인 구동방법
KR100536256B1 (ko) 플라즈마 디스플레이 패널
KR100560528B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100649234B1 (ko) 플라즈마 디스플레이 패널
KR100560469B1 (ko) 플라즈마 디스플레이 패널
KR20050114059A (ko) 플라즈마 디스플레이 패널
KR100599626B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100879286B1 (ko) 플라즈마 디스플레이 패널
KR100684844B1 (ko) 플라즈마 디스플레이 패널
KR100667942B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100667940B1 (ko) 플라즈마 디스플레이 패널 및 이의 구동방법
KR100705829B1 (ko) 플라즈마 표시 패널
KR100648716B1 (ko) 플라즈마 디스플레이 패널 및 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee