KR100676116B1 - 미디어 컨버터, 그 제어 방법, 및 이를 이용한 장애 검출시스템 및 검출 방법 - Google Patents

미디어 컨버터, 그 제어 방법, 및 이를 이용한 장애 검출시스템 및 검출 방법 Download PDF

Info

Publication number
KR100676116B1
KR100676116B1 KR1020010055596A KR20010055596A KR100676116B1 KR 100676116 B1 KR100676116 B1 KR 100676116B1 KR 1020010055596 A KR1020010055596 A KR 1020010055596A KR 20010055596 A KR20010055596 A KR 20010055596A KR 100676116 B1 KR100676116 B1 KR 100676116B1
Authority
KR
South Korea
Prior art keywords
data block
physical layer
received data
media converter
media
Prior art date
Application number
KR1020010055596A
Other languages
English (en)
Other versions
KR20020071698A (ko
Inventor
다나까가즈야스
Original Assignee
아라이도 테레시스 호르딩구스 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2001056485A external-priority patent/JP3485312B2/ja
Priority claimed from JP2001056484A external-priority patent/JP3459046B2/ja
Application filed by 아라이도 테레시스 호르딩구스 가부시키가이샤 filed Critical 아라이도 테레시스 호르딩구스 가부시키가이샤
Publication of KR20020071698A publication Critical patent/KR20020071698A/ko
Application granted granted Critical
Publication of KR100676116B1 publication Critical patent/KR100676116B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/46Interconnection of networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/50Testing arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/40Network security protocols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/08Protocols for interworking; Protocol conversion

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

응답 테스트가 케이블 측으로부터 활성화 되도록 하는 응답테스트, 및 용이한 장애 발생 검출을 가능하게 하는 미디어 컨버터가 제공된다. 다른 유형의 전송 매체에 접속된 물리층 인터페이스의 한 쌍은 물리층 인터페이스 사이에 전달되는 데이터를 일시적으로 저장하는 메모리를 통해서 접속된다. 미디어 컨버터는 메모리에 저장된 수신 데이터 블록이 수신 데이터 블록의 소스 어드레스 필드에서 미디어 컨버터에 유일하게 할당된 트리거 데이터를 포함하는지의 여부를 판정한다. 오직 메모리에 저장된 수신 데이터 블록이 트리거 데이터를 포함할 때는, 수신 데이터 블록에 대응하는 응답 데이터 블록이 수신 데이터 블록을 전송한 소스에 반송한다.
미디어 컨버터, 전송매체, 변환기, 컨버터

Description

미디어 컨버터, 그 제어 방법, 및 이를 이용한 장애 검출 시스템 및 검출 방법 {MEDIA CONVERTER, CONTROL METHOD THEROF, AND FAILURE DETECTING SYSTEM AND METHOD USING THE SAME}
도 1 은 본 발명의 제 1 실시형태에 따른 미디어 컨버터의 내부 회로를 도시한 블록도.
도 2 는 제 1 실시형태에 이용된 트리거 패킷의 포맷을 도시한 다이어그램.
도 3 은 제 1 실시형태에서 응답 테스트 동작의 순서를 도시한 다이어그램.
도 4 는 미디어 컨버터에서 테스트 제어동작을 도시한 플로우챠트.
도 5 는 관리스위치에서 테스트 제어 동작을 도시한 플로우챠트.
도 6 은 본 발명의 제 2 실시형태에 따른 테스트 관리기를 갖는 미디어 컨버터의 내부 회로를 도시한 블록도.
도 7 은 본 발명의 제 3 실시형태에 따른 장애 검출 방법의 설명을 위한 네트워크 시스템을 도시한 개략적인 구성도.
도 8 은 제 3 실시형태에서 응답 테스트 동작의 순서를 도시한 다이어그램.
도 9 는 테스트 관리기를 갖는 미디어 컨버터에서 테스트 제어 동작을 도시한 플로우챠트.
도 10 은 테스트 관리기에서 테스트 제어 동작을 도시한 플로우챠트.
도 11 은 본 발명의 제 4 실시형태에 따른 테스트 관리기를 갖는 미디어 컨버터의 내부 회로를 도시한 블록도.
*도면의 주요부분에 대한 간단한 설명
10, 600 : 미디어 컨버터 20, 30 : 관리 스위치
101, 201,401 : 물리층 디바이스 103 : 메모리
104 : PLD 105, 203, 403, 604 : 마이크로 프로세서
202 : MAC 602 : 테스트 관리기
603 : 전용버스 605 : NIC
본 발명은 한 유형의 매체로부터 다른 유형의 매체로, 예를 들어, UTP (Unshielded Twisted Pair; 이하, UTP 로 축약) 같은 전기 도전 케이블로부터 광섬유로, 변환하는 미디어 컨버터에 관한 것이다. 본 발명은 또한 미디어 컨버터를 이용하는 링크 테스트 방법 및 미디어 컨버터의 제어 방법에 관한 것이다.
최근에는, 광섬유 설치에 의해 가정 또는 사무실로 음악, 동영상, 및 의료 데이터 같은 멀티미디어 데이터의 고속 전송을 가능하게 하는 FTTH (Fiber To The Home) 에 대한 논의가 진행되고 있다. FTTH 의 시대에서, 미디어 컨버터 (Media Converter) 는 가정 또는 회사에서 컴퓨터에 광섬유 라인을 접속하기 위한 필수불가결의 통신장치이다.
일반적으로, 미디어 컨버터는 광섬유 케이블 및 UTP 케이블에 접속된 한쌍의 포트를 보유한다. 각각의 포트에는, IEE802.3 규격을 따르는 MII (Media Indepent Interface) 지원하는 물리층 디바이스가 제공된다.
또한, 미디어 컨버터는 일 유형의 매체로부터 다른 유형의 매체로 변환하기 때문에, 통상 하나의 링크가 단절 (disconnect) 된 경우, 다른 링크도 자동적으로 단절되도록 하는 미싱 링크 기능 (missing link function) 을 가진다. 예를 들어, 광섬유측의 링크가 광섬유 케이블 상의 어떠한 장애에 의해 단절되는 경우, 미디어 컨버터는 자동적으로 UTP 케이블 측의 다른 링크를 단절한다.
광섬유 케이블에 UTP 케이블을 접속하기 위한 미디어 컨버터가 사용되는 경우, 각각의 케이블이 대응하는 링크에 대응하는 반대편 디바이스에 적절하게 접속되었는지의 여부를 체크하기 위해 링크 테스트를 행하는 것이 필요하다.
통상적인 미디어 컨버터에는 각각의 링크가 적절하게 설치되었는지의 여부를 판정하기 위해 링크 테스트 기능이 활성화되게 하는 링크 테스트 스위치가 제공된다. 각 포트의 링크 상태는 각 포트에 대해 제공되는 발광다이오드 (LED) 에 의해 표시된다.
네트워크의 다양한 링크 테스트 기술들이 제안되어 왔다. 예를 들어, 일본특개평 8-331126 (심사미청구) 은 링크에 의해 접속된 두개의 인접한 스위치들 사이에서 전송되는 특별한 제어코드를 이용하는 링크 테스트 방법을 개시한다. 더욱 구체적으로, 하나의 스위치는 다른 스위치로 제어코드를 전송하고, 다음으로, 소스 스위치에 응답 메시지를 반송한다. 소스 스위치는 제어코드에 대한 응답의 존부를 검출하고, 응답 메시지를 수신하는 경우, 그것을 분석하여, 링크가 정상적으로 기능하는지의 여부를 판정한다.
그러나, 상술한 링크 테스트 기술은 네트워크 스위치에서 이용되고, 근본적으로는 구조면에서 상이하며, 미싱 링크 기능으로 하나의 전송매체로부터 또하나의 전송매체로 변환하도록 설계된 미디어 컨버터로부터 기능한다.
상술한 바와 같이, 통상적인 미디어 컨버터가 링크 테스트 스위치를 동작함으로써, 테스트 모드에 설정되기 때문에, 케이블 측 (UTP 케이블 또는 광섬유 케이블) 으로부터 링크 테스트를 활성화 하는 것은 불가능하고, 따라서, 신속하고 용이하게 링크를 테스트 하는 것은 어렵다. 즉, 통상적인 미디어 컨버터는 네트워크측으로부터 제어되도록 설계되어 있지는 않다.
미디어 컨버터의 미싱 링크 기능이 활성화되면, 호스트 컴퓨터는 비록 미디어 컨버터가 정상적으로 동작하더라도, 미디어 컨버터의 어떠한 상태도 모니터할 수 없다.
따라서, 미디어 컨버터를 통해 링크에 임의의 에러가 발생하면, 호스트 측은 장애 위치를 특정할 수 없다. 즉, 호스트로부터 미디어 컨버터의 링크에서, 미디어 컨버터 자체에서, 또는 미디어 컨버터로부터 멀리 떨어진 링크에서 인지를 특정할 수 없다.
따라서, 본 발명의 목적은 응답 테스트가 케이블 측으로부터 활성화되도록 하는 미디어 컨버터 및 제어방법을 제공하는 것이다.
본 발명의 다른 목적은 미디어 컨버터를 포함하는 링크에서, 장애의 발생과 그 위치를 용이하게 검출할 수 있는 장애 검출 시스템 및 방법을 제공하는 것이다.
본 발명의 또다른 목적은 미디어 컨버터를 포함하는 링크에서, 장애의 발생과 그 위치를 용이하게 검출할 수 있는 장애 검출 시스템에 적합한 미디어 컨버터를 제공하는 것이다.
본 발명에 따르면, 일 유형의 매체로부터 다른 유형의 매체로 변환하는 미디어 컨버터에 있어서, 제 1 전송 매체에 접속된 제 1 물리층 인터페이스; 제 2 전송 매체에 접속된 제 2 물리층 인터페이스; 제 1 및 제 2 물리층 인터페이스 사이에 접속되어, 제 1 및 제 2 물리층 인터페이스 사이에 전달되는 데이터를 일시적으로 저장하는 메모리; 메모리에 저장된 수신 데이터 블록이 수신된 데이터 블록의 소정 위치에 소정 데이터를 포함하는지의 여부를 판정하는 판정기; 및 메모리에 저장된 상기 수신 데이터 블록이 상기 소정 데이터를 포함하는 것으로 판정되면, 상기 수신 데이터 블록에 대응하는 응답 데이터 블록은 상기 제 1 및 제 2 물리층 인터페이스 중 대응하는 하나로부터 수신 데이터 블록을 전송하는 소스에 반송되도록 제어하는 제어기를 구비하는 미디어 컨버터를 제공한다.
본 발명의 다른 태양에 따르면, 제 1 전송매체에 접속된 제 1 물리층 인터페이스; 제 2 전송매체에 접속된 제 2 물리층 인터페이스; 및 제 1 및 제 2 물리층 인터페이스 사이에 접속되며, 제 1 및 제 2 물리층 인터페이스 사이에 전송될 데이터를 일시적으로 저장하는 메모리를 구비하는 미디어 컨버터를 제어하는 방법으로서, a) 메모리에 저장된 수신 데이터 블록이 수신 데이터 블록의 소정 위치에서 소정 데이터를 포함하는지의 여부를 판정하는 단계; b) 메모리에 저장된 수신 데이터 블록이 상기 소정 데이터를 포함하는 것으로 판정되면, 수신 데이터 블록에 대응하는 응답 데이터 블록을 생성하는 단계; 및 c) 제 1 및 제 2 물리층 인터페이스 중 대응하는 하나로부터 상기 수신 데이터 블록을 전송한 소스에 상기 응답 데이터 블록을 반송하는 단계를 포함하는 미디어 컨버터 제어 방법을 제공한다.
본 발명의 다른 태양에 따르면, 제 1 전송매체에 접속된 제 1 물리층 인터페이스; 제 2 전송매체에 접속된 제 2 물리층 인터페이스; 및 제 1 및 제 2 물리층 인터페이스 사이에 접속되며, 제 1 및 제 2 물리층 인터페이스 사이에 전송될 데이터를 일시적으로 저장하는 메모리를 구비하는 미디어 컨버터를 제어하는 방법에 있어서, 제 1 및 제 2 물리층 인터페이스 각각은 IEEE802.3 규격을 따르는 MII (Media Independent Interface) 를 지원하며, 상기 제어 방법은, a) 메모리에 저장된 수신 데이터 블록이 수신 데이터 블록의 소정 위치에서 소정 데이터를 포함하는지의 여부를 판정하는 단계; b) 메모리에 저장된 수신 데이터 블록이 소정 데이터를 포함하는 것으로 판정되면, 상기 수신 데이터 블록에 대응하는 응답 데이터 블록을 생성하는 단계; c) 제 1 및 제 2 물리층 인터페이스 중 하나가 링크 단절되면, 상기 제 1 및 제 2 물리층 인터페이스 중 다른 하나도 또한 링크 단절 되도록, 상기 미디어 컨버터가 미싱 링크 상태인지를 판정하는 단계; 및 d) 메모리에 저장된 상기 수신 데이터 블록이 미싱 링크 상태에서 소정 데이터를 포함하는 것으로 판정되면, 미싱 링크 상태를 해제하여, 상기 제 1 및 제 2 물리층 인터페이스 중 하나로부터 수신 데이터 블록을 전송한 소스에 상기 응답 데이터 블록을 반송하는 단계를 포함하는 미디어 컨버터 제어방법을 제공한다.
본 발명에 따르면, 일 유형의 매체에서 다른 유형으로 변환하는 복수의 미디어 컨버터를 포함하는 링크 상의 장애를 검출하는 방법에 있어서, a) 각각의 미디어 컨버터에 데이터 블록의 소정 위치에 기입된 상기 미디어 컨버터의 식별 데이터를 갖는 데이터 블록을 전송하는 단계; b) 응답 데이터 블록이 소정 시간 간격 내에 대응하는 미디어 컨버터로부터 수신되는지의 여부를 판정하는 단계; 및 c) 상기 b) 단계의 판정 결과에 기초하여, 장애 위치를 판정하는 단계를 포함하는 링크 장애 검출 방법을 제공한다.
c) 단계에서, 응답 데이터 블록이 소정 시간 간격 내에 대응하는 미디어 컨버터로부터 수신되지 않으면, 상기 대응 미디어 컨버터를 넘는 위치에 장애가 발생되는 것이 판정될 수도 있다.
본 발명에 따르면, 일 유형의 매체로부터 다른 유형의 매체로 변환하는 복수개의 미디어 컨버터를 포함하는 링크 장애를 검출하는 시스템으로서, 상기 미디어 컨버터 중 하나에 접속된 테스트 관리기를 구비하고, 미디어 컨버터 각각은, 제 1 전송 매체에 접속된 제 1 물리층 인터페이스; 제 2 전송 매체에 접속된 제 2 물리층 인터페이스; 제 1 및 제 2 물리층 인터페이스에 접속되고, 제 1 및 상기 제 2 물리층 인터페이스들 사이에 전송되는 데이터를 일시적으로 저장하는 메모리; 및 메모리에 저장된 수신 데이터 블록이 수신 데이터 블록의 소정 위치에서 자신의 식별 데이터인지의 여부를 판정하고, 메모리에 저장된 수신 데이터 블록이 식별 데이터를 포함하는 것으로 판정되면, 수신 데이터 블록에 대응하는 응답 데이터 블록을 생성하여, 상기 응답 데이터 블록을 상기 제 1 및 상기 제 2 물리층 인터페이스 중 대응되는 하나로부터 상기 수신 데이터 블록을 전송한 소스에 반송하는 미디어 컨버터 제어기를 포함하는 링크 장애 검출 시스템을 제공한다. 상기 테스트 관리기는, 네트워크 관리기에 접속된 인터페이스; 및 미디어 컨버터 각각에 데이터 블록을 전송하는 테스트 관리기 제어기를 구비하고, 상기 데이터 블록은 상기 데이터 블록의 소정 위치에 기입된 미디어 컨버터의 식별 데이터를 가지며, 상기 테스트 관리기 제어기는 응답 데이터 블록이 소정 시간 간격 내에 대응하는 상기 미디어 컨버터로부터 수신되는지의 여부를 판정하고, 판정 결과에 기초하여 장애 위치를 판정한다.
복수개의 전송 매체로 이루어진 링크의 장애 탐색에 이용되는 테스트 관리기를 갖는 미디어 컨버터로서, 제 1 전송매체에 접속된 제 1 물리층 인터페이스; 제 2 전송매체에 접속된 제 2 물리층 인터페이스; 제 1 및 상기 제 2 물리층 인터페이스에 접속되고, 제 1 및 상기 제 2 물리층 인터페이스들 사이에 전송되는 데이터를 일시적으로 저장하는 메모리; 메모리에 저장된 수신 데이터 블록이 수신 데이터 블록의 소정 위치에서 자신의 식별 데이터인지의 여부를 판정하고, 메모리에 저장된 수신 데이터 블록이 식별 데이터 블록이 식별 데이터를 포함하는것으로 판정되면, 수신 데이터 블록에 대응하는 응답 데이터 블록을 생성하여, 상기 응답 데이터 블록을 상기 제 1 및 상기 제 2 물리층 인터페이스 중 대응되는 하나로부터 상기 수신 데이터 블록을 전송한 소스에 반송하는 미디어 컨버터 제어기; 네트워크 관리기에 접속된 인터페이스; 및 미디어 컨버터 각각에 데이터 블록을 전송하는 테스트 관리기 제어기로서, 상기 데이터 블록은 상기 데이터 블록의 소정 위치에 기입된 상기 미디어 컨버터의 식별 데이터를 가지며, 상기 테스트 관리기 제어기는 응답 데이터 블록이 소정 시간 간격 내에 대응하는 미디어 컨버터로부터 수신되는지의 여부를 판정하고, 판정 결과에 기초하여 장애 위치를 판정하는 테스트 관리 제어기를 구비하는 미디어 컨버터를 제공한다.
삭제
제 1 실시형태
도 1 을 참조하면, 본 발명의 제 1 실시형태에 따른 미디어 컨버터 (MC; 10) 가 100BASE-TX:UTP 케이블을 통해서 호스트 컴퓨터 또는 관리 스위치 (20) 에 접속되고, 100BASE-FX:광 케이블을 통해서 다른 호스트 컴퓨터 또는 관리 스위치 (30) 에 접속된다. 이러한 시스템은 간략한 설명을 위해 단지 예로서 제시되어 있음은 물론이다.
미디어 컨버터
미디어 컨버터 (10) 는 물리층 디바이스 (PHYs; 101 및 102) 에 제공되는 한 쌍의 포트를 가지며, 각각은 UTP 케이블 및 광케이블에 접속된다. 전술한 바와 같이, 물리층 디바이스 (101 및 102) 는 IEEE802.3 규격을 따르는 MII (Media Independent Interface) 를 지원한다.
미디어 컨버터 (10) 에는 전송과 수신 간의 주파수 편차를 흡수하기 위해 물리층 디바이스들 (101 및 102) 간에 접속된 FIFO (First-in-first-out) 메모리 (103) 가 더 제공된다. 하나의 물리층 디바이스에 수신된 데이터는 FIFO 메모리 (103) 내부로 순차적으로 기입되고, 그 후, 다른 물리층 디바이스에 출력되는 것과 동일한 순서로 FIFO 메모리 (103) 로부터 판독된다.
또한, FIFO 메모리 (103) 는 소정 로직 기능을 제공하기 위해 프로그램된 PLD (programmable logic device; 104) 에 접속된다. 오직 FIFO 메모리 (103) 가 소정 데이터와 일치하기만 하면, 후술하는 바와 같이, PLD (104) 는 패킷이 수신된 후 소정 타이밍에서 FIFO 메모리 (103) 에 저장된 데이터를 체크하고, 마이크로프로세서 (105) 에 가능 (Enable) 신호 (ELB) 를 출력하도록 설계된다.
PLD (104) 로부터 가능 신호 (ELB) 를 수신하면, 마이크로 프로세서 (105) 는 소정의 응답 패킷을 생성하여, 그것을 수신된 패킷에 대한 응답으로 소스에 반송하기 위해, 대응하는 물리층 디바이스를 제어한다.
또한, 마이크로 프로세서 (105) 는 IEEE802.3-규격 MII 에 따라서 물리층 디바이스 (101 및 102) 에 병합된 farEF (far End Fault) 레지스터 및 강제링크 (Force Link) 레지스터를 포함하는 내부 레지스터에 액세스할 수 있다. 따라서, 링크 설정 상태를 표시하는 링크 정보 및/또는 반/전 (half/full) 듀플렉스는 각 물리층 디바이스로부터 획득될 수 있다. 또한, 그러한 강제링크 레지스터에 접속함으로써, 물리층 디바이스가 전송단절 상태에서 전송상태가 되도록 하는 것이 가능하다.
관리스위치 (20) 에는 IEEE802.3-규격에 따르는 MII (Media Independent Interface), MAC (Media Acess Control) 층 디바이스 (202), 및 마이크로 프로세서 (CPU; 203) 를 지원하는 물리층 디바이스 (20) 가 제공된다. 물리층 디바이스 (201) 는 UTP 케이블을 통해서 미디어 컨버터 (10) 의 물리층 디바이스 (101) 에 접속된다. 따라서, 링크의 설정 상태를 나타내는 링크 정보는 물리층 디바이스 (201) 로부터 획득될 수 있다. 또한, 그 강제링크 레지스터를 액세스함으로써, 링크 단절 상태에 있는 물리층 디바이스 (201) 가 전송가능한 상태로 되도록 하는 것이 가능하다.
관리 스위치 (30) 는 관리스위치 (20) 와 유사한 회로 구조를 가진다. 물리층 디바이스는 광섬유를 통해 미디어 컨버터 (10) 의 물리층 디바이스 (102) 에 접속된다. 물리층 디바이스는 또한 IEEE802.3-규격에 따르는 MII 를 지원한다.
통상적인 이더넷 (Ethernet) 패킷이 전송되는 경우, 미디어 컨버터 (10) 는 통상적인 미디어 변환만을 수행한다. 특히, 관리 스위치 (20) 로부터 수신된 통상 이더넷 패킷은 미디어 컨버터 (10) 에 의해 광데이터로 변환되고, 광데이터는 광케이블을 통해 지정된 호스트 컴퓨터 또는 관리 스위치 (30) 에 전송된 다. 반대로, 관리스위치 (30) 로부터 수신된 통상적인 광데이터는 미디어 컨버터 (10) 에 의해 통상적인 이더넷 패킷으로 변환되고, 통상적인 이더넷 패킷은 UTP 케이블을 통해 관리 스위치 (20) 에 전송된다.
응답 테스트가 활성화되는 경우, 관리 스위치 (20) 는 소정 트리거 데이터 (이하, 트리거 패킷 (PTRG) 이라 함) 를 포함하는 특별한 이더넷 패킷을 생성하고, 그것을 UTP 케이블을 통해서 미디어 컨버터 (10) 에 전송한다.
트리거 패킷
도 2 를 참조하면, 통상적인 이더넷 패킷과 유사하게, 트리거 패킷은 8-바이트 전단부, 6-바이트 지정 어드레스 필드, 6-바이트 소스 어드레스 필드, 48-1502 바이트의 데이터 필드, 및 4-바이트 FCS 필드로 구성된다. 트리거 패킷의 경우, 소정 트리거 데이터는 소스 어드레스 필드에 기입된다.
트리거 데이터는 식별번호 같은 가급적 유일한 데이터이다. 여기서, 회로 보드 번호는 벤더 (vendor) 에 의해 회로보드에 할당된 유일한 번호이기 때문에, 미디어 컨버터 (10) 에 병합된 회로보드에 할당된 ID 번호는 트리거 데이터로 이용된다. 그러한 회로 보드 번호는 트리거 데이터로 이용되어, 미디어 컨버터 (10) 에 그것을 전송하기 위해 소스 어드레스 필드에 저장된 회로보드 번호를 가지는 트리거 패킷을 생성한다.
소스 어드레스 필드에 저장된 자신의 회로보드 번호를 갖는 패킷을 수신할 때, 미디어 컨버터 (10) 는 응답 테스트 모드로 전환하고, 관리 스위치 (20)에 그것을 반송하기 위해 응답 패킷을 생성한다. 소스 어드레스 필드에 저장된 자신의 회로보드 번호와 다른 데이터를 갖는 패킷을 수신할 때, 미디어 컨버터 (10) 는 패킷을 일반적인 패킷으로 통과시킨다.
이하, 미디어 컨버터의 응답 테스트 동작을 설명한다.
응답 테스트 순서
도 3 을 참조하면, 관리 스위치 (20) 에 링크 단절이 검출될 때 (S301), 마이크로 프로세서 (203) 는 테스트 프로그램을 시작한다 (S302). 테스트 모드에서, 마이크로 프로세서 (203) 는 소스 어드레스 필드에 기입된 미디어 컨버터 (10)의 회로 보드 번호를 갖는 트리거 패킷 (PTRG) 을 생성하고, 그것을 물리층 디바이스 (201) 를 통해서 UTP 케이블에 전송한다.
물리층 디바이스 (101) 가 트리거 패킷 (PTRG) 을 수신하면, 미디어 컨버터 (10) 는 테스트 모드로 전환되고 (S303), 미싱 링크 기능이 해제되고 (Disable) (S304), 응답 패킷 (PRPL) 이 동일한 물리층 디바이스 (101) 를 통해서 관리스위치 (20) 로 재전송된다. 테스트 모드 후, 소정 시간이 지나면, 미디어 컨버터 (10) 는 일반모드로 복귀한다 (S305).
관리스위치 (20) 가 특정 응답 패킷 (PRPL) 을 수신하면, 링크가 일반적으로 설정된 것으로 판정된다. 관리 스위치 (20) 가 소정 시간 내에 응답 패킷 (PRPL) 을 수신하지 못하거나, 응답 패킷 (PRPL) 이 특정한 것이 아니면, 장애가 발생한 것으로 판정된다 (S306).
도 3 에서, 일반모드의 응답 테스트가 도시되어 있다. 그러나, 미싱 링크 기능에 의해 링크가 단절되는 경우, 유사한 응답 테스트가 또한 진행될 수 있다. 이하, 미싱 링크 모드에서의 미디어 컨버터 (10) 및 관리스위치 (20) 의 테스트 동작을 설명한다.
미디어 컨버터의 테스트 제어
도 4 를 참조하면, 미디어 컨버터 (10) 가 미싱 링크 모드일 때, 물리층 디바이스 (101 및 102) 는 수신을 제외하고 전송을 할 수 없도록 설정된다.
물리층 디바이스 (101 또는 102) 가 데이터를 수신하면, FIFO 메모리 (103) 에 저장된 데이터가, 특정 트리거 데이터 인지 여부를 판정하기 위해 데이터가 수신된 후 소정 타이밍에서, PLD (104) 는 FIFO 메모리 (103) 에 저장된 데이터를 체크한다 (S401). 여기서, 트리거 데이터 체크는 도 2 에 도시된 바와 같이 소스 어드레스 필드의 타이밍에서 수행된다.
특정 트리거 데이터가 수신 패킷의 소스 어드레스 필드에서 발견되면 (S401 단계에서 YES), PLD (104) 는 마이크로 프로세서 (105) 에 가능 신호(ELB) 를 출력하고, 마이크로 프로세서 (105) 는 그 동작 모드를 테스트 모드로 전환하고, 미싱 링크 기능을 해제한다 (S402).
그 후, 마이크로 프로세서 (105) 는 각 물리층 디바이스의 내부 저항기에 액세스하여 링크 정보를 획득한다 (S403). 여기서, 물리층 디바이스 (101) 가 트리거 패킷 (PTRG) 을 수신하기 때문에, 마이크로 프로세서 (105) 는 대응하는 물리층 디바이스 (102) 의 내부 저항기들에 액세스하여, 광케이블의 링크 정보를 획득한다.
계속하여, 마이크로 프로세서 (105) 는 소스 어드레스 필드에 기입된 획득링크 정보를 갖는 응답 패킷 (PRPL) 을 생성하고, 그것을 트리거 패킷 (PTRG) 을 수신한 물리층 디바이스 (101) 로부터 소스에 전송한다 (S404). 그 후, 마이크로 프로세서 (105) 는 일반모드로 복귀한다 (S405). 수신 데이터 패킷이 내부에 포함된 자신의 트리거 데이터를 갖는 패킷이 아니면 (S401 단계에서 NO), 패킷은 일반모드에서 전송된다 (S405).
관리스위치의 테스트 제어
UTP 케이블 측의 링크가 동일한 이유로 단절된다고 가정하자. 이 경우, 관리 스위치 (20) 는 장애가 발생하는 지점을 알 수 없다. 예를 들어, UTP 케이블이 단절되거나, 미디어 컨버터 (10) 가 광케이블 측의 접속단절에 의해 기인한 미싱 링크 기능을 하는 경우, 관리 스위치 (20) 는 UTP 케이블 측의 링크 단절만을 검출한다. 즉, 관리 스위치 (20) 는 UTP 케이블에 의한 접속 단절 및 미싱 링크 기능에 의한 접속단절을 구별할 수 없다.
도 5 를 참조하면, 마이크로 프로세서 (203) 가 UTP 케이블 측 (S501 단계에서 YES) 의 링크 단절을 검출하면, 마이크로 프로세서 (203) 는 물리층 디바이스 (201) 의 강제 링크 레지스터에 액세스하여, 물리층 디바이스 (201) 를 강제링크 가능 상태로 되게 한다 (S502).
물리층 디바이스 (201) 가 강제링크 가능 상태로 전환되면, 마이크로 프로세서 (203) 는 소스 어드레스 필드에 기입된 미디어 컨버터 (10) 의 특정 번호 (여기서, 회로보드 번호) 를 갖는 트리거 패킷 (PTRG) 을 생성하고, UTP 케이블을 통해서 그것을 전송한다. 마이크로 프로세서 (203) 는 강제링크 가능 상태를 해제하고 (S504), 일반모드로 복귀하며 (S505), 소정 시간 동안 수신될 트리거 패킷 (PTRG) 의 대응 응답 패킷을 수신대기한다 (S506, S507 및 S508).
응답 패킷 (RPRL) 이 소정 시간 내에서 수신되면 (S506 단계에서 YES), 응답 패킷 (RPRL) 에 포함된 미디어 컨버터 (10) 의 링크 정보는 분석을 위해 판독된다 (S507). 소정 시간의 경과 후에 (S508 단계에서 YES), 수신 링크 정보에 기초한 판정이 행하여 진다 (S509).
예를 들어, 응답 패킷 (PPRL) 이 소정 시간 내에 수신된 경우, 적어도 UTP 케이블 및 미디어 컨버터 (10) 가 일반적으로 동작하고, 더 멀리 떨어진 케이블 또는 디바이스에서 장애가 발생하는 것으로 판정될 수 있다. 이 경우, 장애가 광섬유측에서 발생할 수도 있다는 것은 응답 패킷 (PPRL) 에 포함되는 링크 정보로부터 판정될 수 있다.
응답 패킷 (PPRL) 이 소정 시간 내에 수신되지 않는 경우 (S506 단계에서 NO 및 S508 단계에서 YES), UTP 케이블 및/또는 미디어 컨버터 (10) 가 어떤 장애를 가진다고 판정될 수 있다.
상술한 바와 같이, 제 1 실시형태에 따른 미디어 컨버터는 소정 트리거 패킷을 수신하면 자동적으로 테스트 모드로 전환되고, 트리거 패킷에 대한 응답 패킷은 전송측에 반송된다. 이러한 방법으로, 응답 테스트는 케이블 측으로부터 활성화될 수 있다.
그 후, 링크 접속단절이 검출되면, 호스트측은 트리거 패킷을 전송하기 위해 물리층 디바이스를 강제 링크 가능 상태가 되도록 한다. 미싱 링크 상태 하에서 미디어 컨버터가 트리거 패킷을 수신하면, 미디어 컨버터는 미싱 링크 기능을 해제하여, 전송측에 응답 패킷을 반송한다. 따라서, 응답 패킷을 수신하면, 호스트측은 적어도 미디어 컨버터 및 미디어 컨버터의 링크가 일반적으로 동작하는 것으로 판정할 수 있고, 반면에, 응답 패킷이 돌아오지 않으면, 미디어 컨버터 및 링크 중 적어도 하나는 장애를 갖는 것으로 판정될 수 있다.
제 2 실시형태
이하, 본 발명의 제 2 실시형태에 따른 미디어 컨버터를 설명한다.
도 6 을 참조하면, 미디어 컨버터 (600) 는 미디어 컨버터 (601), 및 전용버스 (603) 를 통해 미디어 컨버터 (601) 의 마이크로 프로세서 (105) 에 접속된 테스트 관리기 (602) 로 구성된다. 미디어 컨버터 (601) 는 실제적으로 도 1 에 도시된 미디어 컨버터 (10) 와 동일한 구조를 갖기 때문에 (FIFO 메모리 (103) 및 PLD (104) 는 도 3 에 미도시), 도 1 을 참조하여 전술한 것과 유사한 회로 블록은 동일한 도면 부호가 사용되고, 설명은 생략한다.
테스트 관리기 (602) 는 마이크로 프로세서 (604) 및 네트워크 인터페이스 카드 (NIC; 605) 를 포함한다. 마이크로 프로세서 (604) 는 버스 (603) 를 통해 미디어 컨버터 (301) 의 마이크로 프로세서 (105) 에 접속된다. 네크워크 인터페이스 카드 (605) 는 10M UTP 케이블을 통해서 네트워크 관리도구 (미도시) 와 접속된다.
후술하는 바와 같이, 테스트 관리기 (602) 는 링크 상태를 모니터하고, 테스트 개시를 지시하고, 수집된 정보를 분석하여 판단한다. 상술한 미디어 컨버터 (601) 가 컨버터 (10) 와 기본적으로 동일한 방식으로 동작함에도 불구하고, 전용 버스 (603) 를 통한, 마이크로프로세서 (105) 및 테스트 관리기 (602) 의 마이크로프로세서 (604) 간의 제어 신호들 및 데이터의 교환에 있어서는 차이점이 존재한다.
이하, 미디어 컨버터 (600) 를 사용하는 테스트 시스템의 동작을 설명한다.
테스트 순서
도 7 에 도시된 바와 같이, 간략화를 위해, 미디어 컨버터 (600) 는 UTP 케이블 (UTP1) 을 통해 관리 스위치 (20) 및 광섬유 케이블 (FO) 을 통해 다른 미디어 컨버터 (40) 에 접속되며, 미디어 컨버터 (40) 는 또한 UTP 케이블 (UTP2) 에 접속된다고 가정한다.
또한, 장애가 UTP 케이블 (UTP2) 에서 발생했다고 가정한다. 이 경우, 미싱 링크 기능은 미디어 컨버터 (601 및 40) 양쪽에서 활성화되기 때문에, 전체 링크는 접속단절 상태이다.
도 8 을 참조하면, 테스트 관리기 (602) 는 미디어 컨버터 (601) 를 통해 링크 상태를 모니터링하고, 링크 접속단절을 검출하면 (S801), 테스트 관리기 (602) 는 네트워크 관리 도구에 링크 접속단절 상태를 통지한다 (S802). 네트워크 관리 도구가 링크 단절의 통지를 수신하면, 테스트 프로그램을 시작하기 위해 테스트 관리기 (602) 에 지시한다 (S803).
네트워크 관리 도구에 의해 지시를 받으면, 테스트 관리기 (302) 는 테스트 모드를 시작하고 (S804), 미디어 컨버터 (601) 로 하여금 테스트 모드로 전환하게 한다 (S805). 그 후, 미디어 컨버터 (601) 는 미싱 링크 기능을 해제하고 (S806), 물리층 디바이스 (102) 가 강제 링크 가능 상태로 전환하게 하여 (S807) 소스 어드레스 필드에 기입된 미디어 컨버터 (40) 의 유일한 번호를 갖는 트리거 패킷을 미디어 컨버터 (40) 에 전송한다. 트리거 패킷을 전송하고 난 후, 미디어 컨버터 (601) 는 강제링크를 해제하고 (S808), 테스트 관리기 (602) 에 링크 정보를 통지한다. 그 후, 미디어 컨버터 (601) 는 일반모드로 복귀하고 (S809), 그 후, 수신될 트리거 패킷의 대응 응답 패킷을 수신대기한다.
한편, 미디어 컨버터 (601) 로부터 트리거 패킷을 수신하면, 미디어 컨버터 (40) 는 테스트 모드로 전환되고 (S810), 미싱 링크 기능을 해제하여, 미디어 컨버터 (601) 로 응답 패킷을 반송 한다 (S811). 그 후, 미디어 컨버터 (40) 는 일반모드로 되돌아 온다 (S812). 미디어 컨버터 (601) 가 미디어 컨버터 (40) 로부터 응답 패킷을 수신하면, 미디어 컨버터 (601) 는 응답 패킷으로부터 링크 정보를 판독하고, 테스트 관리기 (602) 에 통지한다.
테스트 관리기 (602) 는 미디어 컨버터 (601 및 40) 로부터 수신된 링크 정보를 분석하여, 장애의 위치를 판단하고 (S513), 테스트 결과를 네트워트 관리 도구에 통지한다.
미디어 컨버터의 테스트 제어
도 9 를 참조하면, 테스트 관리기 (602) 가 테스트 모드를 시작하면 (S901 단계에서 YES), 미디어 컨버터 (601) 의 마이크로 프로세서 (105) 는 미싱 링크 기능을 해제하며 (S902), 물리층 디바이스 (102) 를 강제 링크 가능 상태로 전환하여, 다음 미디어 컨버터 (40) 에 트리거 패킷을 전송한다 (S903). 다음 미디어 컨버터 (40) 에 어드레스된 트리거 패킷을 전송한 후 (S904), 마이크로 프로세서 (105) 는 강제링크 상태를 해제하고 (S905), 각 물리층 디바이스로부터 링크 정보를 획득한다 (S906). 마이크로 프로세서 (105) 는 전용 버스를 통해 획득된 링크 정보를 테스트 관리기 (602) 에 통지한다 (S907).
그 후, 마이크로 프로세서 (105) 는 일반모드로 복귀하고 (S908), 수신될 전송 트리거 패킷의 응답 패킷을 수신대기한다 (S909). 마이크로 프로세서 (105) 가 응답 패킷을 수신하면 (S909 단계에서 YES), 응답 패킷에 저장된 링크 정보를 판독하여, 테스트 관리기 (602) 에 통지한다 (S910). 마이크로 프로세서 (105) 가 응답 패킷과 다른 임의의 패킷을 수신하면 (S909 단계에서 NO), 그것을 단순히 전송한다 (S911).
테스트 모드가 시작되지 않으면 (S901 단계에서 NO), 마이크로 프로세서 (105) 는 트리거 패킷이 수신되었는지 여부를 판정한다 (S912). 트리거 패킷이 수신되지 않으면 (S912 단계에서 NO), S608 로 간다. 특히, 물리층 디바이스 (101 또는 102) 가 패킷을 수신하면, PLD (104) 는 FIFO 메모리 (103) 에 저장된 데이터가 소정 타이밍에서 사전에 정의된 트리거 데이터 (자기 식별 번호) 인지를 판정한다. 이 경우, FIFO 메모리 (103) 의 내용은 도 2 에 도시된 소스 어드레스 필드의 타이밍에서 체크된다. 자신에 어드레스된 트리거 데이터가 소스 어드레스 필드에서 발견되면, 트리거 패킷이 수신된 것으로 판정된다.
트리거 패킷이 수신되면 (S912 단계에서 YES), 미디어 컨버터 (601) 의 마이크로 프로세서 (105) 가 미싱 링크 기능을 해제하고 (S913), 각 물리층 디바이스로부터 링크 정보를 획득한다 (S914). 상술한 바와 같이, 마이크로 프로세서 (105) 는 소정 위치에 기입된 획득 링크 정보를 갖는 응답 패킷을 생성하고, 트리거 패킷의 소스측에 그것을 전송한다 (S915). 응답 패킷을 전송한 후, S908 로 진행한다.
테스트 관리기의 테스트 제어
도 10 을 참조하면, 네트워트 관리도구로부터 테스트 시작 지시를 받지 않는 한 (S1001 단계에서 NO), 테스트 관리기 (602) 의 마이크로 프로세서 (604) 는 미디어 컨버터 (601) 의 마이크로 프로세서 (105) 를 통해 링크 상태를 모니터하고 (S1002), 링크가 단절되었는지 여부를 판정한다 (S1003). 링크 상태가 일반적이면 (S1003 단계에서 NO), 테스트 시작 지시가 수신될 때까지, S1001 및 S1002 가 반복된다.
마이크로 프로세서 (604) 가 링크 단절을 검출하면 (S1003 단계에서 YES), 마이크로 프로세서 (604) 는 링크 단절을 네트워크 관리 도구에 통지하고 (S1004), 네트워크 관리도구로부터 수신될 테스트 시작지시를 수신대기한다.
마이크로 프로세서 (604) 가 네트워크 관리 도구에 의해 테스트를 시작하도록 지시받으면 (S1001 단계에서 YES), 미디어 컨버터 (601) 의 테스트 모드를 시작하고 (S1005), 소정의 타임-아웃 간격 내에서 미디어 컨버터 (이하, MC601 및 MC40) 로부터 수신될 링크 정보를 수신 대기한다 (S1006-S1008).
미디어 컨버터로부터 링크 정보를 수신하는 즉시 (S1006 단계에서 YES), 마이크로 프로세서 (604) 는 링크 정보를 정렬하고 (S1007), 소정 시간의 경과 후, 획득 링크 정보에 기초하여 테스트 결과를 판정한다 (S1009). 예를 들어, 만약 마이크로 프로세서 (604) 가 소정 시간 내에 미디어 컨버터 (40) 가 아니라 미디어 컨버터 (901) 로부터 링크 정보를 획득한다면, 미디어 컨버터 (40) 또는 미디어 컨버터들 (601 및 40) 간에 접속된 광섬유 케이블에 장애가 발생한다고 판정될 수 있다. 마이크로 프로세서 (604) 가 미디어 컨버터들 (601 및 40) 양자로부터 소정 시간 내에 통지를 수신하는 경우, 미디어 컨버터 (40) 로부터 수신된 링크 정보로부터 장애가 UTP 케이블 (UTP2) 에 발생하고 있는지 여부가 판정될 수 있다 (도 7 참조). 테스트 관리기 (602) 는 네트워크 관리도구에 테스트 결과를 통지한다 (S1010).
상술한 바와 같이, 복수의 미디어 컨버터들로 구성된 네트워크에서, 트리거 패킷이 순차적으로 복수의 미디어 컨버터들에 전송되면, 그들의 응답 패킷에 기초하여 장애를 검출할 수 있다. 상술한 장애 검출이 관리스위치 (20) 에 임의의 부가적인 기능 없이 미디어 컨버터 (600) 만을 이용함으로써 수행되기 때문에, 시스템 구조는 간략화된다.
미디어 컨버터 (40) 의 테스트 제어는 도 4 에 도시된 미디어 컨버터 (10) 의 그것과 유사하다. 따라서, 상세한 설명은 생략한다.
테스트 관리기를 갖는 미디어 컨버터의 다른 실시형태는 도 11 에 도시되어 있다. 이 미디어 컨버터는 네트워크 관리 도구에 접속된 포트 (P0), 및 N 미디어 컨버터 (MC1 내지 MCN) 에 각각 대응하는 N 쌍의 포트 (Pi1 내지 Pi2) (i=1,2,3,...,N) 를 갖는다. 테스트 관리기 (302) 는 상술한 미디어 컨버터 (MC1 내지 MCN) 각각을 관리한다.
상술한 바와 같이, 본 발명에 따르면, 트리거 패킷을 복수개의 미디어 컨버터에 순차적으로 전송함으로써, 장애검출은 그들의 응답 패킷에 기초하여 수행된다. 특히, 응답 패킷이 소정 시간 내에 어떠한 미디어 컨버터로부터 수신되지 않으면, 이 미디어 컨버터로부터 더 멀리 떨어진 곳에서 장애가 발생했다는 것을 판정할 수 있다. 따라서, 미디어 컨버터를 포함하는 링크의 장애 발생은 용이하게 검출될 수 있으며, 장애의 위치도 어느 정도 특정될 수 있다.
각각의 미디어 컨버터는 다른 트리거 패킷들 및 일반 패킷들과 어드레스된 트리거 패킷을 구별할 수 있다. 따라서, 테스트 모드는 트리거 패킷을 수신함으로써 활성화될 수 있고, 트리거 패킷에 대한 응답의 응답 패킷은 소스에 반송될 수 있다. 따라서, 링크 테스트는 케이블 측으로부터 시작될 수 있으며, 응답 패킷을 수신함으로써 링크가 이 미디어 컨버터에 도달하는 것 뿐만 아니라, 이 미디어 컨버터 자체가 일반적으로 동작하는 것도 입증될 수 있다.
또한, 각 미디어 컨버터가 미싱 링크 상태에서 그곳에 어드레스드된 트리거 패킷과 다른 임의의 트리거 패킷을 수신하면, 미디어 컨버터는 이 수신 패킷을 통과하기 위해 일반모드로 전환한다. 따라서, 응답 테스트를 위한 이 미디어 컨버터를 목표로 하지 않는 패킷이 통과되기 때문에, 링크 테스트는 거기로 부터 더 멀리 떨어져 수행될 수 있다.
테스트 관리기를 갖는 미디어 컨버터에 따르면, 링크 단절이 검출될 때, 테스트 모드가 시작되어 트리거 패킷을 전송하고, 응답 패킷을 수신함으로써 장애 검출 테스트를 수행할 수 있다. 관리 스위치에 부가적인 기능이 요구되지 않기 때문에, 시스템 구조는 간략화된다.
본 발명에 따르면, 에러의 발생과 그 위치를 용이하게 탐지할 수 있는 에러 탐지 시스템, 방법 및 에러 탐지 시스템에 적합한 미디어 컨버터를 제공할 수 있는 효과가 있다.

Claims (34)

  1. 일 유형의 매체로부터 다른 유형의 매체로 변환하는 미디어 컨버터로서,
    제 1 전송 매체에 대한 제 1 물리층 인터페이스;
    제 2 전송 매체에 대한 제 2 물리층 인터페이스;
    상기 제 1 및 제 2 물리층 인터페이스 사이에 접속되어, 상기 제 1 및 제 2 물리층 인터페이스 사이에 전달되는 데이터를 일시적으로 저장하는 메모리;
    상기 메모리에 저장된 수신 데이터 블록이 수신 데이터 블록의 소정 위치에 소정 데이터를 포함하는지의 여부를 판정하는 판정기; 및
    상기 메모리에 저장된 상기 수신 데이터 블록이 상기 소정 데이터를 포함하는 것으로 판정되면, 상기 수신 데이터 블록에 대응하는 응답 데이터 블록은 상기 제 1 및 제 2 물리층 인터페이스 중 대응하는 하나로부터 수신 데이터 블록을 전송하는 소스에 반송되도록 제어하는 제어기를 구비하는 미디어 컨버터.
  2. 제 1 항에 있어서,
    상기 수신 및 응답 데이터 블록 각각은 소정 포맷을 가지는 이더넷 패킷 (Ethernet packet) 인 미디어 컨버터.
  3. 제 2 항에 있어서,
    상기 소정 데이터는 상기 수신 데이터 블록의 소스 어드레스 필드에 저장되는 미디어 컨버터.
  4. 제 1 항에 있어서,
    상기 소정 데이터는 상기 미디어 컨버터에 유일하게 할당된 식별번호인 미디어 컨버터.
  5. 제 2 항에 있어서,
    상기 소정 데이터는 상기 미디어 컨버터에 유일하게 할당된 식별번호인 미디어 컨버터.
  6. 제 1 항에 있어서,
    상기 제 1 및 제 2 물리층 인터페이스 각각은 IEEE802.3 규격에 따르는 MII (Media Independent Interface) 를 지원하는 미디어 컨버터.
  7. 제 6 항에 있어서,
    상기 메모리에 저장된 상기 수신 데이터 블록이 소정 데이터를 포함하는 것으로 판정되면, 상기 제어기는 상기 제 1 및 제 2 물리층 인터페이스 중 다른 하나에 액세스하여 다른 하나의 물리층 인터페이스로부터의 링크 정보를 획득하고, 상기 링크 정보에 대응하는 응답 데이터 블록을 생성하는 것을 특징으로 하는 미디어 컨버터.
  8. 제 6 항에 있어서,
    상기 제어기는, 상기 제 1 및 제 2 물리층 인터페이스 중 하나가 링크 단절되면, 제 1 및 제 2 물리층 인터페이스 중 다른 하나도 링크 단절하는 미싱 링크 (missing link) 기능을 가지는 미디어 컨버터.
  9. 제 8 항에 있어서,
    상기 메모리에 저장된 상기 수신 데이터 블록이 미싱 링크 상태 하에서 소정 데이터를 포함하는 것으로 판정되면, 상기 제어기는 상기 미싱 링크 상태를 해제하여 상기 소스에 응답 데이터 블록을 반송하도록 하는 미디어 컨버터.
  10. 제 8 항에 있어서,
    상기 메모리에 저장된 상기 수신 데이터 블록이 미싱 링크 상태 하에서 소정 데이터를 포함하지 않는 것으로 판정되면, 상기 제어기는 동작모드를 미싱 링크 상태에서 일반모드로 전환하여, 상기 제 1 및 제 2 물리층 인터페이스 중 다른 하나에 상기 수신 데이터 블록을 전송하는 미디어 컨버터.
  11. 제 1 전송매체에 대한 제 1 물리층 인터페이스;
    제 2 전송매체에 대한 제 2 물리층 인터페이스; 및
    상기 제 1 및 제 2 물리층 인터페이스 사이에 접속되며, 상기 제 1 및 상기 제 2 물리층 인터페이스 사이에 전송될 데이터를 일시적으로 저장하는 메모리를 구비하는 미디어 컨버터를 제어하는 방법에 있어서,
    a) 상기 메모리에 저장된 수신 데이터 블록이 수신 데이터 블록의 소정 위치에서 소정 데이터를 포함하는지의 여부를 판정하는 단계;
    b) 상기 메모리에 저장된 수신 데이터 블록이 상기 소정 데이터를 포함하는 것으로 판정되면, 상기 수신 데이터 블록에 대응하는 응답 데이터 블록을 생성하는 단계; 및
    c) 상기 제 1 및 제 2 물리층 인터페이스 중 대응하는 하나로부터 상기 수신 데이터 블록을 전송한 소스에 상기 응답 데이터 블록을 반송하는 단계를 포함하는 미디어 컨버터 제어 방법.
  12. 제 11 항에 있어서,
    상기 소정 데이터는 상기 미디어 컨버터에 유일하게 할당된 식별번호인 미디어 컨버터 제어 방법.
  13. 제 11 항에 있어서,
    상기 제 1 및 제 2 물리층 인터페이스의 각각은 IEEE802.3 규격에 따르는 MII 를 지원하는 미디어 컨버터 제어 방법.
  14. 제 13 항에 있어서,
    상기 (b) 단계는,
    상기 메모리에 저장된 수신 데이터 블록이 상기 소정 데이터를 포함하는 것으로 판정되면, 상기 제 1 및 제 2 물리층 인터페이스 중 다른 하나에 액세스하여 다른 하나의 물리층 인터페이스로부터의 링크 정보를 획득하는 단계; 및
    상기 링크 정보에 대응하는 상기 응답 데이터 블록을 생성하는 단계를 포함하는 미디어 컨버터 제어 방법.
  15. 제 1 전송매체에 대한 제 1 물리층 인터페이스;
    제 2 전송매체에 대한 제 2 물리층 인터페이스; 및
    상기 제 1 및 제 2 물리층 인터페이스 사이에 접속되며, 상기 제 1 및 상기 제 2 물리층 인터페이스 사이에 전송될 데이터를 일시적으로 저장하는 메모리를 구비하는 미디어 컨버터를 제어하는 방법에 있어서,
    상기 제 1 및 제 2 물리층 인터페이스 각각은 IEEE802.3 규격을 따르는 MII 를 지원하며,
    상기 제어 방법은,
    a) 상기 메모리에 저장된 수신 데이터 블록이 수신 데이터 블록의 소정 위치에 소정 데이터를 포함하는지의 여부를 판정하는 단계;
    b) 상기 메모리에 저장된 수신 데이터 블록이 소정 데이터를 포함하는 것으로 판정되면, 상기 수신 데이터 블록에 대응하는 응답 데이터 블록을 생성하는 단계;
    c) 상기 미디어 컨버터는, 상기 제 1 및 제 2 물리층 인터페이스 중 하나가 링크 단절되면, 상기 제 1 및 제 2 물리층 인터페이스 중 다른 하나가 또한 링크 단절된 미싱 링크 상태인지를 판정하는 단계; 및
    d) 메모리에 저장된 상기 수신 데이터 블록이 미싱 링크 상태에서 소정 데이터를 포함하는 것으로 판정하면, 미싱 링크 상태를 해제하여, 상기 제 1 및 제 2 물리층 인터페이스 중 대응하는 하나로부터 상기 수신 데이터 블록을 전송한 소스에 상기 응답 데이터 블록을 반송하는 단계를 포함하는 미디어 컨버터 제어방법.
  16. 제 15 항에 있어서,
    상기 메모리에 저장된 상기 수신 데이터 블록이 미싱 링크 상태에서 소정 데이터를 포함하지 않으면, 미싱 링크 상태를 해제하여, 상기 제 1 및 제 2 물리층 인터페이스 중 다른 하나에 수신 데이터 블록을 전송하는 것을 특징으로 하는 단계를 더 포함하는 미디어 컨버터 제어 방법.
  17. 제 15 항에 있어서,
    상기 수신 및 응답 데이터 블록 각각은 소정 포맷을 갖는 이더넷 패킷인 미디어 컨버터 제어 방법.
  18. 제 15 항에 있어서,
    상기 소정 데이터는 상기 미디어 컨버터에 유일하게 할당된 식별번호인 것을 특징으로 하는 제어 방법.
  19. 일 유형의 매체에서 다른 유형으로 변환하는 복수의 미디어 컨버터를 포함하는 링크 장애를 검출하는 방법으로서,
    a) 상기 미디어 컨버터의 각각에 데이터 블록을 전송하는 단계로서, 상기 데이터 블록은 상기 데이터 블록의 소정 위치에 기입된 상기 미디어 컨버터의 식별 데이터를 갖는 단계;
    b) 대응하는 미디어 컨버터로부터 소정 시간 간격 내에 응답 데이터 블록이 수신되는지의 여부를 판정하는 단계; 및
    c) 상기 b) 단계의 판정 결과에 기초하여, 장애 위치를 판정하는 단계를 포함하는 링크 장애 검출 방법.
  20. 제 19 항에 있어서,
    상기 c) 단계는, 대응하는 미디어 컨버터로부터 소정 시간 간격 내에 상기 응답 데이터 블록이 수신되지 않으면, 상기 대응 미디어 컨버터 외의 위치에서 장애가 발생되는 것으로 판정되는 링크 장애 검출 방법.
  21. 제 19 항에 있어서,
    상기 미디어 컨버터 각각은,
    제 1 전송매체에 대한 제 1 물리층 인터페이스;
    제 2 전송매체에 대한 제 2 물리층 인터페이스; 및
    상기 제 1 및 제 2 물리층 인터페이스 사이에 접속되며, 상기 제 1 및 상기 제 2 물리층 인터페이스 사이에 전송될 데이터를 일시적으로 저장하는 메모리를 구비하고,
    상기 방법은, 미디어 컨버터에서,
    상기 메모리에 저장된 수신 데이터 블록이 상기 수신 데이터 블록의 소정 위치에서 자신의 식별 데이터를 포함하는지를 판정하는 단계;
    상기 메모리에 저장된 수신 데이터 블록이 상기 식별 데이터를 포함하는 것으로 판정되면, 상기 수신 데이터 블록에 대응하는 응답 데이터 블록을 생성하는 단계; 및
    상기 제 1 및 제 2 물리층 인터페이스 중 대응하는 하나로부터, 상기 수신 데이터 블록을 전송한 소스에 상기 응답 데이터 블록을 반송하는 단계를 더 포함하는 링크 장애 검출 방법.
  22. 제 21 항에 있어서,
    상기 제 1 및 제 2 물리층 인터페이스 각각은 IEE802.3 규격에 따라서 MII 를 지원하는 링크 장애 검출 방법.
  23. 제 22 항에 있어서,
    상기 방법은, 상기 미디어 컨버터에서,
    상기 메모리에 저장된 수신 데이터 블록이 자신의 식별 데이터를 포함하는것으로 판정되면, 상기 제 1 및 제 2 물리층 인터페이스 중 다른 하나에 액세스하여, 다른 하나의 물리층 인터페이스로부터의 링크 정보를 획득하는 단계; 및
    상기 정보에 대응하는 응답 데이터 블록을 생성하는 단계를 더 포함하는 링크 장애 검출 방법.
  24. 제 19 항에 있어서,
    상기 미디어 컨버터 각각은,
    제 1 전송매체에 접속되고, IEEE802.3 규격을 따르는 MII 를 지원하는 제 1 물리층 인터페이스;
    제 2 전송매체에 접속되고, IEEE802.3 규격을 따르는 MII 를 지원하는 제 2 물리층 인터페이스; 및
    상기 제 1 및 제 2 물리층 인터페이스 사이에 접속되며, 상기 제 1 및 제 2 물리층 인터페이스 사이에 전송될 데이터를 일시적으로 저장하는 메모리를 구비하고,
    상기 방법은, 상기 미디어 컨버터에서,
    a) 상기 메모리에 저장된 수신 데이터 블록이 상기 수신 데이터 블록의 소정 위치에서 자신의 식별 데이터를 포함하는지의 여부를 판정하는 단계;
    b) 상기 메모리에 저장된 수신 데이터 블록이 식별 데이터를 포함하는 것으로 판정되면, 상기 수신 데이터 블록에 대응하는 응답 데이터 블록을 생성하는 단계;
    c) 상기 메모리에 저장된 수신 데이터 블록이 미싱 링크 상태에서 상기 식별 데이터를 포함하는 것으로 판정되면, 미싱 링크 상태를 해제하는 단계; 및
    d) 상기 수신 데이터 블록을 전송한 소스에 상기 응답 데이터 블록을 전송하는 단계를 더 포함하는 링크 장애 검출 방법.
  25. 제 24 항에 있어서,
    상기 메모리에 저장된 상기 수신 데이터 블록이 미싱 링크 상태 하에서 상기 식별 데이터를 포함하지 않는 것으로 판정되면, 미싱 링크 상태를 해제하여, 상기 수신 데이터 블록을 상기 제 1 및 제 2 물리층 인터페이스 중 다른 하나에 전송하는 단계를 더 포함하는 링크 장애 검출 방법.
  26. 일 유형의 매체로부터 다른 유형의 매체로 변환하는 복수개의 미디어 컨버터를 포함하는 링크 장애를 검출하는 시스템으로서,
    상기 미디어 컨버터 중 하나에 접속된 테스트 관리기를 구비하고,
    상기 미디어 컨버터 각각은,
    제 1 전송 매체에 대한 제 1 물리층 인터페이스;
    제 2 전송 매체에 대한 제 2 물리층 인터페이스;
    상기 제 1 및 제 2 물리층 인터페이스에 접속되고, 상기 제 1 및 상기 제2 물리층 인터페이스들 사이에 전송되는 데이터를 일시적으로 저장하는 메모리; 및
    상기 메모리에 저장된 수신 데이터 블록이 수신 데이터 블록의 소정 위치에서 자신의 식별 데이터를 포함하는지의 여부를 판정하고,
    상기 메모리에 저장된 수신 데이터 블록이 식별 데이터를 포함하는것으로 판정되면, 수신 데이터 블록에 대응하는 응답 데이터 블록을 생성하며, 상기 응답 데이터 블록을 상기 제 1 및 상기 제 2 물리층 인터페이스 중 대응되는 하나로부터 상기 수신 데이터 블록을 전송한 소스에 반송하는, 미디어 컨버터 제어기를 구비하며,
    상기 테스트 관리기는,
    네트워크 관리기에 대한 인터페이스; 및
    상기 미디어 컨버터 각각에 데이터 블록을 전송하고, 상기 데이터 블록은 상기 데이터 블록의 소정 위치에 기입된 미디어 컨버터의 식별 데이터를 가지며, 응답 데이터 블록이 대응하는 상기 미디어 컨버터로부터 소정 시간 간격 내에 수신되는지의 여부를 판정하고, 그 판정 결과에 기초하여 장애 위치를 판정하는 테스트 관리기 제어기를 구비하는, 링크 장애 검출 시스템.
  27. 제 26 항에 있어서,
    상기 테스트 관리기 제어기는, 응답 데이터 블록이 대응 미디어 컨버터로부터 소정 시간내에 수신되지 않으면, 대응 미디어 컨버터 이외의 위치에서 장애가 발생하는 것으로 판정하는 링크 장애 검출 시스템.
  28. 제 26 항에 있어서,
    상기 제 1 및 제 2 물리층 인터페이스 각각은 IEEE802.3 규격을 따르는 MII 를 지원하는 링크 장애 검출 시스템.
  29. 제 28 항에 있어서,
    상기 미디어 컨버터 제어기는,
    상기 메모리에 저장된 수신 데이터 블록이 상기 자신의 식별 데이터를 포함하는 것으로 판정되면, 상기 제 1 및 상기 제 2 물리층 인터페이스 중 또하나에 액세스하여 다른 물리층 인터페이스로부터의 링크 정보를 획득하고, 상기 링크 정보에 대응하는 상기 응답 데이터 블록을 생성하는 링크 장애 검출 시스템.
  30. 제 28 항에 있어서,
    상기 테스트 관리기 제어기는 테스트가 시작될 때 미싱 링크 상태를 해제하고, 대응하는 물리층 인터페이스를 전송가능 상태로 하여, 상기 링크에 데이터 블록을 전송하는 링크 장애 검출 시스템.
  31. 상기 28 항에 있어서,
    상기 미디어 컨버터 제어기는, 상기 메모리에 저장된 수신 데이터 블록이 상기 수신 데이터 블록의 소정 위치에 자신의 식별 데이터를 포함하는지를 판정하고, 상기 메모리에 저장된 상기 수신 데이터 블록이 상기 식별 데이터를 포함하는것으로 판정되면 대응하는 상기 수신 데이터 블록에 응답 데이터 블록을 생성하고, 상기 메모리에 저장된 상기 수신 데이터 블록이 미싱 링크 상태에서 상기 식별데이터를 포함하는 것으로 판정되면 미싱 링크 상태를 해제하며, 상기 수신 데이터 블록을 전송한 소스에 상기 대응 데이터 블록을 전송하는 링크 장애 검출 시스템.
  32. 제 31 항에 있어서,
    상기 메모리에 저장된 상기 수신 데이터 블록이 상기 미싱 링크 상태 하에서 상기 식별 데이터를 포함하지 않는 것으로 판정되면, 상기 미디어 컨버터 제어기는 상기 미싱 링크 상태를 해제하여, 상기 수신 데이터 블록을 상기 제 1 및 제 2 물리층 인터페이스 중 다른 하나에 전송하는 링크 장애 검출 시스템.
  33. 복수개의 전송 매체로 이루어진 링크의 장애 검출에 이용되는 테스트 관리기를 갖는 미디어 컨버터로서,
    제 1 전송매체에 대한 제 1 물리층 인터페이스;
    제 2 전송매체에 대한 제 2 물리층 인터페이스;
    상기 제 1 및 제 2 물리층 인터페이스에 접속되고, 상기 제 1 및 상기 제2 물리층 인터페이스들 사이에 전송되는 데이터를 일시적으로 저장하는 메모리;
    상기 메모리에 저장된 수신 데이터 블록이 수신 데이터 블록의 소정 위치에서 자신의 식별 데이터인지의 여부를 판정하고, 상기 메모리에 저장된 수신 데이터 블록이 식별 데이터를 포함하는 것으로 판정되면, 수신 데이터 블록에 대응하는 응답 데이터 블록을 생성하고, 상기 응답 데이터 블록을 상기 제 1 및 상기 제 2 물리층 인터페이스 중 대응되는 하나로부터 상기 수신 데이터 블록을 전송한 소스에 반송하는 미디어 컨버터 제어기;
    네트워크 관리기에 대한 인터페이스; 및
    상기 미디어 컨버터 각각에 데이터 블록을 전송하고, 상기 데이터 블록은 상기 데이터 블록의 소정 위치에 기입된 상기 미디어 컨버터의 식별 데이터를 가지며, 응답 데이터 블록이 대응하는 미디어 컨버터로부터 소정 시간 간격 내에 수신되는지의 여부를 판정하고, 그 판정 결과에 기초하여 장애 위치를 판정하는 테스트 관리기 제어기를 구비하는 미디어 컨버터.
  34. 복수개의 유형의 전송 매체로 이루어진 링크의 장애 검출에 이용되는 테스트 관리기를 갖는 미디어 컨버터로서,
    복수개의 미디어 컨버터; 및
    상기 미디어 컨버터들을 관리하는 테스트 관리기를 구비하고,
    상기 미디어 컨버터 각각은,
    제 1 전송매체에 대한 제 1 물리층 인터페이스;
    제 2 전송매체에 대한 제 2 물리층 인터페이스;
    상기 제 1 및 제 2 물리층 인터페이스에 접속되고, 상기 제 1 및 제 2 물리층 인터페이스들 사이에 전송되는 데이터를 일시적으로 저장하는 메모리; 및
    상기 메모리에 저장된 수신 데이터 블록이 수신 데이터 블록의 소정 위치에서 자신의 식별 데이터인지의 여부를 판정하고, 상기 메모리에 저장된 수신 데이터 블록이 식별 데이터 블록이 식별 데이터를 포함하는것으로 판정되면, 수신 데이터 블록에 대응하는 응답 데이터 블록을 생성하여, 상기 응답 데이터 블록을 상기 제 1 및 상기 제 2 물리층 인터페이스 중 대응되는 하나로부터 상기 수신 데이터 블록을 전송한 소스에 반송하는 미디어 컨버터 제어기를 구비하며,
    상기 테스트 관리기는,
    네트워크 관리기에 대한 인터페이스; 및
    상기 미디어 컨버터 각각에 데이터 블록을 전송하고, 상기 데이터 블록은 상기 데이터 블록의 소정 위치에 기입된 상기 미디어 컨버터의 식별 데이터를 가지며, 응답 데이터 블록이 대응하는 미디어 컨버터로부터 소정 시간 간격 내에 수신되는지의 여부를 판정하고, 그 판정 결과에 기초하여 장애 위치를 판정하는 테스트 관리기 제어기를 구비하는 미디어 컨버터.
KR1020010055596A 2001-03-01 2001-09-10 미디어 컨버터, 그 제어 방법, 및 이를 이용한 장애 검출시스템 및 검출 방법 KR100676116B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JPJP-P-2001-00056485 2001-03-01
JPJP-P-2001-00056484 2001-03-01
JP2001056485A JP3485312B2 (ja) 2001-03-01 2001-03-01 メディアコンバータおよびその制御方法
JP2001056484A JP3459046B2 (ja) 2001-03-01 2001-03-01 テストマネージャ付きメディアコンバータ、障害検出システムおよび障害検出方法

Publications (2)

Publication Number Publication Date
KR20020071698A KR20020071698A (ko) 2002-09-13
KR100676116B1 true KR100676116B1 (ko) 2007-02-01

Family

ID=26610419

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010055596A KR100676116B1 (ko) 2001-03-01 2001-09-10 미디어 컨버터, 그 제어 방법, 및 이를 이용한 장애 검출시스템 및 검출 방법

Country Status (5)

Country Link
US (1) US20020124110A1 (ko)
EP (1) EP1237336A2 (ko)
KR (1) KR100676116B1 (ko)
SG (1) SG116425A1 (ko)
TW (1) TW513868B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101091161B1 (ko) 2009-11-11 2011-12-09 주식회사 제노코 이더넷 mii를 이용한 랜덤 에러 주입 장치

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4554101B2 (ja) * 2001-02-28 2010-09-29 株式会社フジクラ ローカル情報伝送機能内蔵メディアコンバータおよび障害警報信号伝送方式
US6839872B2 (en) * 2001-05-28 2005-01-04 Allied Telesis Kabushiki Kaisha Media converter and failure detection technique
WO2003055144A1 (fr) * 2001-12-20 2003-07-03 Allied Telesis K.K. Systeme de communication, procede de gestion de systeme de communication, dispositif de relais, procede de commande de dispositif de relais, programme et support enregistre
US6980007B1 (en) 2002-06-07 2005-12-27 Marvell International Ltd. Cable tester with insertion loss and return loss estimators
US7002353B1 (en) * 2002-06-07 2006-02-21 Marvell International, Ltd. Cable tester
US7019533B1 (en) 2002-06-07 2006-03-28 Marvell International Ltd. Cable tester
US7375532B1 (en) 2002-06-07 2008-05-20 Marvell International Ltd. Cable tester
US7075283B1 (en) 2002-06-07 2006-07-11 Marvell International Ltd. Cable tester
US7005861B1 (en) 2002-06-07 2006-02-28 Marvell International Ltd. Cable tester
US7173431B1 (en) 2002-06-07 2007-02-06 Marvell International Ltd. Cable tester
US7358745B1 (en) * 2002-06-07 2008-04-15 Marvell International Ltd. Cable tester
US7679371B1 (en) 2005-05-27 2010-03-16 Marvell International Ltd. Advanced time domain reflection cable testing
US7680925B2 (en) * 2006-01-24 2010-03-16 Cisco Technology, Inc. Method and system for testing provisioned services in a network
US7688749B1 (en) 2006-04-03 2010-03-30 Marvell International Ltd. Network interface with autonegotiation and cable length measurement
US8553720B2 (en) 2006-04-19 2013-10-08 Marvell World Trade Ltd. Adaptive speed control for MAC-PHY interfaces
US7906973B1 (en) 2006-06-09 2011-03-15 Marvell International Ltd. Cable tester
US7804784B1 (en) 2006-08-28 2010-09-28 Marvell International Ltd. Cable tester
US7808249B1 (en) 2007-02-22 2010-10-05 Marvell International Ltd. Methods and apparatus for measuring a length of a cable
US7808247B1 (en) 2007-02-22 2010-10-05 Marvel International Ltd. Fast cable tester
US8243752B2 (en) 2007-04-04 2012-08-14 Marvell World Trade Ltd. Long-reach ethernet for 1000BASE-T and 10GBASE-T
WO2011031831A1 (en) 2009-09-09 2011-03-17 Broadcom Corporation Ethernet passive optical network over coaxial (epoc)
US9749211B2 (en) * 2011-02-15 2017-08-29 Entit Software Llc Detecting network-application service failures
GB2610103B (en) * 2018-01-23 2023-05-31 Cable Television Laboratories Inc Systems and methods for a universal data link with demodulation and modulation only processing at intermediate nodes

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5619550A (en) * 1993-09-23 1997-04-08 Motorola, Inc. Testing within communication systems using an arq protocol
US5673254A (en) * 1995-06-07 1997-09-30 Advanced Micro Devices Inc. Enhancements to 802.3 media access control and associated signaling schemes for ethernet switching
US6067585A (en) * 1997-06-23 2000-05-23 Compaq Computer Corporation Adaptive interface controller that can operate with segments of different protocol and transmission rates in a single integrated device
US6480477B1 (en) * 1997-10-14 2002-11-12 Innowave Eci Wireless Systems Ltd. Method and apparatus for a data transmission rate of multiples of 100 MBPS in a terminal for a wireless metropolitan area network
US6516352B1 (en) * 1998-08-17 2003-02-04 Intel Corporation Network interface system and method for dynamically switching between different physical layer devices
US6795450B1 (en) * 2000-09-28 2004-09-21 Tdk Semiconductor Corporation Method and apparatus for supporting physical layer link-suspend operation between network nodes

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101091161B1 (ko) 2009-11-11 2011-12-09 주식회사 제노코 이더넷 mii를 이용한 랜덤 에러 주입 장치

Also Published As

Publication number Publication date
SG116425A1 (en) 2005-11-28
KR20020071698A (ko) 2002-09-13
EP1237336A2 (en) 2002-09-04
US20020124110A1 (en) 2002-09-05
TW513868B (en) 2002-12-11

Similar Documents

Publication Publication Date Title
KR100676116B1 (ko) 미디어 컨버터, 그 제어 방법, 및 이를 이용한 장애 검출시스템 및 검출 방법
US6314476B1 (en) Network adapter enabling bidirectional monitoring of a terminal device between a computer and a managing device
US6839872B2 (en) Media converter and failure detection technique
JP4437984B2 (ja) ネットワーク中継装置及びその制御方法
CN100593314C (zh) 用于实现简化媒体独立接口以太网复位的系统和方法
JP3857317B2 (ja) 自動交渉の進捗モニタ
JP2008536412A (ja) ユーザ端末、マスタ・ユニット、通信システムおよびその稼動方法
JP2003512769A (ja) メディアアクセスチェックのために複数のネットワークノードを有するネットワーク
KR100300905B1 (ko) 네트워크 시스템
US20030021281A1 (en) Media converter and transmission system using the same
EP1148679B1 (en) Data transfer method
CN101010928B (zh) 网络连接交换单元
JP2003037600A (ja) テストマネージャ付きメディアコンバータ、障害検出方法、およびそれを用いたシステム
JP3753950B2 (ja) メディアコンバータおよびそのテストモード起動方法
JP3459046B2 (ja) テストマネージャ付きメディアコンバータ、障害検出システムおよび障害検出方法
JP3860017B2 (ja) データ通信方法、送受信回路、該送受信回路を備えた情報機器および情報通信ネットワーク
JP2007266708A (ja) ケーブル誤接続検出装置及び方法
JP3485312B2 (ja) メディアコンバータおよびその制御方法
JP3796415B2 (ja) メディアコンバータ、障害検出システムおよび障害検出方法
JP2004032029A (ja) ネットワーク処理装置及び設定方法
JP4253085B2 (ja) Lan間接続装置
KR101463692B1 (ko) 통신 네트워크 노드의 통신접속장치
KR20100070449A (ko) 이더넷 장치
JP2002281035A (ja) メディアコンバータ
JPH06112964A (ja) トークンループlanにおけるループコントローラおよびその自動切換え方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130111

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140107

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150105

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee