KR100670497B1 - Plasma Display Device - Google Patents

Plasma Display Device Download PDF

Info

Publication number
KR100670497B1
KR100670497B1 KR1020050044026A KR20050044026A KR100670497B1 KR 100670497 B1 KR100670497 B1 KR 100670497B1 KR 1020050044026 A KR1020050044026 A KR 1020050044026A KR 20050044026 A KR20050044026 A KR 20050044026A KR 100670497 B1 KR100670497 B1 KR 100670497B1
Authority
KR
South Korea
Prior art keywords
printed circuit
circuit board
filter
plasma display
connection member
Prior art date
Application number
KR1020050044026A
Other languages
Korean (ko)
Other versions
KR20060122066A (en
Inventor
박종두
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050044026A priority Critical patent/KR100670497B1/en
Publication of KR20060122066A publication Critical patent/KR20060122066A/en
Application granted granted Critical
Publication of KR100670497B1 publication Critical patent/KR100670497B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/44Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/46Connecting or feeding means, e.g. leading-in conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J9/00Apparatus or processes specially adapted for the manufacture, installation, removal, maintenance of electric discharge tubes, discharge lamps, or parts thereof; Recovery of material from discharge tubes or lamps
    • H01J9/20Manufacture of screens on or from which an image or pattern is formed, picked up, converted or stored; Applying coatings to the vessel
    • H01J9/205Applying optical coatings or shielding coatings to the vessel of flat panel displays, e.g. applying filter layers, electromagnetic interference shielding layers, anti-reflection coatings or anti-glare coatings
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/20Modifications to facilitate cooling, ventilating, or heating
    • H05K7/2039Modifications to facilitate cooling, ventilating, or heating characterised by the heat transfer by conduction from the heat generating element to a dissipating body
    • H05K7/20436Inner thermal coupling elements in heat dissipating housings, e.g. protrusions or depressions integrally formed in the housing
    • H05K7/20445Inner thermal coupling elements in heat dissipating housings, e.g. protrusions or depressions integrally formed in the housing the coupling element being an additional piece, e.g. thermal standoff
    • H05K7/20472Sheet interfaces
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K9/00Screening of apparatus or components against electric or magnetic fields
    • H05K9/0073Shielding materials
    • H05K9/0098Shielding materials for shielding electrical cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2217/00Gas-filled discharge tubes
    • H01J2217/38Cold-cathode tubes
    • H01J2217/49Display panels, e.g. not making use of alternating current
    • H01J2217/492Details
    • H01J2217/49285Associated optical means
    • H01J2217/49292Filters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Thermal Sciences (AREA)
  • Electromagnetism (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 노이즈의 생성 및 방사의 억제가 가능한 플라즈마 디스플레이 장치에 관한 것이다.The present invention relates to a plasma display device capable of generating noise and suppressing radiation.

본 발명에 따른 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널과, 플라즈마 디스플레이 패널에 구동신호를 공급하기 위한 다수의 인쇄회로기판과, 인쇄회로기판들 각각을 연결하기 위한 연결부재와, 인쇄회로기판으로부터 상기 연결부재를 경유하여 전달되는 전자파를 차단하기 위해 상기 연결부재가 관통하도록 연결부재에 둘래에 설치되는 필터부재를 구비하고, 연결부재와 인쇄회로기판의 연결부위 부근에 인쇄회로기판으로부터 연결부재로 전달되는 전자파를 필터링하기 위한 다수의 필터소자가 형성된다.A plasma display device according to the present invention includes a plasma display panel, a plurality of printed circuit boards for supplying a driving signal to the plasma display panel, a connecting member for connecting each of the printed circuit boards, and a connecting member from the printed circuit board. And a filter member disposed on the connecting member so that the connecting member penetrates to block the electromagnetic wave transmitted through the electromagnetic wave, and the electromagnetic wave transmitted from the printed circuit board to the connecting member near the connecting portion of the connecting member and the printed circuit board. A plurality of filter elements are formed for filtering.

페라이트 코어, 로우패스 필터, 전자파 Ferrite Cores, Low Pass Filters, Electromagnetic Waves

Description

플라즈마 디스플레이 장치{Plasma Display Device}Plasma Display Device

도 1은 본 발명의 플라즈마 디스플레이 장치를 나타낸 도면.1 is a view showing a plasma display device of the present invention.

도 2는 본 발명의 필터부재를 구비하는 연결부재에 의해 인쇄회로기판을 연결한 형태를 간략하게 나타낸 도면.Figure 2 is a simplified view showing a form in which a printed circuit board is connected by a connecting member having a filter member of the present invention.

도 3은 도 2의 필터회로를 보다 자세하게 나타낸 도면.3 is a more detailed view of the filter circuit of FIG.

도 4는 PDP를 구동하기 위한 구동파형의 예를 나타낸 도면.4 shows an example of a drive waveform for driving a PDP.

<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>

2 : 케이스 4 : 패널2: case 4: panel

6 : 열전도시트 8 : 접착부재6: heat conductive sheet 8: adhesive member

10 : 프레임 12, 22, 32 : 인쇄회로기판10: frame 12, 22, 32: printed circuit board

14, 24 : 연결부재 15, 25 : 필터부재14, 24: connecting member 15, 25: filter member

27 : 필터회로 28 : 링크27: filter circuit 28: link

29 : 패드 30 : 필터소자29 pad 30 filter element

31 : 접지전원31: ground power

본 발명은 플라즈마 디스플레이 장치에 관한 것으로 특히, 노이즈의 생성 및 방사의 억제가 가능한 플라즈마 디스플레이 장치에 관한 것이다.The present invention relates to a plasma display device, and more particularly, to a plasma display device capable of generating noise and suppressing radiation.

최근, 음극선관(Cathode Ray Tube : CRT)을 대체하는 많은 평판표시장치(Flat Display Device)들이 개발되고 있다. 이러한 평판표시장치의 대표적인 예로 액정표시장치(Liquid Crystal Display Device : LCD), 일렉트로 루미네센스 표시장치(Electro-Luminescence Display Device : ELD), 전계방출표시장치(Field Emission Display Device : FED) 및 플라즈마 디스플레이 패널(또는 플라즈마 디스플레이 장치, Plasma Display Panel : 이하 "PDP"라 함)을 들 수 있다.Recently, many flat display devices have been developed to replace cathode ray tubes (CRTs). Representative examples of such flat panel displays include liquid crystal displays (LCDs), electroluminescence displays (ELDs), field emission displays (FEDs), and plasma displays. A panel (or plasma display device, hereinafter referred to as " PDP ").

특히, PDP는 대면적의 화면 크기를 제조하는 것이 다른 평판표시장치에 비해 수월하고, 완벽한 디지털 처리가 가능한 장점이 있다. 이러한, PDP는 방전에 의해 화상을 구현한다. 이를 위해, PDP는 방전이 발생되는 패널과 패널에 구동신호를 공급하는 인쇄회로기판, 패널과 인쇄회로기판 사이에 삽입되는 열전도시트 및 프레임을 구비한다. 이 PDP는 방전에 의해 화상을 처리하기 때문에, 방전의 발생을 위한 고전위 신호를 이용한다. 인쇄회로기판은 이러한 고전위 신호의 처리가 안정적으로 이루어질 수 있도록 신호 전압에 대한 내압정격이 크게 설계된다. 이러한, 인쇄회로기판은 PDP의 구동시 각종 구동신호를 발생하는 역할을 하며, 통상 기능별로 구분되어 여러 조각의 인쇄회로기판들로 이루어진다.In particular, PDP has the advantage that it is easier to manufacture a large screen size than other flat panel display devices, and that complete digital processing is possible. Such a PDP implements an image by discharge. To this end, the PDP includes a printed circuit board for supplying a driving signal to the panel and the panel in which discharge is generated, and a thermal conductive sheet and a frame inserted between the panel and the printed circuit board. Since this PDP processes an image by discharge, a high potential signal for generation of discharge is used. The printed circuit board is designed with a high withstand voltage rating for the signal voltage so that the processing of such a high potential signal can be performed stably. Such a printed circuit board plays a role of generating various driving signals when the PDP is driven, and is usually composed of several pieces of printed circuit boards classified by functions.

이 인쇄회로기판들은 각각 데이터구동부, 스캔 구동부, 서스테인 구동부, 제어회로부 및 전원공급부로 나뉘어진다. 이들 각각은 가요성 인쇄 회로(Flexible Printed Circuit : 이하 "FPC"라 함)와 같은 도전성 연결수단에 의해 서로 연결된 다. Each of these printed circuit boards is divided into a data driver, a scan driver, a sustain driver, a control circuit and a power supply. Each of these is connected to each other by conductive connection means such as a flexible printed circuit (FPC).

한편, PDP는 구동시에 발생되는 구동신호 및 회로 소자의 동작에 의해 많은 전자파 간섭(Electromagnetic Interference : EMI)이 발생한다. 이는 PDP의 특성상 구동신호의 형태가 온오프를 반복하는 형태로 생성되고, 이 때 온 타임(On-Time)과 오프 타임(Off_Time)간의 신호 전압이 수십 내지 수백 볼트[V]이상의 차이를 가지기 때문에, 신호 전압의 급격한 변화로 인해 EMI가 많이 발생한다. 이러한 EMI는 사용자에게도 좋지 않은 영향을 주고, 인쇄회로기판에 형성된 구동부의 정상적인 동작을 저해하는 요인이 된다. 특히, 어느 한 기판에서 발생된 EMI는 해당 기판 뿐만 아니라 인접한 다른 기판에도 전자기 간섭을 일으켜, 신호왜곡, 감쇄 등의 PDP 오동작의 원인이 되고 있다. 이러한, 어느 한 기판에서 발생된 EMI가 인접 기판에 영향을 끼치는 주된 요인은 각각의 기판이 도전경로로 서로 연결되어 있기 때문이다. 즉, 한 기판에서 발생된 EMI가 도전경로를 따라 인접한 기판들에 전달이 되고, 도전경로와 기판을 잇는 EMI 전파경로의 증가로 인해 EMI의 방사율이 증가하게 된다. 또한, 인쇄회로기판의 하부에 위치하는 프레임이 EMI를 흡수하지 못하는 플라스틱 수지 계통의 재료일 경우, EMI에 포함된 고주파 성분이 흡수되지 못하고 반사 또는 커플링(Coupling)되어 EMI에 의한 장애 발생이 증가하는 문제점이 있다.On the other hand, the PDP generates a lot of electromagnetic interference (EMI) by the operation of the driving signal and the circuit element generated during the driving. This is because the characteristics of the PDP are generated in the form of the driving signal repeating on and off, and at this time, the signal voltage between the on-time and off-time (Off_Time) has a difference of several tens to several hundred volts [V] or more. However, a sudden change in signal voltage causes a lot of EMI. Such EMI has a bad effect on the user and is a factor that hinders the normal operation of the driving unit formed on the printed circuit board. In particular, EMI generated from one substrate causes electromagnetic interference not only to the substrate but also to other adjacent substrates, causing PDP malfunction such as signal distortion and attenuation. The main factor that affects adjacent substrates due to EMI generated in one substrate is that each substrate is connected to each other by a conductive path. That is, the EMI generated from one substrate is transferred to adjacent substrates along the conductive path, and the emissivity of the EMI increases due to the increase of the EMI propagation path connecting the conductive path and the substrate. In addition, when the frame located below the printed circuit board is a plastic resin-based material that does not absorb EMI, high frequency components included in the EMI cannot be absorbed and reflected or coupled to each other to increase the occurrence of failures caused by EMI. There is a problem.

따라서 본 발명의 목적은 노이즈의 생성 및 방사의 억제가 가능한 플라즈마 디스플레이 장치를 제공하는 것이다.Accordingly, an object of the present invention is to provide a plasma display device capable of generating noise and suppressing radiation.

상술한 목적을 위해 본 발명에 따른 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널과, 플라즈마 디스플레이 패널에 구동신호를 공급하기 위한 다수의 인쇄회로기판과, 인쇄회로기판들 각각을 연결하기 위한 연결부재와, 인쇄회로기판으로부터 상기 연결부재를 경유하여 전달되는 전자파를 차단하기 위해 상기 연결부재가 관통하도록 연결부재에 둘래에 설치되는 필터부재를 구비하고, 연결부재와 인쇄회로기판의 연결부위 부근에 인쇄회로기판으로부터 연결부재로 전달되는 전자파를 필터링하기 위한 다수의 필터소자가 형성된다.Plasma display device according to the present invention for the above-mentioned object is a plasma display panel, a plurality of printed circuit boards for supplying a drive signal to the plasma display panel, a connecting member for connecting each of the printed circuit boards, the printed circuit A filter member disposed on the connecting member so that the connecting member penetrates to block electromagnetic waves transmitted from the substrate via the connecting member, and is connected from the printed circuit board near the connecting portion of the connecting member and the printed circuit board. A plurality of filter elements are formed for filtering the electromagnetic waves transmitted to the member.

이 연결부재는 FPC 또는 가요성 평탄 케이블(Flexible Flat Cable)일 수 있다.This connecting member may be an FPC or a flexible flat cable.

또한, 위의 필터부재는 페라이트 코어(Ferrite Core)일 수 있다.In addition, the filter member may be a ferrite core.

아울러, 인쇄회로기판에는 연결부재와의 연결을 위한 패드와 링크가 다수 형성되며, 필터소자는 패드 또는 링크 각각에 형성될 수 있다. 그리고, 필터소자는 저항 및 캐패시터(Capacitor)를 포함할 수 있다.In addition, the printed circuit board is formed with a plurality of pads and links for connection with the connection member, the filter element may be formed on each of the pad or link. The filter element may include a resistor and a capacitor.

그리고, 필터부재는 원통형, 클립형, 플레이트형(Plate Type) 및 테이프형 중 어느 한 형태를 사용할 수도 있다.In addition, the filter member may use any one of a cylindrical shape, a clip type, a plate type, and a tape type.

상기 목적 외에 본 발명의 다른 작용 및 특징들은 첨부도면을 참조한 실시예에 대한 상세한 설명을 통해 드러나게 될 것이다. 이하 도 1 내지 도 4를 참조하여 본 발명의 실시예에 대해 상세히 설명하기로 한다.Other operations and features of the present invention in addition to the above object will be revealed through a detailed description of the embodiments with reference to the accompanying drawings. Hereinafter, embodiments of the present invention will be described in detail with reference to FIGS. 1 to 4.

도 1은 본 발명의 플라즈마 디스플레이 장치를 나타낸 도면이다.1 is a view showing a plasma display device of the present invention.

도 1을 참조하면 본 발명에 따른 플라즈마 디스플레이 장치는 케이스(2), 패널(4), 열전도시트(6), 접착부재(8), 프레임(10), 인쇄회로기판(12) 및 연결부재(14)를 구비한다.Referring to FIG. 1, a plasma display device according to the present invention includes a case 2, a panel 4, a heat conductive sheet 6, an adhesive member 8, a frame 10, a printed circuit board 12, and a connection member ( 14).

케이스(2)는 전면케이스(2a)와 후면케이스(2b)로 구성된다. 전면케이스(2a)는 후면케이스(2b)와 체결되어, 패널(4), 열전도시트(6), 접착부재(8), 프레임(10) 및 인쇄회로기판(12)을 내부에 수납하며, 외부의 충격 및 오염물질로부터 내부의 수납물을 보호한다. 또한, 이 전면케이스(2)는 패널(4)에서 발생된 가시광이 방출될 수 있도록 투광부(16)가 형성되고, PDP의 구동시 발생되는 소음이 사용자에게 전달되는 것을 방지한다.The case 2 is composed of a front case 2a and a rear case 2b. The front case 2a is fastened to the rear case 2b to accommodate the panel 4, the heat conductive sheet 6, the adhesive member 8, the frame 10 and the printed circuit board 12 therein, and Protects internal enclosures from shocks and contaminants. In addition, the front case 2 is formed with a light transmitting portion 16 to emit visible light generated from the panel 4, and prevents the noise generated when the PDP is driven to the user.

후면케이스(2b)는 전면케이스(2a)와 체결되어 내부의 수납물을 보호하며, 내부의 소음이 외부로 유출되는 것을 방지한다. 또한, 이 후면케이스(14)는 PDP의 구동시에 발생되는 열을 외부로 방출하기 위한 방출구가 다수 형성된다.The rear case 2b is fastened to the front case 2a to protect the contents of the interior and prevents the noise inside from leaking to the outside. In addition, the rear case 14 has a plurality of discharge ports for dissipating heat generated when the PDP is driven to the outside.

패널(4)은 구동신호에 의해 발생된 방전에 의해 화상을 표시한다. 이를 위해 패널(4)은 전면기판(4a) 및 후면기판(4b)과, 이 전면기판(4a) 및 후면기판(4b)의 사이에 형성되는 다수의 전극, 형광체, 유전층, 보호막, 격벽을 구비한다. 이러한, 패널(4)은 FPC, 일부 구동칩이 실장된 칩 온 필름(Chip On Film) 형태의 테이프 캐리어 패키지(Tape Carrier Package : 이하 "TCP"라 함)와 같은 연결부재에 의해 인쇄회로기판(12)의 구동부와 연결된다. 아울러, 패널(4)의 배면에는 접착부재(8)와 열전도시트(6)와 같은 부속부재들이 부착될 수 있다.The panel 4 displays an image by the discharge generated by the drive signal. To this end, the panel 4 is provided with a front substrate 4a and a rear substrate 4b, and a plurality of electrodes, phosphors, dielectric layers, protective layers and barrier ribs formed between the front substrate 4a and the rear substrate 4b. do. The panel 4 is a printed circuit board (PCB) by a connecting member such as a tape carrier package (hereinafter referred to as "TCP") in the form of a chip-on-film (Chip On Film) in which an FPC and some driving chips are mounted. 12) is connected to the drive unit. In addition, an accessory member such as an adhesive member 8 and a thermally conductive sheet 6 may be attached to the rear surface of the panel 4.

열전도시트(6)는 패널(4)과 프레임(10) 사이에 삽입되어 PDP의 구동시 패널 (4)에서 발생되는 열을 프레임(10)에 전달하거나, 방열하여 패널(4)의 온도가 급격히 상승하는 것을 방지한다. 또한, 열전도시트(6)는 불균일한 패널(4)의 온도 분포를 고르게 하여, 패널(4)이 국부적인 온도 차이로 인해 파손되거나 오동작 하는 것을 방지한다. 이 열전도시트(6)는 프레임(10)에 재질에 따라 부착 방법과 역할을 달리하는 것이 PDP의 정상적인 동작을 위해 바람직하다. 예를 들어, 프레임(10)의 재질이 금속프레임 같이 열전도 특성과 방열 특성이 좋은 재질일 경우, 열전도시트(6)는 프레임(10)과 밀착하게 된다. 이 경우, 패널(4)에서 발생되는 열 중 상당량은 열전도시트(6)에 의해 프레임(10)에 전달되어 방열되고, 일부는 열전도시트(6)에 의해 방열된다. 반면에, 프레임(10)의 재질이 플라스틱 프레임과 같이 열전도 특성과 방열 특성이 좋지 않은 경우, 열전도시트(6)와 프레임(10)은 소정의 간격을 두도록 설치된다. 이때, 패널(4)에서 발생하는 열의 대부분이 열전도시트(6)에 의해 방열되어, 패널(4)의 온도를 일정하게 유지할 수 있게 된다.The thermal conductive sheet 6 is inserted between the panel 4 and the frame 10 to transfer heat generated from the panel 4 to the frame 10 when the PDP is driven, or to radiate heat, thereby rapidly increasing the temperature of the panel 4. Prevent ascension. In addition, the thermally conductive sheet 6 evens the temperature distribution of the non-uniform panel 4, thereby preventing the panel 4 from being broken or malfunctioning due to local temperature differences. It is preferable that the heat conducting sheet 6 is different from the attaching method and role of the frame 10 according to the material for the normal operation of the PDP. For example, when the material of the frame 10 is a material having good thermal conductivity and heat dissipation, such as a metal frame, the thermal conductive sheet 6 is in close contact with the frame 10. In this case, a considerable amount of heat generated by the panel 4 is transferred to the frame 10 by the heat conductive sheet 6 to radiate heat, and part of the heat is radiated by the heat conductive sheet 6. On the other hand, when the material of the frame 10 is not good thermal conductivity and heat dissipation characteristics, such as a plastic frame, the thermal conductive sheet 6 and the frame 10 is provided to have a predetermined interval. At this time, most of the heat generated in the panel 4 is radiated by the heat conductive sheet 6, so that the temperature of the panel 4 can be kept constant.

접착부재(8)는 열전도시트(6) 또는 패널(4)을 프레임(10)에 고정한다. 이를 위해, 접착부재(8)는 도 1에서와 같이 열전도시트(6)의 가장자리 부분에 띠 형태 또는 액자형 형태로 형성되어, 열전도시트(6)나 패널(4)을 프레임(10)에 고정시키게 된다. 이러한, 접착부재(8)로는 접착제, 접착시트 및 접착테이프를 이용하는 것이 가능하다. 접착부재(8)는 프레임(10)의 특성에 따라, 부착 방법 및 접착부재(8)의 두께와 모양을 달리하는 것이 바람직하다. 전술한 바와 같이, 열전도 및 방열 특성이 열악한 재질의 프레임을 사용하는 경우, 접착부재(8)간에 간격을 두는 것이 좋다. 접착부재(8)들을 소정 간격으로 이격하는 이유는, 접착부재(8) 간의 공간을 통해 공기가 유통되도록 하여 열전도시트(6)의 방열을 용이하게 하기 위함이다. 또한, 접착부재(8)가 패널(4)을 프레임에 직접부착시키는 경우도 열전도시트(6)의 방열을 위해 접착부재(8)의 두께를 두껍게하여 공기의 유통이 가능한 틈을 형성하는 것이 바람직하다. 반면에, 열전도 및 방열 특성이 양호한 재질의 프레임을 사용할 경우에는 열전도시트(4)와 프레임이 밀착할 수 있도록 접착부재(8)의 모양과 형태를 결정하여 사용하여야 한다.The adhesive member 8 fixes the thermal conductive sheet 6 or panel 4 to the frame 10. To this end, the adhesive member 8 is formed in the form of a strip or frame in the edge portion of the thermal conductive sheet 6, as shown in Figure 1, to fix the thermal conductive sheet 6 or panel 4 to the frame 10 do. As such an adhesive member 8, it is possible to use an adhesive, an adhesive sheet and an adhesive tape. The adhesive member 8 may vary the thickness and shape of the attachment method and the adhesive member 8 according to the characteristics of the frame 10. As described above, in the case of using a frame made of a material having poor thermal conductivity and heat dissipation characteristics, it is preferable to provide a space between the adhesive members 8. The reason why the adhesive members 8 are spaced apart at predetermined intervals is to facilitate heat dissipation of the heat conductive sheet 6 by allowing air to flow through the space between the adhesive members 8. In addition, even when the adhesive member 8 directly attaches the panel 4 to the frame, it is preferable that the thickness of the adhesive member 8 is thickened to form a gap in which air can be distributed to dissipate the heat conductive sheet 6. Do. On the other hand, when using a frame made of a material having good thermal conductivity and heat dissipation characteristics, it is necessary to determine the shape and shape of the adhesive member 8 so that the thermal conductive sheet 4 and the frame are in close contact with each other.

프레임(10)은 패널(4) 또는 열전도시트(6)를 접착부재(8)에 의해 고정한다. 또한, 프레임(10)의 재질에 따라 패널(4), 인쇄회로기판(12) 및 TCP의 열을 방열하는 것도 가능하다. 이러한, 프레임(10)은 보스, 스크류와 같은 체결수단에 의해 인쇄회로기판(12)을 지지 및 고정하게 된다. 여기서, 프레임(10)은 전술한 바와 같이 재질에 따라 열전도시트(6)와의 밀착 여부를 결정하게 된다. 아울러, 금속 재질의 프레임(10)을 사용할 경우, 인쇄회로기판(12)에 형성된 구동회로 중 일부의 접지전원으로 이용될 수 있다. 그리고, 프레임(10)의 가장자리나 모서리에는 전면케이스(2)나 후면케이스(14)와의 고정을 위한 고정용 귀부가 형성될 수 있다.The frame 10 fixes the panel 4 or the thermal conductive sheet 6 by the adhesive member 8. In addition, depending on the material of the frame 10, it is also possible to dissipate heat of the panel 4, the printed circuit board 12, and the TCP. The frame 10 supports and fixes the printed circuit board 12 by fastening means such as a boss or a screw. As described above, the frame 10 determines whether the frame 10 is in close contact with the thermal conductive sheet 6. In addition, when using the metal frame 10, it may be used as a ground power source of some of the driving circuit formed on the printed circuit board 12. In addition, a fixing ear portion for fixing the front case 2 or the rear case 14 may be formed at the edge or the edge of the frame 10.

인쇄회로기판(12)은 PDP를 구동하기 위한 다수의 회로부가 형성된다. 이 회로부에는 전원 공급을 위한 전원 공급부, 패널(4)의 전극들에 구동신호를 공급하기 위한 어드레스 구동부, 스캔 구동부 및 서스테인 구동부가 형성된다. 여기서, 인쇄회로기판(12)은 각각의 구동부가 기능별로 통합 또는 분리된 다수의 인쇄회로기판으로 구분된다. 즉, 다수의 인쇄회로기판(12)은 전원공급부가 형성된 전원공급부기판, 어드레스 구동부가 형성된 어드레스 구동부 기판, 스캔 구동부 및 서스테 인구동부가 형성된 스캔/서스테인 구동부 기판 및 각 구동부에 공급되는 제어신호를 생성하는 제어회로부 기판을 구비한다. 각각의 인쇄회로기판(12)들은 FPC나 FFC와 같은 연결부재(14)에 의해 서로 연결되어 전원 또는 신호들을 주고받게 된다. 이러한 인쇄회로기판(12)들과 연결부재(14)가 연결되는 부분에는 소정의 정전용량을 가지는 필터용 필터회로(17)가 다수 형성되어, 인쇄회로기판(12)에서 발생되는 EMI를 감쇄 또는 필터링하게 된다. 또한, 각 구동부로부터의 구동신호들은 각 구동부 기판과 패널 사이에 설치된 구동버퍼보드를 경유하여 패널(4)에 제공된다. 여기서, 스캔 구동부와 서스테인 구동부는 동일한 기판에 형성하는 것도 가능하며, 이 경우 하나의 버퍼보드를 공유하는 것도 가능하다. 아울러, 이 구동버퍼 보드들은 TCP, FPC와 같은 연결부재(14)에 의해 패널(4)과 연결된다.The printed circuit board 12 includes a plurality of circuit parts for driving the PDP. The circuit portion is provided with a power supply for power supply, an address driver for supplying a drive signal to the electrodes of the panel 4, a scan driver and a sustain driver. Here, the printed circuit board 12 is divided into a plurality of printed circuit boards in which each driving unit is integrated or separated for each function. That is, the plurality of printed circuit boards 12 may include a power supply substrate on which a power supply is formed, an address driver substrate on which an address driver is formed, a scan / sustain driver substrate on which a scan driver and a sustain population are formed, and a control signal supplied to each driver. A control circuit part substrate is produced. Each printed circuit board 12 is connected to each other by a connection member 14 such as an FPC or an FFC to exchange power or signals. The filter circuit 17 for the filter having a predetermined capacitance is formed in the portion where the printed circuit boards 12 and the connection member 14 are connected to attenuate EMI generated from the printed circuit board 12 or Will be filtered. Further, drive signals from each drive unit are provided to the panel 4 via a drive buffer board provided between each drive unit substrate and the panel. Here, the scan driver and the sustain driver may be formed on the same substrate, and in this case, one buffer board may be shared. In addition, the driving buffer boards are connected to the panel 4 by connecting members 14 such as TCP and FPC.

연결부재(14)는 각 기판간의 신호 및 전원의 유통을 위해 각 인쇄회로기판(12)을 전기적으로 연결한다. 또한, 연결부재(14)는 각 인쇄회로기판(12)의 연결시 연결부재(14)에 의해 전도되는 전자파를 필터링(Filtering) 하기 위해 페라이트 코어와 같은 필터부재(15)를 구비한다. 이를 위해, 연결부재(14)로는 FFC, FPC와 기타 케이블 부재가 사용되며, 인쇄회로기판(12)간의 연결시 신호 또는 전원의 수신측 기판 부근에 필터부재(15)가 구비된다.The connection member 14 electrically connects each printed circuit board 12 for distribution of signals and power between each board. In addition, the connection member 14 includes a filter member 15 such as a ferrite core to filter the electromagnetic waves conducted by the connection member 14 when each printed circuit board 12 is connected. To this end, FFC, FPC and other cable members are used as the connecting member 14, and the filter member 15 is provided near the receiving side substrate of the signal or power when the printed circuit board 12 is connected.

필터부재(15)는 일측의 인쇄회로기판(12)으로부터 연결부재(14)에 의해 연결되는 타측 인쇄회로기판(12)으로 전자파가 전파되는 것을 방지하여, PDP의 정상적인 동작을 보장한다. 이를 위해 필터부재(15)는 연결부재(14)의 수신측 인쇄회로기판(12) 부근에 구비된다. 이 필터부재(15)로는 전자파 감쇄 및 필터링 특성이 우수한 페라이트 코어를 이용하는 것이 바람직하다. 여기서 페라이트 코어는 형태는 관모양의 페라이트 코어에 연결부재(14)를 관통 혹은 여러번 감는 형태로 이용한다. 즉, 신호가 진행하는 연결부재(14)가 페라이트 코어를 통과하면 고주파 잡음성분을 페라이트 특유의 자기감쇄효과를 이용하여 필터링하게 된다.The filter member 15 prevents the propagation of electromagnetic waves from the printed circuit board 12 on one side to the other printed circuit board 12 connected by the connection member 14, thereby ensuring the normal operation of the PDP. To this end, the filter member 15 is provided near the receiving side printed circuit board 12 of the connection member 14. As the filter member 15, it is preferable to use a ferrite core having excellent electromagnetic wave attenuation and filtering characteristics. Here, the ferrite core is used in the form of winding through or connecting the connecting member 14 to the tubular ferrite core. That is, when the connecting member 14 through which the signal passes passes through the ferrite core, the high frequency noise component is filtered using the magnetic attenuation effect peculiar to the ferrite.

도 2는 본 발명의 필터부재를 구비하는 연결부재에 의해 인쇄회로기판을 연결한 형태를 간략하게 나타낸 도면이다.2 is a view briefly showing a form in which a printed circuit board is connected by a connection member including a filter member of the present invention.

도 2에서와 같인 연결부재(24)는 인쇄회로기판(22) 간을 전기적으로 연결하게 된다. 이러한, 연결부재(24)는 다수의 회로선이 일체화된 형태로 제공되는 케이블 형태로 이용된다. 각 연결부재(24)는 인쇄회로기판(22)의 신호라인 종단에 형성된 패드들에 솔더링 등의 방법을 이용하여 연결된다. 이와같이 연결부재(24)의 양단에 인쇄회로기판(22)이 연결되면, 연결부재(24)의 일측에 필터부재(25)를 설치한다. 이는 연결부재(24)의 양단을 인쇄회로기판(22)에 연결하기 전에, 필터부재(25)의 내부를 연결부재(24)가 관통하도록한 후, 연결부재(24)를 인쇄회로기판(22)에 연결하여 설치한다. 이때, 필터부재(25)는 연결부재(24)의 신호 방향이 일방향으로 정해진경우, 신호의 수신측 인쇄회로기판(22a)에 인접한 부분에 위치하도록 설치된다. 이 필터부재(25)를 연결부재(24)가 1회 이상 감는 형태로 제공될 수 있으나 이는 정상적인 신호의 감쇄도 유발할 가능성이 있기 때문에 감는 회수는 적절히 조절되어야 한다.As shown in FIG. 2, the connection member 24 electrically connects the printed circuit boards 22. The connection member 24 is used in the form of a cable in which a plurality of circuit lines are provided in an integrated form. Each connecting member 24 is connected to pads formed at the signal line end of the printed circuit board 22 by soldering or the like. When the printed circuit board 22 is connected to both ends of the connection member 24 in this way, the filter member 25 is installed on one side of the connection member 24. This allows the connecting member 24 to penetrate the inside of the filter member 25 before connecting both ends of the connecting member 24 to the printed circuit board 22, and then connects the connecting member 24 to the printed circuit board 22. ) To install. At this time, when the signal direction of the connection member 24 is determined in one direction, the filter member 25 is installed to be located at a portion adjacent to the receiving side printed circuit board 22a of the signal. The filter member 25 may be provided in a form in which the connecting member 24 is wound one or more times, but since this may also cause attenuation of a normal signal, the number of windings should be appropriately adjusted.

이러한 필터부재(25)는 페라이트 코어에서 많이 사용되는 원통형(또는 도우넛 형), 플레이이트형(Plate Type), 클립형, 테이프형과 같이 다양한 형태의 것을 사용하는 것이 가능하다. 여기서, 플레이트형 필터부재는 판형 필터부재를 두 장 이상 포개어 사용하는 형태로 제공될 수 있으며, 클립형의 경우 일측이 개방되어 필터부재를 감싸는 형태 즉, 'ㄷ'와 같은 형태의 것이 사용될 수 있다. 아울러, 테이프 형은 얇은 시트 형태로 제공되는 필터부재(25)를 접착제와 같은 접착수단에 의해 연결부재에 부착시키는 형태로 사용될 수 있다.The filter member 25 may be used in various forms such as cylindrical (or donut), plate type, clip type, and tape type that are frequently used in ferrite cores. Here, the plate-type filter member may be provided in a form of using two or more plate-shaped filter member is stacked, in the case of the clip type, one side is opened to surround the filter member, that is, a form such as 'c' may be used. In addition, the tape type may be used in the form of attaching the filter member 25 provided in the form of a thin sheet to the connecting member by an adhesive means such as an adhesive.

이와 같이 필터부재(25)를 가지는 연결부재(24)를 사용하게 됨으로써 일측 인쇄회로기판(12, 22)에서 발생되어 연결부재(14, 24)를 통해 전파되는 전자파는 연결부재(24)에 구비된 필터부재(25)에 의해 감쇄되어 필터링된다. 이를 통해, 전도된 전자파에 의해 이웃한 인쇄회로기판(12, 22)이 오동작 발생이 감소하게 된다. 또한, 전자파를 발생하는 인쇄회로기판(12, 22)과 연결부재(14, 24) 및 이웃한 인쇄회로기판(12, 22)에 의해 생성되는 전자파 방사 경로가 필터부재(15, 25)에 의해 차단되어 사용자 또는 PDP 외부로 방사되는 EMI를 저감하는 것이 가능해진다.By using the connection member 24 having the filter member 25 as described above, electromagnetic waves generated in one side of the printed circuit board 12 and 22 and propagated through the connection members 14 and 24 are provided in the connection member 24. It is attenuated by the filtered filter member 25 and filtered. As a result, the occurrence of malfunction of the adjacent printed circuit boards 12 and 22 due to the conducted electromagnetic waves is reduced. In addition, the electromagnetic radiation paths generated by the printed circuit boards 12 and 22 and the connection members 14 and 24 and the adjacent printed circuit boards 12 and 22 that generate electromagnetic waves are generated by the filter members 15 and 25. It is possible to reduce EMI radiated outside the user or PDP.

한편, 도 3은 도 2의 필터회로를 보다 자세하게 나타낸 도면이다.3 is a diagram illustrating the filter circuit of FIG. 2 in more detail.

도 3을 참조하면, 인쇄회로기판(22)에는 연결부재(14, 24)와의 연결을 위한 다수의 패드(29)와 링크(28)들이 형성된다. 링크(28)들은 도시하지 않은 구동회로들과 패드(29)들을 연결하며, 개개의 패드(29)들은 연결부재(14, 24)의 각각의 전선로와 연결된다. 연결부재(14, 24)의 전선로 들은 솔더링과 같은 방법에 의해 패드(29)상에 부착된다. 이 패드(29)들의 일측에는 필터소자(30)들이 형성되어, 패드(29)들과 전기적으로 연결된다. 이 필터소자(30)들은 인쇄회로기판(22)의 구동회로에서 발생되는 전자파를 감쇄 및 필터링 하기 위해 소정의 정전용량을 가지는 캐패시터(Capacitor, 30a)와 소정의 저항값을 가지는 저항(30b)을 이용하여 로우패스필터(Low-Pass Filter)를 구현하게 된다. 또한 캐패시터(30a)의 일측은 패드(29)와 연결되고 일측은 접지전원(31)과 연결되어 필터회로(27)가 구현된다.Referring to FIG. 3, a plurality of pads 29 and links 28 are formed on the printed circuit board 22 for connection with the connection members 14 and 24. The links 28 connect the pads 29 with the driving circuits not shown, and the individual pads 29 are connected with respective wires of the connecting members 14 and 24. The wires of the connecting members 14 and 24 are attached on the pad 29 by a method such as soldering. Filter elements 30 are formed at one side of the pads 29 to be electrically connected to the pads 29. The filter elements 30 include a capacitor 30a having a predetermined capacitance and a resistor 30b having a predetermined resistance value in order to attenuate and filter the electromagnetic waves generated in the driving circuit of the printed circuit board 22. Low-pass filter is implemented by using In addition, one side of the capacitor 30a is connected to the pad 29 and one side is connected to the ground power source 31 to implement the filter circuit 27.

이 필터회로(27)도 신호의 감쇄와 EMI 전파를 고려하여 송신측 인쇄회로기판(22)에 형성되는 것이 바람직하다. 이러한 필터소자에 이용되는 캐패시터(30a)의 용량은 현재 상용화된 PDP의 경우, 신호의 감쇄 정도, 전자파 필터링 성능 및 제조 단가를 고려하여 대략 10pF ~ 50pF 정도의 범위내에서 결정하는 것이 바람직하며, 특히 규격제품으로 사용되는 15pF 이나 30pF정도의 용량을 가지는 캐패시터(30a)를 사용하는 것이 바람직하다.This filter circuit 27 is also preferably formed on the transmission side printed circuit board 22 in consideration of signal attenuation and EMI propagation. The capacity of the capacitor 30a used in such a filter element is preferably determined within the range of approximately 10pF to 50pF in consideration of signal attenuation, electromagnetic wave filtering performance, and manufacturing cost in the case of PDPs currently commercialized. It is preferable to use a capacitor (30a) having a capacity of about 15pF or 30pF used as a standard product.

도 2와 도 3에서 설명한 바와 같이 본 발명은 송신측 인쇄회로기판(22)에 형성되는 연결부재(14, 24)와의 연결부위에 로우패스 필터와 연결부재(14, 24)에 구비되는 필터부재(15, 25)를 구비한다. 이를 통해, 하나의 인쇄회로기판(12, 22)에서 발생된 전자파가 연결부재(14, 24) 및 이웃한 인쇄회로기판(12, 22)을 거쳐 전파되는 것을 방지하고, PDP 외부로의 전자파 방사경로를 단축시키는 것이 가능하다. As described above with reference to FIGS. 2 and 3, the present invention provides a filter member provided in the low pass filter and the connecting members 14 and 24 at a connection portion with the connecting members 14 and 24 formed in the transmission side printed circuit board 22. And (15, 25). This prevents electromagnetic waves generated from one printed circuit board 12 and 22 from propagating through the connection members 14 and 24 and neighboring printed circuit boards 12 and 22, and radiates electromagnetic waves to the outside of the PDP. It is possible to shorten the path.

도 4는 PDP를 구동하기 위한 구동파형의 예를 나타낸 도면으로, 구동 중의 전자파 발생을 설명하기 위한 도면이다.4 is a diagram showing an example of a driving waveform for driving a PDP, and is a diagram for explaining generation of electromagnetic waves during driving.

도 4를 참조하면, PDP는 전화면의 방전셀들을 초기화하기 위한 위한 리셋 기간(RP), 셀을 선택하기 위한 어드레스 기간(AP), 선택된 방전셀들의 방전을 유지시키기 위한 서스테인 기간(SP) 및 방전셀 내의 벽전하를 소거하기 위한 소거기간 (EP)을 포함한다.Referring to FIG. 4, the PDP includes a reset period RP for initializing the discharge cells of the full screen, an address period AP for selecting a cell, a sustain period SP for maintaining the discharge of the selected discharge cells, and An erasing period (EP) for erasing wall charges in the discharge cell.

서브필드(SFn)가 시작되는 리셋기간(RP)의 셋업기간(SU)에는 모든스캔전극들(Y1 내지 Ym)에 포지티브 램프파형(PR)이 인가되며, 서스테인전극들(Z)과 어드레스전극들(X)에는 0[V]가 인가된다. 셋업기간(SU)의 포지티브 램프파형(PR)에 의해 스캔 전극들(Y1 내지 Ym) 상의 전압은 정극성의 서스테인전압(Vs)으로부터 그 보다 높은 리셋전압(Vr)까지 점진적으로 상승한다. 이 포지티브 램프파형(PR)에 의해 전화면의 셀들 내에서 스캔 전극들(Y1 내지 Ym)과 어드레스 전극들(X1 내지 Xn) 사이에 빛이 거의 발생되지 않는 암방전(Dark Discharge)이 발생됨과 동시에 스캔전극들(Y1 내지 Ym)과 서스테인전극들(Z1 내지 Zm) 사이에도 암방전이 일어난다. 이러한 암방전의 결과로, 셋업기간(SU)의 직후에는 어드레스 전극들(X1 내지 Xn)과 서스테인전극들(Z1 내지 Zm) 상에 정극성의 벽전하가 남게되며, 스캔전극들(Y1 내지 Ym) 상에는 부극성의 벽전하가 남게 된다.In the setup period SU of the reset period RP in which the subfield SFn starts, the positive ramp waveform PR is applied to all the scan electrodes Y1 to Ym, and the sustain electrodes Z and the address electrodes are applied. 0 (V) is applied to (X). Due to the positive ramp waveform PR of the setup period SU, the voltage on the scan electrodes Y1 to Ym gradually rises from the positive sustain voltage Vs to a higher reset voltage Vr. The positive ramp waveform PR generates dark discharge in which almost no light is generated between the scan electrodes Y1 to Ym and the address electrodes X1 to Xn in the cells of the full screen. Dark discharge occurs between the scan electrodes Y1 to Ym and the sustain electrodes Z1 to Zm. As a result of this dark discharge, positive wall charges remain on the address electrodes X1 to Xn and the sustain electrodes Z1 to Zm immediately after the setup period SU, and the scan electrodes Y1 to Ym. Negative wall charges remain on the phase.

셋업기간(SU)에 이어서, 리셋기간(RP)의 셋다운 기간(SD)에는 전압이 정극성의 서스테인전압(Vs)로부터 부극성의 소거전압(Ve)까지 점진적으로 낮아지는 네가티브 램프파형(NR)이 스캔전극들(Y1 내지 Ym)에 인가된다. 이와 동시에, 서스테인전극들(Z1 내지 Zm)에는 정극성의 서스테인전압(Vs)이 인가되고, 어드레스전극들(X1 내지 Xn)에는 0[V]가 인가된다. 네가티브 램프파형(NR)에 의해 전화면의 방전셀들(30) 내에서 스캔전극들(Y1 내지 Ym)과 어드레스 전극들(X1 내지 Xn) 사이에 암방전이 발생됨과 동시에 스캔전극들(Y1 내지 Ym)과 서스테인전극들(Z1 내지 Zm) 사이에도 암방전이 일어난다. 이 셋다운기간(SD)의 암방전의 결과로, 각 방전셀들 (30) 내의 벽전하 분포는 어드레스의 최적 조건으로 변하게 된다. 이때, 각 방전셀들(30) 내에서 스캔전극들(Y1 내지 Ym)과 어드레스전극들(X1 내지 Xn) 상에는 어드레스 방전에 불필요한 과도 벽전하들이 소거되고 일정한 양의 벽전하들이 남는다. 그리고, 서스테인전극들(Z) 상의 벽전하들은 스캔전극들(Y)로부터 이동되는 부극성 벽전하들이 쌓이면서 그 극성이 정극성에서 부극성으로 반전한다.Following the set-up period SU, in the set-down period SD of the reset period RP, the negative ramp waveform NR in which the voltage gradually decreases from the positive sustain voltage Vs to the negative erase voltage Ve is It is applied to the scan electrodes Y1 to Ym. At the same time, a positive sustain voltage Vs is applied to the sustain electrodes Z1 to Zm, and 0 [V] is applied to the address electrodes X1 to Xn. Due to the negative ramp waveform NR, dark discharge is generated between the scan electrodes Y1 to Ym and the address electrodes X1 to Xn in the discharge cells 30 on the full screen, and at the same time, the scan electrodes Y1 to Dark discharge occurs between Ym) and the sustain electrodes Z1 to Zm. As a result of the dark discharge in this set down period SD, the wall charge distribution in each of the discharge cells 30 is changed to the optimum condition of the address. At this time, the excess wall charges unnecessary for the address discharge are erased on the scan electrodes Y1 to Ym and the address electrodes X1 to Xn in each discharge cell 30, and a certain amount of wall charges remains. The wall charges on the sustain electrodes Z are inverted from the positive polarity to the negative polarity as the negative wall charges transferred from the scan electrodes Y accumulate.

어드레스기간(AP)에는 부극성의 스캔펄스(-SCNP)가 스캔전극들(Y1 내지 Ym)에 순차적으로 인가됨과 동시에 그 스캔펄스(-SCNP)에 동기되어 어드레스전극들(X1 내지 Xn)에 정극성의 데이터펄스(DP)가 인가된다. 스캔펄스(-SCNP)의 전압은 0[V]나 그와 가까운 부극성 스캔바이어스전압(Vyb)으로부터 부극성의 스캔전압(-Vy)까지 낮아지는 스캔전압(Vsc)이다. 데이터펄스(DP)의 전압은 정극성 데이터전압(Va)이다. 이 어드레스기간 동안(AP), 서스테인전극들(Z1 내지 Zm)에는 정극성 서스테인전압(Vs)이나 그 보다 낮은 정극성 바이어스 저압(Vzb)이 공급된다. 스캔전압(Vsc)과 데이터전압(Va)이 인가되는 온셀들(On-Cells) 내에는 스캔전극들(Y1 내지 Ym)과 어드레스전극들(X1 내지 Xn) 사이에 어드레스 방전이 발생된다.In the address period AP, the negative scan pulses -SCNP are sequentially applied to the scan electrodes Y1 to Ym, and at the same time, the positive electrodes are applied to the address electrodes X1 to Xn in synchronization with the scan pulses -SCNP. The surname data pulse DP is applied. The voltage of the scan pulse (-SCNP) is the scan voltage Vsc which is lowered from the negative scan bias voltage Vyb to 0 [V] or close to the negative scan voltage -Vy. The voltage of the data pulse DP is the positive data voltage Va. During this address period (AP), the sustain electrodes Z1 to Zm are supplied with a positive sustain voltage Vs or a lower positive bias low voltage Vzb. In the on-cells to which the scan voltage Vsc and the data voltage Va are applied, an address discharge is generated between the scan electrodes Y1 to Ym and the address electrodes X1 to Xn.

서스테인기간(SP)에는 스캔전극들(Y1 내지 Ym)과 서스테인전극들(Z1 내지 Zm)에 정극성 서스테인전압(Vs)의 서스테인펄스(SUSP)이 교대로 인가된다. 그러면 어드레스방전에 의해 선택된 온셀들은 매 서스테인펄스(SUSP) 마다 스캔전극들(Y1 내지 Ym)과 서스테인 전극들(Z1 내지 Zm) 사이에서 서스테인 방전이 일어난다. 이에 반하여, 오프셀들(Off-Cells)은 서스테인 기간(SP) 동안 방전이 일어나지 않는다.In the sustain period SP, a sustain pulse SSUS of the positive sustain voltage Vs is alternately applied to the scan electrodes Y1 to Ym and the sustain electrodes Z1 to Zm. Then, sustain discharges are generated between the scan electrodes Y1 to Ym and the sustain electrodes Z1 to Zm at every sustain pulse SSUS in the on-cells selected by the address discharge. On the contrary, the off-cells do not discharge during the sustain period SP.

서브필드(SFn)의 소거기간(EP)에는 서스테인전극들(Z)에 소거 램프파형(ERR)이 인가된다. 이 소거기간(EP) 동안 스캔전극들(Y1 내지 Ym)과 어드레스전극들(X1 내지 Xn)에는 0[V]가 인가된다. 소거 램프파형(ERR)은 전압이 0[V]로부터 정극성의 서스테인전압(Vs)까지 점진적으로 상상하는 램프파형이다. 이 소거 램프파형(ERR)에 의해 서스테인방전이 일어난 온셀 내에는 스캔전극(Y1 내지 Ym)과 서스테인 전극들(Z1 내지 Zm) 사이에서 소거 방전이 일어난다. 이 소거 방전에 의해서 온셀들 내의 벽전하 들이 소거된다.In the erase period EP of the subfield SFn, the erase ramp waveform ERR is applied to the sustain electrodes Z. 0 [V] is applied to the scan electrodes Y1 to Ym and the address electrodes X1 to Xn during this erasing period EP. The erase ramp waveform ERR is a ramp waveform whose voltage is gradually imagined from 0 [V] to a positive sustain voltage Vs. The erase discharge is generated between the scan electrodes Y1 to Ym and the sustain electrodes Z1 to Zm in the on-cell in which the sustain discharge has been caused by the erase ramp waveform ERR. By this erase discharge, wall charges in the on cells are erased.

도 4의 구동파형은 하나의 서브필드 기간 동안 구동회로에서 생성되어 패널에 공급되는 신호이다. 도 4에서 알 수 있는 바와 같이, 한 서브필드 기간에도 급격하게 고전위로 상승하거나, 저전위로 하강하는 파형이 다수 나타난다. 이미 알려진 바와 같이 신호 전압의 급격한 상승 및 하강이 발생하는 시점에는 전자파의 발생도 많아진다. 한편, 데이터펄스(DP)나 서스테인펄스(SUSP)의 경우 펄스가 인가되는 기간이 수 μs로 매우 짧고 확보해야할 전위도 중요하다. 하지만, 이러한 서스테인펄스(SUSP)와 데이터펄스(DP)가 전자파 노이즈에 의해 왜곡될 경우, 방전이 발생되지 않거나, 원하지 않는 시점에 방전이 발생되어 PDP의 전반적인 품질을 저하하게 된다. 본 발명에서는 이와같은 전자파의 간섭 및 전달을 억제하기 위해 상술한 바와같이 인쇄회로기판(12, 22) 상에 필터회로를 형성함과 아울러 연결부재에 필터부재를 구비한다.The driving waveform of FIG. 4 is a signal generated by the driving circuit during one subfield period and supplied to the panel. As can be seen in FIG. 4, a large number of waveforms rapidly rising to high potential or falling to low potential appear in one subfield period. As is already known, when a sudden rise and fall of a signal voltage occurs, electromagnetic waves also increase. On the other hand, in the case of the data pulse DP or the sustain pulse SSUS, the period in which the pulse is applied is very short, several μs, and the potential to be secured is also important. However, when the sustain pulse SSUS and the data pulse DP are distorted by electromagnetic noise, no discharge occurs or discharge occurs at an undesired time point, thereby degrading the overall quality of the PDP. In the present invention, in order to suppress such interference and transmission of electromagnetic waves, a filter circuit is formed on the printed circuit boards 12 and 22 as described above, and the connection member is provided with a filter member.

상술한 바와 같이 본 발명에 따른 플라즈마 디스플레이 장치는 인쇄회로기판 과 연결부재의 연결부위 부근에 형성되는 필터회로와 연결부재의 중단에 설치되는 필터부재를 구비한다. 이를 통해, 본 발명의 플라즈마 디스플레이 장치는 연결부재와 인쇄회로기판을 통해 전파되는 전자파의 전달경로를 차단하여, 플라즈마 디스플레이 장치 외부로의 전자파 방사율을 낮추는 것이 가능하다. 또한, 본 발명의 플라즈마 디스플레이 장치는 전자파의 전달을 차단함과 아울러 전자파를 2단계에 걸쳐 감쇄하여 이웃한 구동회로가 전자파 간섭에 의해 오동작하는 것을 방지할 수 있다.As described above, the plasma display apparatus according to the present invention includes a filter circuit formed near the connection portion of the printed circuit board and the connection member and a filter member installed at the end of the connection member. Through this, the plasma display device of the present invention can reduce the electromagnetic wave emissivity to the outside of the plasma display device by blocking the transmission path of the electromagnetic wave propagated through the connection member and the printed circuit board. In addition, the plasma display device of the present invention can block the transmission of electromagnetic waves and attenuate the electromagnetic waves in two stages, thereby preventing neighboring driving circuits from malfunctioning due to electromagnetic interference.

Claims (7)

플라즈마 디스플레이 패널과;A plasma display panel; 상기 플라즈마 디스플레이 패널에 구동신호를 공급하기 위한 다수의 인쇄회로기판과;A plurality of printed circuit boards for supplying a driving signal to the plasma display panel; 상기 인쇄회로기판들 각각을 연결하기 위한 연결부재와;A connection member for connecting each of the printed circuit boards; 상기 인쇄회로기판으로부터 상기 연결부재를 경유하여 전달되는 전자파를 차단하기 위해 상기 연결부재가 관통하도록 상기 연결부재에 둘레에 설치되는 필터부재를 구비하고,And a filter member disposed around the connection member so that the connection member penetrates to block electromagnetic waves transmitted through the connection member from the printed circuit board. 상기 연결부재와 상기 인쇄회로기판의 연결부위 부근에 상기 인쇄회로기판으로부터 상기 연결부재로 전달되는 전자파를 필터링하기 위한 다수의 필터소자가 형성되는 것을 특징으로 하는 플라즈마 디스플레이 장치.And a plurality of filter elements for filtering electromagnetic waves transmitted from the printed circuit board to the connection member in the vicinity of a connection portion between the connection member and the printed circuit board. 제 1 항에 있어서,The method of claim 1, 상기 연결부재는 가요성 인쇄 회로(Flexible Printed Circuit) 또는 가요성 평탄 케이블(Flexible Flat Cable)인 것을 특징으로 하는 플라즈마 디스플레이 장치.The connection member is a plasma display device, characterized in that the flexible printed circuit (Flexible Printed Circuit) or a flexible flat cable (Flexible Flat Cable). 제 1 항에 있어서,The method of claim 1, 상기 필터부재는 페라이트 코어(Ferrite Core)인 것을 특징으로 하는 플라즈 마 디스플레이 장치.The filter member is a plasma display device, characterized in that the ferrite core (Ferrite Core). 제 1 항에 있어서,The method of claim 1, 상기 인쇄회로기판에는 상기 연결부재와의 연결을 위한 패드와 링크가 다수 형성되며, 상기 필터소자는 상기 패드 또는 링크 각각에 형성되는 것을 특징으로 하는 플라즈마 디스플레이 장치.The printed circuit board is formed with a plurality of pads and links for connecting to the connection member, the filter element characterized in that the filter element is formed on each of the pad or link. 제 1 항에 있어서,The method of claim 1, 상기 필터소자는 적어도 하나의 저항 및 적어도 하나의 캐패시터를 포함하는 로우패스필터인 것을 특징으로 하는 플라즈마 디스플레이 장치.And the filter element is a low pass filter including at least one resistor and at least one capacitor. 제 5 항에 있어서,The method of claim 5, 상기 캐패시터의 용량은 100 피코 패럿(pF)이하인 것을 특징으로 하는 플라즈마 디스플레이 장치.And the capacitor has a capacity of 100 picofarads (pF) or less. 제 1 항에 있어서,The method of claim 1, 상기 필터부재는 원통형, 클립형, 플레이트형(Plate Type) 및 테이프형 중 어느 한 형태일 수 있는 것을 특징으로 하는 플라즈마 디스플레이 장치.The filter member may be any one of a cylindrical type, a clip type, a plate type, and a tape type.
KR1020050044026A 2005-05-25 2005-05-25 Plasma Display Device KR100670497B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050044026A KR100670497B1 (en) 2005-05-25 2005-05-25 Plasma Display Device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050044026A KR100670497B1 (en) 2005-05-25 2005-05-25 Plasma Display Device

Publications (2)

Publication Number Publication Date
KR20060122066A KR20060122066A (en) 2006-11-30
KR100670497B1 true KR100670497B1 (en) 2007-01-16

Family

ID=37707451

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050044026A KR100670497B1 (en) 2005-05-25 2005-05-25 Plasma Display Device

Country Status (1)

Country Link
KR (1) KR100670497B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101950027B1 (en) * 2017-11-06 2019-02-20 주식회사 뉴파워 프라즈마 Remote plasma generator

Also Published As

Publication number Publication date
KR20060122066A (en) 2006-11-30

Similar Documents

Publication Publication Date Title
US20050099106A1 (en) Plasma display apparatus
KR20060067851A (en) Plasma display device
EP1696455B1 (en) Structure for stabilizing drive pulses and plasma display device using the same
CN1326183C (en) Plasma display panel and module thereof
KR100670497B1 (en) Plasma Display Device
US7432640B2 (en) Plasma display apparatus having cover members for signal transmission members
JP2004310096A (en) Plasma display apparatus
US7535700B2 (en) Plasma display device
KR100922361B1 (en) Plasma display device
KR100646545B1 (en) Plasma Display Device
KR100553932B1 (en) Plasma display panel
KR20080013263A (en) Driving integrated circuit and liquid crystal display including the same
KR100784564B1 (en) Plasma Display Apparatus
KR100667947B1 (en) Plasma display apparatus
KR100837658B1 (en) Plasma display device
KR100686847B1 (en) Plasma display apparatus
KR100690007B1 (en) Plasma display panel
KR100577997B1 (en) Plasma display panel module
KR20060111277A (en) Plasma display device
KR20090062635A (en) Plasma display apparatus
KR100670425B1 (en) Plasma Display Device, And Apparatus And Method For Fabricating The Same
KR20110125831A (en) Flexible substrate, display apparatus, plasma display apparatus, multi display apparatus and multi plasma display apparatus using this
KR20060093961A (en) Method for seperation of plasma display panel module
EP2133858A2 (en) Plasma display device
KR20070000699A (en) Plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111216

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20121221

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee