KR100658064B1 - Method for manufacturing liquide crystal display device with thin film transistor - Google Patents

Method for manufacturing liquide crystal display device with thin film transistor Download PDF

Info

Publication number
KR100658064B1
KR100658064B1 KR1020000037373A KR20000037373A KR100658064B1 KR 100658064 B1 KR100658064 B1 KR 100658064B1 KR 1020000037373 A KR1020000037373 A KR 1020000037373A KR 20000037373 A KR20000037373 A KR 20000037373A KR 100658064 B1 KR100658064 B1 KR 100658064B1
Authority
KR
South Korea
Prior art keywords
amorphous silicon
film
silicon film
doped amorphous
forming
Prior art date
Application number
KR1020000037373A
Other languages
Korean (ko)
Other versions
KR20020002992A (en
Inventor
최대림
인태형
Original Assignee
비오이 하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비오이 하이디스 테크놀로지 주식회사 filed Critical 비오이 하이디스 테크놀로지 주식회사
Priority to KR1020000037373A priority Critical patent/KR100658064B1/en
Publication of KR20020002992A publication Critical patent/KR20020002992A/en
Application granted granted Critical
Publication of KR100658064B1 publication Critical patent/KR100658064B1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/13439Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76853Barrier, adhesion or liner layers characterized by particular after-treatment steps
    • H01L21/76855After-treatment introducing at least one additional element into the layer
    • H01L21/76856After-treatment introducing at least one additional element into the layer by treatment in plasmas or gaseous environments, e.g. nitriding a refractory metal liner
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Nonlinear Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Optics & Photonics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Plasma & Fusion (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Ceramic Engineering (AREA)
  • Thin Film Transistor (AREA)

Abstract

본 발명은 H2 플라즈마 처리를 이용하여 백 채널을 형성하는 박막 트랜지스터의 액정표시소자 제조방법을 개시한다.The present invention discloses a method for manufacturing a liquid crystal display device of a thin film transistor that forms a back channel using H2 plasma treatment.

개시된 본 발명은, 유리기판 상부에 게이트 전극을 형성하는 단계; 상기 게이트 전극을 덮는 게이트 절연막을 증착하는 단계; 게이트 절연막 상부에 액티브 형성영역을 위한 절연막, 비도핑된 비정질 실리콘막과 도핑된 비정질 실리콘막을 차례로 증착하는 단계; TFT 형성영역에 감광막 패턴을 형성하고, 그 패턴을 식각 장벽으로 하여 도핑된 비정질 실리콘막, 비도핑된 비정질 실리콘막과 절연막을 차례로 식각하는 단계; 상기 결과물 전면에 소오스/드레인 금속막을 증착하고, 패터닝하여 소오스/드레인 전극을 형성하는 단계; H2 플라즈마 처리에 의해 표면 처리 및 도핑된 비정질 실리콘막을 제거하고, 연속적으로, TFT 보호를 위한 보호막을 증착하는 단계; 및 ITO 공정을 통해 드레인 전극과 콘택되는 화소전극을 형성함으로써, TFT 기판을 완성하는 단계를 포함하여 구성하는 것을 특징으로 한다.The present invention discloses a method of forming a gate electrode on a glass substrate; Depositing a gate insulating film covering the gate electrode; Depositing an insulating film for an active formation region, an undoped amorphous silicon film, and a doped amorphous silicon film over the gate insulating film; Forming a photoresist pattern in the TFT formation region, and subsequently etching the doped amorphous silicon film, the undoped amorphous silicon film, and the insulating film using the pattern as an etch barrier; Depositing a source / drain metal film on the entire surface of the resultant and patterning the source / drain electrode to form a source / drain electrode; Removing the surface treated and doped amorphous silicon film by H2 plasma treatment, and subsequently depositing a protective film for TFT protection; And forming a pixel electrode in contact with the drain electrode through the ITO process, thereby completing the TFT substrate.

Description

박막 트랜지스터의 액정표시소자 제조방법{METHOD FOR MANUFACTURING LIQUIDE CRYSTAL DISPLAY DEVICE WITH THIN FILM TRANSISTOR} TECHNICAL MANUFACTURING METHOD OF MANUFACTURING LIQUID DISPLAY DEVICE OF THIN FILM TRENDER

도 1a 내지 도 1d는 종래의 박막 트랜지스터의 액정표시소자 제조방법을 설명하기 위한 단면도.1A to 1D are cross-sectional views illustrating a method of manufacturing a liquid crystal display device of a conventional thin film transistor.

도 2a 내지 도 2e는 본 발명의 박막 트랜지스터의 액정표시소자 제조방법을 설명하기 위한 단면도.2A to 2E are cross-sectional views illustrating a method of manufacturing a liquid crystal display device of a thin film transistor of the present invention.

* 도면의 주요 부분에 대한 부호 설명 *Explanation of symbols on the main parts of the drawings

21 : 유리기판 22 : 게이트 전극21 glass substrate 22 gate electrode

23 : 게이트 절연막 24 : 절연막23: gate insulating film 24: insulating film

25 : 비도핑된 비정질 실리콘막 26 : 도핑된 비정질 실리콘막25: doped amorphous silicon film 26: doped amorphous silicon film

27a : 소오스 전극 27b : 드레인 전극27a: source electrode 27b: drain electrode

28 : 보호막 29 : 화소전극28 protective film 29 pixel electrode

30 : BCE 구조의 TFT30: TFT of BCE structure

본 발명은 박막 트랜지스터 액정표시소자에 관한 것으로, 보다 상세하게는, 백 채널 구조의 박막 트랜지스터를 갖는 박막 트랜지스터 기판의 제조방법에 관한 것이다. The present invention relates to a thin film transistor liquid crystal display device, and more particularly, to a method for manufacturing a thin film transistor substrate having a thin film transistor having a back channel structure.

텔레비젼 및 그래픽 디스플레이 등의 표시 장치에 이용되는 액정표시소자는 CRT(Cathod-ray tube)를 대신하여 개발되어져 왔다. 특히, 박막 트랜지스터 액정표시소자(Thin Film Transistor Liquid Crystal Display : 이하, TFT LCD)는 고속 응답 특성을 갖는 잇점과 고화소수에 적합하다는 잇점이 있기 때문에, CRT에 필적할만한 표시화면의 고화질화, 대형화 및 컬러화 등을 실현할 수 있다. Liquid crystal display devices used in display devices such as televisions and graphic displays have been developed in place of the CRT (Cathod-ray tube). In particular, thin film transistor liquid crystal displays (TFT LCDs) have the advantages of high-speed response characteristics and suitable for high pixel numbers, so that display screens comparable to CRTs are high in quality, large in size, and in color. Etc. can be realized.

이러한 TFT LCD는 TFT 및 화소전극이 형성된 TFT 어레이 기판과, 컬러필터 및 상대전극이 형성된 컬러필터 기판이 액정층의 개재하에 합착된 구조이다. Such a TFT LCD has a structure in which a TFT array substrate on which a TFT and a pixel electrode are formed, and a color filter substrate on which a color filter and a counter electrode are formed are bonded together through a liquid crystal layer.

한편, TFT 어레이 기판의 제조 공정을 단순화시키는 것은, 즉, 포토 공정의 수를 줄이는 것은 제조비용 측면에서 TFT LCD의 상용화에 크게 영향을 미친다. 따라서, 포토 공정의 수를 감소시키기 위한 여러 가지 구조들이 제안되고 있으며, 한 예로, 최근에는 BCE(Back Channel Etch) 구조의 TFT를 갖는 TFT 어레이 기판이 제안되고 있다. On the other hand, simplifying the manufacturing process of the TFT array substrate, that is, reducing the number of photo processes greatly affects the commercialization of the TFT LCD in terms of manufacturing cost. Therefore, various structures for reducing the number of photo processes have been proposed, and as an example, recently, a TFT array substrate having TFTs having a BCE (Back Channel Etch) structure has been proposed.

이러한 BCE 구조의 TFT를 갖는 TFT 어레이 기판은 5단계의 포토 공정에 의해 제작할 수 있기 때문에, 6 또는 7단계의 포토 공정을 요구하는 통상의 TFT 어레이 기판의 제조 공정 보다 그 제조 공정의 단순화을 얻을 수 있으며, 이에 따라, 제조비용의 절감 효과를 얻을 수 있다. Since the TFT array substrate having such a BCE-structured TFT can be manufactured by a five-step photo process, the manufacturing process can be simplified rather than a conventional TFT array substrate manufacturing process requiring a six- or seven-step photo process. Therefore, the manufacturing cost can be reduced.

도 1a 내지 도 1d는 종래 기술에 따른 BCE 구조의 TFT를 갖는 TFT 어레이 기판의 제조방법을 설명하기 위한 각 공정별 단면도로서, 이를 설명하면 다음과 같 다. 1A to 1D are cross-sectional views of respective processes for explaining a method of manufacturing a TFT array substrate having a TFT having a BCE structure according to the prior art, which will be described below.

먼저, 도 1a에 도시된 바와 같이, 유리기판(1) 상에 제1금속막을 증착하고, 상기 제1금속막을 공지된 포토 공정으로 패터닝하여, 상기 유리기판(1) 상에 게이트 전극(2)을 형성한다. 그런다음, 상기 게이트 전극(2)을 덮는 게이트 절연막(3), 예컨데, SiONx를 도포하고, 이어서 상기 게이트 절연막 상에 액티브 영역을 형성하기 위한 절연막(4), 비도핑된 비정질실리콘막(5)과 도핑된 비정질실리콘막(6)을 차례로 증착한다. 이 때, 상기 비도핑된 비정질실리콘막(5)은 채널층으로 200 ~ 700Å과 BC(Back Channel) 버퍼층으로 1000 ~ 2000Å의 두께로 적층된다. 또한, 절연막(4)은 바람직하게 3000 ~ 4000Å의 두께 및 도핑된 비정질 실리콘막(6)은 300 ~ 700Å의 두께로 증착된다. 상기 BC 버퍼층은 도핑된 비정질 실리콘막(6)을 식각시 선택비 및 균일도를 고려하여 적용된 층이며, 이로 인해 채널 저항이 보통의 E/S TFT에 비해 증가하며, 성막시간도 증가하게 되며 TFT 특성도 악화된다. First, as shown in FIG. 1A, a first metal film is deposited on the glass substrate 1, and the first metal film is patterned by a known photo process to form a gate electrode 2 on the glass substrate 1. To form. Then, a gate insulating film 3 covering the gate electrode 2, for example, SiONx is applied, and then an insulating film 4 and an undoped amorphous silicon film 5 for forming an active region on the gate insulating film. And the doped amorphous silicon film 6 are sequentially deposited. In this case, the undoped amorphous silicon film 5 is laminated with a thickness of 200 to 700 Å as a channel layer and 1000 to 2000 Å as a BC (Back Channel) buffer layer. In addition, the insulating film 4 is preferably deposited to a thickness of 3000 to 4000 GPa and the doped amorphous silicon film 6 to a thickness of 300 to 700 GPa. The BC buffer layer is a layer applied in consideration of the selectivity and uniformity when etching the doped amorphous silicon film (6), thereby increasing the channel resistance compared to the normal E / S TFT, the film formation time is also increased and TFT characteristics Also worsens.

다음으로, 도 1b에 도시된 바와 같이, TFT 형성영역 영역에 감광막 패턴(도시되지 않음)을 형성한 후, 그 패턴을 식각 장벽으로 하여 도핑된 비정질 실리콘막(6), 비도핑된 비정질 실리콘막(5)과 절연막(4)를 차례로 식각한다.Next, as shown in FIG. 1B, after forming a photoresist pattern (not shown) in the TFT formation region region, the amorphous silicon film 6 doped and the undoped amorphous silicon film using the pattern as an etch barrier. (5) and the insulating film 4 are sequentially etched.

도 1c를 참조하면, 상기 결과물 상부에 제2 금속막 형성 후, TFT 형성영역에 소오스/드레인 형성영역을 한정하는 감광막 패턴(도시되지 않음)을 형성하고, 그 패턴을 식각 장벽으로 하여 제2 금속막을 식각함으로써, 소오스/드레인 전극(7a, 7b)을 형성한다. 이어서, 상기 감광막 패턴을 식각장벽으로 하여 도핑된 비정질 실리콘막(6)을 식각하며, 아울러, 비도핑된 비정질 실리콘막(5)의 BC 버퍼층의 일부 두께를 함게 식각하여 백 채널을 얻는다. 그런다음, 채널 영역, 즉 절연막(4)과 비도핑된 비정질 실리콘막(5)의 인터페이스 특성 향상을 위해 표면처리를 위한 H2 플라즈마 처리를 수행한다. 이 때, H2 플라즈마 처리는 500W 이하의 파워를 사용하며 30초 이하의 짧은 시간동안 표면 처리를 수행한다. 이 결과로, BCE 구조의 TFT(10)가 형성된다.Referring to FIG. 1C, after forming a second metal film on the resultant, a photoresist pattern (not shown) defining a source / drain formation region is formed in a TFT formation region, and the second metal is formed as an etch barrier. By etching the film, source / drain electrodes 7a and 7b are formed. Subsequently, the doped amorphous silicon film 6 is etched using the photoresist pattern as an etch barrier, and a portion of the BC buffer layer of the undoped amorphous silicon film 5 is etched together to obtain a back channel. Then, H2 plasma treatment for surface treatment is performed to improve the interface characteristics of the channel region, that is, the insulating film 4 and the undoped amorphous silicon film 5. At this time, the H2 plasma treatment uses a power of 500 W or less and performs surface treatment for a short time of 30 seconds or less. As a result, the TFT 10 of the BCE structure is formed.

다음으로, 도 1d를 참조하면, 상기 BCE 구조의 TFT(10)를 보호하기 위한 보호막(8)을 증착하고 이어서, 상기 보호막(8) 상에 공지된 ITO 공정을 통해 드레인 전극(7b)과 콘택되는 화소전극(9)을 형성함으로써, TFT 기판을 완성한다. Next, referring to FIG. 1D, a protective film 8 for protecting the TFT 10 of the BCE structure is deposited, and then contacted with the drain electrode 7b through a known ITO process on the protective film 8. By forming the pixel electrode 9, the TFT substrate is completed.

그러나, 종래의 박막 트랜지스터의 액정표시소자의 제조방법에는 다음과 같은 문제점이 있다.However, the manufacturing method of the liquid crystal display of the conventional thin film transistor has the following problems.

상기 비도핑된 비정질 실리콘막의 BC 버퍼층은 도핑된 비정질 실리콘막을 식각시 선택비 및 균일도를 고려하여 적용된 층이며, 이로 인해 채널 저항이 보통의 E/S TFT에 비해 증가하며, 성막시간도 증가하게 되며 TFT 특성도 악화된다.The BC buffer layer of the undoped amorphous silicon film is a layer applied in consideration of selectivity and uniformity when the doped amorphous silicon film is etched. As a result, the channel resistance is increased compared to the normal E / S TFT, and the deposition time is also increased. TFT characteristics also deteriorate.

이에 따라, 본 발명은 상기와 같은 문제점을 해결하기 위해 안출된 것으로, 도핑된 비정질 실리콘막을 H2 플라즈마를 이용하여 제거하여 공정 단순화 및 안정적인 TFT 특성을 확보하는 박막 트랜지스터의 액정표시소자의 제조방법을 제공하는데 그 목적이 있다.Accordingly, the present invention has been made to solve the above problems, to provide a method for manufacturing a liquid crystal display device of a thin film transistor to remove the doped amorphous silicon film using H2 plasma to ensure a simple process and stable TFT characteristics. Its purpose is to.

상기와 같은 목적을 달성하기 위한 본 발명에 따른 박막트랜지스터의 제조방법은 유리기판 상부에 게이트 전극을 형성하는 단계; 상기 게이트 전극을 덮는 게이트 절연막을 증착하는 단계; 상기 게이트 절연막 상부에 500 Å ~ 1000Å 두께의 비도핑된 비정질 실리콘막과 50 Å ~ 100 Å 두께의 도핑된 비정질 실리콘막을 차례로 증착하는 단계; 상기 도핑된 비정질 실리콘막 상의 액티브 형성영역에 감광막 패턴을 형성하고, 그 감광막 패턴을 식각 장벽으로 하여 상기 게이트 절연막이 노출되도록 상기 도핑된 비정질 실리콘막 및 비도핑된 비정질 실리콘막을 차례로 식각하는 단계; 상기 게이트 절연막 상에 상기 식각된 도핑된 비정질 실리콘막 및 비도핑된 비정질 실리콘막을 덮도록 금속막을 증착하고 상기 도핑된 비정질 실리콘의 상기 게이트 전극과 대응하는 부분이 노출되도록 패터닝하여 소오스/드레인 전극을 형성하는 단계; 상기 소오스/드레인 전극사이의 도핑된 비정질 실리콘이 제거되어 상기 비도핑된 비정질 실리콘막이 노출되도록 H2 플라즈마 처리에 의해 식각하고 비도핑된 비정질 실리콘막이 대기중에 노출되지 않도록 동일 챔버 내에서 TFT 보호를 위한 보호막을 증착하는 단계; 및 상기 보호막을 드레인전극이 노출되도록 패터닝하여 콘택홀을 형성한 후 ITO 공정을 통해 드레인 전극과 콘택되는 화소전극을 형성하는 단계를 포함한다.Method of manufacturing a thin film transistor according to the present invention for achieving the above object comprises the steps of forming a gate electrode on the glass substrate; Depositing a gate insulating film covering the gate electrode; Sequentially depositing a 500 Å to 1000 Å thick doped amorphous silicon film and a 50 Å to 100 Å thick doped amorphous silicon film on the gate insulating film; Forming a photoresist pattern in an active formation region on the doped amorphous silicon film, and sequentially etching the doped amorphous silicon film and the undoped amorphous silicon film to expose the gate insulating film using the photoresist pattern as an etch barrier; A metal film is deposited on the gate insulating layer to cover the etched doped amorphous silicon film and the undoped amorphous silicon film, and patterned to expose a portion corresponding to the gate electrode of the doped amorphous silicon to form a source / drain electrode. Doing; A protective film for TFT protection in the same chamber so that the doped amorphous silicon between the source / drain electrodes is removed to be etched by H2 plasma treatment to expose the undoped amorphous silicon film and the undoped amorphous silicon film is not exposed to the air. Depositing; And forming a contact hole by patterning the passivation layer to expose the drain electrode, and then forming a pixel electrode contacting the drain electrode through an ITO process.

삭제delete

삭제delete

삭제delete

상기 H2 플라즈마 처리는 0.5W/Cm2의 파워 인가 및 60 ~ 300초의 시간동안 플라즈마 처리를 수행한다.The H2 plasma treatment is applied 0.5W / Cm2 of power and performing a plasma treatment for a time of 60 ~ 300 seconds.

상기 H2 개스 뿐만아니라 SF6, He, O2 또는 Ar 등의 단일 또는 혼합개스를 이용할 수 있다.In addition to the H2 gas, a single or mixed gas such as SF6, He, O2 or Ar may be used.

(실시예)(Example)

이하, 첨부된 도면을 참조하여 본 발명의 박막 트랜지스터의 액적표시소자의 제조 방법을 상세히 설명한다.Hereinafter, a method of manufacturing a droplet display device of a thin film transistor of the present invention will be described in detail with reference to the accompanying drawings.

도 2a를 참조하면, 유리기판(21) 상에 제1금속막을 증착하고, 상기 제1금속막을 공지된 포토 공정으로 패터닝하여, 상기 유리기판(21) 상에 게이트 전극(22)을 형성한다. 그런다음, 상기 게이트 전극(22)을 덮는 게이트 절연막(23), 예컨데, SiONx를 도포하고, 이어서 상기 게이트 절연막 상에 액티브 영역을 형성하기 위한 절연막(24), 비도핑된 비정질실리콘막(25)과 도핑된 비정질실리콘막(26)을 차례로 증착한다. 이 때, 상기 비도핑된 비정질실리콘막(25)은 바람직하게 채널층으로 500 ~ 1000Å의 두께로 증착된다. 또한, 절연막(24)은 바람직하게 3000 ~ 4000Å의 두께 및 도핑된 비정질 실리콘막(26)은 박막의 50 ~ 100Å의 두께로 증착된다. Referring to FIG. 2A, a first metal film is deposited on the glass substrate 21, and the first metal film is patterned by a known photo process to form a gate electrode 22 on the glass substrate 21. Then, a gate insulating film 23 covering the gate electrode 22, for example, SiONx is applied, and then an insulating film 24 and an undoped amorphous silicon film 25 for forming an active region on the gate insulating film. And the doped amorphous silicon film 26 are sequentially deposited. At this time, the undoped amorphous silicon film 25 is preferably deposited to a thickness of 500 ~ 1000Å as a channel layer. In addition, the insulating film 24 preferably has a thickness of 3000 to 4000 GPa and the doped amorphous silicon film 26 is deposited to a thickness of 50 to 100 GPa of the thin film.

다음으로, 도 2b에 도시된 바와 같이, TFT 형성영역 영역에 감광막 패턴(도시되지 않음)을 형성한 후, 그 패턴을 식각 장벽으로 하여 도핑된 비정질 실리콘막(26), 비도핑된 비정질 실리콘막(25)과 절연막(24)를 차례로 식각한다.Next, as shown in FIG. 2B, after the photoresist pattern (not shown) is formed in the TFT formation region region, the doped amorphous silicon film 26 and the undoped amorphous silicon film are formed using the pattern as an etch barrier. The 25 and the insulating film 24 are sequentially etched.

도 2c를 참조하면, 상기 결과물 상부에 제2 금속막 형성 후, TFT 형성영역에 소오스/드레인 형성영역을 한정하는 감광막 패턴(도시되지 않음)을 형성하고, 그 패턴을 식각 장벽으로 하여 제2 금속막을 식각함으로써, 소오스/드레인 전극(27a, 27b)을 형성한다. Referring to FIG. 2C, after forming a second metal film on the resultant, a photoresist pattern (not shown) defining a source / drain formation region is formed in a TFT formation region, and the second metal is formed as an etch barrier. By etching the film, the source / drain electrodes 27a and 27b are formed.

도 2d를 참조하면, 상기 결과물을 H2 플라즈마 처리를 수행하여 표면 처리 및 도핑된 비정질 실리콘막(26)을 제거하고, 연속적으로, TFT 보호를 위한 보호막(28)을 증착한다. 여기서, 상기 H2 플라즈마 처리는 보호막 증착 장치안에서 진행되며, 연속적으로 보호막을 증착하여 백 채널을 대기중에 노출시키지 않는다.이 때, 상기 H2 플라즈마 처리는 0.5W/Cm2 이상의 파워 인가 및 60 ~ 300초의 시간동안 플라즈마 처리를 수행하여 바람직하게 100Å 이하 두께의 도핑된 비정질 실리콘막을 식각하여 백 채널을 형성한다. 아울러, 상기 H2 개스 뿐만아니라 SF6, He, O2 또는 Ar 등의 단일 또는 혼합개스를 이용하여 플라즈마 처리를 수행할 수 있다.이 결과로, BCE 구조의 TFT(30)가 형성된다.Referring to FIG. 2D, the resultant is subjected to H2 plasma treatment to remove the surface treatment and the doped amorphous silicon film 26, and subsequently to deposit a protective film 28 for TFT protection. Here, the H2 plasma treatment is performed in the protective film deposition apparatus, and the protective film is continuously deposited so as not to expose the back channel to the atmosphere. At this time, the H2 plasma treatment is applied at a power of 0.5 W / Cm2 or more and a time of 60 to 300 seconds. Plasma treatment is performed to etch the doped amorphous silicon film, preferably 100 Å or less, to form the back channel. In addition, the plasma treatment may be performed using not only the H2 gas but also single or mixed gas such as SF6, He, O2, or Ar. As a result, the TFT 30 having the BCE structure is formed.

다음으로, 도 2e를 참조하면, 상기 보호막(28) 상에 공지된 ITO 공정을 통해 드레인 전극(27b)과 콘택되는 화소전극(29)을 형성함으로써, TFT 기판을 완성한다. Next, referring to FIG. 2E, the TFT substrate is completed by forming the pixel electrode 29 in contact with the drain electrode 27b on the passivation layer 28 through a known ITO process.

이상에서 자세히 설명한 바와같이, 본 발명은 초박막의 도핑된 비정질 실리콘막을 증착하고, H2 플라즈마 처리를 수행하여 백 채널을 형성하기 때문에 종래의 BCE 구조의 TFT 구조에서 요구되는 BC 버퍼층이 불필요하며, 채널 형성에 핑요한 비도핑된 비정질 실리콘막만이 요구되므로 성막 시간이 단축된다.As described in detail above, the present invention deposits an ultra-thin doped amorphous silicon film and performs a H2 plasma treatment to form a back channel, thereby eliminating the need for a BC buffer layer required in a TFT structure having a conventional BCE structure. Since only an undoped amorphous silicon film is required, the film formation time is shortened.

또한, 독립의 백 채널 형성 공정이 생략되어 공정 단순화를 이루며 H2 플라즈마 처리를 수행한 후, 연속적으로 보호막을 증착하여 백 채널의 대기노출을 막아 안정적인 TFT 특성을 확보하여 수율 향상의 효과가 있다.In addition, since the independent back channel forming process is omitted, the process is simplified and H2 plasma treatment is performed. Then, a protective film is continuously deposited to prevent atmospheric exposure of the back channel, thereby securing stable TFT characteristics, thereby improving yield.

기타, 본 발명의 요지를 벗어나지 않는 범위에서 다양하게 변경하여 실시할 수 있다.In addition, it can implement in various changes in the range which does not deviate from the summary of this invention.

Claims (7)

유리기판 상부에 게이트 전극을 형성하는 단계; Forming a gate electrode on the glass substrate; 상기 게이트 전극을 덮는 게이트 절연막을 증착하는 단계; Depositing a gate insulating film covering the gate electrode; 상기 게이트 절연막 상부에 500 Å ~ 1000Å 두께의 비도핑된 비정질 실리콘막과 50 Å ~ 100 Å 두께의 도핑된 비정질 실리콘막을 차례로 증착하는 단계; Sequentially depositing a 500 Å to 1000 Å thick doped amorphous silicon film and a 50 Å to 100 Å thick doped amorphous silicon film on the gate insulating film; 상기 도핑된 비정질 실리콘막 상의 액티브 형성영역에 감광막 패턴을 형성하고, 그 감광막 패턴을 식각 장벽으로 하여 상기 게이트 절연막이 노출되도록 상기 도핑된 비정질 실리콘막 및 비도핑된 비정질 실리콘막을 차례로 식각하는 단계; Forming a photoresist pattern in an active formation region on the doped amorphous silicon film, and sequentially etching the doped amorphous silicon film and the undoped amorphous silicon film to expose the gate insulating film using the photoresist pattern as an etch barrier; 상기 게이트 절연막 상에 상기 식각된 도핑된 비정질 실리콘막 및 비도핑된 비정질 실리콘막을 덮도록 금속막을 증착하고 상기 도핑된 비정질 실리콘의 상기 게이트 전극과 대응하는 부분이 노출되도록 패터닝하여 소오스/드레인 전극을 형성하는 단계; A metal film is deposited on the gate insulating layer to cover the etched doped amorphous silicon film and the undoped amorphous silicon film, and patterned to expose a portion corresponding to the gate electrode of the doped amorphous silicon to form a source / drain electrode. Doing; 상기 소오스/드레인 전극사이의 도핑된 비정질 실리콘이 제거되어 상기 비도핑된 비정질 실리콘막이 노출되도록 H2 플라즈마 처리에 의해 식각하고 비도핑된 비정질 실리콘막이 대기중에 노출되지 않도록 동일 챔버 내에서 TFT 보호를 위한 보호막을 증착하는 단계; 및 A protective film for TFT protection in the same chamber so that the doped amorphous silicon between the source / drain electrodes is removed to be etched by H2 plasma treatment to expose the undoped amorphous silicon film and the undoped amorphous silicon film is not exposed to the air. Depositing; And 상기 보호막을 드레인전극이 노출되도록 패터닝하여 콘택홀을 형성한 후 ITO 공정을 통해 드레인 전극과 콘택되는 화소전극을 형성하는 단계를 포함하는 박막 트랜지스터의 액정표시소자 제조방법.And forming a contact hole by patterning the passivation layer to expose the drain electrode, and then forming a pixel electrode in contact with the drain electrode through an ITO process. 삭제delete 삭제delete 삭제delete 삭제delete 제 1항에 있어서, 상기 H2 플라즈마 처리는 0.5W/Cm2의 파워 인가 및 60 ~ 300초의 시간동안 플라즈마 처리를 수행하는 것을 특징으로 하는 박막 트랜지스터의 액정표시소자의 제조방법.The method of claim 1, wherein the H 2 plasma treatment is performed by applying 0.5 W / Cm 2 of power and performing a plasma treatment for a time of 60 to 300 seconds. 제 1항에 있어서, 상기 H2 개스 뿐만아니라 SF6, He, O2 또는 Ar 등의 단일 또는 혼합개스를 이용할 수 있는 것을 특징으로 하는 박막 트랜지스터의 액정표시소자의 제조방법.The method of manufacturing a liquid crystal display device of a thin film transistor according to claim 1, wherein not only the H2 gas but also a single or mixed gas such as SF6, He, O2 or Ar can be used.
KR1020000037373A 2000-06-30 2000-06-30 Method for manufacturing liquide crystal display device with thin film transistor KR100658064B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000037373A KR100658064B1 (en) 2000-06-30 2000-06-30 Method for manufacturing liquide crystal display device with thin film transistor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000037373A KR100658064B1 (en) 2000-06-30 2000-06-30 Method for manufacturing liquide crystal display device with thin film transistor

Publications (2)

Publication Number Publication Date
KR20020002992A KR20020002992A (en) 2002-01-10
KR100658064B1 true KR100658064B1 (en) 2006-12-18

Family

ID=19675604

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000037373A KR100658064B1 (en) 2000-06-30 2000-06-30 Method for manufacturing liquide crystal display device with thin film transistor

Country Status (1)

Country Link
KR (1) KR100658064B1 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11274504A (en) * 1998-03-20 1999-10-08 Advanced Display Inc Tft and its manufacture

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11274504A (en) * 1998-03-20 1999-10-08 Advanced Display Inc Tft and its manufacture

Also Published As

Publication number Publication date
KR20020002992A (en) 2002-01-10

Similar Documents

Publication Publication Date Title
US5913113A (en) Method for fabricating a thin film transistor of a liquid crystal display device
KR19980042862A (en) Thin film transistor, manufacturing method of thin film transistor and liquid crystal display device
US6075257A (en) Thin film transistor substrate for a liquid crystal display having a silicide prevention insulating layer in the electrode structure
KR100336881B1 (en) Manufacturing Method of Thin Film Transistor Liquid Crystal Display Device
KR100891042B1 (en) Method for fabricating fringe field switching mode liquid crystal display
KR100328847B1 (en) Manufacturing Method of Thin Film Transistor
KR100658064B1 (en) Method for manufacturing liquide crystal display device with thin film transistor
KR100648221B1 (en) method for fabricating array substrate of TFT-LCD
KR100674238B1 (en) Method for manufacturing self-alignment tft having high mobility
KR100687331B1 (en) Method for manufacturing Thin Film Transistor
KR100195253B1 (en) Manufacturing method of polysilicon thin film transistor
KR100590918B1 (en) Method of manufacturing LCD
KR100837884B1 (en) method for fabricating Liquid Crystal Display device
KR100242946B1 (en) Thin-flim transistor and manufacturing method thereof
KR100590917B1 (en) Method of manufacturing LCD
KR100852831B1 (en) Method for manufacturing array substrate of liquid crystal display
KR20000003756A (en) Thin film transistor and method thereof
KR100375734B1 (en) Method of manufacturing TFT array substrate
KR970010688B1 (en) Method for manufacturing thin film transistor
KR20020091313A (en) Method for crystallizing Silicon and method for manufacturing Thin Film Transistor (TFT) using the same
KR20000045306A (en) Method for fabricating tft lcd device
KR20010004542A (en) TFT-LCD and method for manufacturing the same
KR100269286B1 (en) Manufacturing method for polysilicon-TFT
KR100867470B1 (en) Method for manufacturing array substrate of liquid crystal display
KR20000043565A (en) Manufacturing method of thin film transistor

Legal Events

Date Code Title Description
N231 Notification of change of applicant
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121107

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20131118

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20141118

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20151116

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20161118

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20171116

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20181126

Year of fee payment: 13