KR100643380B1 - 통신장치 - Google Patents

통신장치 Download PDF

Info

Publication number
KR100643380B1
KR100643380B1 KR1020040094324A KR20040094324A KR100643380B1 KR 100643380 B1 KR100643380 B1 KR 100643380B1 KR 1020040094324 A KR1020040094324 A KR 1020040094324A KR 20040094324 A KR20040094324 A KR 20040094324A KR 100643380 B1 KR100643380 B1 KR 100643380B1
Authority
KR
South Korea
Prior art keywords
communication
serial
data
control unit
communication device
Prior art date
Application number
KR1020040094324A
Other languages
English (en)
Other versions
KR20060055026A (ko
Inventor
이성준
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020040094324A priority Critical patent/KR100643380B1/ko
Priority to US11/247,240 priority patent/US20060104338A1/en
Priority to EP05110422A priority patent/EP1659730B1/en
Priority to CNA2005101175945A priority patent/CN1777171A/zh
Publication of KR20060055026A publication Critical patent/KR20060055026A/ko
Application granted granted Critical
Publication of KR100643380B1 publication Critical patent/KR100643380B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4247Bus transfer protocol, e.g. handshake; Synchronisation on a daisy chain bus
    • G06F13/426Bus transfer protocol, e.g. handshake; Synchronisation on a daisy chain bus using an embedded synchronisation, e.g. Firewire bus, Fibre Channel bus, SSA bus

Abstract

본 발명은, 통신장치에 관한 것으로서, 한 쌍의 외부장치와 접속하기 위한 한 쌍의 통신접속부와; 상기 외부장치에 송신하기 위한 송신데이터를 발생하고, 상기 외부장치로부터 입력되는 수신데이터를 수신하여 소정의 기능을 수행하는 통신제어부와; 상기 통신제어부에서 발생된 상기 송신데이터를 상기 한 쌍의 통신접속부 각각을 통해 상기 한 쌍의 외부장치에 송신하도록 하고, 상기 한 쌍의 통신접속부 중 어느 하나를 통해 입력되는 수신데이터를 상기 통신제어부에 전달하는 한편, 다른 하나의 통신접속부를 통해 상기 외부장치로 송신하도록 하는 데이터경로제어부를 포함하는 것을 특징으로 한다. 이에 의하여, 통신시스템 구성을 간단하게 하고 통신시간을 줄일 수 있을 뿐만 아니라, 통신접속부의 접속순서에 상관없이 데이터 송수신을 가능하도록 한 통신장치를 제공할 수 있다.

Description

통신장치{COMMUNICATION APPARATUS}
도 1 및 도 2는 종래 복수의 통신장치와 PC와의 연결구성도,
도 3은 도 2의 각 통신장치의 내부구성도,
도 4 및 도 5는 도 3의 시리얼 커넥터의 접속 순서를 변경할 때 데이터 송수신 동작을 설명하기 위한 연결구성도,
도 6은 본 발명에 따른 복수의 통신장치와 PC와의 연결구성도,
도 7은 도 6의 각 통신장치의 내부구성도,
도 8 및 도 9는 도 7의 시리얼 커넥터의 접속 순서를 변경할 때 데이터 송수신 동작을 설명하기 위한 연결구성도이다.
* 도면의 주요 부분에 대한 부호의 설명
10 : 제어용 PC 20, 20a, 20b, 20c, 20d : 통신장치
22a, 22b, 42a, 42b, 62a, 62b : 시리얼 커넥터
24a, 24b, 44a, 44b, 64a, 64b : 시리얼 드라이버
26, 46, 66 : 시리얼 IC 30, 50, 70 : 데이터경로제어부
32, 52, 72 : 제1오어게이트 34, 54, 74 : 제2오어게이트
36, 56, 76 : 제3오어게이트 40 : 모니터링용 PC
본 발명은, 통신장치에 관한 것으로서, 보다 상세하게는, 통신시스템 구성을 간단하게 하고 통신시간을 줄일 수 있을 뿐만 아니라, 통신접속부의 접속순서에 상관없이 데이터 송수신을 가능하도록 한 통신장치에 관한 것이다.
외부장치와 통신할 수 있는 전자장치(이하, "통신장치"라 함)를 별도의 제어장치에서 제어하고자 할 때 통상적으로 시리얼(serial) 통신이 사용된다.
시리얼 통신은 기본 구조가 1:1 이므로, 제어장치에서 복수의 통신장치를 제어할 때에는 통신장치 개수만큼의 시리얼 통신 IC(Integrated Circuit)가 있어야만 한다.
종래의 복수의 통신장치와 이들을 제어하는 PC 사이의 연결구성도를 도 1에 도시하였다.
도 1에 도시된 바와 같이, PC(100)는 N개의 통신장치(110a, 110b, 110c, 110d)를 제어하기 위한 N개의 시리얼 IC(serial IC)(102a, 102b, 102c, 102d)와, 각각의 시리얼 IC(102a, 102b, 102c, 102d)를 구동하기 위한 N개의 시리얼 드라이버(serial driver)(104a, 104b, 104c, 104d)와, 시리얼 통신 데이터를 송수신하기 위한 N개의 시리얼 포트(serial port)(106a, 106b, 106c, 106d)를 포함한다.
그리고, 각각의 통신장치(110a, 110b, 110c, 110d)는 도시되지는 않았으나, PC(100)의 각 시리얼 포트(106a, 106b, 106c, 106d)에 연결하기 위한 하나의 시리얼 포트, 시리얼 드라이버, 시리얼 IC를 포함한다.
이에, PC(100)의 각 시리얼 포트(106a, 106b, 106c, 106d)와 통신장치(110a, 110b, 110c, 110d)의 시리얼 포트를 케이블로 연결하여 PC(100)의 각 시리얼 IC(102a, 102b, 102c, 102d)와 통신장치(110a, 110b, 110c, 110d)의 시리얼 IC가 상호 통신하여 PC(100)에서 각 통신장치(110a, 110b, 110c, 110d)를 제어하게 된다.
PC(100)에서 각 통신장치(110a, 110b, 110c, 110d)를 제어할 때, N개의 시리얼 IC(102a, 102b, 102c, 102d)가 동시에 통신할 수 없으며 시리얼 IC(102a, 102b, 102c, 102d) 하나씩 통신해야 한다. 즉, 사용하고 있는 시리얼 IC(102a, 102b, 102c, 102d)의 통신이 종료된 뒤, 다른 시리얼 IC(102a, 102b, 102c, 102d) 및 다른 시리얼 포트(106a, 106b, 106c, 106d)를 통해 다른 통신장치(110a, 110b, 110c, 110d)와 통신을 해야 한다.
이러한 통신시스템에서 PC(100)가 복수의 통신장치(110a, 110b, 110c, 110d)를 제어하려면 포트(106a, 106b, 106c, 106d) 변경 시간으로 인해 통신하는 데 시간이 많이 소요되고, PC(100)에 케이블로 각 통신장치(110a, 110b, 110c, 110d)가 연결되므로 그 구성이 복잡하고 PC(100)로부터 먼 거리에 있는 통신장치(110a, 110b, 110c, 110d)는 제어되지 못하는 단점이 있다.
이에, 최근에는 도 2에 도시된 바와 같은 구성을 가진 통신시스템이 제안된 바 있다.
도 2에 도시된 바와 같이, 복수의 통신장치(130a, 130b, 130c, 130d)는 PC(120)로부터 순차적으로 직렬 연결되어 PC(120)의 제어를 받는다.
PC(120)에는 하나의 통신장치(130a, 130b, 130c, 130d)만이 연결되므로 도 1에 도시된 바와 같은 N개의 시리얼 IC(102a, 102b, 102c, 102d), N개의 시리얼 드라이버(104a, 104b, 104c, 104d), N개의 시리얼 포트(106a, 106b, 106c, 106d)가 불필요하며 단지 하나의 시리얼 IC, 하나의 시리얼 드라이버, 하나의 시리얼 커넥터로 구성되기만 하면 된다.
그리고, 각 통신장치(130a, 130b, 130c, 130d)는, 도 3에 도시된 바와 같이, 송신단(Tx)과 수신단(Rx)을 갖는 한 쌍의 시리얼 커넥터(132a, 132b)와, 송신단(Tx)과 수신단(Rx)을 갖는 한 쌍의 시리얼 드라이버(134a, 134b)와, 송신단(Tx)과 수신단(Rx)을 갖는 시리얼 IC(136)와, 데이터경로를 조절하기 위한 다이오드(138a, 138b)를 포함한다. 여기서, 시리얼 커넥터(132a, 132b)와 시리얼 드라이버(134a, 134b)는 각각 입력측(in)과 출력측(out)이 구분되게 구성되어 시리얼 커넥터(132a, 132b)와 시리얼 드라이버(134a, 134b) 각각의 입력측(in) 및 출력측(out)이 대응되게 연결된다.
이러한 구성에 의해, 시리얼 IC(136)의 송신단(Tx)을 통해 송신되는 송신데이터는 다이오드들(138a, 138b)에 의해 출력측 시리얼 커넥터(132b)로 송신되지 못하고, 입력측 시리얼 커넥터(132a)의 송신단(Tx)을 통해 송신되며, 입력측 시리얼 커넥터(132a)를 통해 수신되는 수신데이터는 시리얼 IC(136)에 전달되는 동시에 출력측 시리얼 커넥터(132b)의 송신단(Tx)을 통해 출력된다. 그리고, 출력측 시리얼 커넥터(132b)를 통해 수신되는 수신데이터는 다이오드들(138a, 138b)에 의해 시리얼 IC(136)로 전달되지 않고, 입력측 시리얼 커넥터(132a)의 송신단(Tx)을 통해 출 력된다.
도 4 및 도 5는 도 3의 시리얼 커넥터의 접속 순서를 변경할 때 데이터 송수신 동작을 설명하기 위한 연결구성도이다.
도 4에 도시된 시스템은 통신장치 #1(130a)의 입력측 시리얼 커넥터(142a)에 PC(120)가 접속되고, 출력측 시리얼 커넥터(142b)에 통신장치 #2(130b)의 입력측 시리얼 커넥터(152a)가 접속된다. 그리고, 통신장치의 #2(130b)의 출력측 시리얼 커넥터(152b)에는 통신장치 #3(130c)의 입력측 시리얼 커넥터(미도시)가 접속된다. 이러한 방식으로 복수의 통신장치(130a, 130b, 130c)가 PC(120)로부터 순차적으로 직렬 연결될 수 있다.
PC(120)로부터 제어데이터가 통신장치 #1(130a)의 입력측 시리얼 커넥터(142a)의 수신단(Rx)을 통해 수신되면, 입력측 시리얼 드라이버(144a)의 수신단(Rx)으로 수신된다. 제어데이터를 수신한 입력측 시리얼 드라이버(144a)는 시리얼 IC(146)에서 인식 가능한 제어데이터로 변환하여 시리얼 IC(146)에 전달하는 한편, 출력측 시리얼 드라이버(144b)의 송신단(Tx)으로 출력한다. 출력측 시리얼 드라이버(144b)에서는 외부로 송신 가능한 형태로 변환하여 출력측 시리얼 커넥터(142b)의 송신단(Tx)을 통해 출력한다.
그러면, 통신장치 #2(!30b)의 입력측 시리얼 커넥터(152a)의 수신단(Rx)을 통해 통신장치 #1(130a)의 출력측 시리얼 커넥터(142b)의 송신단(Tx)에서 출력된 데이터가 수신되고, 그 이후는 통신장치 #1(130a)과 동일한 데이터 흐름으로 시리얼 IC(156)에 전달되고 통신장치 #3(130c)에 전달된다. 이런 방식으로 PC(120)의 제어데이터를 각 통신장치(130a, 130b, 130c)가 수신하여 다음 통신장치(130a, 130b, 130c)에 전달해줌으로써, 연결된 복수의 통신장치(130a, 130b, 130c)가 PC(120)의 제어데이터를 수신할 수 있게 된다.
또한, 통신장치 #1(130a)의 시리얼 IC(146)에서 송신하는 송신데이터는 입력측 시리얼 커넥터(142a)의 송신단(Tx)을 통해 PC(120)로 전달된다. 그리고, 통신장치 #2(130b)의 시리얼 IC(156)에서 송신하는 송신데이터는 입력측 시리얼 커넥터(152a)의 송신단(Tx) 및 통신장치 #1(130a)의 출력측 시리얼 커넥터(142b), 출력측 시리얼 드라이버(144b), 입력측 시리얼 드라이버(144a), 입력측 시리얼 커넥터(142a)를 거쳐 PC(120)에 제공된다. 이로써, 각 통신장치(130a, 130b, 130c)로부터의 데이터를 PC(120)에 전달하는 것이 가능하다.
그러나, 도 5와 같이 도 4의 시리얼 커넥터의 접속 순서를 변경하여 시스템을 구성하는 경우 다음과 같은 문제점이 생긴다.
도 5에 도시된 시스템은 통신장치 #1(130a)의 입력측 시리얼 커넥터(142a)에 PC(120)가 접속되고, 출력측 시리얼 커넥터(142b)에 통신장치 #2(130b)의 출력측 시리얼 커넥터(152b)가 접속된다. 그리고, 통신장치 #2(130b)의 입력측 시리얼 커넥터(152a)에는 통신장치 #3(130c)의 입력측 시리얼 커넥터(미도시)나 출력측 시리얼 커넥터(미도시)가 접속된다.
이러한 방식으로 복수의 통신장치(130a, 130b, 130c)가 PC(120)로부터 순차적으로 직렬 연결되었을 때, PC(120)로부터 제어데이터가 통신장치 #1(130a)의 입력측 시리얼 커넥터(142a)의 수신단(Rx)을 통해 수신되면, 입력측 시리얼 드라이버 (144a)의 수신단(Rx)으로 수신된다. 제어데이터를 수신한 입력측 시리얼 드라이버(144a)는 시리얼 IC(146)에서 인식 가능한 제어데이터로 변환하여 시리얼 IC(146)에 전달하는 한편, 출력측 시리얼 드라이버(144b)의 송신단(Tx)으로 출력한다. 출력측 시리얼 드라이버(144b)에서는 외부로 송신 가능한 형태로 변환하여 출력측 시리얼 커넥터(142b)의 송신단(Tx)을 통해 출력한다.
그러면, 통신장치 #2(130b)의 출력측 시리얼 커넥터(152b)의 수신단(Rx)을 통해 통신장치 #1(130a)의 출력측 시리얼 커넥터(142b)의 송신단(Tx)에서 출력된 데이터가 수신되고, 수신된 데이터는 출력측 시리얼 드라이버(154b) 및 다이오드(158a)를 거쳐 입력측 시리얼 드라이버(154a) 및 입력측 시리얼 커넥터(152a)를 통해 통신장치 #3(130c)으로 전달될 뿐, 시리얼 IC(156)로 전달되지 못하는 문제점이 있다.
또한, 통신장치 #1(130a)의 시리얼 IC(146)에서 송신하는 송신데이터는 입력측 시리얼 커넥터(142a)의 송신단(Tx)을 통해 PC(120)로 전달되나, 통신장치 #2(130b)의 시리얼 IC(156)에서 송신하는 송신데이터는 입력측 시리얼 커넥터(152a)의 송신단(Tx)을 통해 통신장치 #3(130c)으로 전달되고 PC(120)에 전달되지 못한다.
그리고, PC(120)를 통신장치 #1(130a)의 출력측 시리얼 커넥터(142b)에 연결하였을 때는 통신장치 #1(130a)의 시리얼 IC(146)가 PC(120)의 제어데이터를 수신하지 못하고, 통신장치 #1(130a)의 시리얼 IC(146)에서 발생된 송신데이터를 PC(120)로 전달하지 못한다.
즉, 도 4와 같이 PC(120)를 입력측 시리얼 커넥터(142a)에 연결하고, 인접한 통신장치(130a, 130b) 간의 출력측 시리얼 커넥터(142b)와 입력측 시리얼 커넥터(152a)가 연결되도록 반복 구성하여야 하는 한계가 있다.
따라서, 본 발명의 목적은, 통신시스템 구성을 간단하게 하고 통신시간을 줄일 수 있을 뿐만 아니라, 통신접속부의 접속순서에 상관없이 데이터 송수신을 가능하도록 한 통신장치를 제공하는 것이다.
상기 목적은, 본 발명에 따라, 통신장치에 있어서, 한 쌍의 외부장치와 접속하기 위한 한 쌍의 통신접속부와; 상기 외부장치에 송신하기 위한 송신데이터를 발생하고, 상기 외부장치로부터 입력되는 수신데이터를 수신하여 소정의 기능을 수행하는 통신제어부와; 상기 통신제어부에서 발생된 상기 송신데이터를 상기 한 쌍의 통신접속부 각각을 통해 상기 한 쌍의 외부장치에 송신하도록 하고, 상기 한 쌍의 통신접속부 중 어느 하나를 통해 입력되는 수신데이터를 상기 통신제어부에 전달하는 한편, 다른 하나의 통신접속부를 통해 상기 외부장치로 송신하도록 하는 데이터경로제어부를 포함하는 것을 특징으로 하는 통신장치에 의해 달성된다.
여기서, 상기 데이터경로제어부는, 상기 각 통신접속부를 통해 입력되는 수신데이터를 상기 통신제어부에 전달하는 제1논리로직과; 상기 통신제어부에서 발생된 상기 송신데이터와 어느 하나의 통신접속부를 통해 입력되는 수신데이터 중 어느 하나의 데이터가 입력되면 해당 데이터를 다른 하나의 통신접속부를 통해 출력 하는 제2논리로직과; 상기 통신제어부에서 발생된 상기 송신데이터와 상기 다른 하나의 통신접속부를 통해 입력되는 수신데이터 중 어느 하나의 데이터가 입력되면 해당 데이터를 상기 어느 하나의 통신접속부를 통해 출력하는 제3논리로직을 포함하는 것이 가능하다.
상기 제1논리로직은 상기 각 통신접속부를 통해 입력되는 수신데이터를 오어 조합하여 상기 통신제어부에 전달하는 오어게이트를 포함하고, 상기 제2논리로직은 상기 통신제어부에서 발생된 상기 송신데이터와 상기 어느 하나의 통신접속부를 통해 입력되는 수신데이터를 오어 조합하여 상기 다른 하나의 통신접속부를 통해 출력하는 오어게이트를 포함하며, 상기 제3논리로직은 상기 통신제어부에서 발생된 상기 송신데이터와 상기 다른 하나의 통신접속부를 통해 입력되는 수신데이터를 오어 조합하여 상기 어느 하나의 통신접속부를 통해 출력하는 오어게이트를 포함하는 것이 바람직하다.
이하에서는 첨부도면을 참조하여 본 발명에 대해 상세히 설명한다.
도 6은 본 발명에 따른 복수의 통신장치와, 각 통신장치를 제어하기 위한 PC의 연결구성도를 나타낸 것이다.
도 6에 도시된 바와 같이, 복수의 통신장치(20a, 20b, 20c, 20d)는 제어용 PC(10)로부터 순차적으로 직렬 연결된다. 그리고, 통신장치(20a, 20b, 20c, 20d) 사이의 케이블 연결은 입력측 시리얼 커넥터와 출력측 커넥터에 상관없이 연결되어 있으며, 통신장치 #N(20d)에는 모니터링용 PC(40)가 연결되어 있다.
도 7을 참조하여 각 통신장치의 내부 구성도를 설명하면 다음과 같다.
도 7에 도시된 바와 같이, 각 통신장치는, 한 쌍의 통신접속부인 시리얼 커넥터(serial connector)(22a, 22b)와, 한 쌍의 통신구동부인 시리얼 드라이버(serial driver)(24a, 24b)와, 통신제어부인 시리얼 IC(serial IC(Integrated Circuit))(26)와, 데이터경로를 제어하기 위한 데이터경로제어부(30)를 포함한다.
시리얼 드라이버(24a, 24b)는 시리얼 커넥터(22a, 22b)를 통해 수신된 데이터를 시리얼 IC(26)가 인식 가능한 데이터로 변환하거나, 시리얼 IC(26)에서 생성된 데이터를 외부로 송신 가능한 형태의 데이터로 변환한다.
시리얼 IC(26)는 시리얼 커넥터(22a, 22b)에 접속되는 PC(10, 40)나 통신장치(20)에 송신하기 위한 송신데이터를 발생하고, PC(10, 40)나 통신장치(20)로부터 입력되는 수신데이터를 수신하여 소정의 기능을 수행한다.
여기서, 시리얼 커넥터(22a, 22b), 시리얼 드라이버(24a, 24b) 및 시리얼 IC(26)는 각각 데이터를 송신하기 위한 송신단(Tx)과, 데이터를 수신하기 위한 수신단(Rx)을 가지며, 송신단(Tx)은 송신단(Tx)과 대응되게, 수신단(Rx)은 수신단(Rx)과 대응되게 연결된다.
데이터경로제어부(30)는 시리얼 IC(26)에서 발생된 데이터를 한 쌍의 시리얼 커넥터(22a, 22b)를 통해 접속된 통신장치(20)나 PC(10, 40)로 송신하도록 하고, 각 시리얼 커넥터(22a, 22b)를 통해 입력되는 수신데이터를 시리얼 IC(26)에 전달하는 한편, 다른 하나의 시리얼 커넥터(22a, 22b)를 통해 접속된 PC(10, 40)나 통신장치(20)로 송신하도록 한다.
이러한 데이터경로제어부(30)는, 구체적으로 각 시리얼 커넥터(22a, 22b)를 통해 수신되는 데이터를 오어(OR) 조합하여 시리얼 IC(26)에 전달하는 제1논리로직인 제1오어게이트(OR GATE)(32)와, 시리얼 IC(26)에서 발생된 데이터와 어느 하나의 시리얼 커넥터(22a)를 통해 수신되는 데이터를 오어(OR) 조합하여 다른 하나의 시리얼 커넥터(22b)를 통해 출력하는 제2논리로직인 제2오어게이트(OR GATE)(34)와, 시리얼 IC(26)에서 발생된 데이터와 다른 하나의 시리얼 커넥터(22b)를 통해 수신되는 데이터를 오어(OR) 조합하여 어느 하나의 시리얼 커넥터(22a)를 통해 출력하는 제3논리로직인 제3오어게이트(OR GATE)(36)를 포함한다.
제1오어게이트(32)는 한 쌍의 시리얼 커넥터(22a, 22b) 중 어느 하나의 시리얼 커넥터(22a, 22b)를 통해 데이터가 입력되기만 하면 입력된 데이터를 시리얼 IC(26)에 전달한다.
제2오어게이트(34) 및 제3오어게이트(36)는 시리얼 IC(26)에서 발생된 데이터를 각각의 시리얼 커넥터(22a, 22b)를 통해 외부로 전달한다. 또한, 제2오어게이트(34) 및 제3오어게이트(36)는 각각 어느 하나의 시리얼 커넥터(22a, 22b)를 통해 수신된 데이터를 다른 하나의 시리얼 커넥터(22a, 22b)를 통해 전달하도록 한다.
물론, 여기서 통신장치(20) 각각이 제어용 PC(10)에 데이터를 전송할 때에는 제2오어게이트(34) 및 제3오어게이트(36)에 의해 하나의 데이터 선을 다른 통신장치(20)와 공유하고 있으므로, 동시에 통신장치(20) 각각의 데이터가 송신되지 않도록 하는 프로토콜이 정의되어져야 한다.
도 8 및 도 9는 도 7의 시리얼 커넥터의 접속 순서를 변경할 때 데이터 송수신 동작을 설명하기 위한 연결구성도이다.
도 8에 도시된 시스템은 통신장치 #1(20a)의 어느 하나의 시리얼 커넥터(42a)에 제어용 PC(10)가 접속되고, 다른 하나의 시리얼 커넥터(42b)에 통신장치 #2(20b)의 어느 하나의 시리얼 커넥터(62a)가 접속된다. 그리고, 통신장치의 #2(20b)의 다른 하나의 시리얼 커넥터(62b)에는 통신장치 #3(20c)의 어느 하나의 시리얼 커넥터(미도시)가 접속된다. 이러한 방식으로 복수의 통신장치(20a, 20b, 20c)가 제어용 PC(10)로부터 순차적으로 직렬 연결될 수 있다.
제어용 PC(10)로부터 제어데이터가 통신장치 #1(20a)의 어느 하나의 시리얼 커넥터(42a)의 수신단(Rx)을 통해 수신되면, 시리얼 드라이버(44a)의 수신단(Rx)으로 수신된다. 제어데이터를 수신한 시리얼 드라이버(44a)는 수신한 제어데이터를 시리얼 IC(46)에서 인식 가능한 제어데이터로 변환하여 제1오어게이트(52) 및 제2오어게이트(54)에 제어데이터를 출력한다. 제1오어게이트(52)는 입력받은 제어데이터를 시리얼 IC(46)로 전달하고, 제2오어게이트(54)는 입력받은 제어데이터를 시리얼 드라이버(44b), 시리얼 커넥터(42b) 각각의 송신단(Tx)을 통해 통신장치 #2(20b)의 시리얼 커넥터(62a) 수신단(Rx)으로 송신한다.
통신장치 #2(20b)에서 시리얼 커넥터(62a)의 수신단(Rx)을 통해 수신된 제어용 PC(10)의 제어데이터는 통신장치 #1(20a)의 데이터 흐름과 동일하게 통신장치 #2(20b)의 제1오어게이트(72) 및 제2오어게이트(74)를 통해 각각 시리얼 IC(66) 및 통신장치 #3(20c)으로 전달된다.
또한, 통신장치 #1(20a)의 시리얼 IC(46)에서 송신하는 송신데이터는 제2오어게이트(54) 및 제3오어게이트(56)에 각각 입력된다. 제2오어게이트(54) 및 제3오 어게이트(56)는 각 시리얼 드라이버(44a, 44b)에 시리얼 IC(46)의 송신데이터를 출력하고, 송신데이터를 입력받은 각 시리얼 드라이버(44a, 44b)는 외부로 송신 가능한 형태로 변환하여 각 시리얼 커넥터(42a, 42b)를 통해 제어용 PC(10) 및 통신장치 #2(20b)로 전달한다.
그리고, 통신장치 #2(20b)의 시리얼 IC(66)에서 송신하는 송신데이터 역시 제2오어게이트(74) 및 제3오어게이트(76)에 각각 입력되고, 제2오어게이트(74) 및 제3오어게이트(76)는 입력된 데이터를 각 시리얼 커넥터(62a, 62b)를 통해 통신장치 #1(20a) 및 통신장치 #3(20c)에 전달한다.
이에 의해, 제어용 PC(10)의 제어데이터가 통신장치 #1(20a), 통신장치 #2(20b), 통신장치 #3(20c)의 각 시리얼 IC에 전달될 수 있으며, 각 통신장치(20a, 20b, 20c)의 시리얼 IC에서 발생한 송신데이터는 인접한 통신장치 및 제어용 PC(10) 등에 전달되어 상호 통신이 가능하다.
한편, 도 9와 같이 도 8의 시리얼 커넥터의 접속 순서를 변경하여 시스템을 구성하는 경우에는 다음과 같은 데이터 흐름을 통해 통신이 가능해진다.
제어용 PC(10)로부터 제어데이터가 통신장치 #1(20a)의 어느 하나의 시리얼 커넥터(42a)의 수신단(Rx)을 통해 수신되면, 시리얼 드라이버(44a)의 수신단(Rx)으로 수신된다. 제어데이터를 수신한 시리얼 드라이버(44a)는 수신한 제어데이터를 시리얼 IC(46)에서 인식 가능한 제어데이터로 변환하여 제1오어게이트(52) 및 제2오어게이트(54)에 출력한다. 제1오어게이트(52)는 입력받은 제어데이터를 시리얼 IC(46)로 전달하고, 제2오어게이트(54)는 입력받은 제어데이터를 시리얼 드라이버 (44b), 시리얼 커넥터(42b) 각각의 송신단(Tx)을 통해 통신장치 #2(20b)의 시리얼 커넥터(62b) 수신단(Rx)으로 송신한다.
통신장치 #2(20b)에서 시리얼 커넥터(62b)의 수신단(Rx)을 통해 수신된 제어용 PC(10)의 제어데이터는 통신장치 #2(20b)의 제1오어게이트(72) 및 제3오어게이트(76)를 통해 각각 시리얼 IC(66) 및 통신장치 #3(20c)으로 전달된다.
또한, 통신장치 #1(20a)의 시리얼 IC(46)에서 송신하는 송신데이터는 제2오어게이트(54) 및 제3오어게이트(56)에 각각 입력된다. 제2오어게이트(54) 및 제3오어게이트(56)는 각 시리얼 드라이버(44a, 44b)에 시리얼 IC(46)의 송신데이터를 출력하고, 송신데이터를 입력받은 각 시리얼 드라이버(44a, 44b)는 외부로 송신 가능한 형태로 변환하여 각 시리얼 커넥터(42a, 42b)를 통해 제어용 PC(10) 및 통신장치 #2(20b)로 전달한다.
그리고, 통신장치 #2(20b)의 시리얼 IC(66)에서 송신하는 송신데이터 역시 제2오어게이트(74) 및 제3오어게이트(76)에 각각 입력되고, 제2오어게이트(74) 및 제3오어게이트(76)는 입력된 데이터를 각 시리얼 커넥터(62a, 62b)를 통해 통신장치 #1(20a) 및 통신장치 #3(20c)에 전달한다.
이로써, 시리얼 커넥터의 접속 순서를 변경하여도 데이터 송수신이 가능하며, 이에 따라 입력측 시리얼 커넥터 뿐만 아니라 출력측 시리얼 커넥터에도 PC를 연결할 수 있으므로 제어용 PC와 함께 모니터링용 PC를 연결하는 것도 가능해진다.
이와 같이, 본 발명은 한 쌍의 외부장치와 접속하기 위한 한 쌍의 통신접속부와, 외부장치에 송신하기 위한 송신데이터를 발생하고, 외부장치로부터 입력되는 수신데이터를 수신하여 소정의 기능을 수행하는 통신제어부와, 통신제어부에서 발생된 송신데이터를 한 쌍의 통신접속부를 통해 한 쌍의 외부장치에 송신하도록 하고, 각 통신접속부를 통해 입력되는 수신데이터를 통신제어부에 전달하고, 수신데이터를 다른 하나의 통신접속부를 통해 외부장치로 송신하도록 하는 데이터경로제어부를 포함함으로써, 통신시스템 구성을 간단하게 하고 통신시간을 줄일 수 있을 뿐만 아니라, 통신접속부의 접속순서에 상관없이 데이터 송수신을 가능하도록 한다.
본 발명은 상술한 실시예에 한정되지 않으며 본 발명의 사상 내에서 당업자에 의한 변형이 가능함은 물론이다.
이상 설명한 바와 같이, 본 발명에 따르면, 통신시스템 구성을 간단하게 하고 통신시간을 줄일 수 있을 뿐만 아니라, 통신접속부의 접속순서에 상관없이 데이터 송수신을 가능하도록 한 통신장치가 제공된다.

Claims (5)

  1. 통신장치에 있어서,
    한 쌍의 외부장치와 접속하기 위한 한 쌍의 통신접속부와;
    상기 외부장치에 송신하기 위한 송신데이터를 발생하고, 상기 외부장치로부터 입력되는 수신데이터를 수신하여 소정의 기능을 수행하는 통신제어부와;
    상기 통신제어부에서 발생된 상기 송신데이터를 상기 한 쌍의 통신접속부 각각을 통해 상기 한 쌍의 외부장치에 송신하도록 하고, 상기 한 쌍의 통신접속부 중 어느 하나를 통해 입력되는 수신데이터를 상기 통신제어부에 전달하는 한편, 다른 하나의 통신접속부를 통해 상기 외부장치로 송신하도록 하는 데이터경로제어부를 포함하는 것을 특징으로 하는 통신장치.
  2. 제1항에 있어서,
    상기 데이터경로제어부는,
    상기 각 통신접속부를 통해 입력되는 수신데이터를 상기 통신제어부에 전달하는 제1논리로직과;
    상기 통신제어부에서 발생된 상기 송신데이터와 어느 하나의 통신접속부를 통해 입력되는 수신데이터 중 어느 하나의 데이터가 입력되면 해당 데이터를 다른 하나의 통신접속부를 통해 출력하는 제2논리로직과;
    상기 통신제어부에서 발생된 상기 송신데이터와 상기 다른 하나의 통신접속 부를 통해 입력되는 수신데이터 중 어느 하나의 데이터가 입력되면 해당 데이터를 상기 어느 하나의 통신접속부를 통해 출력하는 제3논리로직을 포함하는 것을 특징으로 하는 통신장치.
  3. 제2항에 있어서,
    상기 제1논리로직은 상기 각 통신접속부를 통해 입력되는 수신데이터를 오어 조합하여 상기 통신제어부에 전달하는 오어게이트를 포함하는 것을 특징으로 하는 통신장치.
  4. 제2항에 있어서,
    상기 제2논리로직은 상기 통신제어부에서 발생된 상기 송신데이터와 상기 어느 하나의 통신접속부를 통해 입력되는 수신데이터를 오어 조합하여 상기 다른 하나의 통신접속부를 통해 출력하는 오어게이트를 포함하는 것을 특징으로 하는 통신장치.
  5. 제2항에 있어서,
    상기 제3논리로직은 상기 통신제어부에서 발생된 상기 송신데이터와 상기 다른 하나의 통신접속부를 통해 입력되는 수신데이터를 오어 조합하여 상기 어느 하나의 통신접속부를 통해 출력하는 오어게이트를 포함하는 것을 특징으로 하는 통신장치.
KR1020040094324A 2004-11-17 2004-11-17 통신장치 KR100643380B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020040094324A KR100643380B1 (ko) 2004-11-17 2004-11-17 통신장치
US11/247,240 US20060104338A1 (en) 2004-11-17 2005-10-12 Communication apparatus
EP05110422A EP1659730B1 (en) 2004-11-17 2005-11-07 Daisy Chain Structure with behaviour of a bus topology
CNA2005101175945A CN1777171A (zh) 2004-11-17 2005-11-08 通信设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040094324A KR100643380B1 (ko) 2004-11-17 2004-11-17 통신장치

Publications (2)

Publication Number Publication Date
KR20060055026A KR20060055026A (ko) 2006-05-23
KR100643380B1 true KR100643380B1 (ko) 2006-11-10

Family

ID=35976628

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040094324A KR100643380B1 (ko) 2004-11-17 2004-11-17 통신장치

Country Status (4)

Country Link
US (1) US20060104338A1 (ko)
EP (1) EP1659730B1 (ko)
KR (1) KR100643380B1 (ko)
CN (1) CN1777171A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2384071B1 (en) 2008-12-24 2017-04-19 NEC Corporation Communications system

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4723120A (en) * 1986-01-14 1988-02-02 International Business Machines Corporation Method and apparatus for constructing and operating multipoint communication networks utilizing point-to point hardware and interfaces
US5539390A (en) * 1990-07-19 1996-07-23 Sony Corporation Method for setting addresses for series-connectd apparatuses
GB2249460B (en) * 1990-09-19 1994-06-29 Intel Corp Network providing common access to dissimilar hardware interfaces
US6546441B1 (en) * 1993-01-26 2003-04-08 Logic Controls, Inc. Point-of-sale system
JP3224326B2 (ja) * 1994-06-24 2001-10-29 富士通株式会社 ディスク装置及びディスクサブシステム
US5715475A (en) * 1994-12-29 1998-02-03 Intel Corporation Topological identification and initialization of a system for processing video information
US6320838B1 (en) * 1999-01-07 2001-11-20 John Hui Compact disc storage and retrieval system
US6816933B1 (en) * 2000-05-17 2004-11-09 Silicon Laboratories, Inc. Serial device daisy chaining method and apparatus
JP4467727B2 (ja) * 2000-07-24 2010-05-26 キヤノン株式会社 電子機器の接続方法およびその電子機器およびその動作処理プログラムを記憶した記憶媒体
US20030070027A1 (en) * 2001-10-09 2003-04-10 Yiu-Keung Ng System for interconnecting peripheral host computer and data storage equipment having signal repeater means
US7315551B2 (en) * 2002-03-15 2008-01-01 Lockheed Martin Corporation Synchronous low voltage differential I/O buss
JP3841762B2 (ja) * 2003-02-18 2006-11-01 ファナック株式会社 サーボモータ制御システム

Also Published As

Publication number Publication date
US20060104338A1 (en) 2006-05-18
EP1659730B1 (en) 2008-02-13
KR20060055026A (ko) 2006-05-23
EP1659730A1 (en) 2006-05-24
CN1777171A (zh) 2006-05-24

Similar Documents

Publication Publication Date Title
US20070239919A1 (en) Communication control semiconductor device and interface system
EP0679275B1 (en) A communication node with a first bus configuration for arbitration and a second bus configuration for data transfer
CN102084625B (zh) 用于将电气设备连接到网络上的通信模块以及方法
US7401162B2 (en) Multi-functional port
KR20180104661A (ko) 효율적인 제어 어셈블리 및 제어 방법
JP2007314085A (ja) 中継接続ユニットおよびジャンクションコネクタ
US20040091027A1 (en) System, method and device for autonegotiation
US6813538B2 (en) Welding system
CN105593834A (zh) 用于芯片间通信的通信系统
KR100643380B1 (ko) 통신장치
JP5532910B2 (ja) 光通信装置、通信ハーネス及び通信システム
CN108873769A (zh) 自动化系统和运行方法
US20110307572A1 (en) Wireless network system
CN116303205A (zh) 串口三合一接口电路及其控制方法和串口系统芯片
JP2010109910A (ja) 通信回路、通信装置、通信システム及び通信機器集約装置
CN109714384B (zh) 医学成像装置中进行通信的方法和装置以及医学成像装置
US5663960A (en) Chaining arrangement between intermediate modules, particularly of repeater type, of an installation provided with terminals communicating via a packets transmission link, and an installation thus equipped
US8427955B2 (en) Method and apparatus for transferring data
CN210899197U (zh) 单线双向通讯电路
CN110309090B (zh) 一种连接器
KR101337772B1 (ko) 상이한 통신규격을 갖는 통신포트 공유방법 및 그 장치
US6697887B1 (en) System and method for interfacing between a media access controller and a number of physical layer devices using data addressing
KR200301078Y1 (ko) 직렬 데이터 통신장치
CN108141360B (zh) 在具有至少两个用户的网络中生成机密的方法
JP4175048B2 (ja) 光伝送装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120927

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130927

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140929

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee