KR100598734B1 - 액정표시장치의 구동방법 - Google Patents

액정표시장치의 구동방법 Download PDF

Info

Publication number
KR100598734B1
KR100598734B1 KR1019990009455A KR19990009455A KR100598734B1 KR 100598734 B1 KR100598734 B1 KR 100598734B1 KR 1019990009455 A KR1019990009455 A KR 1019990009455A KR 19990009455 A KR19990009455 A KR 19990009455A KR 100598734 B1 KR100598734 B1 KR 100598734B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
gate
data
crystal display
lines
Prior art date
Application number
KR1019990009455A
Other languages
English (en)
Other versions
KR20000060831A (ko
Inventor
하용민
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1019990009455A priority Critical patent/KR100598734B1/ko
Publication of KR20000060831A publication Critical patent/KR20000060831A/ko
Application granted granted Critical
Publication of KR100598734B1 publication Critical patent/KR100598734B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 액정표시패널을 상하로 나누어 구동하는 경우 상하경계부 화면왜곡을 최소화할 수 있는 액정표시장치의 구동방법에 관한 것이다.
이 액정표시장치 구동방법은 m개의 게이트라인들과 n개의 데이터라인들을 구비한 액정표시장치에서 상기 데이터라인들을 상하로 분할하여 분할위치를 경계로 상부블록과 하부블록으로 분할 구동하는 방법에 있어서, 상기 상부블록의 상단에 위치한 상단 게이트라인에서 상기 상부블록의 하단에 위치하는 하단 게이트라인의 순서로 상기 상부블록의 게이트라인들에 스캔펄스를 순차적으로 공급하고 상기 상부블록의 데이터라인들에 데이터를 공급하는 단계와; 상기 상부블록의 하단 게이트라인에 공급된 스캔펄스에 이어서 상기 하부블록의 상단에 위치한 상단 게이트라인에서 상기 하부블록의 하단에 위치하는 하단 게이트라인의 순서로 상기 하부블록의 게이트라인들에 스캔펄스를 순차적으로 공급하고 상기 하부블록의 데이터라인들에 데이터를 공급하는 단계를 포함한다.
본 발명에 의하면, 화면을 상하로 분할하여 구동하는 경우 게이트라인의 구동순서를 변환하여 상하경계부의 데이터전압 충전시점을 거의 같게 함으로써 상하경계부 화면왜곡을 최소화할 수 있게 된다.

Description

액정표시장치의 구동방법{Method Of Driving Liquid Crystal Display Apparatus}
도 1은 통상의 아몰퍼스-실리콘 방식의 액정표시장치 구성을 나타내는 도면.
도 2는 통상의 폴리-실리콘 방식의 액정표시장치 구성을 나타낸 도면.
도 3은 종래의 이분할 방식으로 구동되는 아몰퍼스-실리콘 방식의 액정표시장치 구성을 나타낸 도면.
도 4는 도 3에 도시된 제1 및 제2 게이트구동회로의 입출력 신호 타이밍도.
도 5는 도 3의 상하경계부에 위치하는 화소에 충전되는 데이터전압과 충전유지전압을 나타낸 신호 타이밍도.
도 6은 본 발명의 실시 예에 따른 액정표시장치 구동방법에 적용되는 액정표시장치를 나타낸 도면.
도 7은 본 발명의 다른 실시 예에 따른 액정표시장치 구동방법에 적용되는 액정표시장치를 나타낸 도면.
도 8은 도 7에 도시된 게이트 구동회로의 입출력 신호 타이밍도.
<도면의 주요부분에 대한 부호의 간단한 설명>
1, 4, 10, 20 : 화상표시부 2, 5, 30 : 게이트구동회로
3, 6 : 데이터구동회로 7 : 디멀티플렉서
8 : 제어신호 입력라인 12, 22 : 제1 데이터구동회로
14, 24 : 제2 데이터구동회로 16, 26 : 제1 게이트구동회로
18, 28 : 제2 게이트구동회로
본 발명은 액정표시장치의 구동방법에 관한 것으로, 특히 화면표시부를 상하로 나누어 구동하는 경우 상하경계부 화면왜곡을 최소화할 수 있는 액정표시장치의 구동방법에 관한 것이다.
통상의 액정표시장치(Liquid Crystal Display; LCD)는 비디오 신호에 따라 액정셀들의 광 투과율을 조정함으로써 액정셀들이 매트릭스 형태로 배열되어진 화상표시부에 비디오신호에 해당하는 화상을 표시하게 된다. 이를 위하여, 액정표시장치는 액정셀들이 액티브 매트릭스(Active Matrix) 형태로 배열된 화상표시부와 그 화상표시부의 액정셀들을 구동하기 위한 구동회로들을 구비한다. 화상표시부에 액티브 매트릭스 형태로 배열된 액정셀 각각은 게이트라인들과 데이터라인들의 교차부에 마련되며 데이터라인으로부터 액정셀에 공급될 비디오신호를 게이트라인으로부터 공급되는 전압에 따라 절환하기 위한 박막트랜지스터(Thin Film Transistor; TFT)를 포함하게 된다. 그리고, 액정표시장치는 m개의 게이트라인 및 n개의 데이터라인을 각각 구동하기 위한 게이트구동회로와 데이터구동회로를 구비하게 된다.
도 1을 참조하면, 통상의 아몰퍼스-실리콘 방식의 액정표시장치가 도시되어 있다.
도 1의 아몰퍼스-실리콘 방식의 액정표시장치는 액정셀이 매트릭스 형태로 배열된 화상표시부(1)와, 화상표시부(1)에 배치된 m개의 게이트라인들(GL1∼GLm)을 구동하기 위한 게이트 구동회로(2)와, 화상표시부(1)에 배치된 n개의 데이터라인들(DL1∼DLn)을 구동하기 위한 데이터 구동회로(3)를 구성으로 한다. 화상표시부(1)는 m개의 게이트라인(GL1∼GLm) 및 n개의 데이터라인(DL1∼DLn)과, 게이트라인(GL1∼GLm) 및 데이터라인(DL1∼DLn)의 교차부에 각각 형성된 박막트랜지스터와, 박막트랜지스터에 연결된 액정용량 캐패시터와, 보조용량 캐패시터로 구성된다. 여기서, 액정용량 캐패시터는 액정을 사이에 두고 대면하는 상부패널의 공통전극과 박막트랜지스터 어래이 패널에 형성된 화소전극 사이에 형성되는 캐패시터이고, 보조용량 캐패시터는 액정용량 캐패시터에 일정시간 동안 일정값의 전원을 유지하기 위하여 형성된 캐패시터이다. 게이트 구동회로(2)는 m개의 게이트라인(GL1∼GLm)에 각각 접속된 출력선을 가지는 쉬프트 레지스터로 구성되어 m개의 게이트라인(GL1∼GLm)에 순차적으로 게이트구동신호를 인가하여 활성화시키게 된다. 데이터 구동회로(3)는 n개의 데이터라인(DL1∼DLn)에 각각 접속되는 출력선을 가지며 직렬전송방식으로 입력되는 영상신호를 수평주기단위로 구분하여 n개의 데이터라인(DL1∼DLn)에 동시에 공급하게 된다. 다시 말하여, 데이터 구동회로(3)는 게이트 구동회로(2)에 의해 임의의 게이트라인(GLi)이 활성화되면 그 게이트라인(GLi)에 접속된 한 주사라인의 화소들에 대응하는 영상신호를 n개의 데이터라인(DL1∼DLn)에 동시에 인가하게 된다. 이 경우, i번째 게이트라인(GLi)에 인가되는 게이트 구동신호가 활성화된 상태에서 n개의 데이터라인(DL1∼DLn)에 공급된 영상신호가 화소의 액정용량 캐패시터에 충분히 전달되기 위해서는 얼마간의 계속된 충전시간을 필요로 한다. 그런데, 이러한 아몰퍼스-실리콘 액정표시장치는 제한된 시간내에 영상신호를 공급해야 하므로 해상도가 증가하는 경우 1수평주기가 짧아지게 되어 그만큼 영상신호의 충전시간을 충분히 확보하기가 어려워 화질이 열화되는 문제점이 있다.
도 2는 전자의 이동도가 비교적 높은 폴리-실리콘 방식의 액정표시장치가 도시되어 있다.
도 2에 도시된 폴리-실리콘 방식의 액정표시장치는 액정셀이 매트릭스 형태로 배열된 화상표시부(4)와, 화상표시부(4)에 배치된 m개의 게이트라인들(GL1∼GLm)을 구동하기 위한 게이트 구동회로(5)와, 화상표시부(4)에 배치된 n개의 데이터라인들(DL1∼DLn)을 구동하기 위한 데이터 구동회로(6)와, 데이터 구동회로(6)와 데이터라인들(DL1∼DLn) 사이에 접속된 ℓ개의 디멀티플렉서(7)를 구성으로 한다. 화상표시부(4)는 m개의 게이트라인(GL1∼GLm) 및 n개의 데이터라인(DL1∼DLn)과, 게이트라인(GL1∼GLm) 및 데이터라인(DL1∼DLn)의 교차부에 각각 형성된 박막트랜지스터와, 박막트랜지스터에 연결된 액정용량 캐패시터와 보조용량 캐패시터로 구성된다. 게이트 구동회로(5)는 m개의 게이트라인(GL1∼GLm)에 각각 접속된 출력선을 가지는 쉬프트 레지스터로 구성되어 m개의 게이트라인(GL1∼GLm)에 순차적으로 게이트구동신호를 인가하여 활성화시키게 된다. 데이터 구동회로(6)는 ℓ개의 디멀티플렉서(7)에 각각 접속되는 출력선을 가지며 입력되는 영상신호를 ℓ개의 디멀티플렉서(7)에 동시에 공급하게 된다. ℓ개의 디멀티플렉서(7)는 데이터구동회로(6)의 한 출력라인에 다수개, 즉 k개의 데이터라인(DL1∼DLk)을 접속시킴으로써 데이터구동회로(6)의 소요량을 줄일 수 있도록 한다. 이 경우, ℓ개의 디멀티플렉서(7) 각각은 데이터구동회로(6)의 한 출력라인에 k개의 데이터라인(DL1∼DLk)을 선택적으로 접속시키기 위한 스위칭소자로서 전자의 이동도가 높은 폴리-실리콘 박막트랜지스터 k개로 구성된다. 이 k개의 박막트랜지스터는 제어신호 입력라인(8)에 접속되어 제어신호 입력라인(8)을 통해 입력되는 제1 내지 제k 의 제어신호(CS)에 따라 데이터구동회로(6)의 한 출력라인에 k개의 데이터라인(DL1∼DLk)을 선택적으로 접속시키게 된다.
이러한 구성을 가지는 액정표시장치의 동작을 살펴보면, 우선적으로 수평동기신호가 인가되면 게이트 구동회로(5)는 i번째 게이트라인(GLi)에 인가되는 게이트구동신호를 활성화시키게 된다. 이 게이트구동신호는 i번째 게이트라인(GLi)과 교차하는 n개의 데이터라인(DL1∼DLn)에 영상신호의 공급이 완료될 때까지 활성화상태를 유지하게 된다. 이와 동시에 데이터구동회로(6)는 디멀티플렉서(7)를 통해 n개의 데이터라인(DL1∼DLn)에 ℓ개씩의 영상신호를 공급하게 된다. 이 경우, ℓ개의 디멀티플렉서(7) 각각은 제어신호 입력라인(8)을 통해 제1 제어신호가 입력되면 데이터구동회로(6)의 각 출력라인을 각 디멀티플렉서(7)에 연결된 첫 번째 데이터라인들(DL1, DLk+1,…, DL(ℓ-1)k+1)에 접속시킴으로써 첫 번째 데이터라인들(DL1, DLk+1,…, DL(ℓ-1)k+1)에 영상신호가 공급되도록 한다. 같은 방법으로, ℓ개의 디멀티플렉서(7)는 제어신호 입력라인(8)을 통해 제2 내지 제k 의 제어신호가 입력되면 데이터구동회로(6)의 출력라인을 해당하는 데이터라인(DL2, DLk+2, …, DL(ℓ-1)k+2 내지 DLk, DL2k,…, DLn)에 접속시킴으로써 영상신호가 공급되도록 한다. 이에 따라, 특정한 게이트라인(GLi)이 활성화된 한 주사라인분의 화소들은 데이터라인(DL1∼DLn)을 통해 입력되는 비디오 신호에 따라 액정의 광 투과율을 조정함으로써 비디오신호에 해당하는 화상을 표시하게 된다. 이 경우, 데이터라인에 공급되는 영상신호가 화소전극에 충분히 전달되기 위해서는 얼마간의 지속되는 충전시간을 필요로 한다. 이와 같이, 폴리-실리콘 방식의 액정표시장치는 점순차방식(Point at a time)으로 영상신호를 공급하게 된다. 이러한, 점순차 방식은 회로구성이 간단하며 비교적 화질의 균일도 확보와 수율확보가 용이한 장점이 있다. 반면에, 점순차 방식의 구동회로는 제한된 시간내에 n개의 데이터라인에 영상신호를 인가해야 하므로 해상도가 증가하거나 데이터라인의 등가저항 및 기생용량이 증가하는 경우 제한된 시간내에 영상신호전압을 충전하는 것이 어렵게 되어 화질이 열화되거나 외부에서 공급하는 비디오숫자가 증가해야하는 단점을 안고 있다.
이와 같이, 전술한 아몰퍼스-실리콘 방식 및 폴리-실리콘 방식의 액정표시장치는 화소충전시간이 짧아 모니터용 액정표시장치와 같이 고해상도와 대면적에 적용하기 어려웠다. 특히, 아몰퍼스-실리콘 방식의 액정표시장치에 비하여 누설전류가 큰 폴리-실리콘 방식의 액정표시장치에서는 더욱 심각한 문제점으로 대두되고 있다.
이를 해결하기 위하여, 도 3에 도시된 바와 같이 화상표시부를 상하로 2분할하여 구동하여 게이트라인의 턴-온 타임을 2배 가량 증가시킴으로써 각 화소에서의 데이터신호의 충전시간이 충분히 확보할 수 있는 아몰퍼스-실리콘 방식의 액정표시장치가 등장하게 되었다.
도 3을 참조하면, 화상표시부(10)는 m개의 게이트라인(GL1 내지 GLm)과, 상하로 분리된 n개의 데이터라인(UDL1 내지 UDLn, LDL1 내지 LDLn)과, 게이트라인(GL1 내지 GLm)과 데이터라인(UDL1 내지 UDLn, LDL1 내지 LDLn) 각각의 교차부에 마련된 m×n개의 화소를 구비한다. 이러한 구성의 화상표시부(10)를 구동하기 위한 구동회로는 상하로 분리된 데이터라인(UDL1 내지 UDLn, LDL1 내지 LDLn)을 각각 구동하기 위한 제1 및 제2 데이터 구동회로(12, 14)와, 게이트라인(GL1 내지 GLm)을 2분할하여 구동하기 위한 제1 및 제2 게이트 구동회로(16, 18)를 구비한다. 제1 게이트 구동회로(16)는 도 4에 도시된 바와 같이 로우상태의 수직동기신호(Vsync)가 입력된 직후 하이 상태의 제1 스타트신호(Vst1)가 입력되면 상부 m/2개의 게이트라인(GL1 내지 GLm/2)에 순차적으로 하이상태의 게이트신호(Vg1 내지 Vgm/2)를 공급하여 활성화시키게 된다. 동시에, 제2 게이트 구동회로(18)는 하이 상태의 제2 스타트신호(Vst2)가 입력되면 하부 m/2개의 게이트라인(GLm/2+1 내지 GLm)에 순차적으로 하이상태의 게이트신호(Vgm/2+1 내지 Vgm)를 공급하여 활성화시키게 된다. 이 경우, 제1 및 제2 게이트구동회로(16, 18)는 첫 번째 게이트라인(GL1, GLm/2+1)부터 순차적으로 활성화시키게 된다. 아울러, 제1 및 제2 데이터구동회로(12, 14) 각각은 제1 및 제2 게이트 구동회로(16, 18)에 의해 특정한 게이트라인(GLi, GLm/2+i)이 선택되면 그 게이트라인(GLi, GLm/2+i)에 접속된 데이터라인(UDL1 내지 UDLn, LDL1 내지 LDLn)에 1수평주기 분의 영상신호를 동시에 인가하게 된다. 이에 따라, 특정한 게이트라인(GLi, GLm/2+i)이 활성화된 한 주사라인분의 화소들은 데이터라인(UDL1 내지 UDLn, LDL1 내지 LDLn)을 통해 입력되는 영상신호에 따라 액정의 광 투과율을 조정함으로써 비디오신호에 해당하는 화상을 표시하게 된다. 이 경우, 한 프레임의 비디오신호를 입력하여 화면의 상하로 분할하여 비디오신호를 재배열하여 저장함으로써 제1 및 제2 데이터구동회로(12, 14) 각각에 동시에 공급하는 프레임메모리(도시하지 않음)가 요구된다.
이와 같이, 상하로 분할구동되는 아몰퍼스-실리콘 방식의 액정표시장치는 한 프레임 시간동안 m/2개씩의 게이트라인만 활성화시키면 되므로 한 주사선의 활성화시간을 종래보다 2배 가량 증가시킬 수 있는 장점이 있다. 다시 말하여, 각 게이트라인의 활성화시간이 증가하므로 영상신호의 충전시간을 2배 정도 증가시킬 수 있거나 같은 충전시간을 유지하는 경우 외부에서 연결하는 비디오라인수를 1/2 정도 줄일 수 있게 된다. 그런데, 전술한 바와 같이 화상표시부를 상하로 분할하여 구동하는 경우 화면의 상하 경계부분에서 경계선이 나타남으로 인하여 상하경계부의 화면이 왜곡되는 문제점이 발생하고 있다. 이는 상하부 화면이 첫 번째 게이트라인부터 순차적으로 구동되는 경우 상하 경계부에 위치하는 상하 화소에 같은 데 이터전압이 인가된 경우에도 인가되는 시점이 다름으로 인하여 충전유지되는 데이터전압이 다르기 때문이다.
상세히 하면, 도 5에 도시된 바와 같이 상부 화면의 마지막 게이트라인(GLm/2)에 연결된 제1 화소에 인가되는 데이터신호(Vp1)와 하부 화면의 첫 번째 게이트라인(GLm/2+1)에 연결된 제2 화소에 인가되는 데이터신호(Vp2)가 같은 경우에도 충전유지되는 전압차가 발생함으로써 제 1 및 제 2 화소의 광 투과량이 서로 달라 인하여 상하의 구분이 생기게 된다. 이는 제1 화소에 데이터가 인가되는 시점에는 제2 화소의 데이터는 화소에 데이터가 인가된 후 거의 1수평주사기간이 경과하였으므로 제2 화소의 데이터전압이 누설전류에 의해 영향을 받은 상태이기 때문이다. 다시 말하여, 동일한 데이터를 인가하더라도 상측 매트릭스의 하단면의 제1 화소에는 하측 매트릭스의 상단면에 제2 화소보다 많은 데이터전압이 충전유지되기 때문이다.
그리고, 전술한 상하분할 구동방식을 폴리-실리콘 방식의 액정표시소자에 적용하는 경우에도 동일하게 발생하여 화질열화를 초래하고 있다.
따라서, 본 발명의 화상표시부를 상하로 분할구동하는 경우 상하경계부의 화면왜곡을 최소화할 수 있는 액정표시장치 구동방법을 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명에 따른 액정표시장치 구동방법은 m개의 게이트라인들과 n개의 데이터라인들을 구비한 액정표시장치에서 상기 데이터라인들을 상하로 분할하여 분할위치를 경계로 상부블록과 하부블록으로 분할 구동하는 방법에 있어서, 상기 상부블록의 상단에 위치한 상단 게이트라인에서 상기 상부블록의 하단에 위치하는 하단 게이트라인의 순서로 상기 상부블록의 게이트라인들에 스캔펄스를 순차적으로 공급하고 상기 상부블록의 데이터라인들에 데이터를 공급하는 단계와; 상기 상부블록의 하단 게이트라인에 공급된 스캔펄스에 이어서 상기 하부블록의 상단에 위치한 상단 게이트라인에서 상기 하부블록의 하단에 위치하는 하단 게이트라인의 순서로 상기 하부블록의 게이트라인들에 스캔펄스를 순차적으로 공급하고 상기 하부블록의 데이터라인들에 데이터를 공급하는 단계를 포함한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예들을 도 6 내지 도 8을 참조하여 상세하게 설명하기로 한다.
도 6은 본 발명의 실시 예에 따른 액정표시장치 구동방법에 적용되는 액정표시장치를 나타낸 것이다
도 6에 도시된 액정표시장치는 화상표시부(20)의 게이트라인(GL1 내지 GLm)을 2분할하여 구동하기 위한 제1 및 제2 게이트구동회로(26, 28)와, 상하로 분리된 데이터라인(UDL1 내지 UDLn, LDL1 내지 LDLn)을 구동하기 위한 제1 및 제2 데이터 구동회로(22, 24)를 구비한다. 화면의 상하경계변에서 충전유지전압차에 의해 경계선이 나타나는 것을 방지하기 위하여 제1 및 제2 게이트 구동회로(26, 28)는 게이트라인의 구동순서를 바꾸어 순차적으로 구동하게 된다. 예를 들면, 제1 게이트 구동회로(26)는 첫 번째 게이트라인(GL1)부터 m/2번째 게이트라인(GLm/2)까지 순차적으로 활성화시키는 반면, 제2 게이트 구동회로(28)는 m번째 게이트라인(GLm)부터 m/2+1번째 게이트라인(GLm/2)까지 순차적으로 활성화시키게 된다. 또한, 제1 게이트 구동회로(26)가 m/2번째 게이트라인(GLm/2)부터 첫 번째 게이트라인(GL1)까지 순차적으로 활성화시키는 반면, 제2 게이트 구동회로(28)는 m/2+1번째 게이트라인(GLm/2+1)부터 m번째 게이트라인(GLm)까지 순차적으로 활성화시키게 된다. 이에 따라, 화면 상하경계변에 위치하는 화소들에 데이터가 충전되는 시점이 일치하게 됨으로써 충전유지전압차에 의한 상하구분선이 나타나지 않게 된다. 이 경우, 한 프레임의 비디오신호를 입력하여 화면의 상하블록으로 분할하여 비디오신호를 제1 및 제2 게이트구동회로(26, 28)의 구동순서에 맞게 재배열하여 저장함으로써 제1 및 제2 데이터구동회로(22, 24) 각각에 동시에 공급하는 프레임메모리(도시하지 않음)가 요구된다.
도 7은 본 발명의 다른 실시 예에 따른 액정표시장치 구동방법에 적용되는 액정표시장치를 나타낸 것이다.
도 7에 도시된 액정표시장치는 화상표시부(20)에 배열된 m개의 게이트라인(GL1 내지 GLm)을 구동하기 위한 게이트구동회로(30)와, 화상표시부(20)에 상하로 분리되어 배열된 n개의 데이터라인(UDL1 내지 UDLn, LDL1 내지 LDLn)을 각각 구동하기 위한 제1 및 제2 데이터구동회로(22, 24)를 구성으로 한다. m개의 게이트라인(GL1 내지 GLm)에 접속된 게이트구동회로(30)는 도 8에 도시된 바와 같이 수직동기신호(Vsync)가 입력되면 m개의 게이트라인(GL1 내지 GLm)을 순차적으로 턴-온하여 하이상태의 게이트전압을 공급하여 활성화시키게 된다. 이 때, 상하 경계부에 인접하는 게이트라인들의 구동시점들간의 시간차가 2수평주기(2H)보다 작게끔 구동되고, 각 게이트라인(GL1 내지 GLm)의 턴-온 시간은 1수평주기(1H)를 유지한다. 제1 데이터구동회로(22)는 게이트 구동회로(30)에 의해 상부의 게이트라인(GL1 내지 GLm/2)이 순차적으로 선택될 때마다 해당 게이트라인에 접속된 화소들에 대응하는 영상신호를 상부 데이터라인(UDL1∼UDLn)에 인가하게 된다. 이어서, 제2 데이터구동회로(22)는 게이트 구동회로(20)에 의해 하부의 게이트라인(GLm/2+1 내지 GLm)이 선택될 때마다 해당 게이트라인에 접속된 화소들에 대응하는 영상신호를 하부 데이터라인들(LDL1∼LDLn)에 인가하게 된다. 이와 같이, 도 7의 액정표시장치는 데이터라인은 2분할하여 구동할 수 있도록 2개의 데이터 구동회로(22, 24)를 구비하는 반면 게이트구동회로(30)는 한 개만을 구비한다. 이에 따라, m개의 게이트라인을 순차적으로 활성화시킴으로써 상하경계부의 화소의 데이터전압 충전시점의 시간차가 작으므로 충전유지전압 차에 의한 경계선은 나타나지 않게 된다. 또한, m개의 게이트라인을 순차적으로 활성화시킴으로써 영상 데이터를 재정렬하여 공급하기 위한 외부의 프레임메모리가 불필요하게 된다. 더불어, 화소충전타임이 종래에 비하여 증가하지는 않지만 데이터라인의 로드량을 감소시킬 수 있는 장점이 있다.
상술한 바와 같이, 본 발명에 따른 액정표시장치 구동방법에 의하면 화면을 상하로 분할하여 구동하는 경우 게이트라인의 구동순서를 변환하여 상하경계부의 데이터전압 충전시점을 거의 같게 함으로써 상하경계부의 화면왜곡을 최소화할 수 있게 된다. 이에 따라, 본 발명에 의하면 상하경계부의 화면왜곡에 의한 화질저하를 방지할 수 있게 된다. 또한, 본 발명에 따른 액정표시장치 구동방법에 의하면 데이터라인만을 상하로 구분하여 구동하고 게이트라인은 하나의 구동회로에 의해 순차적으로 구동됨으로써 상하경계선이 발생하지 않을 뿐만 아니라 비디오신호의 재정렬을 위한 프레임메모리가 필요없게 된다. 더불어, 데이터라인의 로드량을 감소시킬 수 있는 효과가 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (7)

  1. m개의 게이트라인들과 n개의 데이터라인들을 구비한 액정표시장치에서 상기 데이터라인들을 상하로 분할하여 분할위치를 경계로 상부블록과 하부블록으로 분할 구동하는 방법에 있어서,
    상기 상부블록의 상단에 위치한 제1 게이트라인(GL1)에서 상기 상부블록의 하단에 위치하는 제m/2 게이트라인(GLm/2)의 순서로 상기 상부블록의 게이트라인들에 스캔펄스를 순차적으로 공급하고 상기 상부블록의 데이터라인들에 데이터를 공급하는 단계와;
    상기 제m/2 게이트라인(GLm/2)에 공급된 스캔펄스에 이어서 상기 하부블록의 상단에 위치하고 상기 제m/2 게이트라인(GLm/2)에 이웃하는 제m/2+1 게이트라인(GLm/2+1)에서 상기 하부블록의 하단에 위치하는 제m 게이트라인(GLm)의 순서로 상기 하부블록의 게이트라인들에 스캔펄스를 순차적으로 공급하고 상기 하부블록의 데이터라인들에 데이터를 공급하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 구동방법.
  2. 제 1 항에 있어서,
    상기 상부블록과 상기 하부블록의 경계에서 이웃하는 상기 제m/2 게이트라인과 상기 제m/2+1 게이트라인의 스캔 시간차가 2 수평주기보다 작은 것을 특징으로 하는 액정표시장치의 구동방법.
  3. 삭제
  4. 삭제
  5. 삭제
  6. 제 1 항에 있어서,
    상기 구동방법은 아몰퍼스-실리콘 방식의 액정표시장치에 적용되는 것을 특징으로 하는 액정표시장치의 구동방법.
  7. 제 1 항에 있어서,
    상기 구동방법은 폴리-실리콘 방식의 액정표시장치에 적용되는 것을 특징으로 하는 액정표시장치의 구동방법.
KR1019990009455A 1999-03-19 1999-03-19 액정표시장치의 구동방법 KR100598734B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990009455A KR100598734B1 (ko) 1999-03-19 1999-03-19 액정표시장치의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990009455A KR100598734B1 (ko) 1999-03-19 1999-03-19 액정표시장치의 구동방법

Publications (2)

Publication Number Publication Date
KR20000060831A KR20000060831A (ko) 2000-10-16
KR100598734B1 true KR100598734B1 (ko) 2006-07-10

Family

ID=19577126

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990009455A KR100598734B1 (ko) 1999-03-19 1999-03-19 액정표시장치의 구동방법

Country Status (1)

Country Link
KR (1) KR100598734B1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3758930B2 (ja) * 2000-03-17 2006-03-22 三星エスディアイ株式会社 画像表示装置及びその駆動方法
KR20020038304A (ko) * 2000-11-17 2002-05-23 박원석 유기 전계 발광 디스플레이 장치 및 구동방법
KR100448478B1 (ko) * 2001-03-20 2004-09-13 엘지전자 주식회사 평면형 전계 방출소자 및 그 구동방법
KR100859472B1 (ko) * 2002-06-29 2008-09-23 엘지디스플레이 주식회사 액정 표시장치
JP2007086746A (ja) * 2005-08-26 2007-04-05 Nec Lcd Technologies Ltd 画像表示方法、システム及び装置
KR102219578B1 (ko) * 2014-07-15 2021-02-24 엘지디스플레이 주식회사 표시장치
KR102279886B1 (ko) 2015-01-05 2021-07-22 삼성디스플레이 주식회사 표시 패널의 구동 방법, 이를 수행하기 위한 타이밍 컨트롤러 및 이를 포함하는 표시 장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR960024519A (ko) * 1994-12-07 1996-07-20 윤종용 액정표시 모듈의 구동장치 및 그 구동방법
KR19990065836A (ko) * 1998-01-17 1999-08-05 구자홍 3전극 면방전 플라즈마 디스플레이 패널의 구동방법 및 그 구동장치
KR20000056611A (ko) * 1999-02-24 2000-09-15 윤종용 액정표시장치및그의구동방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR960024519A (ko) * 1994-12-07 1996-07-20 윤종용 액정표시 모듈의 구동장치 및 그 구동방법
KR100326452B1 (ko) * 1994-12-07 2002-06-24 김순택 액정표시모듈의구동장치및그구동방법
KR19990065836A (ko) * 1998-01-17 1999-08-05 구자홍 3전극 면방전 플라즈마 디스플레이 패널의 구동방법 및 그 구동장치
KR20000056611A (ko) * 1999-02-24 2000-09-15 윤종용 액정표시장치및그의구동방법

Also Published As

Publication number Publication date
KR20000060831A (ko) 2000-10-16

Similar Documents

Publication Publication Date Title
US7420533B2 (en) Liquid crystal display and driving method thereof
EP0678849B1 (en) Active matrix display device with precharging circuit and its driving method
KR100945581B1 (ko) 액정 표시 장치 및 그 구동 방법
US6933910B2 (en) Image display device and method thereof
KR101156464B1 (ko) 액정표시장치의 게이트 구동방법
EP0678848B1 (en) Active matrix display device with precharging circuit and its driving method
US5959600A (en) Active matrix display device
JP4191408B2 (ja) 液晶表示装置
KR101080352B1 (ko) 표시 장치
CN100397444C (zh) 具备矩阵状配置的多个像素的图像显示装置
US8368626B2 (en) Liquid crystal display device
US8379161B2 (en) Liquid crystal display device
JPH1073843A (ja) アクティブマトリクス型液晶表示装置
JP2004309669A (ja) アクティブマトリクス型表示装置とその駆動方法
JP4152627B2 (ja) ドット反転方式の液晶パネルの駆動方法及びその装置
US6738036B2 (en) Decoder based row addressing circuitry with pre-writes
KR20030083309A (ko) 액정표시장치
JP2007279539A (ja) ドライバ回路、表示装置及びその駆動方法
JPH0980386A (ja) 液晶表示装置
JP4144474B2 (ja) 画像表示装置、画像表示パネル、パネル駆動装置および画像表示パネルの駆動方法
KR100598734B1 (ko) 액정표시장치의 구동방법
KR101232164B1 (ko) 액정표시장치 및 그 구동방법
JPH10143118A (ja) アクティブマトリクス表示装置
KR20050000991A (ko) 액정표시장치 및 그 구동방법
KR100943631B1 (ko) 액정 패널의 게이트 구동 장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130619

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20150629

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160630

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee