KR100575565B1 - Dsl 모뎀 장치 및 dsl 통신을 위한 통신 제어 방법 - Google Patents

Dsl 모뎀 장치 및 dsl 통신을 위한 통신 제어 방법 Download PDF

Info

Publication number
KR100575565B1
KR100575565B1 KR1020030034982A KR20030034982A KR100575565B1 KR 100575565 B1 KR100575565 B1 KR 100575565B1 KR 1020030034982 A KR1020030034982 A KR 1020030034982A KR 20030034982 A KR20030034982 A KR 20030034982A KR 100575565 B1 KR100575565 B1 KR 100575565B1
Authority
KR
South Korea
Prior art keywords
data
carrier
symbol
sync symbol
sync
Prior art date
Application number
KR1020030034982A
Other languages
English (en)
Other versions
KR20030094072A (ko
Inventor
도미타게이이치
노마노부히코
Original Assignee
파나소닉 커뮤니케이션즈 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파나소닉 커뮤니케이션즈 가부시키가이샤 filed Critical 파나소닉 커뮤니케이션즈 가부시키가이샤
Publication of KR20030094072A publication Critical patent/KR20030094072A/ko
Application granted granted Critical
Publication of KR100575565B1 publication Critical patent/KR100575565B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/02Details
    • H04L12/16Arrangements for providing special services to substations
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Telephonic Communication Services (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

수신기는 멀티-캐리어 방식을 이용하여 송신 데이터로부터 변조된 아날로그 신호를 수신하고, 이득 제어기는 상기 수신된 신호의 이득을 제어한다. AD 변환기는 상기 이득 제어기에 의해 처리된 상기 수신된 아날로그 신호를 샘플링하여, FFT 유닛이 상기 샘플링된 데이터에 대한 푸리에 변환을 수행하고, 상기 데이터를 캐리어 단위로 복조할 수 있다. 다음에, 멀티-캐리어 방식을 이용하여 데이터 통신이 개시된 후에, 반대측으로부터 송신되는 싱크 심볼이 상기 복조된 데이터로부터 검출된다. 상기 검출된 싱크 심볼내의 다수의 캐리어의 개별 신호값을 분석함으로써, 적절한 이득 제어가 상기 이득 제어기에 명령된다.
통신 장치, DSL, 통신, 멀티-캐리어, 심볼, 푸리에 변환, 변조, 복조

Description

DSL 모뎀 장치 및 DSL 통신을 위한 통신 제어 방법{DSL MODEM APPARATUS AND COMMUNICATION CONTROL METHOD FOR DSL COMMUNICATION}
도1은 본 발명의 일실시예에 따른 통신 시스템의 구성도.
도2는 도1에 도시된 트랜시버의 기능블록도.
도3은 도2에 도시된 AFE 및 AGC 제어기의 기능블록도.
도4는 도3에 도시된 적분 필터를 도시한 도면.
도5는 본 발명의 실시예에 따른 통신 시스템에서의 AGC 및 FEQ를 도시한 흐름도.
도6은 초기화 시퀀스의 전반부의 타이밍도.
도7은 초기화 시퀀스의 후반부의 타이밍도.
도8은 AGC 전후의 신호 상태를 도시한 도면.
도10a는 2비트 데이터의 아이 패턴을 도시한 도면.
도10b는 수신점과 기준점 사이의 관계를 도시한 도면.
도11은 FEQ 보정예를 도시한 도면.
*도면의 주요부분에 대한 부호의 설명
1: 스플리터 2: ADSL 통신 장치
3: PC 4: 전화기
11: 트랜시버 12: 호스트
13: AFE 14,18: 아날로그 필터
15: 드라이버 16: 하이브리드
17: 수신기 20: 프로세서
21: 리드-솔로몬 인코더 22: 인터리브 유닛
23: 트렐리스 인코더 24: 톤 오더링 유닛
25: 콘스텔레이션 인코더 26: IFET 유닛
27: FFT 유닛 28: 콘스텔레이션 디코더/FEQ 유닛
29: 톤 디오더링 유닛 30: 비터비 디코더
31: 디인터리브 유닛 32: 리드-솔로몬 디코더
본 발명은 멀티-캐리어를 이용하여 데이터 통신을 실행하는 DSL 통신을 위한 DSL 모뎀 장치 및 통신 제어 방법에 관한 것이다.
종래 아날로그 모뎀을 이용하는 데이터 통신 장치는 전화 라인을 통해 데이터 통신을 수행한다. 이러한 전화 라인이 데이터 통신에 사용되는 경우, 수신 장치에서 수신되는 신호 출력값(이득량)이 감쇠되어, 보다 효과적인 데이터 수신을 방해한다. 그러므로, 데이터 수신을 개선하기 위해, 이득량을 보정하기 위해 자동이득제어(AGC)가 수행된다. 또한, 신호를 전송하는 경로의 상태로 인해, 심볼의 위상이 종종 시프트된다. 따라서, 수신 심볼의 위상 시프트를 보정하기 위해 주파수 도메인 이퀄라이저(FEQ) 제어가 제공된다.
그러나, ITU-T에 의해 정의된 ADSL 규격(예로, G.lite, G.dmt 등)은 다수의 캐리어를 동시에 사용하는 멀티-캐리어 방식을 채용한다. 그러므로, 데이터 전송 주기, 즉 SHOWTIME 동안에, 아날로그 모뎀에 대해서와 동일한 방식으로 실행되는 AGC 및/또는 FEQ는 많은 양의 계산을 필요로 하며, 이것은 현재의 디지털 신호 처리(DSP) 시스템의 능력으로는 수행하기 매우 어렵다.
본 발명은 전술한 문제점을 해결하는 것이다. 본 발명의 목적은 멀티-캐리어 방식 데이터 통신 동안에 계산량을 증가시키지 않고, 모든 캐리어에 대해 AGC 및 FEQ를 이용하여 안정된 통신을 제공할 수 있는 DSL 통신을 위한 DSL 모뎀 장치 및 통신 제어 방법을 제공하는 것이다.
본 발명은 멀티-캐리어 방식 DSL 통신 동안에 데이터 통신 후에 주기적으로 송신되는 싱크 심볼 (또는 유사한 특성을 갖는 알려진 심볼)을 이용하여 AGC 및/또 는 FEQ를 수행한다.
DSL 모뎀 장치 및 통신 제어 방법이 적용되는 본 발명의 실시예가 전술된 도면을 참조하여 다음에 설명된다.
도1은 본 발명에 따른 ATU-R 측의 통신 시스템을 도시하고 있다. 도1에 도시된 통신 시스템에서, 공중 전화 라인 또는 유사한 전화 라인(이후, 라인으로 언급됨)은 스플리터(splitter)(1)를 통해 ADSL 통신 장치(2)에 연결된다. 또한, ADSL 통신 장치(2)에는 통신 단말(3)이 연결된다. 통신 단말(3)과 전화기(4)가 하나의 라인을 공유하는 경우에, 스플리터(1)가 필요하다. 그러나, 전화기(4)가 사용되지 않으면, 스플리터(1)는 필요하지 않다. 또한, 통신 단말(3)이 ADSL 통신 장치(2)를 내부적으로 설치한(install) 구성을 갖는 것도 가능하다. 본 발명은 ATU-C 측 뿐만 아니라 ATU0R 측에도 적용될 수 있다.
ADSL 통신 장치(2)는, G.hs에 따른 핸드세이크 단계, G.lite/G.dmt에 따른 초기화 시퀀스, 및 SHOWTIME으로 언급되는 데이터 통신을 실행하는 트랜시버(11)를 포함한다. 또한, ADSL 통신 장치(2)는 트랜시버(11) 중 하나를 포함하여 전체 동작을 제어하는 호스트(12)를 포함한다. 트랜시버(11) 라인측에서, 드라이버(15)는 아날로그 필터(14)를 통해 AFE(13)의 DA 변환기에 연결되며, 따라서 드라이버(15)에 의해 증폭된 아날로그 신호가 하이브리드(16)를 통해 라인으로 전송된다. 라인으로부터 전송된 아날로그 신호는 하이브리드(16)를 통해 수신기(17)에 의해 수신되어, 아날로그 필터(18)를 통해 AFE(13)의 AD 변환기로 입력된다. AD 변환기로부터 샘플링 데이터가 출력되면, AFE(13)는 데이터를 트랜시버(11)로 출력한다.
도2는 트랜시버(11)의 기능블록도이다. 프로세서(20)는 데이터 통신(SHOWTIME)을 개시하기 이전에 핸드세이크 단계 및 초기화 단계를 실행하기 위한 기능을 갖고 있다. 또한, 프로세서(20)는 데이터 통신(SHOWTIME) 동안에 후술되는 AGC를 실행한다.
트랜시버(11)의 송신 프로세스 측은 에러 검사를 위해 리던던시 비트를 추가하는 리드-솔로몬(Reed-Solomon) 인코더(21), 리드-솔로몬 디코딩 동안에 버스트 에러 정정을 인에이블시키기 위해 데이터를 분류하는 인터리브(interleave) 유닛(22), 트렐리스(Trellis) 인코딩으로부터 데이터 컨벌루션(convolution)을 수행하는 트렐리스 인코더(23), 각각의 캐리어에 대해 비트수를 레이아웃하는 톤 오더링(tone ordering) 유닛(24), 송신 데이터를 콘스텔레이션(constellation) 좌표(토폴로지) 로 변환하는 콘스텔레이션 인코더(25), 및 콘스텔레이션 인코딩 프로세스 이후에 데이터에 대해 고속 역푸리에 변환(Inverse Fast Fourier Transform)(이후, IFFT로 언급됨)을 수행하는 IFFT 유닛(26)을 포함한다.
트랜시버(11)의 수신 프로세스 측은 수신 신호의 샘플링 데이터에 대해 고속 푸리에 변환(이후, FFT로 언급됨)을 수행하는 FFT 유닛(27), FFT 출력 신호의 콘스텔레이션 데이터로부터 데이터를 디코딩하고 콘스텔레이션 좌표 상의 토폴로지를 정정하는 콘스텔레이션 디코더/FEQ 유닛(28), 송신측에서의 톤 오더링 프로세스 이후의 각각의 캐리어에 대해 레이아웃된 데이터를 복원하는 톤 디오더링(tone de- ordering) 유닛(29), 수신된 데이터에 대해 비터비(Viterbi) 디코딩을 수행하는 비터비 디코더(30), 송신측에 의해 재분류된 데이터를 복원하는 디인터리브(de-interleave) 유닛(31), 및 송신측에 의해 추가된 리던던시 비트를 삭제하는 리드-솔로몬 디코더(32)를 포함한다. 특히, 후술되는 바와 같이, 콘스필레이션 디코더/FEQ 유닛(28)은 데이터 통신의 초기화 후에 싱크(sync) 심볼을 이용하여 FEQ 프로세스를 수행한다. 트랜시버(11)는 호스트 인터페이스(I/F)(34)를 통해 호스트(12)에 연결된다.
도3은 AFE(13) 및 AGC(프로세서(20)의 기능 중의 하나임)의 구성을 도시하고 있다. AFE(13)는 라인으로부터 수신되는 수신 아날로그 신호와 라인으로 출력되는 송신 아날로그 신호에 대해 이득 제어를 수행하는 이득 제어기(101), 수신된 아날로그 신호를 샘플링 클럭과 동기시킴으로써 샘플링을 수행하는 AD 변환기(102a), 및 디지털 송신 아날로그 신호를 아날로그 신호로 변환하는 DA 변환기(102b)를 포함한다. AGC 제어기(203)는 FFT 출력을 저장하는 버퍼(106), (버퍼(106)에 의해 저장된) FFT 출력으로부터 최대값을 검색하는 최대값 검색기(107), 최대값 검색기(107)에 의해 검색된 최대값에 대해 소정의 적분 계산을 수행하는 적분 필터(108), 및 적분 필터(108)의 출력으로부터 이득 제어기(101)에 의한 이득 제어량을 결정하는 이득 제어량 결정기(109)를 포함한다.
도4는 적분 필터(108)의 구성을 예시한 블록도이다. 적분 필터(108)는 승산기(301)를 이용하여 (최대값 검색기(107)에 의해 검색된) 최대 캐리어 에너지량에 0.1을 곱셈하는데, 이 값은 값A로 언급되며, 값A는 가산기(302)로 출력된다. 다음 에, 적분 필터(108)는 승산기(304)를 이용하여 (내부 레지스터(303)에 저장된) 값B에 0.9를 곱셈하는데, 이 값은 값B'로 언급되며, 값B'는 가산기(302)로 출력된다. 다음에, 적분 필터(108)는 가산기(302)를 이용하여 (승산기(301)로부터 입력된) 값A와 (승산기(304)로부터 입력된) 값B'를 가산하는데, 이 값은 값B로 언급되며, 값B는 내부 레지스터(303)로 출력된다. 이 값B는 내부 레지스터(303) 내에 저장된다.
전술한 소정의 적분 계산은 최대값 검색기(107)에 의해 검색된 최대 캐리어 에너지량에 대해 수행되기 때문에, 최대 캐리어 에너지량이 나중에 갑자기 감소되는 경우에도, 값B가 낮아진 에너지량으로 인해 크게 영향을 받는 상황을 방지할 수 있다.
도5는 본 발명의 일실시예에 따른 전술된 구성의 동작을 도시한 흐름도이다. 예시를 위하여, ATU-R 동작이 사용되지만, 본 발명은 ATU-C에 적용될 수도 있다.
단계(S1)에서, 초기화 시퀀스가 수행된다. 도6 및 도7은 초기화 시퀀스 동안에 사용되는 신호 및 타이밍을 도시하고 있다. 좌측은 ATU-C(소위, "센터")이고, 우측은 ATU-R(소위 "리모트(remote")이다.
ATU-C는 3가지 타입의 SEGUE 신호, 즉, C-SEGUE1, C-SEGUE2 및 C-SEGUE-RA를 송신하는데, 이 각각의 신호는 C-RATES, C-MSG 등과 같은 정보 송신이 뒤따른다. C-SEGUE3이 초기화 시퀀스의 최종 스테이지에서 송신되면, 데이터 통신(SHOWTIME)이 시작된다.
ATU-R은 4가지 타입의 SEGUE 신호, 즉, R-SEGUE1, R-SEGUE2, R-SEGUE-RA 및 R-SEGUE4를 송신하는데, (R-SEGUE1을 제외한) 각각의 신호는 R-RATES, R-MSG 등과 같은 정보 송신이 뒤따른다. R-SEGUE5가 초기화 시퀀스의 최종 스테이지에서 송신되면, 데이터 통신(SHOWTIME)이 시작된다.
SHOWTIME 동안에 C-SEGUE3 10 심볼이 수신된 후에, 카운터는 SHOWTIME의 시작 후에 수신되는 심볼수를 카운팅하기 시작한다(S2). SHOWTIME 동안에, 싱크 심볼이라고 부르는 주기적인 페이즈(phases)가 발생한다. 리모트측에서, C-SEGUE5가 수신된 후에, 카운터가 심볼수를 카운팅하기 시작한다.
이후에, 싱크 심볼을 이용한 AGC 및 FEQ 프로세스가 계산량을 줄일 수 있는 이유가 제시된다. 싱크 심볼은 초기화 동안에 송신되는 REVERB 신호와 유사한 간단한 심볼이다. REVERB 신호는 주파수 관점에서 임의적이지만, 각 캐리어는 동일한 아이 패턴(eye pattern)을 갖는다. 유사하게, 싱크 심볼은 다수의 캐리어와 함께 송신되며, 각 캐리어는 항상 송신을 위한 2비트 데이터를 갖는다. 따라서, 싱크 심볼은, 도10a에 도시된 바와 같이, 송신을 위해 서로로부터 90도가 되는 4개의 송신점 중 하나로 변조된다. 또한, 싱크 심볼은 각 캐리어에 대해 4개의 기준점(송신점) 밖으로 변조되는 결정된 송신점을 갖는다.
수신 신호에 대해 AGC가 수행되면, 진폭 방향에서 보정이 이루어져서, 수신 심볼이 목표 기준점에 근사하게 된다. 그러나, 4개의 기준점이 있는 경우, 계산 부하는 허용가능한 범위로 제한된다. 또한, 각 캐리어에 대한 목표 기준점이 이미 알려져 있기 때문에, 계산량은 더욱 경감된다. 심볼 수신점이, 도10b에 도시된 바와 같이, (목표 기준점이 아닌) 다른 기준점의 근처에서 수신되면, 목표 기준점을 이 미 알고 있기 때문에, 적절히 AGC를 수행하여, 수신 심볼이 목표 기준점에 근접하게 가져다 놓을 수 있다.
그러나, 정상적인 데이터 송신에 있어서, 전송 효율성을 개선하기 위해, 각 캐리어는 가능한 한 큰 비트수로 로딩된다. 따라서, 심볼당 4-5 비트와 같이, 심볼의 비트수가 증가하면, AGC에 대한 목표 기준점의 심볼수가, 예로, 16 포인트 및 32 포인트와 같이 증가될 수 있다. 그러므로, 계산 부하가 허용가능한 범위를 초과할 수 있다.
수신 심볼에 대해 FEQ 프로세스가 수행되면, 이득량 및 토폴로지(topology)가 보정되어, 수신 심볼(하얀 점)은 도11의 예에 도시된 바와 같이 그 기준점(까만 점)으로 이동된다. 유사하게, 싱크 심볼에 대한 4개의 기준점이 존재하고, 각 캐리어에 대한 목표 기준점을 알고 있기 때문에, 계산량이 최소화될 수 있다.
SHOWTIME 동안에, 싱크 심볼이 매 N 심볼마다 송신되는 경우, AGC 및 FEQ 프로세스는 SHOWTIME 주기 동안에, 싱크 심볼이 매 N 심볼에 대해 사용될 때, 최소 계산량으로 수행될 수 있다. 각 심볼이 수신되면, 수신된 심볼의 수가 N과 같은지의 여부를 검사한다(S3). 수신 심볼의 수가 N보다 적은 경우, 수신 심볼이 처리되고, 수신 심볼 카운터가 증가된다(S4 및 S5). 상기의 프로세스는 심볼 수신이 있을 때마다 반복된다. 단계(S3)에서 수신 심볼의 수가 N과 같은 경우, 수신된 심볼이 싱크 심볼인 것으로 판정된다. 따라서, AGC 및 FEQ 프로세스가 이 싱크 심볼을 이용하여 수행된다(S6 및 S7).
먼저, 단계(S6)에서 싱크 심볼을 이용하여 AGC가 수행된다. 도3에 도시된 바 와 같이, 싱크 심볼의 변조 신호는 AFE(13)의 AD 변환기(102a)에 의해 샘플링된다. 신호가 소정수의 샘플링 데이터로 변환되면, FFT 유닛(27)은 고속 푸리에 변환을 수행한다. 특히, FFT가 싱크 심볼에 대해 수행되면, 모든 캐리어의 신호값은 각 캐리어에 대해 (복소수 평면 좌표에서의 좌표값과 같은) 콘스텔레이션(constellation) 형식으로 획득될 수 있다. 따라서, 각 심볼에 대한 캐리어 신호값(에너지값)은 R-I(Real-Imaginary) 평면상에서 하나의 좌표점으로 나타나고, 각 캐리어에 대응하는 이러한 (R,I) 좌표가 버퍼(106)에 저장된다.
각 심볼에 대한 샘플링 데이터에 대응하는 (R,I) 좌표 정보가 버퍼(106)에 저장되면, 최대값 검색기(107)는 상기 (R,I) 좌표에 기반하여 싱크 심볼내의 다수의 캐리어에 대한 에너지량 중에 최대값을 갖는 캐리어 에너지량을 검색한다. R-I 평면상에서 원점으로부터 각 샘플링 데이터에 대한 (R,I) 좌표까지의 거리는 각 캐리어에 대한 에너지량과 동일하다. 그러므로, 원점으로부터 각 샘플링 데이터에 대한 (R,I) 좌표까지의 거리를 비교함으로써, 최대값 검색기(107)는 최대값을 갖는 캐리어 에너지량을 검색할 수 있다.
적분 필터(108)는 최대값 검색기(107)에 의해 검색된 최대값의 캐리어 에너지량에 대한 소정의 적분 계산을 수행한다. 이득 제어량 결정기(109)는 (적분 계산으로부터 획득된) 값B를 목표 범위와 비교한다. 값B가 목표 범위의 상한값보다 더 큰 경우, 수신된 아날로그 신호의 에너지량을 감소시키도록 이득 제어기(101)에 이득 제어가 지시된다. 예를 들면, 이후의 입력 신호로부터의 모든 캐리어 에너지량이 1db만큼 감소된다. 반대로, 값B가 목표 범위의 하한값보다 더 작은 경우에는, 수신된 아날로그 신호의 에너지량을 증가(예로, 이후의 입력 신호로부터의 모든 캐리어 에너지량을 1db만큼 증가)시키도록 이득 제어기(101)에 이득 제어를 명령한다. 또한, 값B가 목표 범위내에 있는 경우에는, 이득 제어가 명령되지 않는다.
전술된 이득 제어에 따르면, 라인 상태 등에 의해 야기되는 신호 악화에 따른 이득 제어를 수행하고, 일부 캐리어가 오버플로우되는 상황을 안전하게 피할 수 있다. 그러므로, 멀티-캐리어가 통신에 사용되는 경우에도, 적절한 이득 제어를 수행하여, 오버플로우를 방지할 수 있게 된다.
예를 들면, 입력 신호의 진폭이 도8에 도시된 것과 같이 AD 변환기(102a)의 동적 범위를 초과하는 경우, 이득 제어기(101)는 입력 신호 진폭을 좁힌다. 그러므로, 전체 입력 신호의 모든 진폭이 AD 변환기(102a)의 동적 범위내에 들어오도록 배치된다. 도9는 이득 제어 후의 REVERB 신호의 주파수 특성을 도시하고 있다.
단계(S7)에서, 싱크 심볼을 이용하여 콘스텔레이션 디코더/FEQ 유닛(28)에 의해 FEQ 프로세스가 수행된다. 콘스텔레이션 디코더/FEQ 유닛(28)은, 수신된 심볼의 콘스텔레이션에 기반하여, 수신점을 기준점으로 이동시키기 위해, 이득 및 토폴로지를 보정한다. 도10에 도시된 바와 같이, 싱크 심볼은 2비트의 아이 패턴을 형성하기 때문에, 예를 들어, 32개 기준점을 갖는 것에 비해, 수신점이 속하는 4개의 기준점에 대해 훨씬 더 간단한 계산이 가능해진다.
전술된 바와 같이, FEQ 프로세스는 2비트 아이 패턴을 갖는 싱크 심볼을 이용하여 수행된다. 계산량이 적기 때문에, SHOWTIME 동안이라도 FEQ 프로세스를 수행할 수 있다.
싱크 심볼을 이용하여 AGC 및 FEQ 프로세스가 종료되면, 카운터가 리셋되고(S8), 제어는 단계(S2)로 진행한다.
상기의 설명은 ADSL 규격 G.lite 및 G.dmt의 예를 이용하여 제공되었다. 그러나, 그러나, 본 발명은 이러한 방법으로 제한되지 않으며, 데이터 통신 동안에, 멀티-캐리어 방법을 사용하고, 싱크 심볼과 등가인 신호를 주기적으로(또는 소정의 타이밍으로) 송신하는 모든 통신 방식에 적용될 수 있다. 싱크 심볼과 등가인 신호는 수신측에서 검출하고, 멀티-캐리어 방식으로 변조되고, 적은 레이아웃 비트수(1 심볼 주기에 대해 DSP에 의해 처리될 수 있는 계산량)를 갖는다.
전술한 예는 단지 예시 목적을 위해 제공된 것이며, 본 발명을 제한하는 것으로 해석되어서는 안 된다는 것에 유의하자. 비록 본 발명이 실시예를 참조하여 설명되었지만, 여기서 사용된 용어는 설명을 위한 것이지 제한하고자 하는 것이 아니다. 본 발명의 사상 및 범위를 벗어나지 않고, 현재 기재된 또는 보정되는 바와 같은 첨부된 청구범위 내에서 변경이 이루어질 수도 있다. 비록 본 발명이 특정 구조, 재료 및 실시예를 참조하여 설명되었지만, 본 발명은 첨부된 청구범위 내에 있는 것과 같은 모든 기능적으로 등가의 구조, 방법 및 사용까지 확장된다.
본 발명은 전술한 실시예에 제한되지 않으며, 본 발명의 범위를 벗어나지 않고 다양한 변형 및 수정이 이루어질 수 있다.
전술한 바와 같은 본 발명에 따르면, 멀티-캐리어 방식 데이터 통신 동안에 계산량을 증가시키지 않고, 모든 캐리어에 대해 AGC 및 FEQ를 이용하여 안정된 통신을 제공할 수 있다.

Claims (11)

  1. 멀티-캐리어 방식으로 변조된 아날로그 신호를 수신하는 수신기;
    상기 수신된 아날로그 신호의 이득을 제어하는 이득 제어기;
    상기 이득 제어기에 의해 처리된 상기 수신된 아날로그 신호를 샘플링하여 샘플링 데이터를 출력하는 AD 변환기;
    상기 샘플링 데이터에 대해 심볼 단위로 푸리에 변환을 수행하고, 상기 데이터를 캐리어 단위로 복조하며, 상기 복조된 데이터를 출력하는 복조기;
    상기 복조된 데이터로부터 싱크 심볼을 검출하는 싱크 심볼 검출기 - 여기서, 상기 싱크 심볼은 상기 멀티-캐리어 방식을 이용하여 데이터 통신이 개시된 후에 반대측으로부터 송신됨 - ; 및
    상기 검출된 싱크 심볼내의 다수의 캐리어의 개별 신호값에 기반하여 이득 제어를 수행하도록 상기 이득 제어기를 인에이블시키는 제어기
    를 포함하고,
    여기서, 상기 싱크 심볼 검출기는 상기 데이터 통신이 개시된 이후에 상기 수신된 심볼을 카운팅하고, 소정수로 리셋되는 카운터를 포함하고, 상기 소정수는 싱크 심볼이 송신되는 주기에 대응하는
    DSL 모뎀 장치.
  2. 멀티-캐리어 방식으로 변조된 아날로그 신호를 수신하는 수신기;
    상기 수신된 아날로그 신호의 이득량을 제어하는 이득 제어기;
    상기 이득 제어기에 의해 처리된 상기 수신된 아날로그 신호를 샘플링하여 샘플링 데이터를 출력하는 AD 변환기;
    상기 샘플링 데이터에 대해 심볼 단위로 푸리에 변환을 수행하고, 상기 데이터를 캐리어 단위로 복조하며, 상기 복조된 데이터를 출력하는 복조기;
    상기 복조된 데이터로부터 싱크 심볼을 검출하는 싱크 심볼 검출기 - 여기서, 상기 싱크 심볼은 상기 멀티-캐리어 방식을 이용하여 데이터 통신이 개시된 후에 반대측으로부터 송신됨 - ; 및
    각 캐리어에 대한 수신점이 목표점으로 이동되도록, 상기 검출된 싱크 심볼내의 다수의 캐리어의 이득 및 토폴로지(topology)를 보정하는 FEQ 유닛
    을 포함하고,
    여기서, 상기 싱크 심볼 검출기는 상기 데이터 통신이 개시된 이후에 상기 수신된 심볼을 카운팅하고, 소정수로 리셋되는 카운터를 포함하고, 상기 소정수는 싱크 심볼이 송신되는 주기에 대응하는
    DSL 모뎀 장치.
  3. 라인으로부터 획득된 수신 데이터를 캐리어 단위로 복조하여 복조된 데이터를 출력하는 복조기;
    상기 복조된 데이터로부터 싱크 심볼을 검출하는 싱크 심볼 검출기 - 여기서, 상기 싱크 심볼은 멀티-캐리어 방식을 이용하여 데이터 통신이 개시된 후에 반대측으로부터 송신됨 - ; 및
    상기 검출된 싱크 심볼내의 다수의 캐리어의 개별 신호값에 기반하여 이득 제어를 수행하도록 상기 이득 제어기를 인에이블시키는 제어기
    를 포함하고,
    여기서, 상기 싱크 심볼 검출기는 상기 데이터 통신이 개시된 이후에 상기 수신된 심볼을 카운팅하고, 소정수로 리셋되는 카운터를 포함하고, 상기 소정수는 싱크 심볼이 송신되는 주기에 대응하는
    DSL 모뎀 장치.
  4. 라인으로부터 획득된 수신 데이터를 캐리어 단위로 복조하여 복조된 데이터를 출력하는 복조기;
    상기 복조된 데이터로부터 싱크 심볼을 검출하는 싱크 심볼 검출기 - 여기서, 상기 싱크 심볼은 멀티-캐리어 방식을 이용하여 데이터 통신이 개시된 후에 반대측으로부터 송신됨 - ; 및
    각 캐리어에 대한 수신점이 목표점으로 이동되도록, 상기 검출된 싱크 심볼내의 다수의 캐리어의 이득 및 토폴로지를 보정하는 FEQ 유닛
    을 포함하고,
    여기서, 상기 싱크 심볼 검출기는 상기 데이터 통신이 개시된 이후에 상기 수신된 심볼을 카운팅하고, 소정수로 리셋되는 카운터를 포함하고, 상기 소정수는 싱크 심볼이 송신되는 주기에 대응하는
    DSL 모뎀 장치.
  5. 삭제
  6. 제1항에 있어서,
    상기 싱크 심볼의 각 캐리어에 대해 고정된 비트가 할당되고, 상기 고정된 비트는 2비트를 갖는
    DSL 모뎀 장치.
  7. 제1항에 있어서,
    상기 싱크 심볼의 토폴로지는 고정되고, 상기 토폴로지는 각 캐리어의 비트 데이터를 변조하는데 사용되는
    DSL 모뎀 장치.
  8. 라인으로부터 획득된 수신 데이터를 캐리어 단위로 복조하여 복조된 데이터를 출력하는 복조기;
    상기 복조된 데이터로부터 기지(旣知)의 심볼을 검출하는 특정 심볼 검출기 - 여기서, 상기 기지의 심볼은 멀티-캐리어 방식을 이용하여 데이터 통신이 개시된 후에 반대측으로부터 송신됨 - ; 및
    상기 검출된 기지의 심볼내의 다수의 캐리어의 개별 신호값에 기반하여 이득 제어를 수행하도록 상기 이득 제어기를 인에이블시키는 제어기
    를 포함하고,
    여기서, 상기 기지의 심볼의 각 캐리어에 대해 고정된 비트가 할당되고, 상기 고정된 비트는 2비트를 갖는
    DSL 모뎀 장치.
  9. 라인으로부터 획득된 수신 데이터를 캐리어 단위로 복조하여 복조된 데이터를 출력하는 복조기;
    상기 복조된 데이터로부터 기지의 심볼을 검출하는 주지 심볼 검출기 - 여기서, 상기 기지의 심볼은 멀티-캐리어 방식을 이용하여 데이터 통신이 개시된 후에 반대측으로부터 송신됨 - ; 및
    각 캐리어에 대한 수신점이 목표점으로 이동되도록, 상기 검출된 기지의 심볼내의 다수의 캐리어의 이득 및 토폴로지를 보정하는 FEQ 유닛
    을 포함하고,
    여기서, 상기 기지의 심볼의 각 캐리어에 대해 고정된 2비트가 할당되는
    DSL 모뎀 장치.
  10. 라인으로부터 획득된 수신 데이터를 캐리어 단위로 복조하여 복조된 데이터를 출력하는 단계;
    상기 복조된 데이터로부터 싱크 심볼을 검출하는 단계 - 여기서, 상기 싱크 심볼은 멀티-캐리어 방식을 이용하여 데이터 통신이 개시된 후에 반대측으로부터 송신됨 - ; 및
    상기 검출된 싱크 심볼내의 다수의 캐리어의 개별 신호값에 기반하여 이득 제어를 인에이블시키는 단계
    를 포함하고,
    여기서, 상기 검출 단계는 상기 데이터 통신이 개시된 이후에 상기 수신된 심볼을 카운팅하고, 카운터를 소정수로 리셋하는 단계를 포함하고, 상기 소정수는 싱크 심볼이 송신되는 주기에 대응하는
    통신 제어 방법.
  11. 라인으로부터 획득된 수신 데이터를 캐리어 단위로 복조하여 복조된 데이터를 출력하는 단계;
    상기 복조된 데이터로부터 싱크 심볼을 검출하는 단계 - 여기서, 상기 싱크 심볼은 멀티-캐리어 방식을 이용하여 데이터 통신이 개시된 후에 반대측으로부터 송신됨 - ; 및
    각 캐리어에 대한 수신점이 목표점으로 이동되도록, 상기 검출된 싱크 심볼내의 다수의 캐리어의 이득 및 토폴로지를 보정하는 단계
    를 포함하고,
    여기서, 상기 검출 단계는 상기 데이터 통신이 개시된 이후에 상기 수신된 심볼을 카운팅하고, 카운터를 소정수로 리셋하는 단계를 포함하고, 상기 소정수는 싱크 심볼이 송신되는 주기에 대응하는
    통신 제어 방법.
KR1020030034982A 2002-05-31 2003-05-30 Dsl 모뎀 장치 및 dsl 통신을 위한 통신 제어 방법 KR100575565B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002160494A JP2004007267A (ja) 2002-05-31 2002-05-31 Dslモデム装置及びdsl通信における通信制御方法
JPJP-P-2002-00160494 2002-05-31

Publications (2)

Publication Number Publication Date
KR20030094072A KR20030094072A (ko) 2003-12-11
KR100575565B1 true KR100575565B1 (ko) 2006-05-02

Family

ID=29417276

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030034982A KR100575565B1 (ko) 2002-05-31 2003-05-30 Dsl 모뎀 장치 및 dsl 통신을 위한 통신 제어 방법

Country Status (4)

Country Link
US (1) US20030223459A1 (ko)
EP (1) EP1367791A2 (ko)
JP (1) JP2004007267A (ko)
KR (1) KR100575565B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004007269A (ja) 2002-05-31 2004-01-08 Panasonic Communications Co Ltd Dslモデム装置及びdsl通信におけるイニシャライズ方法
JP2005064743A (ja) * 2003-08-08 2005-03-10 Matsushita Electric Ind Co Ltd Adslモデム装置及びその通信方法
EP2136522A1 (en) * 2008-06-20 2009-12-23 Nokia Siemens Networks Oy Method and device for data processing, communication system comprising such device, transmitter and receiver
KR200453618Y1 (ko) * 2010-01-27 2011-05-17 주식회사 월드웰 변압기용 전선 접속부재

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2712212B2 (ja) * 1987-12-23 1998-02-10 ソニー株式会社 同期信号の検出及び保護回路
US4866395A (en) * 1988-11-14 1989-09-12 Gte Government Systems Corporation Universal carrier recovery and data detection for digital communication systems
SE500986C2 (sv) * 1993-07-20 1994-10-17 Telia Ab Förfarande och anordning för synkronisering i digitalt transmissionssystem av typen OFDM
JP3503722B2 (ja) * 1996-05-17 2004-03-08 パイオニア株式会社 多値ディジタル伝送システム
US6466629B1 (en) * 1996-09-02 2002-10-15 Stmicroelectronics N.V. Multi-carrier transmission systems
US7020218B2 (en) * 2001-06-18 2006-03-28 Arnesen David M Sliding-window transform with integrated windowing
US7227914B2 (en) * 2001-12-12 2007-06-05 Harris Corporation Automatic gain control for digital signals
US7130354B1 (en) * 2002-05-02 2006-10-31 3Com Corporation Method and apparatus for improving error control properties for encoding and decoding data

Also Published As

Publication number Publication date
KR20030094072A (ko) 2003-12-11
JP2004007267A (ja) 2004-01-08
EP1367791A2 (en) 2003-12-03
US20030223459A1 (en) 2003-12-04

Similar Documents

Publication Publication Date Title
US7539255B2 (en) Using multiple pilot signals for timing error estimation in digital subscriber line communications
US7225389B2 (en) Method and circuit for correcting power amplifier distortion
US6928110B2 (en) Adaptive equalizer training circuit, modem apparatus and communication apparatus
KR100575565B1 (ko) Dsl 모뎀 장치 및 dsl 통신을 위한 통신 제어 방법
JP2000228657A (ja) 受信装置
KR100609463B1 (ko) Dsl 모뎀 장치 및 dsl 통신을 위한 초기화 방법
KR100575577B1 (ko) Dsl 모뎀 장치 및 dsl 통신을 위한 수신 방법
JP6431858B2 (ja) デジタル情報伝送システムとこのシステムで使用される受信機および方法
JPH10215235A (ja) 符号伝送における復調装置及びその方法
US20040017849A1 (en) ADSL modem apparatus and communication method for the ADSL modem apparatus
JP2000224133A (ja) 周波数分割多重信号送受信装置と送受信方法
EP1508976B1 (en) DSL modem apparatus and communication control method
KR100507234B1 (ko) Adsl 모뎀 장치 및 adsl 모뎀 통신 방법
JP2003517249A (ja) 離散マルチトーン変調による2重データ伝送中の信号エコーを補償するための方法および装置
US20050025227A1 (en) ADSL modem apparatus and communication method thereof
JP2005072897A (ja) Dslモデム装置及び通信制御方法
JP3802546B2 (ja) パワーアンプ歪み補正回路及び方法
US20050025086A1 (en) ADSL modem apparatus and communication method thereof
US20020196874A1 (en) Gain control apparatus and modem apparatus provided with gain control apparatus
JP2005236382A (ja) Dslモデム装置及びdsl通信制御方法
JP2001069048A (ja) 通信装置
JP2005236381A (ja) Dslモデム装置及びdsl通信制御方法
JP2002314498A (ja) 通信装置および通信方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee