KR100570662B1 - 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 - Google Patents

플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 Download PDF

Info

Publication number
KR100570662B1
KR100570662B1 KR1020040032964A KR20040032964A KR100570662B1 KR 100570662 B1 KR100570662 B1 KR 100570662B1 KR 1020040032964 A KR1020040032964 A KR 1020040032964A KR 20040032964 A KR20040032964 A KR 20040032964A KR 100570662 B1 KR100570662 B1 KR 100570662B1
Authority
KR
South Korea
Prior art keywords
electrode
sustain
electrodes
discharge
discharge pulse
Prior art date
Application number
KR1020040032964A
Other languages
English (en)
Other versions
KR20050108435A (ko
Inventor
정은영
안정철
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040032964A priority Critical patent/KR100570662B1/ko
Publication of KR20050108435A publication Critical patent/KR20050108435A/ko
Application granted granted Critical
Publication of KR100570662B1 publication Critical patent/KR100570662B1/ko

Links

Images

Classifications

    • AHUMAN NECESSITIES
    • A01AGRICULTURE; FORESTRY; ANIMAL HUSBANDRY; HUNTING; TRAPPING; FISHING
    • A01KANIMAL HUSBANDRY; AVICULTURE; APICULTURE; PISCICULTURE; FISHING; REARING OR BREEDING ANIMALS, NOT OTHERWISE PROVIDED FOR; NEW BREEDS OF ANIMALS
    • A01K41/00Incubators for poultry
    • A01K41/06Egg-turning appliances for incubators
    • AHUMAN NECESSITIES
    • A01AGRICULTURE; FORESTRY; ANIMAL HUSBANDRY; HUNTING; TRAPPING; FISHING
    • A01KANIMAL HUSBANDRY; AVICULTURE; APICULTURE; PISCICULTURE; FISHING; REARING OR BREEDING ANIMALS, NOT OTHERWISE PROVIDED FOR; NEW BREEDS OF ANIMALS
    • A01K45/00Other aviculture appliances, e.g. devices for determining whether a bird is about to lay
    • A01K45/007Injecting or otherwise treating hatching eggs

Landscapes

  • Life Sciences & Earth Sciences (AREA)
  • Environmental Sciences (AREA)
  • Animal Husbandry (AREA)
  • Biodiversity & Conservation Biology (AREA)
  • Birds (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

플라즈마 디스플레이 패널의 구동 방법에 있어서, 플라즈마 디스플레이 패널의 구동시에 두 전극(X,Y)에 유지 펄스가 교대로 인가되는 동안 상기 두 전극(X, Y) 갭 사이에 채용된 M전극에 상기 유지 펄스의 폭(T1)보다 짧은 폭(T2)의 짧은 유지 펄스(sustain short pulse)를 인가함으로써, 방전 셀 내부에서의 방전시 방전에 도움이 되는 방전 셀 내부의 프라이밍 입자가 충분히 형성되도록 하여 저전압 X-Y, A-Y 방전 및 강한 전장 효과로 인한 방전 딜레이 개선 및 방전 효율을 향상시킬 수 있다.
PDP, 방전, 유지 기간, 짧은 유지 펄스, 프라이밍 입자

Description

플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시 장치{DRIVING METHOD OF PLASMA DISPLAY PANEL AND PLASMA DISPLAY DEVICE}
도 1은 일반적인 플라즈마 디스플레이 패널의 개략적인 일부 사시도이다.
도 2는 일반적인 플라즈마 디스플레이 패널의 전극 배열도이다.
도 3은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 전극 구조도이다.
도 4는 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
도 5는 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
본 발명은 플라즈마 디스플레이 패널의 구동 방법에 관한 것으로써, 특히 종래 3전극 방식에서 전극갭 사이에 하나의 전극을 더 추가한 4전극 구조를 가지는 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
최근 정보 산업의 발전과 함께 정보 디스플레이 소자에 대한 소비자의 요구 가 다양화되고 고품질화에 대한 요구가 증가하고 있다. 소형 디스플레이 분야에서는 LCD 기술의 고도화 및 EL(Electro Luminescence) 소자의 기술적인 발전이 가속화되고 있으며, 대형 디스플레이 분야에 있어서는 플라즈마 디스플레이 패널(PDP)을 비롯하여 대형 LCD Projection, DLP(Digital Light Processing) projection 등 다양한 디스플레이 소자들의 발전을 보이고 있다.
특히, 상기한 디스플레이 소자 중 PDP는 플라즈마 가스 방전을 이용하는 자체발광소자로서 CRT에 필적하는 화질과 대화면화가 용이하다는 상기 다른 소자에 없는 특징을 구비하고 있다. 즉, 대화면, 박형, 고화질, 광시야각의 장점을 가진 대화면 디스플레이 소자로서 가장 기대되는 평판표시패널(Flat Display Panel)이다.
PDP는 일반적으로 구조와 구동 원리에 따라 AC, DC, Hybrid PDP로 나뉘며, 특히 방전 구조에 따라 AC 및 DC PDP는 면방전형과 대향방전형으로 나뉘어진다. Hybrid PDP에는 플라즈마 방전을 LCD에 스위칭 소자로서 이용한 PLC(Plasma-Addressed Liquid Crystal Display)와 AC와 DC를 혼합한 PDP 등이 있지만 현재 주로 채택되고 있는 구조는 AC 3전극 PDP이다.
도 1은 일반적인 3전극 플라즈마 디스플레이 패널의 셀 단면도를 나타낸 도면이며, 도 2는 일반적인 플라즈마 디스플레이 패널의 전극 배열도이다.
도 1에 나타낸 바와 같이, 플라즈마 디스플레이 패널은 서로 마주보며 떨어져 있는 두 개의 유리 기판(1, 10)을 포함한다. 유리 기판(1) 위에는 X-Y 전극 ITO 전극(2)과 버스 전극(3)이 쌍을 이루어 평행하게 형성되어 있으며, 상기 두 전 극(2,3)은 유전체층(4) 및 MgO 박막층(5)으로 덮여 있다. 유리 기판(10) 위에는 어드레스 전극(9)이 형성되어 있으며, 어드레스 전극(9)은 유전체 층(8)으로 덮여 있다. 유전체층(8) 위에는 격벽(6)이 형성되어 있으며, 유전체층(8)의 표면 및 격벽(6)의 양측면에 형광체(7)가 형성되어 있다.
또한, 도 2에 나타낸 바와 같이, 일반적인 플라즈마 디스플레이 패널의 전극은 n×m의 매트릭스 구조를 가지고 있다. 열 방향으로는 어드레스 전극(A1-Am)이 배열되어 있고 행 방향으로는 n행의 주사 전극(Y1-Yn) 및 유지 전극(X1-Xn)이 쌍으로 배열되어 있다.
상기와 같은 3전극 구조 PDP에서, 화질을 결정하는 항목으로 휘도, 명암비, 계조 표현력, 동화 의사 윤곽노이즈 저감, 해상도 등을 들 수 있으며, 그 중 모든 디스플레이 소자에 있어 성능을 결정하는 가장 중요한 요소 중의 하나인 휘도를 향상시키는 것은 PDP의 고화질화를 추구하는데 있어서 매우 중요한 일이다. 최근에는 휘도 향상 방법으로 방전 가스중의 Xe 함량을 높이는 방법이 사용되는데, Xe의 방전 개시 전압이 높아, 이러한 경우 높은 X-Y, A-Y 방전전압으로 패널의 안정적인 구동이 어려워진다.
본 발명이 이루고자 하는 기술적 과제는 상기한 종래 기술의 문제점을 해결하기 위한 것으로서, 두 전극(X,Y)갭 사이에 전극(M)을 채용한 4전극 구조에서 유지 기간동안 M전극에 짧은 유지 펄스(Sustain short pulse)를 인가함으로써 패널의 휘도 효율 및 방전 효율을 높이고 안정적인 구동을 할 수 있는 플라즈마 디스플레 이 패널의 구동 방법을 제공하는 것이다.
상기한 목적을 달성하기 위한 본 발명의 하나의 특징에 따른 플라즈마 디스플레이 패널의 구동 방법은
제1 기판 위에 각각 나란히 형성되는 복수의 제1 전극 및 제2 전극과 상기 제 1 및 제2 전극사이에 형성되는 제3 전극, 그리고 상기 제1, 제2 및 제3 전극에 교차하며 제2 기판 위에 형성되는 복수의 제4 전극을 포함하며, 인접한 상기 제1 전극, 제2 전극, 제3 전극 및 제4 전극에 의해 방전 셀이 형성되는 플라즈마 디스플레이 패널을 구동하는 방법으로서,
유지기간에서,
(a) 상기 제1 전극과 상기 제2 전극에 제1 유지 방전 펄스를 교대로 인가하는 단계; 및
(b) 상기 제3 전극에 상기 제1 유지 방전 펄스의 폭보다 좁은 제2 유지 방전 펄스를 인가하는 단계를 포함하며,
상기 제3 전극에 인가되는 상기 제2 유지 방전 펄스의 첫 번째 펄스는 상기 제2 유지 방전 펄스의 두 번째 유지 방전 펄스보다 큰 것을 특징으로 한다.
한편, 본 발명의 다른 특징에 따른 플라즈마 디스플레이 패널의 구동 방법은
제1 기판 위에 각각 나란히 형성되는 복수의 제1 전극 및 제2 전극과 상기 제 1 및 제2 전극사이에 형성되는 제3 전극, 그리고 상기 제1, 제2 및 제3 전극에 교차하며 제2 기판 위에 형성되는 복수의 제4 전극을 포함하며, 인접한 상기 제1 전극, 제2 전극, 제3 전극 및 제4 전극에 의해 방전 셀이 형성되는 플라즈마 디스플레이 패널을 구동하는 방법으로서,
유지기간에서,
(a) 상기 제1 전극과 상기 제2 전극에 제1 유지 방전 펄스를 교대로 인가하는 단계; 및
(b) 상기 제3 전극에 상기 제1 유지 방전 펄스의 폭보다 좁은 제2 유지 방전 펄스를 인가하는 단계를 포함하며,
상기 유지 기간 이전의 어드레스 구간에서, 상기 제3 전극에 상기 제2 유지 방전 펄스를 인가하는 단계를 포함한다.
한편, 본 발명의 하나의 특징에 따른 플라즈마 표시장치는
제1 기판,
상기 제1 기판 위에 각각 나란히 형성되는 복수의 제1 전극 및 제2 전극,
상기 제1 및 제2 전극 사이에 형성되는 제3 전극,
상기 제1 기판과 마주보며 떨어져 있는 제2 기판,
상기 제1,제2 및 제3 전극에 교차하는 방향으로 제2 기판 위에 형성되는 복수의 제4 전극, 그리고
인접한 상기 제1 전극, 제2 전극, 제3 전극 및 제4 전극에 의해 형성되는 방전 셀을 방전시키기 위해 상기 제1 전극, 제2 전극, 제3 전극 및 제4 전극에 구동 전압을 공급하는 구동 회로를 포함하며,
상기 구동 회로는 유지 기간에서 상기 제1 전극과 상기 제2 전극에 제1 유지 방전 펄스를 교대로 인가하고, 상기 제3 전극에 상기 제1 유지 방전 펄스의 폭보다 좁은 제2 유지 방전 펄스를 인가하며,
상기 제3 전극에 인가되는 상기 제2 유지 방전 펄스의 첫 번째 펄스는 상기 제2 유지 방전 펄스의 두 번째 유지 방전 펄스보다 큰 것을 특징으로 한다.
한편, 본 발명의 다른 특징에 따른 플라즈마 표시장치는
제1 기판,
상기 제1 기판 위에 각각 나란히 형성되는 복수의 제1 전극 및 제2 전극,
상기 제1 및 제2 전극 사이에 형성되는 제3 전극,
상기 제1 기판과 마주보며 떨어져 있는 제2 기판,
상기 제1,제2 및 제3 전극에 교차하는 방향으로 제2 기판 위에 형성되는 복수의 제4 전극, 그리고
인접한 상기 제1 전극, 제2 전극, 제3 전극 및 제4 전극에 의해 형성되는 방전 셀을 방전시키기 위해 상기 제1 전극, 제2 전극, 제3 전극 및 제4 전극에 구동 전압을 공급하는 구동 회로를 포함하며,
상기 구동 회로는 유지 기간에서 상기 제1 전극과 상기 제2 전극에 제1 유지 방전 펄스를 교대로 인가하고, 상기 제3 전극에 상기 제1 유지 방전 펄스의 폭보다 좁은 제2 유지 방전 펄스를 인가하며,
상기 유지 기간 이전의 어드레스 구간에서, 상기 제3 전극에 상기 제2 유지 방전 펄스를 인가하는 것을 특징으로 한다.
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.
도 3은 본 발명의 실시예에 따른 M전극을 채용한 4전극 PDP 구조를 나타낸 도면이다.
도 3에 나타낸 바와 같이, 플라즈마 디스플레이 패널은 서로 마주보며 떨어져 있는 두 개의 유리 기판(100, 190)을 포함한다. 유리 기판(100) 위에는 X-Y 전극 ITO 전극(110)과 버스 전극(120)이 쌍을 이루어 평행하게 형성되어 있으며, 상기 두 전극(110,120)은 유전체층(130) 및 MgO 박막층(140)으로 덮여 있다. 유리 기판(190) 위에는 어드레스 전극(180)이 형성되어 있으며, 어드레스 전극(180)은 유전체 층(170)으로 덮여 있다. 유전체층(170) 위에는 격벽(150)이 형성되어 있으며, 유전체층(170)의 표면 및 격벽(150)의 양측면에 형광체(160)가 형성되어 있다. 또한, 상기 X-Y 전극 간의 갭 사이에 형성된 전극(M)을 더 포함한다.
이하, 도 4 및 5를 참조하여 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동 방법을 설명한다.
먼저, 도 4를 참조하여 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구동 방법에 대하여 상세하게 설명한다.
도 4에 나타낸 바와 같이, 본 발명의 제1 실시예에 따른 구동 파형은 리셋 기간, 어드레스 기간 및 유지 기간을 포함한다. 그리고 플라즈마 디스플레이 패널에는 각 기간에서 주사 전극(Y) 및 유지 전극(X)에 구동 전압을 인가하는 주사/유지 구동 회로(도시하지 않음)와 어드레스 전극(A)에 구동 전압을 인가하는 어드레스 구동 회로(도시하지 않음)가 연결된다. 또한, 전극(M)에 구동 전압을 인가하는 전극(M) 구동 회로(도시하지 않음)가 연결된다. 이러한 구동 회로와 플라즈마 디스플레이 패널이 연결되어 하나의 플라즈마 표시 장치를 이룬다.
리셋 기간은 셀에 어드레싱 동작이 원활히 수행되도록 하기 위해 각 셀의 상태를 초기화시키는 기간이며, 어드레싱 기간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하기 위하여 켜지는 셀(어드레싱된 셀)에 전압을 인가하여 벽전하를 쌓아두는 동작을 수행하는 기간이다. 유지 기간은 서스테인 펄스를 인가하여 어드레싱된 셀에 실제로 화상을 표시하기 위한 유지 방전을 수행하는 기간이며, 소거기간은 셀의 벽전하를 감소시켜 유지 방전을 종료시키는 기간이다.
리셋 기간에서는 먼저 주사 전극(Y)에 방전 개시 전압보다 작은 전압에서 방전 개시 전압을 넘는 전압(Vset)까지 완만하게 상승하는 램프 전압을 인가한다. 이 램프 전압이 상승하는 동안 주사 전극(Y)으로부터 어드레스 전극(A) 및 유지 전극(X)으로 각각 미약한 방전이 일어난다. 즉, 일반적으로 방전 셀에서 주사 전극(Y)과 어드레스 전극(A) 사이 또는 주사 전극(Y)과 유지 전극(X)사이의 전압이 방전 개시 전압 이상이 되면 주사 전극(Y)과 어드레스 전극(A) 사이 또는 주사 전극(Y)과 유지 전극(X) 사이에서 방전이 일어나는데, 방전 개시 전압은 방전 셀의 상태에 따라서 달라진다. 이 방전에 의해 주사 전극(Y)에는 음의 벽 전하가 축적되고 어드레스 전극(A) 및 유지 전극(X)에는 양의 벽 전하가 축적된다.
그리고, 방전 개시 전압보다 낮은 전압에서 Vnf까지 완만하게 하강하는 램프 전압이 인가되면, 이 램프 전압이 하강하는 동안 방전 셀에 형성되어 있는 벽전압에 의해 유지 전극(X) 및 어드레스 전극(A)에서 주사 전극(Y)으로 미약한 방전이 일어난다. 그리고 이 방전에 의해 유지 전극(X), 주사 전극(Y) 및 어드레스 전극(A)에 형성되어 있는 벽 전하들이 일부 소거되어 방전 셀의 상태는 어드레싱에 적절한 상태로 설정된다.
어드레스 기간은 방전 셀 중에서 표시하고자 하는 방전 셀을 선택하는 기간으로 상기 리셋 기간에서 어드레싱에 적절한 상태로 만들어진 각 셀에 실제로 표시하고자 하는 방전 셀에 벽 전하를 쌓아두는 동작을 수행한다. 방전 셀의 어드레스 전극(A)에 양의 전압(Va)이 인가되고 주사 전극(Y)에 0V가 인가된다. 그러면 리셋 기간에서 형성된 벽 전하에 의한 벽 전압과 양의 전압(Va)에 의해 어드레스 전극(A)과 주사 전극(Y) 사이 및 유지 전극(X)과 주사 전극(Y) 사이에서 어드레스 방전이 일어난다. 이 방전에 의해 주사 전극(Y)에 양의 벽 전하가 축적되고 유지 전극(X)과 어드레스 전극(A)에 음의 벽 전하가 축적된다. 그리고 어드레스 방전에 의해 벽 전하가 축적된 방전 셀에서는 유지 기간에서 인가되는 유지 펄스에 의해 방전이 일어난다.
다음, 유지 기간은 유지 전극(X)으로부터 주사 전극(Y)에 교대로 유지 펄스를 인가하여 상기 어드레스 기간에서 선택된 방전 셀을 방전시킨다.
한편, 본 발명에 따른 두 전극(X,Y)갭 사이에 M전극을 더 채용한 전극 구조를 갖는 플라즈마 디스플레이 패널의 유지 기간에서는, 주사 전극(Y)과 유지 전극(X)에 교대로 유지 펄스를 인가한다. 상기 유지 방전 전압이 인가되는 동안 전극(M)에 상기 유지 펄스보다 짧은 유지 펄스(sustain short pulse)를 인가한다.
보다 상세하게는 상기 주사 전극(Y) 또는 유지 전극(X)에 한 개의 유지 방전 펄스가 인가되는 동안 전극(M)에는 상기 유지 펄스 전압의 폭(T1)보다 짧은 펄스 폭(T2)을 갖는 유지 펄스 전압을 인가한다. 이는, 유지 기간동안의 패널의 휘도 효율 향상 및 방전 효율을 높이기 위함으로 M전극에 짧은 유지 펄스 전압을 인가함에 따라 방전 셀에서는 강한 전계가 형성되어 전자들이 가속되어 더욱 빠른 속도로 이동하게 된다. 전자들의 속도가 증가되면, 주입된 방전 가스 Xe과 강한 충돌을 일으키고 충돌된 Xe 입자는 전자가 튀어나가게 되어서 이온화(ionized)된다. 그러면, 튀어나온 전자는 전계에 의해 다시 가속되고 가속된 전자는 다른 Xe과 연쇄반 응을 일으키고 계속해서 전자를 튀어나가게 한다. 따라서, 충분한 시간이 흐르면 거의 모든 Xe의 입자들이 이온화되어서 방전 셀 내부의 프라이밍 입자(priming particles)의 밀도가 급속히 증가하게 되어, 저전압 X-Y, A-Y 방전이 가능하고, 방전 딜레이의 개선 및 방전 효율 개선의 효과가 있다.
또한, 도 4에 나타낸 바와 같이 유지 기간 이전에 M전극에 본 발명의 제1 실시예에 따른 짧은 유지 펄스 전압이 인가될 수 있다. 상기와 같은 경우 방전 셀 내부에서는 상술한 바와 같이 프라이밍 입자의 밀도가 증가하게 되어 방전 효율을 높일 수 있다.
한편, 유지 기간 동안 M전극에 짧은 펄스 전압을 인가하는 횟수는 본 발명의 목적을 만족하는 범위에서 당업자에 의해 선택될 수 있으며 또한, 유지 기간 이전에 M 전극에 짧은 펄스 전압의 인가 여부 역시 당업자에 의해 선택할 수 있다.
이어서, 도 5를 참조하여 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 구동 방법에 대하여 설명한다.
도 5에 나타낸 바와 같이 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 구동 파형은 본 발명의 제1 실시예의 구동 파형과 비교하였을 때 유지 기간 동안 M전극에 짧은 유지 펄스 전압을 인가함에 있어서, 첫 번째 짧은 유지 펄스의 전압이 두 번째 유지 펄스의 전압보다 높은 것을 제외하고는 동일하므로 이와 관련하여 중복되는 부분에 대한 설명은 본 발명의 제 1실시예를 참조하도록 하고 생략하기로 한다.
본 발명의 제2 실시예에 따르면, 유지 기간동안 주사 전극(Y)과 유지 전극(X)에 유지 펄스가 교대로 인가된다. 상기 주사 전극(Y) 또는 유지 전극(X)에 한 개의 유지 펄스가 인가되는 동안 M전극에 상기 유지 펄스 전압의 폭(T1)보다 좁은 폭(T2)의 유지 펄스가 인가된다. 특히, 유지 기간 동안 M전극에 짧은 유지 펄스를 인가함에 있어서, 첫 번째 짧은 유지 펄스는 연속하는 짧은 유지 펄스의 전압보다 높은 전압을 가진다. 따라서, 방전 셀 내부에서는 상기 높은 전압의 짧은 유지 펄스가 인가됨에 따라 방전에 도움을 주는 더 많은 프라이밍 입자를 생성할 수 있다. 이는 앞서 설명한 바와 같이 시간이 흐름에 따라 방전 셀 내부에 충분한 프라이밍 입자가 형성이 되어 저전압 X-Y, A-Y 방전이 가능하고, 방전 딜레이 개선 및 방전 효율 개선의 효과가 있다.
마찬가지로 본 발명의 제2 실시예에 따른 유지 기간 동안 M전극에 짧은 유지 펄스 전압을 인가하는 횟수는 본 발명의 목적을 만족하는 범위에서 당업자에 의해 선택될 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리 범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리 범위에 속하는 것이다.
이와 같이 본 발명에 의하면, 플라즈마 디스플레이 패널의 구동시에 두 전극(X,Y)에 유지 펄스가 교대로 인가되는 동안 상기 두 전극(X, Y)갭 사이에 채용된 M전극에 상기 유지 펄스의 폭(T1)보다 짧은 폭(T2)의 짧은 유지 펄스(sustain short pulse)를 인가함으로써, 방전 셀 내부의 프라이밍 입자가 충분히 형성되도록 하여 저전압 X-Y, A-Y 방전 및 강한 전장 효과로 인한 방전 딜레이 개선 및 방전 효율을 향상시킬 수 있다.

Claims (9)

  1. 제1 기판 위에 각각 나란히 형성되는 복수의 제1 전극 및 제2 전극과 상기 제 1 및 제2 전극사이에 형성되는 제3 전극, 그리고 상기 제1, 제2 및 제3 전극에 교차하며 제2 기판 위에 형성되는 복수의 제4 전극을 포함하며, 인접한 상기 제1 전극, 제2 전극, 제3 전극 및 제4 전극에 의해 방전 셀이 형성되는 플라즈마 디스플레이 패널을 구동하는 방법에 있어서,
    유지기간에서,
    (a) 상기 제1 전극과 상기 제2 전극에 제1 유지 방전 펄스를 교대로 인가하는 단계; 및
    (b) 상기 제3 전극에 상기 제1 유지 방전 펄스의 폭보다 좁은 제2 유지 방전 펄스를 인가하는 단계를 포함하며,
    상기 제3 전극에 인가되는 상기 제2 유지 방전 펄스의 첫 번째 펄스는 상기 제2 유지 방전 펄스의 두 번째 유지 방전 펄스보다 큰 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  2. 삭제
  3. 삭제
  4. 제1항에 있어서,
    상기 제3 전극에 인가되는 두 번째 유지 방전 펄스의 크기와 상기 두 번째 유지방전 펄스 이후에 인가되는 유지방전 펄스의 크기는 동일한 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  5. 제1 기판 위에 각각 나란히 형성되는 복수의 제1 전극 및 제2 전극과 상기 제 1 및 제2 전극사이에 형성되는 제3 전극, 그리고 상기 제1, 제2 및 제3 전극에 교차하며 제2 기판 위에 형성되는 복수의 제4 전극을 포함하며, 인접한 상기 제1 전극, 제2 전극, 제3 전극 및 제4 전극에 의해 방전 셀이 형성되는 플라즈마 디스플레이 패널을 구동하는 방법에 있어서,
    유지기간에서,
    (a) 상기 제1 전극과 상기 제2 전극에 제1 유지 방전 펄스를 교대로 인가하는 단계; 및
    (b) 상기 제3 전극에 상기 제1 유지 방전 펄스의 폭보다 좁은 제2 유지 방전 펄스를 인가하는 단계
    를 포함하며,
    상기 유지 기간 이전의 어드레스 구간에서, 상기 제3 전극에 상기 제2 유지 방전 펄스를 인가하는 단계를 포함하는 플라즈마 디스플레이 패널의 구동 방법.
  6. 제1 기판,
    상기 제1 기판 위에 각각 나란히 형성되는 복수의 제1 전극 및 제2 전극,
    상기 제1 및 제2 전극 사이에 형성되는 제3 전극,
    상기 제1 기판과 마주보며 떨어져 있는 제2 기판,
    상기 제1,제2 및 제3 전극에 교차하는 방향으로 제2 기판 위에 형성되는 복수의 제4 전극, 그리고
    인접한 상기 제1 전극, 제2 전극, 제3 전극 및 제4 전극에 의해 형성되는 방전 셀을 방전시키기 위해 상기 제1 전극, 제2 전극, 제3 전극 및 제4 전극에 구동 전압을 공급하는 구동 회로를 포함하며,
    상기 구동 회로는 유지 기간에서 상기 제1 전극과 상기 제2 전극에 제1 유지 방전 펄스를 교대로 인가하고, 상기 제3 전극에 상기 제1 유지 방전 펄스의 폭보다 좁은 제2 유지 방전 펄스를 인가하며,
    상기 제3 전극에 인가되는 상기 제2 유지 방전 펄스의 첫 번째 펄스는 상기 제2 유지 방전 펄스의 두 번째 유지 방전 펄스보다 큰 것을 특징으로 하는 플라즈마 표시 장치.
  7. 삭제
  8. 제6항에 있어서,
    상기 제3 전극에 인가되는 두 번째 유지 방전 펄스의 크기와 상기 두 번째 유지방전 펄스 이후에 인가되는 유지방전 펄스의 크기는 동일한 것을 특징으로 하는 플라즈마 표시 장치.
  9. 제1 기판,
    상기 제1 기판 위에 각각 나란히 형성되는 복수의 제1 전극 및 제2 전극,
    상기 제1 및 제2 전극 사이에 형성되는 제3 전극,
    상기 제1 기판과 마주보며 떨어져 있는 제2 기판,
    상기 제1,제2 및 제3 전극에 교차하는 방향으로 제2 기판 위에 형성되는 복수의 제4 전극, 그리고
    인접한 상기 제1 전극, 제2 전극, 제3 전극 및 제4 전극에 의해 형성되는 방전 셀을 방전시키기 위해 상기 제1 전극, 제2 전극, 제3 전극 및 제4 전극에 구동 전압을 공급하는 구동 회로를 포함하며,
    상기 구동 회로는 유지 기간에서 상기 제1 전극과 상기 제2 전극에 제1 유지 방전 펄스를 교대로 인가하고, 상기 제3 전극에 상기 제1 유지 방전 펄스의 폭보다 좁은 제2 유지 방전 펄스를 인가하며,
    상기 유지 기간 이전의 어드레스 구간에서, 상기 제3 전극에 상기 제2 유지 방전 펄스를 인가하는 것을 특징으로 하는 플라즈마 표시 장치.
KR1020040032964A 2004-05-11 2004-05-11 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 KR100570662B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040032964A KR100570662B1 (ko) 2004-05-11 2004-05-11 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040032964A KR100570662B1 (ko) 2004-05-11 2004-05-11 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치

Publications (2)

Publication Number Publication Date
KR20050108435A KR20050108435A (ko) 2005-11-16
KR100570662B1 true KR100570662B1 (ko) 2006-04-12

Family

ID=37284521

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040032964A KR100570662B1 (ko) 2004-05-11 2004-05-11 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치

Country Status (1)

Country Link
KR (1) KR100570662B1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5007021B2 (ja) 2004-12-27 2012-08-22 株式会社日立製作所 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2006194948A (ja) * 2005-01-11 2006-07-27 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
JP2006194951A (ja) 2005-01-11 2006-07-27 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
KR100684858B1 (ko) 2005-11-29 2007-02-20 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100835563B1 (ko) * 2007-04-13 2008-06-09 한국과학기술원 플라즈마 디스플레이 패널을 구동하기 위한 방법

Also Published As

Publication number Publication date
KR20050108435A (ko) 2005-11-16

Similar Documents

Publication Publication Date Title
KR100604275B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100570662B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100508250B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100524309B1 (ko) 플라즈마 디스플레이 패널의 구동방법
JP2770847B2 (ja) プラズマディスプレイパネルの駆動方法
JP2001272949A (ja) プラズマディスプレイパネルの駆動方法
KR100330033B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100569258B1 (ko) 플라즈마 디스플레이 패널 구동장치 및 구동방법
KR100705812B1 (ko) 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법
KR100503604B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20030056683A (ko) 플라즈마 디스플레이 패널의 고속 스캐닝 방법 및 장치
KR100468414B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100705840B1 (ko) 플라즈마 디스플레이 패널의 네거티브 서스테인 구동 방법
KR100555306B1 (ko) 플라즈마 디스플레이 패널
KR100677203B1 (ko) 트리거-유지 전극구조의 플라즈마 디스플레이 패널의구동방법
KR20020025336A (ko) 플라즈마 디스플레이 패널의 구동방법
KR20030037219A (ko) 플라즈마 디스플레이 패널
KR100612505B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100525738B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100496282B1 (ko) 플라즈마 표시 패널의 구동방법
KR100667593B1 (ko) 플라즈마 디스플레이 패널의 네거티브 어드레스 구동 방법
KR20040036257A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100462779B1 (ko) 플라즈마 표시 패널의 어드레싱 방법
KR100625537B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100349920B1 (ko) 플라즈마 표시패널의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090326

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee