KR100536709B1 - 비디오 신호처리 제어장치 - Google Patents

비디오 신호처리 제어장치 Download PDF

Info

Publication number
KR100536709B1
KR100536709B1 KR10-2003-0035056A KR20030035056A KR100536709B1 KR 100536709 B1 KR100536709 B1 KR 100536709B1 KR 20030035056 A KR20030035056 A KR 20030035056A KR 100536709 B1 KR100536709 B1 KR 100536709B1
Authority
KR
South Korea
Prior art keywords
signal
video signal
signal processing
sink
input
Prior art date
Application number
KR10-2003-0035056A
Other languages
English (en)
Other versions
KR20040103134A (ko
Inventor
원종호
Original Assignee
주식회사 대우일렉트로닉스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 대우일렉트로닉스 filed Critical 주식회사 대우일렉트로닉스
Priority to KR10-2003-0035056A priority Critical patent/KR100536709B1/ko
Publication of KR20040103134A publication Critical patent/KR20040103134A/ko
Application granted granted Critical
Publication of KR100536709B1 publication Critical patent/KR100536709B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • H04N9/78Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase for separating the brightness signal or the chrominance signal from the colour television signal, e.g. using comb filter

Abstract

본 발명은 아날로그 비디오 신호의 휘도 신호를 디지털화하여 비디오 신호처리 장치를 통해 디스플레이장치에 맞는 포맷으로 변환하는 비디오 신호처리 과정을 제어하는 비디오 신호처리 제어장치에 관한 것으로, 입력 신호에 직류분을 가하여 싱크를 분리하기 위한 기준 레벨을 설정하는 클램프부와, 클램프부의 출력 신호에서 수평 싱크를 분리하는 싱크 분리부와, 싱크 분리부에 의해 분리된 수평 싱크의 수를 검파하는 싱크 카운터부와, 싱크 카운터부에 의하여 검파된 수평 싱크의 수에 근거하여 입력 신호의 해상도를 판별하여 고해상도의 비디오 신호는 휘도 신호에서 싱크를 분리한 신호를 디지털 변환시켜 보다 많은 정보를 가진 휘도 신호로 변환할 수 있도록 신호처리 과정을 제어하는 마이크로 프로세서를 포함하며, 고화질 신호 입력시 보다 나은 영상을 디스플레이할 수 있는 이점이 있다.

Description

비디오 신호처리 제어장치{VIDEO SIGNAL PROCESSING CONTROL APPARATUS}
본 발명은 비디오 신호처리 제어장치에 관한 것으로, 더욱 상세하게는 다양한 포맷의 아날로그 비디오 신호를 디스플레이 장치에 맞는 포맷으로 변환함에 있어서 고해상도의 비디오 신호는 휘도 신호에서 싱크를 분리한 신호를 디지털 변환시켜 보다 많은 정보를 가진 휘도 신호로 변환할 수 있도록 신호처리 과정을 제어할 수 있는 비디오 신호처리 제어장치에 관한 것이다.
주지와 같이, VCR과 DVD 또는 셋탑 박스에서 출력되는 비디오 신호는 480i, 480P, 1080i, 720P 등 다양한 포맷을 가지며, 이들의 수평 주파수 범위는 15.734㎑∼48㎑까지 다양한 주파수를 가진다. 이러한 비디오 신호들은 비디오 신호처리 장치에 의해 디스플레이 장치에 맞는 포맷으로 변환된다.
도 1은 종래 기술에 따른 비디오 신호처리 장치를 포함하는 디스플레이 장치의 일예를 보인 블록 구성도로서, 고선명 텔레비전의 신호부 및 편향부의 구성을 보인 도면이다.
신호처리 블록(10)을 이루는 입력 신호 전환부(10)는 외부 기기로부터 입력되는 모든 포맷, 즉 480i부터 720P까지 모든 종류의 입력 신호를 하나만 선택하여 스케일러(12)로 보낸다.
스케일러(12)는 입력 신호 전환부(10)에서 선택된 콤퍼넌트 신호를 일정 비트의 디지털 신호로 전환한 후에 디스플레이 장치에 맞는 포맷으로 변환시켜 주며, CRT(50)에 입력되는 신호를 편향시키기 위해 필요한 수평/수직(H/V) 펄스를 만들기 위해 H/V 싱크를 출력한다.
디지털/아날로그(D/A) 변환부(20)는 아날로그 디스플레이 장치인 CRT(50)를 위해 디지털 신호를 아날로그로 변환시키게 되며, 영상 증폭부(30)는 아날로그로 변환된 R/G/B 신호를 증폭하여 CRT(50)로 출력한다.
수직/수평 펄스 발생부(40)는 스케일러(12)로부터 H/V 싱크를 입력받아서 CRT(50)에 입력되는 신호를 편향시키기 위한 H/V 펄스를 CRT(50)로 출력한다.
그러나, 전술한 바와 같은 종래의 비디오 신호처리 장치에 의하면 입력되는 콤퍼넌트 신호는 480i∼720P까지 다양하나 이를 일률적으로 신호처리하므로 고해상도의 입력 신호, 즉 1080i 또는 720P와 같이 대역이 넓은 경우에 휘도 신호를 디지털로 처리하는 과정에서 정보 손실이 발생되어 화질 감쇠가 유발되는 문제점이 있었다.
본 발명은 이와 같은 종래의 문제점을 해결하기 위하여 제안한 것으로, 다양한 포맷의 아날로그 비디오 신호를 디스플레이 장치에 맞는 포맷으로 변환함에 있어서 고해상도의 비디오 신호는 휘도 신호에서 싱크를 분리한 신호를 디지털 변환시켜 보다 많은 정보를 가진 휘도 신호로 변환할 수 있도록 신호처리 과정을 제어할 수 있는 비디오 신호처리 제어장치를 제공하는 데 그 목적이 있다.
이와 같은 목적을 실현하기 위한 본 발명에 따른 비디오 신호처리 제어장치는, 아날로그 비디오 신호의 휘도 신호를 디지털화하여 비디오 신호처리 장치를 통해 디스플레이장치에 맞는 포맷으로 변환하는 비디오 신호처리 과정을 제어하는 비디오 신호처리 제어장치에 있어서, 입력 신호에 직류분을 가하여 싱크를 분리하기 위한 기준 레벨을 설정하는 클램프부; 상기 클램프부의 출력 신호에서 수평 싱크를 분리하는 싱크 분리부; 상기 싱크 분리부에 의해 분리된 수평 싱크의 수를 검파하는 싱크 카운터부; 싱크 카운터부에 의하여 검파된 수평 싱크의 수에 근거하여 상기 입력 신호의 해상도를 판별하여 고해상도의 비디오 신호는 휘도 신호에서 싱크를 분리한 신호를 디지털 변환시켜 보다 많은 정보를 가진 휘도 신호로 변환할 수 있도록 신호처리 과정을 제어하는 마이크로 프로세서;를 포함한다.
본 발명의 실시예로는 다수개가 존재할 수 있으며, 이하에서는 첨부한 도면을 참조하여 바람직한 실시예에 대하여 상세히 설명하기로 한다. 이 실시예를 통해 본 발명의 목적, 특징 및 이점들을 보다 잘 이해할 수 있게 된다.
본 발명의 요지는, 다양한 포맷의 아날로그 비디오 신호를 디스플레이 장치에 맞는 포맷으로 변환함에 있어서 고해상도의 비디오 신호와 저해상도의 비디오 신호를 일률적으로 신호처리하지 않고 1080i 또는 720P와 같이 대역이 넓은 고해상도의 입력 신호는 휘도 신호에서 싱크를 분리한 신호를 디지털 변환하면 보다 많은 정보를 가진 휘도 신호로 변환할 수 있으므로 다양한 포맷의 입력 신호 중에서 선택된 신호의 해상도를 판별한 후에 판별된 해상도에 따라 신호처리 과정을 제어함으로써 신호 대역을 확장시키는 것이다.
본 발명에 따른 비디오 신호처리 제어장치를 적용할 수 있는 비디오 신호처리 장치(100)는 도 2의 블록 구성도에 나타낸 바와 같이, 입력 신호 전환부(110), 컨트롤부(120), A/D 변환부(130), 디지털 신호 조합부(140), D/A 수평 펄스 동기 분리부(150)를 포함하여 구성된다.
컨트롤부(120)는 입력 신호 전환부(110)로 입력되는 신호의 포맷을 확인하여 1080i이상일 경우에는 고해상도 제어신호를 출력하며, 480P이하(480i, 480P)일 경우에는 저해상도 제어신호를 출력한다.
입력 신호 전환부(110)는 컨트롤부(120)로부터 고해상도 제어신호가 입력되면 휘도 신호(Y1)를 수평 펄스 동기 분리부(150)로 출력하며, 컨트롤부(120)로부터 저해상도 제어신호가 입력되면 휘도 신호(Y)를 A/D 변환부(130)로 출력한다.
수평 펄스 동기 분리부(150)는 입력되는 휘도 신호에서 신호와 싱크(펄스)를 분리하여 싱크가 분리된 신호(Y2)는 A/D 변환부(130)로 출력하고, 수평 펄스(H)는 디지털 신호 조합부(140)로 출력한다.
A/D 변환부(130)는 입력 신호 전환부(110)로부터 입력되는 콤퍼넌트 신호를 일정 비트의 디지털 신호로 전환하는데, 480P 이하의 신호가 입력될 경우에는 신호에 싱크가 실린 휘도 신호(Y)를 일정 비트로 A/D 변환시키며, 480P 이상일 경우는 싱크가 분리된 신호(Y2)를 A/D 변환시키게 되므로 더 많은 정보를 가진 휘도 신호로 디지털 변환시킬 수 있게 된다.
디지털 신호 조합부(140)에서는 컨트롤부(120)로부터 제어신호를 입력받아 A/D 변환부(130)로부터 입력된 휘도 신호(Y, Y2)를 디스플레이장치에 맞는 포맷으로 변환시켜 D/A 변환부(20)로 출력하며, 디스플레이 포맷에 맞는 수평/수직 펄스(H/V)를 디스플레이 장치(도시 생략됨)로 출력한다.
D/A 변환부(20)는 TV 또는 모든 CRT 타입 디스플레이 장치가 아날로그이므로 이를 위해 디지털 신호를 아날로그로 변환시키게 된다.
디스플레이 장치는 디지털 신호 조합부(140)로부터 디스플레이 포맷에 맞게 변환된 수평/수직 펄스(H/V 싱크)를 입력받으며, 이에 따라 D/A 변환부(20)를 통해 변환된 신호의 비디오 특성을 조정하여 외부에 표시한다.
상기와 같이 다양한 포맷의 입력 신호 중에서 선택된 신호의 해상도를 판별한 후에 판별된 해상도에 따라 신호처리 과정을 별도 제어하여 신호 대역을 확장시키면 휘도 신호를 디지털로 처리하는 과정에서의 정보 손실을 최소화하여 고화질 신호 입력시 보다 나은 영상을 디스플레이할 수 있다. 여기서 다양한 포맷의 입력 신호 중에서 선택된 신호를 검파하여 해상도를 판별한 후에 판별된 해상도에 따라 신호처리 과정을 제어하는 컨트롤부(120)의 역할이 매우 중요함을 알 수 있다.
본 발명은 상기와 같은 비디오 신호처리 장치에서 컨트롤부의 역할을 충실히 수행할 수 있는 비디오 신호처리 제어장치에 관한 것이며, 본 발명에 따른 비디오 신호처리 제어장치는 도 3의 블록 구성도에 나타낸 바와 같이, 클램프부(121), 싱크 분리부(122), 싱크 카운터부(123), 마이크로 프로세서(124)를 포함하여 구성된다.
클램프부(121)는 다양한 포맷의 입력 신호 중에서 입력 신호 전환부(110)에 의하여 선택된 신호를 입력받아 직류분을 가하여 싱크를 분리하기 위한 기준 레벨을 설정한다.
싱크 분리부(122)는 클램프부(121)의 출력 신호에서 수평 싱크만을 분리한다.
싱크 카운터부(123)는 싱크 분리부(122)에 의해 분리된 수평 싱크의 수를 검파한다.
마이크로 프로세서(124)는 싱크 카운터부(123)에 의하여 검파된 수평 싱크의 수에 근거하여 입력 신호 전환부(110)에 의한 선택 신호의 포맷, 즉 해상도를 판별하며, 판별 결과에 따라 신호처리 제어신호를 출력한다. 예로서 입력 신호 전환부(110)의 선택 신호가 1080i이상일 경우에는 고해상도 제어신호를 생성하며, 480P이하(480i, 480P)일 경우에는 저해상도 제어신호를 생성하고, 생성된 신호처리 제어신호를 입력 신호 전환부(110) 및 디지털 신호 조합부(140)로 출력하여 비디오 신호처리 장치(100)에 의한 신호처리 과정을 제어한다.
상기와 같이 본 발명의 신호처리 제어장치는 다양한 포맷의 입력 신호 중에서 선택된 신호의 해상도를 판별한 후에 판별된 해상도에 따라 신호처리 과정을 별도 제어하며, 고해상도 비디오 신호의 휘도 신호를 디지털로 처리하는 과정에서의 정보 손실이 최소화되어 고화질 신호 입력시 보다 나은 영상으로 디스플레이된다.
상기에서는 본 발명의 일 실시예에 국한하여 설명하였으나 본 발명의 기술이 당업자에 의하여 용이하게 변형 실시될 가능성이 자명하다. 이러한 변형된 실시예들은 본 발명의 특허청구범위에 기재된 기술사상에 포함된다고 하여야 할 것이다.
전술한 바와 같이 본 발명의 비디오 신호처리 제어장치는 다양한 포맷의 아날로그 비디오 신호를 디스플레이 장치에 맞는 포맷으로 변환함에 있어서 고해상도의 비디오 신호는 휘도 신호에서 싱크를 분리한 신호를 디지털 변환시켜 보다 많은 정보를 가진 휘도 신호로 변환할 수 있도록 신호처리 과정을 제어함으로써, 고화질 신호 입력시 보다 나은 영상을 디스플레이할 수 있는 효과가 있다.
도 1은 종래 기술에 따른 비디오 신호처리 장치를 포함하는 디스플레이 장치의 일예를 보인 블록 구성도,
도 2는 본 발명에 따른 비디오 신호처리 제어장치를 적용할 수 있는 비디오 신호처리 장치의 블록 구성도,
도 3은 본 발명에 따른 비디오 신호처리 제어장치의 블록 구성도.
<도면의 주요 부분에 대한 부호의 설명>
110 : 입력 신호 전환부 120 : 컨트롤부
121 : 클램프부 122 : 싱크 분리부
123 : 싱크 카운터부 124 : 마이크로 프로세서
130 : A/D 변환부 140 : 디지털 신호 조합부
150 : 수평 펄스 동기 분리부

Claims (2)

  1. 아날로그 비디오 신호의 휘도 신호를 디지털화하여 비디오 신호처리 장치를 통해 디스플레이장치에 맞는 포맷으로 변환하는 비디오 신호처리 과정을 제어하는 비디오 신호처리 제어장치에 있어서,
    입력 신호에 직류분을 가하여 싱크를 분리하기 위한 기준 레벨을 설정하는 클램프부와,
    상기 클램프부의 출력 신호에서 수평 싱크를 분리하는 싱크 분리부와,
    상기 싱크 분리부에 의해 분리된 수평 싱크의 수를 검파하는 싱크 카운터부와,
    싱크 카운터부에 의하여 검파된 수평 싱크의 수에 근거하여 상기 입력 신호의 해상도를 판별하여 고해상도의 비디오 신호는 휘도 신호에서 싱크를 분리한 신호를 디지털 변환시켜 보다 많은 정보를 가진 휘도 신호로 변환할 수 있도록 신호처리 과정을 제어하는 마이크로 프로세서
    를 포함하는 비디오 신호처리 제어장치.
  2. 제 1 항에 있어서,
    상기 마이크로 프로세서는 상기 입력 신호가 1080i이상의 해상도를 갖는 포맷일 경우에 상기 휘도 신호에서 싱크를 분리한 신호를 디지털 변환하도록 상기 신호처리 과정을 제어하는 것을 특징으로 한 비디오 신호처리 제어장치.
KR10-2003-0035056A 2003-05-31 2003-05-31 비디오 신호처리 제어장치 KR100536709B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2003-0035056A KR100536709B1 (ko) 2003-05-31 2003-05-31 비디오 신호처리 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0035056A KR100536709B1 (ko) 2003-05-31 2003-05-31 비디오 신호처리 제어장치

Publications (2)

Publication Number Publication Date
KR20040103134A KR20040103134A (ko) 2004-12-08
KR100536709B1 true KR100536709B1 (ko) 2005-12-14

Family

ID=37379291

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0035056A KR100536709B1 (ko) 2003-05-31 2003-05-31 비디오 신호처리 제어장치

Country Status (1)

Country Link
KR (1) KR100536709B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100795179B1 (ko) 2006-05-30 2008-01-16 삼성전기주식회사 질화물계 반도체 발광소자

Also Published As

Publication number Publication date
KR20040103134A (ko) 2004-12-08

Similar Documents

Publication Publication Date Title
CN100469101C (zh) 单片多功能显示控制器及其使用方法
US7061540B2 (en) Programmable display timing generator
WO2003032645A1 (en) Digital video data signal processing system and method of processing digital video data signals for display
US5581304A (en) Screen detecting system of a wide screen television for detecting blank top and bottom areas
JP2001069423A (ja) 表示フレームレートの適合方法及び受像機
KR100536709B1 (ko) 비디오 신호처리 제어장치
KR100400016B1 (ko) 포맷 변환기를 구비하는 디스플레이 장치
KR100536708B1 (ko) 비디오 신호처리 장치
KR100634999B1 (ko) 영상신호의 해상도를 높이기 위한 포맷변환장치
EP1326429A2 (en) Automatic detection of synchronisation signal polarity in video timing and generation of blanking period signal indicator from sync information
KR100531780B1 (ko) 선택 디코딩 및 다중 디스플레이를 위한 디지털 티브이 수신시스템 및 방법
KR100688748B1 (ko) 비트 축소 장치
KR20040062277A (ko) 외부 기기 연결시의 디스플레이 모드 최적화 장치 및 방법
US7167211B2 (en) Apparatus and method for A/D conversion in a digital video system
KR20040084390A (ko) 비디오신호의 스캔 컨버터
KR100474489B1 (ko) 수평동기신호의 타이밍이 보정되는 고화질영상디스플레이장치
KR100362156B1 (ko) 디지털 티브이의 영상 모드 검출 장치 및 방법
AU2811301A (en) Apparatus for converting video format and method therefor
KR100301516B1 (ko) 디지탈 티브이의 최적 화면 위치 보정 장치
KR100536710B1 (ko) 에이치디 신호 왜곡 방지 장치
US20090167944A1 (en) Video-signal receiving apparatus and method
KR100425098B1 (ko) 디지털 티브이의 입력신호 처리장치 및 방법
JPH10187104A (ja) 画像表示装置の信号調整回路
KR19980043397A (ko) 텔레비젼 수상기의 화면비 자동변환 디스플레이 장치 및 방법
JPH02215293A (ja) 高品位テレビジョン表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081201

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee