KR100532374B1 - Device and method for generating address in optical disc reproducing system - Google Patents

Device and method for generating address in optical disc reproducing system Download PDF

Info

Publication number
KR100532374B1
KR100532374B1 KR1019970044386A KR19970044386A KR100532374B1 KR 100532374 B1 KR100532374 B1 KR 100532374B1 KR 1019970044386 A KR1019970044386 A KR 1019970044386A KR 19970044386 A KR19970044386 A KR 19970044386A KR 100532374 B1 KR100532374 B1 KR 100532374B1
Authority
KR
South Korea
Prior art keywords
address
memory
generating
output
efm data
Prior art date
Application number
KR1019970044386A
Other languages
Korean (ko)
Other versions
KR19990020909A (en
Inventor
주신
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1019970044386A priority Critical patent/KR100532374B1/en
Publication of KR19990020909A publication Critical patent/KR19990020909A/en
Application granted granted Critical
Publication of KR100532374B1 publication Critical patent/KR100532374B1/en

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1866Error detection or correction; Testing, e.g. of drop-outs by interleaving
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers
    • G11B2020/1264Formatting, e.g. arrangement of data block or words on the record carriers wherein the formatting concerns a specific kind of data
    • G11B2020/1265Control data, system data or management information, i.e. data used to access or process user data
    • G11B2020/1267Address data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
    • G11B2020/14618 to 14 modulation, e.g. the EFM code used on CDs or mini-discs

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Optical Recording Or Reproduction (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

광 디스크 재생 시스템의 어드레스 발생 장치 및 방법이 개시된다. 이 장치는 이.에프.엠.(EFM) 데이타를 복조하고, 그의 에러를 정정하고, 보간하기 위한 제1, 제2 및 제3 어드레스를 각각 발생하는 수단, EFM 데이타를 구성하는 기준 클럭 신호에 응답하여 카운팅하는 제1 카운터, 발진 신호에 응답하여 카운팅하는 제2 카운터, 메모리 오프셋과, 제1 어드레스와 제1 카운터의 출력을 가산하는 제1가산수단, 제2 어드레스 및 제3 어드레스들중 하나를 제1 제어 신호에 응답하여 선택적으로 출력하는 제1 선택수단, 메모리 오프셋과 제2 카운터의 출력을 가산하는 제2 가산 수단, 제2 카운터의 출력 및 제2 가산수단에서 가산된 결과들중 하나를 제2 제어 신호에 응답하여 선택적으로 출력하는 제2 선택수단, 제1 선택수단의 출력 및 제2 선택수단의 출력을 가산하는 제3 가산수단, 제1 가산수단의 출력 및 제3 가산수단의 출력들중 하나를 제3 제어신호에 응답하여 선택적으로 메모리의 어드레스로서 출력하는 제3 선택수단 및 제1 제어신호, 제2 제어신호 및 제3 제어신호들을 발생하는 제어수단을 구비하는 것을 특징으로 하고, 반복적으로 에러를 정정할 수 있는 효과가 있다.Disclosed are an address generating apparatus and a method of an optical disc reproducing system. The apparatus comprises means for generating first, second and third addresses, respectively, for demodulating E. F. (EFM) data, correcting its errors, and interpolating the reference clock signal constituting the EFM data. A first counter that counts in response, a second counter that counts in response to the oscillation signal, a first offset means for adding a memory offset, and a first address and an output of the first counter, one of a second address and a third address Is selected from the first selection means for selectively outputting in response to the first control signal, the second adding means for adding the memory offset and the output of the second counter, the output of the second counter and the result added in the second adding means. The second selecting means for selectively outputting in response to the second control signal, the third adding means for adding the output of the first selecting means and the output of the second selecting means, the output of the first adding means and the third adding means. One of the outputs And third selecting means for selectively outputting as an address of the memory in response to the third control signal and control means for generating the first control signal, the second control signal and the third control signals. This has the effect of correcting errors.

Description

광 디스크 재생 시스템의 어드레스 발생 장치 및 방법Apparatus and method for generating address in optical disc playback system

본 발명은 컴팩트 디스크 플레이어(CDP:Compact Disk Player) 시스템을 내장하는 디지탈 비디오 디스크(DVD:Digital Video Disk) 시스템등과 같이 대용량의 메모리를 갖는 광 디스크 재생 시스템에 관한 것으로서, 특히. 이러한 시스템에서 EFM 데이타를 저장하는 메모리의 어드레스를 발생하는 광 디스크 재생 시스템의 어드레스 발생 장치 및 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an optical disk reproducing system having a large memory, such as a digital video disk (DVD) system incorporating a compact disk player (CDP) system. An apparatus and method for generating an address of an optical disc reproducing system for generating an address of a memory for storing EFM data in such a system.

CD 계열 시스템에서 3T(여기서, T는 전압 제어 발진기로부터 출력되는 기준 클럭 신호)~11T로 구성되고, DVD 계열 시스템에서, 3T~14T로 구성되는 이.에프.엠(EFM:Eight to Fourteen Modulation) 데이타를 재생할 때, 광 디스크가 긁혔거나 시스템이 불안하면 EFM 데이타의 신뢰성이 떨어지는 문제점이 있다. 이러한 문제점은 여러가지 방법으로 해결할 수 있으며, 그 중 한가지 방법으로서, 에러 정정 코드(ECC:Error Correcting Code)를 이용하여 데이타의 신뢰성을 회복한다.Eight: Four to Fourteen Modulation (EFM) consisting of 3T (where T is a reference clock signal output from a voltage controlled oscillator) to 11T in a CD series system and 3T to 14T in a DVD series system When the data is reproduced, if the optical disc is scratched or the system is unstable, the reliability of the EFM data is inferior. This problem can be solved in various ways, and one of them is to recover the reliability of the data by using an Error Correcting Code (ECC).

이하, ECC를 이용한 에러 정정을 위해 사용되는 종래의 어드레스 발생 장치의 구성 및 동작을 첨부한 도면들을 참조하여 다음과 같이 설명한다.Hereinafter, the configuration and operation of a conventional address generating apparatus used for error correction using ECC will be described with reference to the accompanying drawings.

도 1은 종래의 어드레스 발생 장치의 블럭도로서, EFM 복조 어드레스 생성부(10), ECC 정정 어드레스 생성부(12), 보간 정정 어드레스 생성부(14), 프레임 기입 카운터(16), 프레임 독출 카운터(18), 제1 전가산기(20), 제1 멀티플렉서(MUX)(22), 제2 전가산기(24) 및 제2 MUX(26)로 구성된다.Fig. 1 is a block diagram of a conventional address generator, wherein an EFM demodulated address generator 10, an ECC correction address generator 12, an interpolation correction address generator 14, a frame write counter 16, a frame read counter 18, a first full adder 20, a first multiplexer (MUX) 22, a second full adder 24, and a second MUX 26. As shown in FIG.

도 2는 도 1에 도시된 장치에서 발생되는 어드레스를 사용하는 메모리의 맵을 나타내는 도면이다.FIG. 2 is a diagram illustrating a map of a memory using an address generated in the apparatus illustrated in FIG. 1.

먼저, 광 디스크(미도시)로부터 추출된 EFM 데이타의 복조시 메모리(미도시)에 도 2에 도시된 바와 같이 EFM 데이타가 기입(44)된다. ECC를 이용하여 EFM 데이타의 에러를 정정하기 위해 메모리에 저장된 EFM 데이타를 도 2에 도시된 바와 같이 독출한다. 즉, 메모리로부터 도 2에 도시된 순서(42)로 독출한 EFM 데이타의 에러를 에러 정정 코드의 제1 코드워드(C1)을 이용하여 정정하고, 도 2에 도시된 순서(40)로 독출한 EFM 데이타의 에러를 제2 코드워드(C2)를 이용하여 정정한다.First, the EFM data is written 44 to the memory (not shown) when demodulating the EFM data extracted from the optical disk (not shown) as shown in FIG. The EFM data stored in the memory is read out as shown in FIG. 2 to correct errors in the EFM data using the ECC. That is, the error of the EFM data read out from the memory in the order 42 shown in FIG. 2 is corrected using the first codeword C1 of the error correction code, and read in the order 40 shown in FIG. The error of the EFM data is corrected using the second codeword C2.

이와 같이, 메모리로부터 EFM 데이타를 기입 및 독출하기 위한 종래의 어드레스 발생 방법을 살펴보면, 도 1에 도시된 EFM 복조 어드레스 생성부(10)는 메모리에 저장된 EFM 데이타를 복조하기 위해서 사용되는 절대 어드레스를 생성하고, ECC 정정 어드레스 생성부(12)는 EFM 데이타를 ECC 정정하기 위해 사용되는 절대 어드레스를 생성한다. 또한, 보간 정정 어드레스 생성부(14)는 EFM 데이타를 보간하기 위한 절대 어드레스를 생성하는 역할을 한다. 이 때, 후술되는 프레임 기입 카운터(16) 및 프레임 독출 카운터(18)들은 CDP 시스템에시 디스크에 입력되는 EFM 데이타에서 추출되는 전압 제어 발진기 클럭 신호와 수정 발진기에서 만들어지는 발진 클럭 신호의 주기가 다르기 때문에 존재한다.As described above, in the conventional address generation method for writing and reading EFM data from the memory, the EFM demodulation address generator 10 shown in FIG. 1 generates an absolute address used for demodulating the EFM data stored in the memory. The ECC correction address generator 12 then generates an absolute address used to ECC correct the EFM data. The interpolation correction address generator 14 also generates an absolute address for interpolating EFM data. At this time, the frame write counter 16 and the frame read counter 18, which will be described later, have different periods between the voltage controlled oscillator clock signal extracted from the EFM data input to the CDP system and the oscillation clock signal generated by the crystal oscillator. Because it exists.

한편, 제1 전가산기(20)는 프레임 기입 카운터(16)에서 카운팅된 값과 EFM 복조 어드레스 생성부(10)에서 출력되는 절대 어드레스를 가산하여 출력한다. 제1 MUX(22)는 ECC 정정 어드레스 생성부(12) 및 보간 정정 어드레스 생성부(14)들에서 각각 출력되는 어드레스들중 하나를 제1 선택 신호(S1)에 응답하여 선택적으로 출력하고, 제2 전가산기(24)는 제1 MUX(22)의 출력 및 프레임 독출 카운터(18)의 출력을 가산하여 출력한다. 또한, 제2 MUX(26)는 제1 전가산기(20) 및 제2 전가산기(24)들의 출력들중 하나를 제2 선택 신호(S2)에 응답하여 선택적으로 출력단자 OUT를 통해 메모리의 어드레스로서 출력한다.Meanwhile, the first full adder 20 adds and outputs the value counted by the frame write counter 16 and the absolute address output from the EFM demodulation address generator 10. The first MUX 22 selectively outputs one of the addresses output from the ECC correction address generator 12 and the interpolation correction address generators 14 in response to the first selection signal S1, The two full adders 24 add and output the output of the first MUX 22 and the output of the frame read counter 18. In addition, the second MUX 26 selects one of the outputs of the first full adder 20 and the second full adder 24 in response to the second selection signal S2, and selectively outputs the address of the memory through the output terminal OUT. Output as.

전술한 종래의 어드레스 발생 장치에서, CDP 시스템이 충격이나 광 디스크의 긁힘등의 외부 요인에 의해 전압 제어 발진기의 클럭 신호가 흔들리게 되면 재생되는 프레임 기입 카운터(16)의 출력 값이 흔들리게 된다. 이 때, 메모리의 용량을 충분히 크게하면 이러한 흔들림(jitter)이 충분히 해소될 수 있다. 그러나, 종래에는 시스템에 메모리의 용량이 충분치 못하여 이러한 흔들림을 해결하지 못하는 문제점이 있었다. 즉, 종래의 광 디스크 재생 시스템에서 사용되는 메모리의 용량은 충분히 크지 않았기 때문에 반복 에러 정정이 불가능한 문제점이 있었다.In the above-described conventional address generator, if the clock signal of the voltage controlled oscillator is shaken by an external factor such as impact or scratching of the optical disc, the output value of the frame write counter 16 to be reproduced is shaken. At this time, if the capacity of the memory is large enough, this jitter can be sufficiently resolved. However, in the related art, there is a problem in that the system does not have enough memory to solve such a shake. That is, since the capacity of the memory used in the conventional optical disk reproducing system is not large enough, it is impossible to repeat error correction.

본 발명이 이루고자 하는 기술적 과제는, 충분한 용량의 메모리를 갖는 광 디스크 재생 시스템에서 EFM 데이타의 에러를 반복적으로 정정할 수 있도록 메모리의 어드레스를 발생시키는 광 디스크 재생 시스템의 어드레스 발생 장치를 제공하는 데 있다.It is an object of the present invention to provide an address generating apparatus of an optical disc reproducing system for generating an address of a memory so as to repeatedly correct an error of EFM data in an optical disc reproducing system having a memory having a sufficient capacity. .

본 발명이 이루고자 하는 다른 기술적 과제는, 상기 광 디스크 재생 시스템의 어드레스 발생 장치에서 수행되는 어드레스 발생 방법을 제공하는 데 있다.Another object of the present invention is to provide an address generating method performed in an address generating apparatus of the optical disc reproducing system.

상기 과제를 이루기 위해, EFM 데이타를 저장하는 메모리를 갖는 광 디스크 재생 시스템에서 상기 메모리의 어드레스를 발생하는 본 발명에 의한 어드레스 발생 장치는, 상기 EFM 데이타를 복조하기 위한 제1 어드레스, 상기 EFM 데이타의 에러를 정정하기 위한 제2 어드레스, 상기 EFM 데이타를 보간하기 위한 제3 어드레스를 각각 발생하는 어드레스 발생 수단과, 상기 EFM 데이타를 구성하는 기준 클럭 신호에 응답하여 카운팅하고, 카운팅된 값을 상기 메모리로부터 독출될 상기 EFM 데이타가 속하는 프레임을 나타내는 값으로 출력하는 제1 카운터와, 발진 신호에 응답하여 카운팅하고, 카운팅된 값을 상기 메모리로부터 독출된 상기 EFM 데이타가 속하는 상기 프레임에 존재하는 EFM 데이타들중 몇번째 데이타인가를 나타내는 값으로 출력하는 제2 카운터와, 메모리 오프셋과, 상기 제1 어드레스와 상기 제1 카운터의 출력을 가산하는 제1 가산수단과, 상기 제2 어드레스 및 상기 제3 어드레스들중 하나를 제1 제어 신호에 응답하여 선택적으로 출력하는 제1 선택 수단과, 상기 메모리 오프셋과 상기 제2 카운터의 출력을 가산하는 제2 가산 수단과, 상기 제2 카운터의 출력 및 상기 제2 가산수단에서 가산된 결과들중 하나를 제2 제어 신호에 응답하여 선택적으로 출력하는 제2 선택 수단과, 상기 제1 선택 수단의 출력 및 상기 제2 선택 수단의 출력을 가산하는 제3 가산수단과, 상기 제1 가산수단의 출력 및 상기 제3 가산 수단의 출력들중 하나를 제3 제어신호에 응답하여 선택적으로 상기 메모리의 상기 어드레스로서 출력하는 제3 선택 수단 및 상기 제1 제어신호와 상기 제2 제어신호를 서로 상보적으로 발생하고, 상기 메모리로부터 상기 EFM 데이타를 독출할 때 상기 제3 제어신호를 발생하는 제어수단으로 구성되는 것이 바람직하다.In order to achieve the above object, an address generating apparatus according to the present invention for generating an address of the memory in an optical disk reproducing system having a memory for storing EFM data includes: a first address for demodulating the EFM data; Address generation means for generating a second address for correcting an error and a third address for interpolating the EFM data, and counting in response to a reference clock signal constituting the EFM data, and counting the counted value from the memory. A first counter outputting a value indicating a frame to which the EFM data to be read belongs, a counting response to an oscillation signal, and counting the counted value in the frame to which the EFM data read from the memory belongs. A second counter for outputting a value indicating the number of data; First adding means for adding the offset, the first address and the output of the first counter, and a first for selectively outputting one of the second address and the third address in response to a first control signal. One of selection means, second adding means for adding the memory offset and the output of the second counter, and one of the outputs of the second counter and the results added by the second adding means in response to a second control signal Second selecting means for selectively outputting, third adding means for adding an output of the first selecting means and an output of the second selecting means, outputs of the first adding means and outputs of the third adding means. Third selection means for selectively outputting one of the first control signals and the second control signals in response to a third control signal and complementarily generating each other; When reading out the EFM data from the memory is preferably configured as a control means for generating the third control signal.

상기 다른 과제를 이루기 위해, EFM 데이타를 저장하는 메모리를 갖는 광 디스크 재생 시스템에서 상기 메모리의 어드레스를 발생하는 본 발명에 의한 어드레스 발생 방법은, 단위 프레임의 EFM 데이타를 상기 메모리에 기입하기 위한 어드레스를 발생하는 (a) 단계, 상기 메모리에 저장된 상기 EFM 데이타의 에러를 정정하기 위한 어드레스를 발생하는 (b) 단계, 상기 (b) 단계에서 에러 정정된 상기 EFM 데이타의 에러를 다시 정정하기 위한 어드레스를 발생하는 (c) 단계 및 상기 (c)단계에서 에러 정정된 상기 EFM 데이타를 보간하기 위한 어드레스를 발생하는 (d) 단계로 이루어지고, 상기 (b), 상기 (c) 및 상기 (d) 단계들은 동시에 수행될 수 있는 것이 바람직하다.In order to achieve the above another object, an address generating method according to the present invention for generating an address of the memory in an optical disk reproducing system having a memory for storing EFM data includes an address for writing EFM data of a unit frame into the memory. Generating (a) an address for correcting an error of the EFM data stored in the memory; (b) generating an address for correcting an error of the EFM data that has been error corrected in (b). (C) and (d) generating an address for interpolating the error corrected EFM data in (c), and (b), (c) and (d). Preferably they can be performed simultaneously.

이하, 대용량의 메모리를 갖는 광 디스크 재생 시스템에서, EFM 데이타를 저장하고 있는 메모리의 어드레스들을 발생하는 본 발명에 의한 광 디스크 재생 시스템의 어드레스 발생 장치의 구성 및 동작을 첨부한 도면들을 참조하여 다음과 같이 설명한다.Hereinafter, the structure and operation of an address generating apparatus of an optical disc reproducing system according to the present invention for generating addresses of a memory storing EFM data in an optical disc reproducing system having a large capacity memory will be described below. Explain together.

도 3는 본 발명에 의한 어드레스 발생 장치의 블럭도로서, 어드레스 발생부(60), 제1 및 제2 카운터들(62 및 64), 제1, 제2 및 제3 가산부들(66, 70 및 74), 제1, 제2 및 제3 선택부들(68, 72 및 76) 및 제어부(78)로 구성된다.3 is a block diagram of an address generator according to the present invention, which includes an address generator 60, first and second counters 62 and 64, first, second and third adders 66, 70 and 74, the first, second and third selectors 68, 72 and 76 and the controller 78.

도 3을 참조하면, 어드레스 발생부(60)는 메모리(미도시)에 저장된 EFM 데이타를 복조하기 위한 절대 어드레스인 제1 어드레스(ADDI), EFM 데이타의 에러를 ECC를 이용하여 정정하기 위한 절대 어드레스인 제2 어드레스(ADD2), EFM 데이타를 보간 정정하기 위한 절대 어드레스인 제3 어드레스(ADD3)를 각각 발생한다. 여기서, 제1, 제2 및 제3 어드레스들은 실제 CDP 포맷에서 결정된 역 보간(Deinterleave)을 고려하여 만든 어드레스들이다.Referring to FIG. 3, the address generator 60 may include a first address ADDI, which is an absolute address for demodulating EFM data stored in a memory (not shown), and an absolute address for correcting an error of the EFM data using ECC. The second address ADD2 and the third address ADD3 which are absolute addresses for interpolating and correcting the EFM data are respectively generated. Here, the first, second and third addresses are addresses made in consideration of deinterleave determined in the actual CDP format.

이 때, 제1 및 제2 카운터들(62 및 64)은 도 1에 도시된 프레임 기입 카운터(16) 및 프레임 독출 카운터(18)와 각각 동일한 기능을 수행한다. 즉, 제1 카운터(62)는 EFM 데이타를 구성하며 위상 동기 루프(미도시)에 전압 제어 발진기(미도시)로부터 출력되는 기준 클럭 신호(CK1)에 응답하여 카운팅하고, 카운팅된 값을 메모리(미도시)로부터 독출될 EFM 데이타가 속하는 프레임을 나타내는 값으로 출력한다. 제2 카운터(64)는 수정 발진기(미도시)에서 발진된 발진 클럭 신호(CK2)에 응답하여 카운팅하고, 카운팅된 값을 메모리로부터 독출될 EFM 데이타가 속하는 프레임에 존재하는 EFM 데이타들중 몇번째 EFM 데이타인가를 나타내는 값으로 출력한다. 이는, 메모리에는 프레임 단위로 EFM 데이타가 기입되며, 1 프레임 단위에는 여러개의 EFM 데이타들이 존재하기 때문에 이를 지칭해 주기 위해서이다.At this time, the first and second counters 62 and 64 perform the same functions as the frame write counter 16 and the frame read counter 18 shown in FIG. That is, the first counter 62 configures the EFM data and counts the phase counter in response to the reference clock signal CK1 output from the voltage controlled oscillator (not shown) to the phase locked loop (not shown), and counts the counted value in the memory ( And outputs a value indicating a frame to which the EFM data to be read from is stored. The second counter 64 counts in response to the oscillation clock signal CK2 oscillated by a crystal oscillator (not shown), and a fewth of the EFM data present in the frame to which the EFM data to be read out from the memory belongs. Outputs a value indicating whether EFM data is present. This is because the EFM data is written in the unit of frame in the memory and several EFM data exist in the unit of the frame.

도 4는 도 3에 도시된 장치에서 발생되는 어드레스를 사용하는 메모리의 맵을 나타내는 도면이다.4 is a diagram illustrating a map of a memory using an address generated in the apparatus illustrated in FIG. 3.

한편, 제1 가산부(66)는 입력단자 IN을 통해 입력되는 메모리 오프셋과, 어드레스 발생부(60)로부터 출력되는 제1 어드레스와 제1 카운터(62)에서 카운팅된 결과를 가산하고, 가산된 결과를 제3 선택부(76)로 출력한다. 즉, 제1 가산부(66)는 실제 EFM 복조 데이타를 기입하기 위한 어드레스를 생성하는 역할을 한다. 여기서, 메모리 오프셋은 도 4에 도시된 바와 같이, EFM 데이타의 에러가 반복정정될때, 그 반복 정정되는 일정 간격(110)을 나타내며, 메모리의 크기 및 성능에 따라 결정된다.Meanwhile, the first adder 66 adds a memory offset input through the input terminal IN, a first address output from the address generator 60, and a result counted by the first counter 62. The result is output to the third selector 76. That is, the first adder 66 serves to generate an address for writing the actual EFM demodulated data. Here, as shown in FIG. 4, when the error of the EFM data is repeatedly corrected, the memory offset represents a predetermined interval 110 that is repeatedly corrected, and is determined according to the size and performance of the memory.

또한, 제1 선택부(68)는 제2 어드레스 및 제3 어드레스들중 하나를 제1 선택 신호(S1)에 응답하여 선택적으로 출력한다. 제2 가산부(70)는 입력단자 IN을 통해 입력되는 메모리 오프셋과 제2 카운터(64)에서 카운팅된 결과를 가산한다. 제2 선택부(72)는 제2 카운터(64)에서 카운팅된 결과 및 제2 가산부(70)에서 가산된 결과들중 하나를 제2 선택 신호(S2)에 응답하여 선택적으로 출력한다.In addition, the first selector 68 selectively outputs one of the second address and the third address in response to the first selection signal S1. The second adder 70 adds a memory offset input through the input terminal IN and a result counted by the second counter 64. The second selector 72 selectively outputs one of a result counted by the second counter 64 and a result added by the second adder 70 in response to the second select signal S2.

제3 가산부(74)는 제1 선택부(68)의 출력 및 제2 선택부(72)의 출력을 가산한다. 이는 실제의 ECC와 보간 데이타를 기입/독출하기 위한 어드레스를 생성하기 위해서이다. 제3 선택부(76)는 제1 가산부(66)의 출력 및 제3 가산부(74)의 출력들 중 하나를 제3 선택 신호(S3)에 응답하여 선택적으로 메모리의 어드레스로서 출력 단자 OUT를 통해 출력한다.The third adder 74 adds the output of the first selector 68 and the output of the second selector 72. This is for generating an address for writing / reading actual ECC and interpolation data. The third selector 76 selects one of the outputs of the first adder 66 and the outputs of the third adder 74 in response to the third select signal S3 to selectively output the output terminal OUT as an address of the memory. Output through

도 5 (a)~(c)들은 제어부(78)로부터 출력되는 제1, 제2 및 제3 선택 신호들(S1, S2 및 S3) 각각의 파형도들이다.5A to 5C are waveform diagrams of the first, second and third selection signals S1, S2, and S3 output from the controller 78, respectively.

한편, 제어부(78)는 도 5 (a) 및 도 5 (b)에 각각 도시된 바와 같이 서로 상보적으로 제1 선택신호(S1)와 제2 선택 신호(S2)를 발생하고, 메모리로부터 EFM 데이타를 독출하기 위해 제3 선택부(76)를 제어하는 도 5 ((c)에 도시된 제3 선택 신호(S3)를 발생한다. 즉, 제1, 제2 및 제3 선택부들(68, 72 및 76) 각각은 도 5(a)~(c)들에 도시된 "고" 레벨의 제1, 제2 및 제3 선택 신호들(S1, S2 및 S3)에 응답하여 제3 어드레스(ADD3), 제2 가산부(70)의 출력 및 제3 가산부(74)의 출력을 각각 선택한다. 여기서, 제3선택부(76)는 "고" 레벨의 제3 선택 신호(S3)에 응답하여 제3 가산부(74)의 출력을 선택하고, 선택된 데이타를 EFM 데이타가 메모리로부터 독출되도록 하는 어드레스로서 출력한다. 또한, "저" 레벨의 제3 선택 신호(S3)에 응답하여 제3 선택부(76)는 제1 가산부(66)로부터 출력되는 데이타를 선택하고, 선택된 데이타를 EFM 데이타가 메모리에 기입하도록 하는 어드레스로서 출력한다. 여기서, 제1 선택 신호(S1)가 "고" 레벨인 경우 보간 동작이 수행되며, 제2 선택 신호(S2)가 "저" 레벨인 경우 보간 동작과 두번째 ECC 에러 정정이 수행된다.On the other hand, the controller 78 generates the first selection signal S1 and the second selection signal S2 complementary to each other, as shown in Figs. 5A and 5B, respectively, and the EFM is stored from the memory. In order to read the data, the third select signal S3 shown in Fig. 5 (c) which controls the third selector 76 is generated, that is, the first, second and third selectors 68, 72 and 76 respectively indicate the third address ADD3 in response to the " high " level first, second and third select signals S1, S2 and S3 shown in Figs. 5A to 5C. ), The output of the second adder 70 and the output of the third adder 74, respectively, where the third selector 76 responds to the third select signal S3 at the " high " level. Selects the output of the third adder 74, and outputs the selected data as an address for reading the EFM data from the memory, and in response to the third select signal S3 at the " low " level. The unit 76 stores the data output from the first adder 66. Selects and outputs the selected data as an address for writing the EFM data to the memory, where the interpolation operation is performed when the first selection signal S1 is at the "high" level, and the second selection signal S2 is " At the low level, interpolation and second ECC error correction are performed.

도 4를 참조하면, 도 3에 도시된 본 발명에 의한 어드레스 발생 장치는 광 디스크로부터 추출한 EFM 데이타를 복조시 메모리에 도 4에 도시된 순서(108)대로 기입하고, EFM 데이타를 도 4에 도시된 순서들(106 및 104)로 독출하고, 독출된 EFM 데이타의 에러를 제1 및 제2 코드워드들(C1 및 C2)를 이용하여 정정한다. 다음, 제1 및 제2 코드 워드들을 이용하여 에러가 정정된 EFM 데이타의 에러를 도 4에 도시된 순서들(102 및 100)로 독출하고, 독출된 EFM 데이타의 에러를 제1 및 제2 코드워드들(C1 및 C2)를 이용하여 다시 정정한다. 반복적으로 에러 정정된 EFM 데이타는 보간된다. 한편, 도 3에 도시된 장치에 의해 수행될 수 있는 어드레스 발생 작업들은 모두 동시에 수행될 수도 있으며, 그 발생된 어드레스들에 의해 반복적인 에러 정정과 보간 동작들이 파이프 라인 방식에 의해 동시에 수행될 수도 있다. 여기서, 보간은 도 5에 도시되지 않았으나, 제2 코드워드(C2)의 ECC 정정과 동일한 방법으로 진행된다.Referring to FIG. 4, the address generating apparatus according to the present invention shown in FIG. 3 writes the EFM data extracted from the optical disk to the memory during demodulation in the order 108 shown in FIG. 4, and shows the EFM data in FIG. And the error of the read EFM data is corrected using the first and second codewords C1 and C2. Next, the error of the error-corrected EFM data is read using the first and second code words in the steps 102 and 100 shown in FIG. 4, and the error of the read EFM data is first and second coded. Correct again using words C1 and C2. Repeated error corrected EFM data is interpolated. Meanwhile, all address generation operations that can be performed by the apparatus shown in FIG. 3 may be performed simultaneously, and repetitive error correction and interpolation operations may be simultaneously performed by the generated addresses. . Although not shown in FIG. 5, interpolation proceeds in the same manner as ECC correction of the second codeword C2.

전술한 본 발명에 의한 어드레스 발생에서는 CDP 포맷상에서 역 보간을 고려하여 일정한 간격 즉 메모리 오프셋 량을 두고 반복적으로 ECC 에러 정정을 수행하였음을 알 수 있다.In the aforementioned address generation according to the present invention, it can be seen that ECC error correction has been repeatedly performed at a predetermined interval, that is, a memory offset amount in consideration of inverse interpolation on the CDP format.

이상에서 설명한 바와 같이, 본 발명에 의한 광 디스크 재생 시스템의 어드레스 발생 장치 및 방법은 충분한 메모리 용량을 이용하여 종래에 제약되었던 EFM 데이타의 에러를 반복적으로 정정할 수 있는 효과가 있다.As described above, the address generating apparatus and method of the optical disk reproducing system according to the present invention have the effect of repeatedly correcting the error of the EFM data which has been conventionally restricted by using sufficient memory capacity.

도 1은 종래의 어드레스 발생 장치의 블럭도이다.1 is a block diagram of a conventional address generator.

도 2는 도 1에 도시된 장치에서 발생되는 어드레스를 사용하는 메모리의 맵을 나타내는 도면이다.FIG. 2 is a diagram illustrating a map of a memory using an address generated in the apparatus illustrated in FIG. 1.

도 3는 본 발명에 의한 어드레스 발생 장치의 블럭도이다.3 is a block diagram of an address generator according to the present invention.

도 4는 도 3에 도시된 장치에서 발생되는 어드레스를 사용하는 메모리의 맵을 나타내는 도면이다.4 is a diagram illustrating a map of a memory using an address generated in the apparatus illustrated in FIG. 3.

도 5 (a)~(c)들은 제어부로부터 출력되는 제1, 제2 및 제3 선택 신호들 각각의 파형도들이다.5A to 5C are waveform diagrams of each of the first, second and third selection signals output from the controller.

Claims (2)

이,에프.엠.(EFM) 데이타를 저장하는 메모리를 갖는 광 디스크 재생 시스템에서 상기 메모리의 어드레스를 발생하는 어드레스 발생 장치에 있어서,In the address generating apparatus for generating an address of the memory in an optical disc reproducing system having a memory for storing E.F. (EFM) data, 상기 EFM 데이타를 복조하기 위한 제1 어드레스, 상기 EFM 데이타의 에러를 정정하기 위한 제2 어드레스, 상기 EFM 데이타를 보간하기 위한 제3 어드레스를 각각 발생하는 어드레스 발생 수단;Address generating means for generating a first address for demodulating said EFM data, a second address for correcting an error of said EFM data, and a third address for interpolating said EFM data; 상기 EFM 데이타를 구성하는 기준 클럭 신호에 응답하여 카운팅하고, 카운팅된 값을 상기 메모리로부터 독출될 상기 EFM 데이타가 속하는 프레임을 나타내는 값으로 출력하는 제1 카운터;A first counter that counts in response to a reference clock signal constituting the EFM data and outputs a counted value as a value indicating a frame to which the EFM data to be read from the memory belongs; 발진 신호에 응답하여 카운팅하고, 카운팅된 값을 잡기 메모리로부터 독출된 상기 EFM 데이타가 속하는 상기 프레임에 존재하는 EFM 데이타들중 몇번째 데이타인가를 나타내는 값으로 출력하는 제2 카운터,A second counter that counts in response to the oscillation signal and outputs a counted value as a value indicating how many data among the EFM data existing in the frame to which the EFM data read from the catch memory belongs; 메모리 오프셋과, 상기 제1 어드레스와 상기 제1 카운터의 출력을 가산하는 제1 가산수단;First adding means for adding a memory offset and an output of the first address and the first counter; 상기 제2 어드레스 및 상기 제3 어드레스들중 하나를 제1 제어 신호에 응답하여 선택적으로 출력하는 제1 선택 수단;First selecting means for selectively outputting one of the second address and the third addresses in response to a first control signal; 상기 메모리 오프셋과 상기 제2 카운터의 출력을 가산하는 제2 가산 수단;Second adding means for adding the memory offset and an output of the second counter; 상기 제2 카운터의 출력 및 상기 제2 가산수단에서 가산된 결과들중 하나를 제2 제어 신호에 응답하여 선택적으로 출력하는 제2 선택 수단;Second selecting means for selectively outputting one of the output of the second counter and the results added by the second adding means in response to a second control signal; 상기 제1 선택 수단의 출력 및 상기 제2 선택 수단의 출력을 가산하는 제3 가산수단;Third adding means for adding an output of the first selecting means and an output of the second selecting means; 상기 제1 가산수단의 출력 및 상기 제3 가산 수단의 출력들중 하나를 제3 제어신호에 응답하여 선택적으로 상기 메모리의 상기 어드레스로서 출력하는 제3 선택 수단; 및Third selecting means for selectively outputting one of the output of the first adding means and the outputs of the third adding means as the address of the memory in response to a third control signal; And 상기 제1 제어신호와 상기 제2 제어신호를 서로 상보적으로 발생하고, 상기 메모리로부터 상기 EFM 데이타를 독출할 때 상기 제3 제어신호를 발생하는 제어수단을 구비하는 것을 특징으로 하는 광 디스크 재생 시스템의 어드레스 발생 장치.And control means for generating the first control signal and the second control signal complementary to each other, and generating the third control signal when reading the EFM data from the memory. Address generating device. 이.에프.엠.(EFM) 데이타를 저장하는 메모리를 갖는 광 디스크 재생 시스템에서 상기 메모리의 어드레스를 발생하는 어드레스 발생 방법에 있어서,An address generating method for generating an address of the memory in an optical disc reproducing system having a memory for storing E. F. data, (a) 단위 프레임의 EFM 데이타를 상기 메모리에 기입하기 위한 어드레스를 발생하는 단계;(a) generating an address for writing the EFM data of the unit frame into the memory; (b) 상기 메모리에 저장된 상기 EFM 데이타의 에러를 정정하기 위한 어드레스를 발생하는 단계;(b) generating an address for correcting an error of the EFM data stored in the memory; (c) 상기 (b) 단계에서 에러 정정된 상기 EFM 데이타의 에러를 다시 정정하기 위한 어드레스를 발생하는 단계; 및(c) generating an address for recorrecting an error of the EFM data that was error corrected in step (b); And (d) 상기 (c) 단계에서 에러 정정된 상기 EFM 데이타를 보간하기 위한 어드레스를 발생하는 단계를 구비하고,(d) generating an address for interpolating the EFM data error corrected in step (c), 상기 (b), 상기 (c) 및 상기 (d) 단계들은 동시에 수행될 수 있는 것을 특징으로 하는 광 디스크 재생 시스템의 어드레스 발생 방법.(B), (c) and (d) steps may be performed simultaneously.
KR1019970044386A 1997-08-30 1997-08-30 Device and method for generating address in optical disc reproducing system KR100532374B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970044386A KR100532374B1 (en) 1997-08-30 1997-08-30 Device and method for generating address in optical disc reproducing system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970044386A KR100532374B1 (en) 1997-08-30 1997-08-30 Device and method for generating address in optical disc reproducing system

Publications (2)

Publication Number Publication Date
KR19990020909A KR19990020909A (en) 1999-03-25
KR100532374B1 true KR100532374B1 (en) 2006-01-27

Family

ID=37178438

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970044386A KR100532374B1 (en) 1997-08-30 1997-08-30 Device and method for generating address in optical disc reproducing system

Country Status (1)

Country Link
KR (1) KR100532374B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100498416B1 (en) * 1997-12-09 2005-09-02 삼성전자주식회사 Reliability Determination Method of Error Corrected Data in Digital Versatile Disk System

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990011063A (en) * 1997-07-21 1999-02-18 윤종용 Optical disc player with full period compensation function and its operation method
KR0176795B1 (en) * 1995-12-28 1999-04-15 구자홍 Error correction device and method of cd player
KR100276188B1 (en) * 1997-02-15 2000-12-15 니시무로 타이죠 Data transmission system, dvd reproduction device, cd reproduction device, error corection device and error correct....

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0176795B1 (en) * 1995-12-28 1999-04-15 구자홍 Error correction device and method of cd player
KR100276188B1 (en) * 1997-02-15 2000-12-15 니시무로 타이죠 Data transmission system, dvd reproduction device, cd reproduction device, error corection device and error correct....
KR19990011063A (en) * 1997-07-21 1999-02-18 윤종용 Optical disc player with full period compensation function and its operation method

Also Published As

Publication number Publication date
KR19990020909A (en) 1999-03-25

Similar Documents

Publication Publication Date Title
KR910005644B1 (en) Disk recording/reproducing apparatus
JP3259323B2 (en) De-interleave circuit
US5910935A (en) Vibration-resistant playback device having improved synchronization
US5335215A (en) Semiconductor integrated circuit for signal processing of optical disk of write-once type and semiconductor device
JP2557340B2 (en) Control method of memory for deinterleave processing in digital reproducing apparatus
KR880001340B1 (en) Data reproducing apparatus
KR100532374B1 (en) Device and method for generating address in optical disc reproducing system
JP3242148B2 (en) Error correction method
JP3530388B2 (en) Code error correction device
JPH0142069B2 (en)
JP2004062927A (en) Optical disk reproducing apparatus and data reproducing method thereof
JPH10149637A (en) Code error correction decoder and address generating circuit
JP3520156B2 (en) Digital signal reproducing method and digital signal reproducing apparatus
JPH01188085A (en) Signal regenerating processor
US5440571A (en) Circuit of addressing a memory buffer for error correction in a digital audio tape recorder
JPH0721700A (en) Memory system for correcting error
KR100238132B1 (en) Address generator for player optical disc
KR100207616B1 (en) Method and circuit for the processing of error flags
JP4004102B2 (en) Code error correction detection device
JP3995693B2 (en) Code error correction detection device
JP2584822B2 (en) Data recording device
JP2001357634A (en) Error correction circuit for disk reproducing device
JPS6359221A (en) Deinterleave circuit
JPH06124548A (en) Data reproduction device
JPH0591097A (en) Bit clock recovery circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee