KR100518600B1 - 가드 인터벌 및 고속 푸리에 변환 모드 검출기를 구비하는디지털 비디오 방송 수신기, 및 그 방법 - Google Patents

가드 인터벌 및 고속 푸리에 변환 모드 검출기를 구비하는디지털 비디오 방송 수신기, 및 그 방법 Download PDF

Info

Publication number
KR100518600B1
KR100518600B1 KR10-2003-0079904A KR20030079904A KR100518600B1 KR 100518600 B1 KR100518600 B1 KR 100518600B1 KR 20030079904 A KR20030079904 A KR 20030079904A KR 100518600 B1 KR100518600 B1 KR 100518600B1
Authority
KR
South Korea
Prior art keywords
information
mode
signal
outputting
peak
Prior art date
Application number
KR10-2003-0079904A
Other languages
English (en)
Other versions
KR20050045734A (ko
Inventor
짱준링
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2003-0079904A priority Critical patent/KR100518600B1/ko
Priority to US10/947,454 priority patent/US7577216B2/en
Priority to JP2004328033A priority patent/JP4733379B2/ja
Priority to GB0425066A priority patent/GB2408182B/en
Priority to CN200410103756A priority patent/CN100591061C/zh
Publication of KR20050045734A publication Critical patent/KR20050045734A/ko
Application granted granted Critical
Publication of KR100518600B1 publication Critical patent/KR100518600B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2662Symbol synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/2605Symbol extensions, e.g. Zero Tail, Unique Word [UW]
    • H04L27/2607Cyclic extensions

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Television Systems (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

가드 인터벌 및 고속 푸리에 변환 모드 검출기를 구비하는 디지털 비디오 방송 수신기, 및 그 방법이 개시된다. 상기 디지털 비디오 방송 수신기는 적은 용량의 메모리를 사용하여, FFT 모드 및 GI 모드가 변경될 수 있는 주파수 선택적인 채널(frequency selective channel)에 적응하여 FFT 모드 및 GI 모드를 빠르고 정확하게 검출하는 가드 인터벌 및 고속 푸리에 변환 모드 검출기를 구비한다. 따라서, 동작 모드에 적절하게 수신 비트 스트림을 복조할 수 있고, 부가 백색 가우샨 노이즈 채널(additive white Gaussian noise channel)(AWGN), 정적 및 동적 레이레이 채널, 및 단일 주파수 방송망 채널(single frequency network channel) 등에서 강인한(robust) 특성을 가질 수 있는 효과가 있다.

Description

가드 인터벌 및 고속 푸리에 변환 모드 검출기를 구비하는 디지털 비디오 방송 수신기, 및 그 방법{Terrestrial digital video broadcasting receiver having guard interval and fast Fourier transform modes detector and method thereof}
본 발명은 디지털 비디오 방송(terrestrial digital video broadcasting)(DVB-T) 수신기에 관한 것으로서, 특히 가드 인터벌(guard interval;보호구간)(GI) 및 고속 푸리에 변환(fast Fourier transform)(FFT) 모드 검출기를 구비하는 수신기 및 그 방법에 관한 것이다.
디지털 비디오 방송(DVB-T)에서는 IEEE 802.11 표준 프로토콜에서 정의하는 OFDM(Orthogonal Frequence Division Multiplexor) 신호와 같은 다중 캐리어 신호를 사용한다. 디지털 비디오 방송(DVB-T) 전송 신호의 데이터 프레임은 68 OFDM 심볼로 구성되어 있고, 각 심볼은 2K 모드 및 8K 모드 각각에서 1705 액티브 캐리어 및 6817 액티브 캐리어를 가진다. 디지털 비디오 방송(DVB-T) 표준은 이와 같은 두 가지 동작 모드를 정의한다. 즉, 수신기에서 처리하는 FFT 액티브 윈도우 사이즈에 따라, 2K 모드 및 8K 모드를 정의한다. 이러한 FFT 모드들 각각은 4가지 GI 모드들, 즉, 1/32, 1/16, 1/8, and 1/4 모드를 가진다. 이러한 GI 모드들 각각은 FFT 액티브 윈도우 사이즈에 대하여 해당 분수(fraction)만큼 GI가 존재한다는 것을 의미한다.
수신기에서 입력되는 비트 스트림을 고속 푸리에 변환 처리하기 위하여, GI를 제거하기 전에, FFT 모드 및 GI 모드를 알아야 한다. 즉, 수신기는 입력되는 비트 스트림에서 해당 GI를 제거한 후, 동작 모드에 따라 2K(2048) 또는 8K(8192) 포인트들을 액티브 윈도우 사이즈로 하여 고속 푸리에 변환 처리함으로써 입력 비트스트림을 복조(demodulation)한다. 그러나, 종래의 디지털 비디오 방송(DVB-T) 수신기는 일정한(constant) FFT 모드 및 GI 모드에 대하여, 고속 푸리에 변환 처리할 수 있다. 따라서, 필요에 따라 동작 모드가 변경될 수 있는 주파수 선택적인 채널(frequency selective channel)에 적응하여 올바르게 입력 비트 스트림을 고속 푸리에 변환 처리하지 못한다는 문제점이 있다. 변경되는 동작 모드를 검출할 수 있는 종래의 수신기에 대하여 한국 등록 특허, "KR10-0327373"에 잘 나타나 있으나, 동작 모드 검출의 정확성을 높이고 하드웨어의 비용을 절감해야 하는 등 해결할 문제점들이 있다.
따라서, 본 발명이 이루고자하는 기술적 과제는, 적은 용량의 메모리를 사용하여, FFT 모드 및 GI 모드가 변경될 수 있는 주파수 선택적인 채널(frequency selective channel)에 적응하여 FFT 모드 및 GI 모드를 빠르고 정확하게 검출하는 가드 인터벌 및 고속 푸리에 변환 모드 검출기, 및 이를 구비하여 동작 모드에 적절하게 수신 비트 스트림을 복조할 수 있는 디지털 비디오 방송(DVB-T) 수신기를 제공하는데 있다.
본 발명이 이루고자하는 다른 기술적 과제는, 적은 용량의 메모리를 사용하여, FFT 모드 및 GI 모드가 변경될 수 있는 주파수 선택적인 채널에 적응하여 FFT 모드 및 GI 모드를 빠르고 정확하게 검출하는 가드 인터벌 및 고속 푸리에 변환 모드 검출 방법, 및 이를 구비하여 동작 모드에 적절하게 수신 비트 스트림을 복조할 수 있는 디지털 비디오 방송(DVB-T) 수신 방법을 제공하는데 있다.
상기의 기술적 과제를 달성하기 위한 본 발명에 따른 가드 인터벌 및 고속 푸리에 변환 모드 검출기는, 상관도 계산부, 다중 적분기, 다수의 첨두치 누적기들, 및 FFT 모드 및 GI 모드 결정부를 구비하는 것을 특징으로 한다.
상기 상관도 계산부는 FFT 모드 정보에 따라 복소 심볼 스트림을 처리하여 상관도 정보 신호를 발생시켜 출력한다. 상기 다중 적분기는 상기 상관도 정보 신호를 지연시키고, 지연량이 서로 다른 지연신호들 각각으로부터 GI 모드 구분 신호들을 생성하여 출력한다. 상기 다수의 첨두치 누적기들은 상기 GI 모드 구분 신호들 각각을 처리하여 각각에서 첨두치 위치 구분 정보 및 첨두치 구분 정보를 출력한다. 상기 FFT 모드 및 GI 모드 결정부는 상기 첨두치 위치 구분 정보들 및 상기 첨두치 구분 정보들을 이용하여, 상기 복소 심볼 스트림에 대한 GI 모드 정보, 상기 FFT 모드 정보, 첨두치 정보, 및 첨두치 위치 정보를 결정하여 출력한다.
상기 상관도 계산부는, 제거부, 선택부, 지연부, 및 승산부를 구비하는 것을 특징으로 한다. 상기 제거부는 상기 복소 심볼 스트림에서 1/M 샘플링한 복소 심볼 스트림을 출력한다. 상기 선택부는 상기 FFT 모드 정보의 논리 상태에 응답하여, 상기 복소 심볼 스트림 또는 상기 1/M 샘플링한 복소 심볼 스트림을 선택적으로 출력한다. 상기 지연부는 상기 선택부 출력 신호를 지연시켜 출력한다. 상기 승산부는 상기 선택부 출력 신호와 상기 지연된 신호를 승산하여 상기 상관도 정보 신호를 출력한다. 상기 M은, 4 인 것을 특징으로 한다.
상기 다중 적분기는, 쉬프트 레지스터, 제1 적분부, 제2 적분부, 제3 적분부, 및 제4 적분부를 구비하는 것을 특징으로 한다. 상기 쉬프트 레지스터는 상기 상관도 정보 신호를 지연시켜 지연량이 서로 다른 제1 지연신호, 제2 지연신호, 제3 지연 신호, 및 제4 지연 신호를 출력한다. 상기 제1 적분부는 상기 제1 지연 신호와 상기 상관도 정보 신호를 제1 합산하고, 상기 제1 합산 결과와 이전 제1 GI 모드 구분 신호를 제2 합산하여, 상기 제2 합산 결과를 현재의 제1 GI 모드 구분 신호로서 출력한다. 상기 제2 적분부는 상기 제2 지연 신호와 상기 상관도 정보 신호를 제3 합산하고, 상기 제3 합산 결과와 이전 제2 GI 모드 구분 신호를 제4 합산하여, 상기 제4 합산 결과를 현재의 제2 GI 모드 구분 신호로서 출력한다. 상기 제3 적분부는 상기 제3 지연 신호와 상기 상관도 정보 신호를 제5 합산하고, 상기 제5 합산 결과와 이전 제3 GI 모드 구분 신호를 제6 합산하여, 상기 제6 합산 결과를 현재의 제3 GI 모드 구분 신호로서 출력한다. 상기 제4 적분부는 상기 제4 지연 신호와 상기 상관도 정보 신호를 제7 합산하고, 상기 제7 합산 결과와 이전 제4 GI 모드 구분 신호를 제8 합산하여, 상기 제8 합산 결과를 현재의 제4 GI 모드 구분 신호로서 출력한다. 상기 제1 지연신호 내지 상기 제1 지연신호 각각은, 상기 상관도 정보 신호를 64, 128, 256, 및 512 캐리어 샘플링 시간 지연시킨 신호인 것을 특징으로 한다.
상기 첨두치 누적기들 각각은, 제1 복소 크기 계산부, 첨두치 검출부, 통과부, 합산부, 지연부, 및 제2 복소 크기 계산부를 구비하는 것을 특징으로 한다. 상기 제1 복소 크기 계산부는 상기 GI 모드 구분 신호들 중 어느 하나를 입력받아 복소 크기들을 계산하여 출력한다. 상기 첨두치 검출부는 상기 복소 크기들에서 첨두치가 존재하는 위치를 찾아 그 위치를 상기 첨두치 위치 구분 정보로서 출력한다. 상기 통과부는 상기 입력받은 GI 모드 구분 신호에서 상기 첨두치 위치 구분 정보에 대응하는 신호를 선택하여 통과시킨다. 상기 합산부는 상기 통과된 신호와 이전 중간 결과를 합산하여 출력한다. 상기 지연부는 상기 합산 결과를 저장하여 다음 합산시 상기 이전 중간 결과를 출력하며, 상기 합산 결과는 현재의 중간 결과로서 출력한다. 상기 제2 복소 크기 계산부는 상기 중간 결과를 입력받아 그 복소 크기를 계산하여 상기 첨두치 구분 정보로서 출력한다.
상기 FFT 모드 및 GI 모드 결정부는, FFT 모드 검출부, 첨두치 검출부, 제어부, 및 선택부를 구비하는 것을 특징으로 한다. 상기 FFT 모드 검출부는 상기 첨두치 구분 정보들 중 어느 하나를 이용하여, FFT 모드 결정 신호를 생성하여 출력한다. 상기 첨두치 검출부는 상기 첨두치 구분 정보들 중 최대값을 찾고, 그 최대값에 대응하는 상기 첨두치 정보, 및 GI 모드 결정 신호를 생성하여 출력한다. 상기 제어부는 상기 FFT 모드 결정 신호에 응답하여 상기 FFT 모드 정보를 출력하고, 상기 GI 모드 결정 신호에 응답하여 상기 GI 모드 정보를 출력한다. 상기 선택부는 상기 첨두치 위치 구분 정보들 중 상기 GI 모드 정보에 대응하는 어느 하나를 선택하여 첨두치 위치 정보로서 출력한다. 상기 첨두치 구분 정보들 중 어느 하나는, 상기 제2 지연신호로부터 계산된 상기 제2 GI 모드 구분 신호를 처리하는 상기 첨두치 누적기에서 출력되는 첨두치 구분 정보인 것을 특징으로 한다. 상기 FFT 모드 결정 신호는, 2K 모드 또는 8K 모드 중 어느 하나를 나타내는 신호이고, 상기 GI 모드 결정 신호는 GI가 1/4, 1/8, 1/16, 또는 1/32 중 어느 하나임을 나타내는 신호인 것을 특징으로 한다.
상기의 기술적 과제를 달성하기 위한 본 발명에 따른 디지털 비디오 방송 수신기는, I/Q 생성부, GI 제거부, FFT부, 모드 검출기, 제1 심볼 타이밍 복원부, 제2 심볼 타이밍 및 샘플링 주파수 복원부, 제1 캐리어 복원부, 제2 캐리어 복원부, 합산부, 및 수제어 발진기를 구비하는 것을 특징으로 한다.
상기 I/Q 생성부는 수제어 발진 신호 및 샘플링 주파수 정보에 따라, 입력 비트 스트림으로부터 복소 심볼 스트림을 생성하여 출력한다. 상기 GI 제거부는 제1 심볼 타이밍 정보 및 상기 제2 심볼 타이밍 정보에 따라, 상기 복소 심볼 스트림에서 GI를 제거하여 출력한다. 상기 FFT부는 상기 제1 심볼 타이밍 정보 및 상기 제2 심볼 타이밍 정보에 따라, 상기 GI 제거된 복소 심볼 스트림을 고속 푸리에 변환 처리하여 출력한다. 상기 모드 검출기는 상기 복소 심볼 스트림에 대한 GI 모드 정보, FFT 모드 정보, 첨두치 정보, 및 첨두치 위치 정보를 검출하여 출력한다. 상기 제1 심볼 타이밍 복원부는 상기 GI 모드 정보, 상기 FFT 모드 정보, 및 상기 첨두치 위치 정보에 응답하여, 상기 제1 심볼 타이밍 정보를 생성하여 출력한다. 상기 제2 심볼 타이밍 및 샘플링 주파수 복원부는 상기 고속 푸리에 변환 처리된 복소 심볼 스트림으로부터 상기 제2 심볼 타이밍 정보 및 상기 샘플링 주파수 정보를 생성하여 출력한다. 상기 제1 캐리어 복원부는 상기 첨두치 정보에 응답하여 제1 캐리어 복원 정보를 생성하여 출력한다. 상기 제2 캐리어 복원부는 상기 고속 푸리에 변환 처리된 복소 심볼 스트림으로부터 제2 캐리어 복원 정보를 생성하여 출력한다. 상기 합산부는 상기 제1 캐리어 복원 정보 및 상기 제2 캐리어 복원 정보를 합산하여 발진 제어 정보를 출력한다. 상기 수제어 발진기는 상기 발진 제어 정보에 응답하여 상기 수제어 발진 신호를 생성하여 출력한다.
상기의 다른 기술적 과제를 달성하기 위한 본 발명에 따른 가드 인터벌 및 고속 푸리에 변환 모드 검출 방법은, FFT 모드 정보에 따라 복소 심볼 스트림을 처리하여 상관도 정보 신호를 발생시켜 출력하는 단계; 상기 상관도 정보 신호를 지연시키고, 지연량이 서로 다른 지연신호들 각각으로부터 GI 모드 구분 신호들을 생성하여 출력하는 단계; 상기 GI 모드 구분 신호들 각각을 처리하여 첨두치 위치 구분 정보들 및 첨두치 구분 정보들을 출력하는 단계; 및 상기 첨두치 위치 구분 정보들 및 상기 첨두치 구분 정보들을 이용하여, 상기 복소 심볼 스트림에 대한 GI 모드 정보, 상기 FFT 모드 정보, 첨두치 정보, 및 첨두치 위치 정보를 결정하여 출력하는 단계를 구비하는 것을 특징으로 한다.
상기의 다른 기술적 과제를 달성하기 위한 본 발명에 따른 디지털 비디오 방송 수신 방법은, 수제어 발진 신호 및 샘플링 주파수 정보에 따라, 입력 비트 스트림으로부터 복소 심볼 스트림을 생성하여 출력하는 단계; 제1 심볼 타이밍 정보 및 상기 제2 심볼 타이밍 정보에 따라, 상기 복소 심볼 스트림에서 GI를 제거하여 출력하는 단계; 상기 제1 심볼 타이밍 정보 및 상기 제2 심볼 타이밍 정보에 따라, 상기 GI 제거된 복소 심볼 스트림을 고속 푸리에 변환 처리하여 출력하는 단계; 상기 복소 심볼 스트림에 대한 GI 모드 정보, FFT 모드 정보, 첨두치 정보, 및 첨두치 위치 정보를 검출하여 출력하는 단계; 상기 GI 모드 정보, 상기 FFT 모드 정보, 및 상기 첨두치 위치 정보에 응답하여, 상기 제1 심볼 타이밍 정보를 생성하여 출력하는 단계; 상기 고속 푸리에 변환 처리된 복소 심볼 스트림으로부터 상기 제2 심볼 타이밍 정보 및 상기 샘플링 주파수 정보를 생성하여 출력하는 단계; 상기 첨두치 정보에 응답하여 제1 캐리어 복원 정보를 생성하여 출력하는 단계; 상기 고속 푸리에 변환 처리된 복소 심볼 스트림으로부터 제2 캐리어 복원 정보를 생성하여 출력하는 단계; 상기 제1 캐리어 복원 정보 및 상기 제2 캐리어 복원 정보를 합산하여 발진 제어 정보를 출력하는 단계; 및 상기 발진 제어 정보에 응답하여 상기 수제어 발진 신호를 생성하여 출력하는 단계를 구비하는 것을 특징으로 한다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 도면에 기재된 내용을 참조하여야 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 1은 본 발명의 일실시예에 따른 디지털 비디오 방송(DVB-T) 수신기의 블록도이다. 도 1을 참조하면, 본 발명의 일실시예에 따른 디지털 비디오 방송(DVB-T) 수신기는, RF(radio frequency) 모듈(1), I/Q 생성부(2), GI 제거부(6), FFT부(7), 모드 검출기(3), 제1 심볼 타이밍 복원부(first symbol timing recovery unit)(4), 제2 심볼 타이밍 및 샘플링 주파수 복원부(second symbol timing and sampling frequency recovery unit)(11), 제1 캐리어 복원부(first carrier recovery unit)(5), 제2 캐리어 복원부(second carrier recovery unit)(8), 합산부(9), 및 수제어 발진기(number-controlled oscillator)(10)를 구비한다.
상기 RF 모듈(1)은 할당된 채널에서 무선 공중파 신호를 수신하여 기저 대역의 OFDM 아날로그 신호를 발생시키고, 상기 OFDM 아날로그 신호를 디지털로 변환하여 입력 비트 스트림(R)을 출력한다. 상기 I/Q 생성부(2)는 수제어 발진 신호 및 샘플링 주파수 정보에 따라, 입력 비트 스트림(R)으로부터 복소 심볼 스트림(in-phase and quadrature stream)(I/Q)을 생성하여 출력한다. 상기 수제어 발진 신호는 수제어 발진기(10)에서 출력된다. 상기 GI 제거부(6)는 제1 심볼 타이밍 정보 및 상기 제2 심볼 타이밍 정보에 따라, 상기 복소 심볼 스트림(I/Q)에서 GI를 제거하여 출력한다. 상기 FFT부(7)는 상기 제1 심볼 타이밍 정보 및 상기 제2 심볼 타이밍 정보에 따라, 상기 GI 제거된 복소 심볼 스트림(I/Q)을 고속 푸리에 변환 처리하여 출력한다.
상기 모드 검출기(3)는 상기 복소 심볼 스트림(I/Q)에 대한 GI 모드 정보(GI_MODE), FFT 모드 정보(FFT_MODE), 첨두치 정보(PEAK_VAL), 및 첨두치 위치 정보(PEAK_POS)를 검출하여 출력한다. 상기 제1 심볼 타이밍 복원부(4)는 상기 GI 모드 정보(GI_MODE), 상기 FFT 모드 정보(FFT_MODE), 및 상기 첨두치 위치 정보(PEAK_POS)에 응답하여, 상기 제1 심볼 타이밍 정보를 생성하여 출력한다. 상기 제2 심볼 타이밍 및 샘플링 주파수 복원부(11)는 상기 고속 푸리에 변환 처리된 복소 심볼 스트림(I/Q)으로부터 상기 제2 심볼 타이밍 정보 및 상기 샘플링 주파수 정보를 생성하여 출력한다. 여기서, 상기 제1 심볼 타이밍 정보는 대략적인 심볼 타이밍(coarse symbol timing)에 관한 정보이고, 상기 제2 심볼 타이밍 정보는 상기 제1 심볼 타이밍 정보 보다 좀더 정밀한 심볼 타이밍(fine symbol timing)에 관한 정보로서, 상기 I/Q 생성부(2)가 상기 복소 심볼 스트림(I/Q)을 샘플링하는 주기를 동기화(sampling frequency synchronization)시킨다.
상기 제1 캐리어 복원부(5)는 상기 첨두치 정보(PEAK_VAL)에 응답하여 제1 캐리어 복원 정보를 생성하여 출력한다. 상기 제2 캐리어 복원부(8)는 상기 고속 푸리에 변환 처리된 복소 심볼 스트림(I/Q)으로부터 제2 캐리어 복원 정보를 생성하여 출력한다. 상기 제1 캐리어 복원 정보는 분수값을 가지는 소수점 이하 캐리어 복원(fractional carrier recovery) 정보이고, 상기 제2 캐리어 복원 정보는 정수값 및 다른 소수점 이하 캐리어 복원 정보로 구성되고, 상기 제1 캐리어 복원 정보 보다 더 정밀한 캐리어 복원(fine carrier recovery) 정보이다. 상기 합산부(9)는 상기 제1 캐리어 복원 정보 및 상기 제2 캐리어 복원 정보를 합산하여 발진 제어 정보를 출력한다. 상기 수제어 발진기(10)는 상기 발진 제어 정보에 응답하여 상기 수제어 발진 신호를 생성하여 출력한다.
도 1의 디지털 비디오 방송(DVB-T) 수신기는 등화기(equalizer)(12), 및 에러 정정부(forward error correction unit)(13)를 더 구비한다. 상기 등화기(12)는 상기 고속 푸리에 변환 처리된 신호의 왜곡을 보상하고, 상기 에러 정정부(13)는 비터비(Viterbi) 소프트 디코딩 및 RS(Reed Solomon) 에러 정정 알고리즘 등을 사용하여 에러를 정정한다. 상기 에러 정정부(13)에서 출력된 신호는 MPEG(Moving Picture Experts Group) 코드화 데이터 형태를 가지고, 이는 후속 단에서 디지털 처리되어 디지털 비디오 방송(DVB-T) 디스플레이를 위한 데이터로 디코딩된다.
도 2는 도 1의 가드 인터벌 및 고속 푸리에 변환 모드 검출기(3)를 구체적으로 나타낸 블록도이다. 도 2를 참조하면, 도 1의 가드 인터벌 및 고속 푸리에 변환 모드 검출기(3)는, 상관도 계산부(correlator)(14), 다중 적분기(multi-sliding integrator)(15), 다수의 첨두치 누적기들(peak accumulator)(16~19), 및 FFT 모드 및 GI 모드 결정부(FFT and GI mode decision unit)(20)를 구비한다.
도 2를 참조하면, 상기 상관도 계산부(14)는 FFT 모드 정보(FFT_MODE)에 따라 복소 심볼 스트림(I/Q)을 처리하여 상관도 정보 신호(CS)를 발생시켜 출력한다. 상기 다중 적분기(15)는 상기 상관도 정보 신호(CS)를 지연시키고, 지연량이 서로 다른 지연신호들 각각으로부터 GI 모드 구분 신호들(GI=1/32~GI=1/4)을 생성하여 출력한다. 상기 다수의 첨두치 누적기들(16~19) 각각은 상기 GI 모드 구분 신호(GI=1/32~GI=1/4 중 하나)를 처리하여 첨두치 위치 구분 정보(Peak Pos32~Peak Pos4 중 하나) 및 첨두치 구분 정보(Peak Val32~Peak Val4 중 하나)를 출력한다. 상기 FFT 모드 및 GI 모드 결정부(20)는 상기 첨두치 위치 구분 정보들(Peak Pos32~Peak Pos4) 및 상기 첨두치 구분 정보들(Peak Val32~Peak Val4)을 이용하여, 상기 복소 심볼 스트림(I/Q)에 대한 GI 모드 정보(GI_MODE), FFT 모드 정보(FFT_MODE), 첨두치 정보(PEAK_VAL), 및 첨두치 위치 정보(PEAK_POS)를 결정하여 출력한다.
위와 같은 도 2의 상기 상관도 계산부(14)의 블록도가 도 3에 구체적으로 나타나있다. 도 3을 참조하면, 도 2의 상기 상관도 계산부(14)는, 제거부(decimation unit)(21), 선택부(22), 지연부(23), 및 승산부(24)를 구비한다. 상기 제거부(21)는 상기 복소 심볼 스트림(I/Q)에서 4 샘플 중 1씩만 선택하여 1/4 샘플링한 복소 심볼 스트림(I/Q)을 출력한다. 상기 선택부(22)는 상기 FFT 모드 정보(FFT_MODE)의 논리 상태에 응답하여, 상기 복소 심볼 스트림(I/Q) 또는 상기 1/4 샘플링한 복소 심볼 스트림(I/Q)을 선택적으로 출력한다. 상기 지연부(23)는 상기 선택부(22) 출력 신호를 2048 샘플 시간 동안 지연시켜 공액 신호(conjugate signal)를 출력한다. 이때, 상기 지연부(23)를 위한 메모리 사이즈는 2048*ncorr이다. ncorr은 상기 복소 심볼 스트림(I/Q)의 비트수이다. 상기 승산부(24)는 상기 선택부(22) 출력 신호와 상기 지연된 신호를 승산하여 상기 상관도 정보 신호(CS)를 출력한다. 상기 제거부(21)가 사용되는 것은, 상기 복소 심볼 스트림(I/Q)의 FFT 모드가 8K 모드인 경우에, 그 1/4 추출(decimation) 후 심볼 기간이 2K 모드의 한 심볼 기간과 같아지도록 하기 위함이다. 예를 들어, 상기 복소 심볼 스트림(I/Q)의 FFT 모드가 8K 모드이면, 한 심볼 기간(symbol duration)은 액티브 OFDM 심볼 기간(8192 샘플 기간)+GI(예를 들어, 1/32=256 샘플 기간)=8448이다. 이때, 상기 제거부(21)가 선택되면, 한 심볼 기간(symbol duration)은 1/4로 줄어들어, 2112가 된다. 이 심볼기간 2112는 2K 모드에서 GI 모드가 1/32 인 경우와 같다.
위와 같은 도 2의 다중 적분기(15)의 구체적인 블록도가 도 4에 도시되어 있다. 도 4를 참조하면, 도 2의 다중 적분기(15)는, 쉬프트 레지스터(shift register)(25), 제1 적분부(260), 제2 적분부(290), 제3 적분부(320), 및 제4 적분부(350)를 구비한다. 상기 쉬프트 레지스터(25)는 상기 상관도 정보 신호(CS)를 지연시켜 지연량이 서로 다른 제1 지연신호, 제2 지연신호, 제3 지연 신호, 및 제4 지연 신호를 출력한다. 상기 쉬프트 레지스터(25)의 메모리 사이즈는 512*nMSTR이다. nMSTR은 상기 상관도 정보 신호(CS)의 비트수이다. 상기 제1 지연신호는 상기 상관도 정보 신호(CS)를 64 샘플 시간(Z-64) 지연시킨 신호이다. 64 샘플 시간(Z-64)은 2K 모드에서 GI 모드가 1/32인 것에 대응한다. 상기 제2 지연신호는 상기 상관도 정보 신호(CS)를 128 샘플 시간(Z-128) 지연시킨 신호이다. 128 샘플 시간(Z-128)은 2K 모드에서 GI 모드가 1/16인 것에 대응한다. 상기 제3 지연신호는 상기 상관도 정보 신호(CS)를 256 샘플 시간(Z-256) 지연시킨 신호이다. 256 샘플 시간(Z-256)은 2K 모드에서 GI 모드가 1/8인 것에 대응한다. 상기 제4 지연신호는 상기 상관도 정보 신호(CS)를 512 샘플 시간(Z-512) 지연시킨 신호이다. 512 샘플 시간(Z-512)은 2K 모드에서 GI 모드가 1/4인 것에 대응한다. 상기 제1 적분부(260) 내지 상기 제4 적분부(350) 각각은 합산기 두 개(예를 들어, 26, 27) 및 지연 소자 한 개(예를 들어, 28)를 구비한다. 상기 지연 소자들(28, 31, 34, 37) 각각은 상기 제1 지연신호 내지 상기 제4 지연신호에 대응하는 지연량만큼 GI 모드 구분 신호들(GI=1/32~GI=1/4)을 지연시킨다. 즉, 상기 제1 적분부(260)는 상기 제1 지연 신호와 상기 상관도 정보 신호(CS)를 제1 합산하고, 상기 제1 합산 결과와 이전 제1 GI 모드 구분 신호(GI=1/32)를 제2 합산하여, 상기 제2 합산 결과를 현재의 제1 GI 모드 구분 신호(GI=1/32)로서 출력한다. 상기 제2 적분부(290)는 상기 제2 지연 신호와 상기 상관도 정보 신호(CS)를 제3 합산하고, 상기 제3 합산 결과와 이전 제2 GI 모드 구분 신호(GI=1/16)를 제4 합산하여, 상기 제4 합산 결과를 현재의 제2 GI 모드 구분 신호(GI=1/16)로서 출력한다. 상기 제3 적분부(320)는 상기 제3 지연 신호와 상기 상관도 정보 신호(CS)를 제5 합산하고, 상기 제5 합산 결과와 이전 제3 GI 모드 구분 신호(GI=1/8)를 제6 합산하여, 상기 제6 합산 결과를 현재의 제3 GI 모드 구분 신호(GI=1/8)로서 출력한다. 상기 제4 적분부(350)는 상기 제4 지연 신호와 상기 상관도 정보 신호(CS)를 제7 합산하고, 상기 제7 합산 결과와 이전 제4 GI 모드 구분 신호(GI=1/4)를 제8 합산하여, 상기 제8 합산 결과를 현재의 제4 GI 모드 구분 신호(GI=1/4)로서 출력한다.
위와 같은 도 2의 첨두치 누적기(16~19)의 구체적인 블록도가 도 5에 도시되어 있다. 도 5는 제1 GI 모드 구분 신호(GI=1/32)를 처리하는 첨두치 누적기(16)이고, 나머지 제2 GI 모드 구분 신호(GI=1/16) 내지 제4 GI 모드 구분 신호(GI=1/4) 각각을 처리하는 첨두치 누적기들(17~19) 역시 도 5와 같은 구성을 가진다. 도 5를 참조하면, 도 2의 첨두치 누적기들(16~19) 각각은, 제1 복소 크기 계산부(first complex magnitude calculating unit)(38), 첨두치 검출부(peak detection unit)(39), 통과부(pass through unit)(40), 합산부(41), 지연부(42), 및 제2 복소 크기 계산부(second complex magnitude calculating unit)(43)를 구비한다.
상기 제1 복소 크기 계산부(38)는 상기 GI 모드 구분 신호들(GI=1/32~GI=1/4) 중 어느 하나(GI=1/32)를 입력받아 복소 크기들을 계산하여 출력한다. 상기 첨두치 검출부(39)는 상기 복소 크기들에서 첨두치가 존재하는 위치를 찾아 그 위치를 상기 첨두치 위치 구분 정보(Peak Pos32)로서 출력한다. 첨두치는 한 심볼 기간에 하나씩 존재한다. 상기 통과부는 상기 입력받은 GI 모드 구분 신호(GI=1/32)에서 상기 첨두치 위치 구분 정보(Peak Pos32)에 대응하는 신호를 선택하여 통과시킨다. 상기 합산부(41)는 상기 통과된 신호와 이전 중간 결과를 합산하여 출력한다. 상기 지연부(42)는 상기 합산 결과를 저장하여 한 심볼 기간 후에 다음 합산시 상기 이전 중간 결과를 출력하며, 상기 합산 결과는 현재의 중간 결과로서 출력한다. 상기 지연부(42)에 저장되는 중간 결과는 여러 심볼 기간 동안 첨두치 Nsym(첨두치들의 수) 개가 누적되어 저장된다. Nsym(첨두치들의 수)은 1일 수도 있지만, 부가 백색 가우샨 노이즈 채널(additive white Gaussian noise channel)(AWGN), 정적 및 동적 레이레이 채널, 및 단일 주파수 방송망 채널(single frequency network channel) 등에서 강인한(robust) 특성을 가지도록 하기 위하여, 6, 8 등일 수 있다. 상기 제2 복소 크기 계산부(43)는 상기 중간 결과를 입력받아 그 복소 크기를 계산하여 상기 첨두치 구분 정보(Peak Val32)로서 출력한다.
이와 같이 첨두치 누적기들(16~19) 각각에서 출력되는 첨두치 구분 정보들(Peak Val32~Peak Val4)은, 도 2의 상관도 계산부(14)에 복소 심볼 비트 스트림의 모드와 일치하는 올바른 FFT 모드 정보(FFT_MODE)가 세팅된 경우에는, GI 모드에 따라 서로 다른 4가지 값들로서 출력된다. 그러나, 도 2의 상관도 계산부(14)에 올바르지 않은 FFT 모드 정보(FFT_MODE)가 세팅된 경우에는, 첨두치 누적기들(16~19) 각각에서 출력되는 첨두치 구분 정보들(Peak Val32~Peak Val4)은, 노이즈에 해당하는 작은 값들을 출력한다. 이러한 사실은 아래에서 기술될 FFT 모드 결정 등에 이용된다.
위와 같은 도 2의 FFT 모드 및 GI 모드 결정부(20)의 구체적인 블록도가 도 6에 도시되어 있다. 도 6을 참조하면, 도 2의 FFT 모드 및 GI 모드 결정부(20)는, FFT 모드 검출부(FFT mode detector)(44), 첨두치 검출부(peak detector)(46), 제어부(controller)(45), 및 선택부(selector)(47)를 구비한다. 상기 FFT 모드 검출부(44)는 상기 첨두치 구분 정보들 중 어느 하나를 이용하여, FFT 모드 결정 신호(FFT_DEC)를 생성하여 출력한다. 상기 FFT 모드 결정 신호(FFT_DEC)는, 2K 모드 또는 8K 모드 중 어느 하나를 나타내는 신호이다. 상기 FFT 모드 검출부(44)에 입력되는 상기 첨두치 구분 정보들 중 어느 하나는, 상기 제2 지연신호로부터 계산된 상기 제2 GI 모드 구분 신호(GI=1/16)를 처리하는 상기 첨두치 누적기(17)에서 출력되는 첨두치 구분 정보(Peak Val16)인 것이 바람직하다. 상기 제2 GI 모드 구분 신호(GI=1/16)는 GI가 1/16일 때 상기 GI 모드 구분 신호들(GI=1/32~GI=1/4) 중 최대값을 가지는 신호이다. 상기 FFT 모드 결정 신호(FFT_DEC)는, 도 2의 상관도 계산부(14)에서 복소 심볼 스트림(I/Q)이 제거부(21)를 통과하지 않은 경우, 즉, FFT 모드 정보(FFT_MODE)가 2K 모드를 나타내는 경우의 Peak Val16 값과, 복소 심볼 스트림(I/Q)이 제거부(21)를 통과한 경우, 즉, FFT 모드 정보(FFT_MODE)가 8K 모드를 나타내는 경우의 Peak Val16 값을 비교하는 것에 의하여 결정된다. 즉, 2K 모드일 때의 Peal Val16 값과 8K 모드일 때의 Peak Val16 값을 비교하여 더 크게 나온 경우에 해당하는 동작 모드가 FFT 모드로 결정된다. 도 2의 상관도 계산부(14)에 FFT 모드가 잘못 세팅된 경우에는 Peak Val16 값이 노이즈에 해당하는 작은 값을 가지기 때문이다. 다시 말하여, 상기 제어부(45)가 2K 모드를 나타내는 FFT 모드 결정 신호(FFT_DEC)에 응답하여 상기 FFT 모드 정보(FFT_MODE)를 2K 모드로 세팅할 때의 Peak Val16 값이, 8K 모드를 나타내는 FFT 모드 결정 신호(FFT_DEC)에 응답하여 상기 FFT 모드 정보(FFT_MODE)를 8K 모드로 세팅할 때의 Peak Val16 값 보다 더 작으면, 복소 심볼 스트림(I/Q)은 8K 모드의 스트림이다. 상기 첨두치 검출부(46)는 상기 첨두치 구분 정보들 중 최대값을 찾고, 그 최대값에 대응하는 상기 첨두치 정보(PEAK_VAL), 및 GI 모드 결정 신호(GI_DEC)를 생성하여 출력한다. 상기 GI 모드 결정 신호(GI_DEC)는 GI가 1/4, 1/8, 1/16, 또는 1/32 중 어느 하나임을 나타내는 신호이다. 상기 제어부(45)는 상기 FFT 모드 결정 신호(FFT_DEC)에 응답하여 상기 FFT 모드 정보(FFT_MODE)를 출력하고, 상기 GI 모드 결정 신호(GI_DEC)에 응답하여 상기 GI 모드 정보(GI_MODE)를 출력한다. 상기 선택부(47)는 상기 첨두치 위치 구분 정보들(Peak Pos32~Peak Pos4) 중 상기 GI 모드 정보(GI_MODE)에 대응하는 어느 하나를 선택하여 첨두치 위치 정보(PEAK_POS)로서 출력한다.
위에서 기술한 바와 같이, 본 발명의 일실시예에 따른 디지털 비디오 방송(DVB-T) 수신기는, 주파수 선택적인 채널(frequency selective channel)에 적응하여 입력되는 복소 심볼 스트림(I/Q)에 대한 GI 모드 정보(GI_MODE), FFT 모드 정보(FFT_MODE), 첨두치 정보(PEAK_VAL), 및 첨두치 위치 정보(PEAK_POS)를 빠르고 정확하게 출력하는 모드 검출기(3)를 구비하고, 상기 GI 모드 정보(GI_MODE), 상기 FFT 모드 정보(FFT_MODE), 상기 첨두치 정보(PEAK_VAL), 및 상기 첨두치 위치 정보(PEAK_POS)를 이용하여 대략적인 심볼 타이밍(coarse symbol timing) 정보, 정밀한 심볼 타이밍(fine symbol timing)와 샘플링 주파수 정보, 소수점 이하 캐리어 복원(fractional carrier recovery) 정보, 및 정밀한 캐리어 복원(fine carrier recovery) 정보 등을 계산함으로써, OFDM과 같은 디지털 비디오 방송(DVB-T) 신호의 복조 성능을 개선한다.
이상에서와 같이 도면과 명세서에서 최적 실시예가 개시되었다. 여기서 특정한 용어들이 사용되었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
상술한 바와 같이 본 발명에 따른 디지털 비디오 방송 수신기는 적은 용량의 메모리를 사용하여, FFT 모드 및 GI 모드가 변경될 수 있는 주파수 선택적인 채널(frequency selective channel)에 적응하여 FFT 모드 및 GI 모드를 빠르고 정확하게 검출하는 가드 인터벌 및 고속 푸리에 변환 모드 검출기를 구비한다. 따라서, 동작 모드에 적절하게 수신 비트 스트림을 복조할 수 있고, 부가 백색 가우샨 노이즈 채널(additive white Gaussian noise channel)(AWGN), 정적 및 동적 레이레이 채널, 및 단일 주파수 방송망 채널(single frequency network channel) 등에서 강인한(robust) 특성을 가질 수 있는 효과가 있다.
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 간단한 설명이 제공된다.
도 1은 본 발명의 일실시예에 따른 디지털 비디오 방송(DVB-T) 수신기의 블록도이다.
도 2는 도 1의 가드 인터벌 및 고속 푸리에 변환 모드 검출기를 구체적으로 나타낸 블록도이다.
도 3은 도 2의 상관도 계산부를 구체적으로 나타낸 블록도이다.
도 4는 도 2의 다중 적분기를 구체적으로 나타낸 블록도이다.
도 5는 도 2의 첨두치 누적기를 구체적으로 나타낸 블록도이다.
도 6은 도 2의 FFT 모드 및 GI 모드 결정부를 구체적으로 나타낸 블록도이다.

Claims (20)

  1. FFT 모드 정보에 따라 복소 심볼 스트림을 처리하여 상관도 정보 신호를 발생시켜 출력하는 상관도 계산부;
    상기 상관도 정보 신호를 지연시키고, 지연량이 서로 다른 지연신호들 각각으로부터 GI 모드 구분 신호들을 생성하여 출력하는 다중 적분기;
    상기 GI 모드 구분 신호들 각각을 처리하여 각각에서 첨두치 위치 구분 정보 및 첨두치 구분 정보를 출력하는 다수의 첨두치 누적기들; 및
    상기 첨두치 위치 구분 정보들 및 상기 첨두치 구분 정보들을 이용하여, 상기 복소 심볼 스트림에 대한 GI 모드 정보, 상기 FFT 모드 정보, 첨두치 정보, 및 첨두치 위치 정보를 결정하여 출력하는 FFT 모드 및 GI 모드 결정부를 구비하는 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출기.
  2. 제 1항에 있어서, 상기 상관도 계산부는,
    상기 복소 심볼 스트림에서 1/M 샘플링한 복소 심볼 스트림을 출력하는 제거부;
    상기 FFT 모드 정보의 논리 상태에 응답하여, 상기 복소 심볼 스트림 또는 상기 1/M 샘플링한 복소 심볼 스트림을 선택적으로 출력하는 선택부;
    상기 선택부 출력 신호를 지연시켜 출력하는 지연부; 및
    상기 선택부 출력 신호와 상기 지연된 신호를 승산하여 상기 상관도 정보 신호를 출력하는 승산부를 구비하는 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출기.
  3. 제 2항에 있어서, 상기 M은,
    4 인 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출기.
  4. 제 1항에 있어서, 상기 다중 적분기는,
    상기 상관도 정보 신호를 지연시켜 지연량이 서로 다른 제1 지연신호, 제2 지연신호, 제3 지연 신호, 및 제4 지연 신호를 출력하는 쉬프트 레지스터;
    상기 제1 지연 신호와 상기 상관도 정보 신호를 제1 합산하고, 상기 제1 합산 결과와 이전 제1 GI 모드 구분 신호를 제2 합산하여, 상기 제2 합산 결과를 현재의 제1 GI 모드 구분 신호로서 출력하는 제1 적분부;
    상기 제2 지연 신호와 상기 상관도 정보 신호를 제3 합산하고, 상기 제3 합산 결과와 이전 제2 GI 모드 구분 신호를 제4 합산하여, 상기 제4 합산 결과를 현재의 제2 GI 모드 구분 신호로서 출력하는 제2 적분부;
    상기 제3 지연 신호와 상기 상관도 정보 신호를 제5 합산하고, 상기 제5 합산 결과와 이전 제3 GI 모드 구분 신호를 제6 합산하여, 상기 제6 합산 결과를 현재의 제3 GI 모드 구분 신호로서 출력하는 제3 적분부; 및
    상기 제4 지연 신호와 상기 상관도 정보 신호를 제7 합산하고, 상기 제7 합산 결과와 이전 제4 GI 모드 구분 신호를 제8 합산하여, 상기 제8 합산 결과를 현재의 제4 GI 모드 구분 신호로서 출력하는 제4 적분부를 구비하는 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출기.
  5. 제 4항에 있어서, 상기 제1 지연신호 내지 상기 제4 지연신호 각각은,
    상기 상관도 정보 신호를 64, 128, 256, 및 512 캐리어 샘플링 시간 지연시킨 신호인 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출기.
  6. 제 1항에 있어서, 상기 첨두치 누적기들 각각은,
    상기 GI 모드 구분 신호들 중 어느 하나를 입력받아 복소 크기들을 계산하여 출력하는 제1 복소 크기 계산부;
    상기 복소 크기들에서 첨두치가 존재하는 위치를 찾아 그 위치를 상기 첨두치 위치 구분 정보로서 출력하는 첨두치 검출부;
    상기 입력받은 GI 모드 구분 신호에서 상기 첨두치 위치 구분 정보에 대응하는 신호를 선택하여 통과시키는 통과부;
    상기 통과된 신호와 이전 중간 결과를 합산하여 출력하는 합산부;
    상기 합산 결과를 저장하여 다음 합산시 상기 이전 중간 결과를 출력하며, 상기 합산 결과는 현재의 중간 결과로서 출력하는 지연부; 및
    상기 중간 결과를 입력받아 그 복소 크기를 계산하여 상기 첨두치 구분 정보로서 출력하는 제2 복소 크기 계산부를 구비하는 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출기.
  7. 제 1항에 있어서, 상기 FFT 모드 및 GI 모드 결정부는,
    상기 첨두치 구분 정보들 중 어느 하나를 이용하여, FFT 모드 결정 신호를 생성하여 출력하는 FFT 모드 검출부;
    상기 첨두치 구분 정보들 중 최대값을 찾고, 그 최대값에 대응하는 상기 첨두치 정보, 및 GI 모드 결정 신호를 생성하여 출력하는 첨두치 검출부;
    상기 FFT 모드 결정 신호에 응답하여 상기 FFT 모드 정보를 출력하고, 상기 GI 모드 결정 신호에 응답하여 상기 GI 모드 정보를 출력하는 제어부; 및
    상기 첨두치 위치 구분 정보들 중 상기 GI 모드 정보에 대응하는 어느 하나를 선택하여 첨두치 위치 정보로서 출력하는 선택부를 구비하는 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출기.
  8. 제 7항에 있어서, 상기 첨두치 구분 정보들 중 어느 하나는,
    GI가 1/16일 때 상기 GI 모드 구분 신호들 중 최대값을 가지는 GI 모드 구분 신호가 상기 첨두치 누적기들 중 어느 하나에서 처리된 정보인 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출기.
  9. 제 7항에 있어서, 상기 FFT 모드 결정 신호는,
    2K 모드 또는 8K 모드 중 어느 하나를 나타내는 신호이고, 상기 GI 모드 결정 신호는 GI가 1/4, 1/8, 1/16, 또는 1/32 중 어느 하나임을 나타내는 신호인 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출기.
  10. 수제어 발진 신호 및 샘플링 주파수 정보에 따라, 입력 비트 스트림으로부터 복소 심볼 스트림을 생성하여 출력하는 I/Q 생성부;
    제1 심볼 타이밍 정보 및 상기 제2 심볼 타이밍 정보에 따라, 상기 복소 심볼 스트림에서 GI를 제거하여 출력하는 GI 제거부;
    상기 제1 심볼 타이밍 정보 및 상기 제2 심볼 타이밍 정보에 따라, 상기 GI 제거된 복소 심볼 스트림을 고속 푸리에 변환 처리하여 출력하는 FFT부;
    상기 복소 심볼 스트림에 대한 GI 모드 정보, FFT 모드 정보, 첨두치 정보, 및 첨두치 위치 정보를 검출하여 출력하는 모드 검출기;
    상기 GI 모드 정보, 상기 FFT 모드 정보, 및 상기 첨두치 위치 정보에 응답하여, 상기 제1 심볼 타이밍 정보를 생성하여 출력하는 제1 심볼 타이밍 복원부;
    상기 고속 푸리에 변환 처리된 복소 심볼 스트림으로부터 상기 제2 심볼 타이밍 정보 및 상기 샘플링 주파수 정보를 생성하여 출력하는 제2 심볼 타이밍 및 샘플링 주파수 복원부;
    상기 첨두치 정보에 응답하여 제1 캐리어 복원 정보를 생성하여 출력하는 제1 캐리어 복원부;
    상기 고속 푸리에 변환 처리된 복소 심볼 스트림으로부터 제2 캐리어 복원 정보를 생성하여 출력하는 제2 캐리어 복원부;
    상기 제1 캐리어 복원 정보 및 상기 제2 캐리어 복원 정보를 합산하여 발진 제어 정보를 출력하는 합산부; 및
    상기 발진 제어 정보에 응답하여 상기 수제어 발진 신호를 생성하여 출력하는 수제어 발진기를 구비하는 것을 특징으로 하는 디지털 비디오 방송 수신기.
  11. FFT 모드 정보에 따라 복소 심볼 스트림을 처리하여 상관도 정보 신호를 발생시켜 출력하는 단계;
    상기 상관도 정보 신호를 지연시키고, 지연량이 서로 다른 지연신호들 각각으로부터 GI 모드 구분 신호들을 생성하여 출력하는 단계;
    상기 GI 모드 구분 신호들 각각을 처리하여 첨두치 위치 구분 정보들 및 첨두치 구분 정보들을 출력하는 단계; 및
    상기 첨두치 위치 구분 정보들 및 상기 첨두치 구분 정보들을 이용하여, 상기 복소 심볼 스트림에 대한 GI 모드 정보, 상기 FFT 모드 정보, 첨두치 정보, 및 첨두치 위치 정보를 결정하여 출력하는 단계를 구비하는 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출 방법.
  12. 제 11항에 있어서, 상기 상관도 정보 신호는,
    상기 복소 심볼 스트림에서 1/M 샘플링한 복소 심볼 스트림을 출력하는 단계;
    상기 FFT 모드 정보의 논리 상태에 응답하여, 상기 복소 심볼 스트림 또는 상기 1/M 제거된 복소 심볼 스트림을 선택적으로 출력하는 단계;
    상기 선택되어 출력되는 신호를 지연시켜 출력하는 단계; 및
    상기 선택되어 출력되는 신호와 상기 지연된 신호를 승산하여 상기 상관도 정보 신호를 출력하는 단계를 구비하여 계산되는 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출 방법.
  13. 제 12항에 있어서, 상기 M은,
    4 인 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출 방법.
  14. 제 11항에 있어서, 상기 GI 모드 구분 신호들 각각은,
    상기 상관도 정보 신호를 지연시켜 지연량이 서로 다른 제1 지연신호, 제2 지연신호, 제3 지연 신호, 및 제4 지연 신호를 출력하는 단계;
    상기 제1 지연 신호와 상기 상관도 정보 신호를 제1 합산하고, 상기 제1 합산 결과와 이전 제1 GI 모드 구분 신호를 제2 합산하여, 상기 제2 합산 결과를 현재의 제1 GI 모드 구분 신호로서 출력하는 단계;
    상기 제2 지연 신호와 상기 상관도 정보 신호를 제3 합산하고, 상기 제3 합산 결과와 이전 제2 GI 모드 구분 신호를 제4 합산하여, 상기 제4 합산 결과를 현재의 제2 GI 모드 구분 신호로서 출력하는 단계;
    상기 제3 지연 신호와 상기 상관도 정보 신호를 제5 합산하고, 상기 제5 합산 결과와 이전 제3 GI 모드 구분 신호를 제6 합산하여, 상기 제6 합산 결과를 현재의 제3 GI 모드 구분 신호로서 출력하는 단계; 및
    상기 제4 지연 신호와 상기 상관도 정보 신호를 제7 합산하고, 상기 제7 합산 결과와 이전 제4 GI 모드 구분 신호를 제8 합산하여, 상기 제8 합산 결과를 현재의 제4 GI 모드 구분 신호로서 출력하는 단계를 구비하여 계산되는 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출 방법.
  15. 제 14항에 있어서, 상기 제1 지연신호 내지 상기 제1 지연신호 각각은,
    상기 상관도 정보 신호를 64, 128, 256, 및 512 캐리어 샘플링 시간 지연시킨 신호인 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출 방법.
  16. 제 11항에 있어서, 상기 첨두치 위치 구분 정보들 각각 및 첨두치 구분 정보들 각각은,
    상기 GI 모드 구분 신호들 중 어느 하나를 입력받아 복소 크기들을 계산하여 출력하는 단계;
    상기 복소 크기들에서 첨두치가 존재하는 위치를 찾아 그 위치를 상기 첨두치 위치 구분 정보로서 출력하는 단계;
    상기 입력받은 GI 모드 구분 신호에서 상기 첨두치 위치 구분 정보에 대응하는 신호를 선택하여 통과시키는 단계;
    상기 통과된 신호와 이전 중간 결과를 합산하여 출력하는 단계;
    상기 합산 결과를 저장하여 다음 합산시 상기 이전 중간 결과를 출력하며, 상기 합산 결과는 현재의 중간 결과로서 출력하는 단계; 및
    상기 중간 결과를 입력받아 그 복소 크기를 계산하여 상기 첨두치 구분 정보로서 출력하는 단계를 구비하여 계산되는 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출 방법.
  17. 제 11항에 있어서, 상기 FFT 모드 정보는,
    상기 첨두치 구분 정보들 중 어느 하나를 이용하여, FFT 모드 결정 신호를 생성하여 출력하는 단계; 및
    상기 FFT 모드 결정 신호에 응답하여 상기 FFT 모드 정보를 출력하는 단계를 구비하여 계산되고,
    상기 첨두치 구분 정보들 중 어느 하나는,
    GI가 1/16일 때 상기 GI 모드 구분 신호들 중 최대값을 가지는 GI 모드 구분 신호가 처리된 정보인 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출 방법.
  18. 제 11항에 있어서, 상기 GI 모드 정보는,
    상기 첨두치 구분 정보들 중 최대값을 찾고, 그 최대값에 대응하는 GI 모드 결정 신호를 생성하여 출력하는 단계; 및
    상기 GI 모드 결정 신호에 응답하여 상기 GI 모드 정보를 출력하는 단계를 구비하여 계산되느 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출 방법.
  19. 제 17항 또는 18항 중 어느 한 항에 있어서, 상기 FFT 모드 결정 신호는,
    2K 모드 또는 8K 모드 중 어느 하나를 나타내는 신호이고, 상기 GI 모드 결정 신호는 GI가 1/4, 1/8, 1/16, 또는 1/32 중 어느 하나임을 나타내는 신호인 것을 특징으로 하는 가드 인터벌 및 고속 푸리에 변환 모드 검출 방법.
  20. 수제어 발진 신호 및 샘플링 주파수 정보에 따라, 입력 비트 스트림으로부터 복소 심볼 스트림을 생성하여 출력하는 단계;
    제1 심볼 타이밍 정보 및 상기 제2 심볼 타이밍 정보에 따라, 상기 복소 심볼 스트림에서 GI를 제거하여 출력하는 단계;
    상기 제1 심볼 타이밍 정보 및 상기 제2 심볼 타이밍 정보에 따라, 상기 GI 제거된 복소 심볼 스트림을 고속 푸리에 변환 처리하여 출력하는 단계;
    상기 복소 심볼 스트림에 대한 GI 모드 정보, FFT 모드 정보, 첨두치 정보, 및 첨두치 위치 정보를 검출하여 출력하는 단계;
    상기 GI 모드 정보, 상기 FFT 모드 정보, 및 상기 첨두치 위치 정보에 응답하여, 상기 제1 심볼 타이밍 정보를 생성하여 출력하는 단계;
    상기 고속 푸리에 변환 처리된 복소 심볼 스트림으로부터 상기 제2 심볼 타이밍 정보 및 상기 샘플링 주파수 정보를 생성하여 출력하는 단계;
    상기 첨두치 정보에 응답하여 제1 캐리어 복원 정보를 생성하여 출력하는 단계;
    상기 고속 푸리에 변환 처리된 복소 심볼 스트림으로부터 제2 캐리어 복원 정보를 생성하여 출력하는 단계;
    상기 제1 캐리어 복원 정보 및 상기 제2 캐리어 복원 정보를 합산하여 발진 제어 정보를 출력하는 단계; 및
    상기 발진 제어 정보에 응답하여 상기 수제어 발진 신호를 생성하여 출력하는 단계를 구비하는 것을 특징으로 하는 디지털 비디오 방송 수신 방법.
KR10-2003-0079904A 2003-11-12 2003-11-12 가드 인터벌 및 고속 푸리에 변환 모드 검출기를 구비하는디지털 비디오 방송 수신기, 및 그 방법 KR100518600B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR10-2003-0079904A KR100518600B1 (ko) 2003-11-12 2003-11-12 가드 인터벌 및 고속 푸리에 변환 모드 검출기를 구비하는디지털 비디오 방송 수신기, 및 그 방법
US10/947,454 US7577216B2 (en) 2003-11-12 2004-09-22 Guard interval and FFT mode detector in DVB-T receiver
JP2004328033A JP4733379B2 (ja) 2003-11-12 2004-11-11 デジタルビデオ放送受信機におけるガードインターバル及び高速フーリエ変換モード検出器
GB0425066A GB2408182B (en) 2003-11-12 2004-11-12 Guard interval and fft mode detector in dvb-t receiver
CN200410103756A CN100591061C (zh) 2003-11-12 2004-11-12 地面数字视频广播接收机中的保护间隔和fft模式检测器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0079904A KR100518600B1 (ko) 2003-11-12 2003-11-12 가드 인터벌 및 고속 푸리에 변환 모드 검출기를 구비하는디지털 비디오 방송 수신기, 및 그 방법

Publications (2)

Publication Number Publication Date
KR20050045734A KR20050045734A (ko) 2005-05-17
KR100518600B1 true KR100518600B1 (ko) 2005-10-04

Family

ID=33536475

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0079904A KR100518600B1 (ko) 2003-11-12 2003-11-12 가드 인터벌 및 고속 푸리에 변환 모드 검출기를 구비하는디지털 비디오 방송 수신기, 및 그 방법

Country Status (5)

Country Link
US (1) US7577216B2 (ko)
JP (1) JP4733379B2 (ko)
KR (1) KR100518600B1 (ko)
CN (1) CN100591061C (ko)
GB (1) GB2408182B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101073814B1 (ko) 2008-10-30 2011-10-14 주식회사 코아로직 Nmc 방법을 이용하는 모드 검출기, 그 모드 검출기를 포함한 ofdm 수신 장치 및 nmc 방법을 이용한 가드 모드 검출 방법

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100652385B1 (ko) * 2004-11-11 2006-12-06 삼성전자주식회사 스펙트럼 반전을 자동 검출하는 디지털 비디오 방송수신기 및 그 방법
US8223623B2 (en) * 2005-03-28 2012-07-17 Qualcomm Incorporated Timing and frequency acquisition for OFDM systems
KR100729726B1 (ko) * 2005-09-14 2007-06-18 한국전자통신연구원 직교 주파수 분할 다중화 방식의 통신 시스템의 타이밍획득 및 반송파 주파수 오차 추정 장치 및 방법
JP2007142881A (ja) * 2005-11-18 2007-06-07 Fujitsu Ltd 通信システム及び通信方法並びに送信機及び受信機
JP2007159066A (ja) * 2005-12-08 2007-06-21 Sanyo Electric Co Ltd 無線通信装置及び無線通信制御方法
KR100746083B1 (ko) * 2005-12-14 2007-08-06 엘지전자 주식회사 디지털 방송 수신 시스템에서의 모드 검출 장치 및 그 방법
KR100747586B1 (ko) * 2006-03-31 2007-08-08 엘지전자 주식회사 방송 신호 복조 장치
JP4904929B2 (ja) * 2006-05-31 2012-03-28 富士通セミコンダクター株式会社 Ofdm受信機、妨害波判別方法、窓制御装置、及び窓制御方法
CN101102166B (zh) * 2006-07-05 2011-12-28 华为技术有限公司 一种数字视频广播信号的检测方法及检测装置
US7957259B1 (en) 2006-08-22 2011-06-07 Marvell International Ltd. Mode detection for DVB receiver
US7860178B2 (en) * 2006-09-21 2010-12-28 Industrial Technology Research Institute Guard section length detection method and system
US8433021B2 (en) * 2006-10-16 2013-04-30 Koninklijke Philips Electronics N.V. Determining symbol synchronization information for OFDM signals
CN101573906B (zh) 2006-11-01 2013-11-20 皇家飞利浦电子股份有限公司 具有网格编码调制、多级编码调制(mlcm)和比特交织mlcm(bimlcm)的单载波块传输
JP4623684B2 (ja) * 2007-04-13 2011-02-02 パナソニック株式会社 Ofdm信号受信装置及びofdm信号受信方法
US8457032B2 (en) * 2007-11-02 2013-06-04 China Academy Of Telecommunications Technology Method and apparatus for data transmission in a time division duplexing system
US8135097B2 (en) * 2007-11-30 2012-03-13 Qualcomm Incorporated Sequential tracking and offline demodulation in receiver
US8885738B2 (en) * 2008-03-26 2014-11-11 Csr Technology Inc. Unified single and multiple carrier receiver architecture
US8446968B2 (en) * 2008-04-17 2013-05-21 Core Logic, Inc. OFDM receiving apparatus and mode detecting method thereof
US8238479B2 (en) 2009-03-13 2012-08-07 Advanced Micro Devices, Inc. Synchronization and acquisition for mobile television reception
CN102449968B (zh) * 2009-05-29 2015-03-25 汤姆森特许公司 改进的前馈载波恢复系统和方法
US9042463B2 (en) * 2011-01-18 2015-05-26 Maxlinear, Inc. Method and system for adaptive guard interval (GI) combining
US20140294124A1 (en) 2013-03-28 2014-10-02 Sony Corporation Transmitter and method of transmitting and receiver and method of detecting ofdm signals

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100234330B1 (ko) * 1997-09-30 1999-12-15 윤종용 Ofdm 시스템 수신기의 보호 구간 종류 검출장치 및 그 방법
JP2879034B1 (ja) * 1997-12-26 1999-04-05 株式会社次世代デジタルテレビジョン放送システム研究所 Ofdm受信装置
JP2001268040A (ja) * 2000-03-23 2001-09-28 Matsushita Electric Ind Co Ltd Ofdm信号モード判定装置
JP3946932B2 (ja) * 2000-04-27 2007-07-18 株式会社東芝 Ofdm受信装置
JP3989173B2 (ja) * 2000-12-28 2007-10-10 三洋電機株式会社 デジタル放送受信装置
EP1267536A1 (en) * 2001-06-13 2002-12-18 Conexant Systems, Inc. Multicarrier receiver with detection of the transmission mode and length of the guard interval
US7359314B2 (en) 2001-12-26 2008-04-15 Hitachi, Ltd. Signal transmission system for transmitting a signal with a guard interval and a demodulation method thereof
JP2003264528A (ja) * 2002-03-12 2003-09-19 Mega Chips Corp 信号検出装置、モード検出装置およびそのモード検出装置を搭載した受信装置、並びに信号検出方法およびモード検出方法
KR20040009938A (ko) * 2002-07-26 2004-01-31 주식회사 오픈솔루션 초기심볼 동기 검출장치 및 그 방법
GB2395094A (en) * 2002-10-28 2004-05-12 Sony Uk Ltd Determining a symbol synch time in an OFDM receiver
US7433296B2 (en) 2003-05-29 2008-10-07 Silicon Integrated Systems Corp. Mode detection for OFDM signals
JP2005102121A (ja) * 2003-09-05 2005-04-14 Seiko Epson Corp 受信装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101073814B1 (ko) 2008-10-30 2011-10-14 주식회사 코아로직 Nmc 방법을 이용하는 모드 검출기, 그 모드 검출기를 포함한 ofdm 수신 장치 및 nmc 방법을 이용한 가드 모드 검출 방법

Also Published As

Publication number Publication date
US7577216B2 (en) 2009-08-18
US20050100118A1 (en) 2005-05-12
CN1645847A (zh) 2005-07-27
GB2408182A (en) 2005-05-18
GB0425066D0 (en) 2004-12-15
JP4733379B2 (ja) 2011-07-27
JP2005151566A (ja) 2005-06-09
KR20050045734A (ko) 2005-05-17
CN100591061C (zh) 2010-02-17
GB2408182B (en) 2006-02-22

Similar Documents

Publication Publication Date Title
KR100518600B1 (ko) 가드 인터벌 및 고속 푸리에 변환 모드 검출기를 구비하는디지털 비디오 방송 수신기, 및 그 방법
KR100604910B1 (ko) 디지털 텔레비전 수신 장치의 동기신호 검출기 및 그 방법
KR100453031B1 (ko) 직교주파수분할다중화수신기초기주파수동기장치및그방법
US8396174B2 (en) Data processing apparatus and method
KR100594296B1 (ko) 디지털 텔레비전 수신 장치의 동기신호 검출기 및 그 방법
US7463699B2 (en) Methods of automatically detecting spectrum inversion and related terrestrial digital video broadcasting receivers
EP0920163B1 (en) Estimating of coarse frequency offset in multicarrier receivers
US20060233225A1 (en) Frequency synchronization apparatus and frequency synchronization method
US7424048B2 (en) Guard interval analysis method and apparatus
US7133481B2 (en) Synchronization detection apparatus
GB2334836A (en) Automatic frequency control system and method in digital broadcasting receiver
KR20060003670A (ko) 프레임 및 심볼 시간동기 검출장치 및 검출방법
US7583770B2 (en) Multiplex signal error correction method and device
WO2001069878A1 (en) Method of selecting a position of a fft window in a cofdm receiver
US6847694B1 (en) Method for determining the sampling phase and method for synchronization word detection using the phase detection method
JP2004282613A (ja) 等化装置およびこれを有する受信装置
JPH11154925A (ja) ディジタル伝送装置
JP3576415B2 (ja) Ofdm受信装置
KR100907282B1 (ko) 고속 푸리에 변환 처리 후단에 적용가능한 수신 신호 정보검출 장치 및 수신 신호 정보 검출 방법
KR100327373B1 (ko) 부호화 직교 주파수 분할 다중 수신 시스템
EP1408665B1 (en) Detection of the position of pilot symbols in a multicarrier signal
KR20040107831A (ko) Tds-ofdm 시스템에서 동기세그먼트 신호와fft를 이용한 반송파주파수복원장치 및 그 방법
JP2008278364A (ja) デジタル放送受信装置
JP2004165896A (ja) Ofdm復調装置における周波数誤差検出装置および方法
KR20050063154A (ko) Dmb 수신기에서 정수 주파수 오차 정정 장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120831

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20130902

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140901

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20150831

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20180831

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20190830

Year of fee payment: 15