KR100518570B1 - 디스크 드라이브 인식 회로 및 방법 - Google Patents

디스크 드라이브 인식 회로 및 방법 Download PDF

Info

Publication number
KR100518570B1
KR100518570B1 KR10-2003-0028599A KR20030028599A KR100518570B1 KR 100518570 B1 KR100518570 B1 KR 100518570B1 KR 20030028599 A KR20030028599 A KR 20030028599A KR 100518570 B1 KR100518570 B1 KR 100518570B1
Authority
KR
South Korea
Prior art keywords
signal
input
disk drive
csel
drive
Prior art date
Application number
KR10-2003-0028599A
Other languages
English (en)
Other versions
KR20040095007A (ko
Inventor
홍성민
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2003-0028599A priority Critical patent/KR100518570B1/ko
Priority to CNB2004100367093A priority patent/CN100449635C/zh
Priority to JP2004137800A priority patent/JP4578855B2/ja
Priority to US10/840,101 priority patent/US7334053B2/en
Publication of KR20040095007A publication Critical patent/KR20040095007A/ko
Application granted granted Critical
Publication of KR100518570B1 publication Critical patent/KR100518570B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Electronic Switches (AREA)
  • Feeding And Guiding Record Carriers (AREA)

Abstract

본 발명은 디스크 드라이브 구동 회로 및 방법에 관한 것으로, 보다 상세하게는 점퍼 없이도 디스크 드라이브의 상태를 인식하는 디스크 드라이브 인식 회로 및 방법에 관한 것이다. 디스크 드라이브 인식 회로는 마스터 인식회로부, 슬레이브 인식회로부 및 CSEL 인식회로부를 포함한다. 마스터 인식회로부는 제1 입력단으로 소정 신호가 입력되면 호스트로부터 입력되는 CSEL 신호(마스터/슬레이브 판단신호)와 관계없이 디스크 드라이브를 마스터 드라이브로 인식한다. 슬레이브 인식회로부는 제2 입력단으로 소정 신호가 입력되면, 상기 호스트로부터 입력되는 CSEL 신호와 관계없이 상기 디스크 드라이브를 슬레이브 드라이브로 인식한다. CSEL 인식회로부는 제3 입력단으로 소정 신호가 입력되거나, 제1∼제3 입력단으로 어떠한 신호도 입력되지 않는 경우, 상기 호스트로부터 전송되는 CSEL 신호에 따라 상기 디스크 드라이브를 마스터 또는 슬레이브 드라이브로 인식한다.

Description

디스크 드라이브 인식 회로 및 방법{Circuit and method for detecting disc drive}
본 발명은 디스크 드라이브 구동 회로 및 방법에 관한 것으로, 보다 상세하게는 점퍼(Jumper) 없이도 디스크 드라이브의 상태(마스터, 슬레이브)를 인식하는 디스크 드라이브 인식 회로 및 방법에 관한 것이다.
CD-ROM 드라이브, DVD-롬 드라이브 또는 하드디스크 드라이브와 같은 디스크 드라이브(100)는 마스터/슬레이브/CSEL 상태를 나타내는 세팅핀(103)을 구비하고 있다. 도 1은 디스크 드라이브의 커넥터 핀을 보이기 위한 디스크 드라이브 배면 예시도 이다.
일반적으로, 디스크 드라이브(100)는 도 1에 도시된 바와 같이 오디오출력 단자(101), 마스터/슬레이브/CSEL 세팅핀(102), 인터페이스 단자(103), 전원입력 단자(104)를 구비하고 있다.
오디오출력 단자(101)는 사운드 카드의 오디오 신호 입력 단자에 연결되며, MA/SL/CS 세팅핀(102)은 디스크 드라이브(100)를 마스터, 슬레이브 또는 CSEL로 세팅하는데 이용된다. 인터페이스 단자(103)는 통산 40핀으로 이루어져 있으며 디스크 드라이브(100)와 호스트 컴퓨터(미도시) 사이의 제어신호 및 데이터 전송을 위해 사용된다. 도시되지는 않았지만 내부적으로 인터페이스 단자(103)의 28번 핀은 MA/SL/CS 세팅핀(102) 중 46번 핀에 연결되어 있다. 전원입력 단자(104)는 2개의 접지핀, 5V 전원 공급핀 및 12V 전원 공급핀으로 이루어져 있다.
도 2는 디스크 드라이브를 마스터(Master) 또는 슬레이브(Slave) 또는 CSEL(Cable select)로 설정하기 위한 세팅핀의 확대도 이고, 도 3은 종래의 디스크 드라이브 인식 회로도 이다.
도 2에서 점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 MA핀 41번 및 42번에 접속된 경우(도 2 및 도 3의 (a)), 도 3에서 41번 및 42번 핀은 로우 상태(접지)가 된다. 이렇게 되면 마이콤(미도시)으로 로우 신호가 출력되면서, 현재 디스크 드라이브(100)는 마스터로 인식된다.
도 2에서 점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 SL핀 43번 및 44번에 접속된 경우(도 2 및 도 3의 (b)), 도 3에서 43번 및 44번 핀은 하이 상태(+Vcc)가 된다. 이렇게 되면 마이콤(미도시)으로 하이 신호가 출력되면서, 현재 디스크 드라이브(100)는 슬레이브로 인식된다.
도 2에서 점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 CS핀 45번 및 46번에 접속된 경우(도 2 및 도 3의 (c)), 도 3에서 45번 및 46번 핀은 인터페이스 단자(103)의 28번 핀으로부터 입력되는 CSEL 신호에 따라 하이 상태 또는 로우 상태가 된다. 이렇게 되면 마이콤(미도시)으로 하이 신호 또는 로우 신호가 출력되면서, 현재 디스크 드라이브(100)는 마스터 또는 슬레이브로 인식된다.
디스크 드라이브(100)와 호스트 컴퓨터와의 통신에서는, 점퍼의 접속 여부에 따라 디스크 드라이브(100)의 마스터/슬레이브 상태가 결정되도록 되어 있다. 그러나, 사용자의 실수로 점퍼를 잘못 연결하였거나, 점퍼를 잃어버렸을 경우 디스크 드라이브(100)의 상태 인식이 제대로 안되거나 전혀 불가능하게 된다. 즉, 점퍼가 없을 경우 디스크 드라이브(100) 상태 인식이 되지 않기 때문에 반드시 점퍼가 있어야 한다.
도 3에서 점퍼가 없어도 디스크 드라이브(100) 상태 인식이 가능하도록 저항 (R32)을 추가하였다. 그러나 이 저항(R32)을 쇼트시키면, 디스크 드라이브 대 디스크 드라이브의 상태를 인식해야 하는 경우, 상태 인식 에러가 발생하게 된다. 즉, 두 개의 디스크 드라이브가 CS핀에 접속되어 있는 경우 마스터/슬레이브 검출이 가능하나, 두 개의 디스크 드라이브가 점퍼로 접속되지 않은 경우, 드라이브 상태 검출에 에러가 발생하게 된다.
본 발명이 이루고자 하는 기술적인 과제는 사용자의 실수로 점퍼가 오픈되었거나, 점퍼가 없을지라도 디스크 드라이브의 상태(마스터, 슬레이브)를 인식하는 디스크 드라이브 인식 회로 및 방법을 제공하는데 있다.
본 발명이 이루고자 하는 기술적인 과제를 해결하기 위한 디스크 드라이브 인식 회로는 디스크 드라이브의 제1, 제2 또는 제3 입력단으로 입력되는 신호에 따라 상기 디스크 드라이브를 마스터, 슬레이브 상태로 인식하는 회로로서, 상기 제1 입력단으로 소정 신호가 입력되면 호스트로부터 입력되는 CSEL 신호(마스터/슬레이브 판단신호)와 관계없이 상기 디스크 드라이브를 마스터 드라이브로 인식하는 마스터 인식회로부; 상기 제2 입력단으로 소정 신호가 입력되면, 상기 호스트로부터 입력되는 CSEL 신호와 관계없이 상기 디스크 드라이브를 슬레이브 드라이브로 인식하는 슬레이브 인식회로부; 및 상기 제3 입력단으로 소정 신호가 입력되거나, 상기 제1∼제3 입력단으로 어떠한 신호도 입력되지 않는 경우, 상기 호스트로부터 전송되는 CSEL 신호에 따라 상기 디스크 드라이브를 마스터 또는 슬레이브 드라이브로 인식하는 CSEL 인식회로부를 포함하는 것이 바람직하다.
본 발명에 있어서, 상기 마스터 인식회로부는 상기 제1 입력단과 출력단 사이에 접속되고, 제1 입력단으로 입력되는 신호의 레벨에 응답하여 상기 제1 입력단으로 입력되는 신호를 상기 출력단으로 전송하는 제1 버퍼를 구비하는 것을 특징으로 한다.
본 발명에 있어서, 상기 슬레이브 인식회로부는 상기 제2 입력단의 신호 레벨에 응답하여 상기 제2 입력단으로 입력되는 신호를 버퍼링하는 제2 버퍼; 및 상기 버퍼의 출력신호 및 상기 제2 입력단으로 입력되는 신호를 수신하고, 논리 연산하는 부정 논리합회로를 구비하는 것을 특징으로 한다.
본 발명에 있어서, 상기 CSEL 인식회로부는 호스트로부터 전송되는 CSEL 신호 또는 상기 제3 입력단으로 입력되는 신호를 반전시키는 인버터; 상기 인버터의 출력단에 접속되고, 상기 제1 입력단으로 입력되는 신호의 레벨에 응답하여 상기 인버터의 출력신호를 버퍼링하는 제3 버퍼; 및 상기 제2 버퍼의 출력단과 상기 제3 버퍼의 출력단 사이에 접속되고, 상기 제2 입력단으로 입력되는 신호 레벨에 응답하여 상기 제3 버퍼의 출력신호를 버퍼링하는 제4 버퍼를 구비하는 것을 특징으로 한다.
본 발명이 이루고자 하는 상기 기술적인 과제를 해결하기 위한 디스크 드라이브 인식 방법은 (a) 디스크 드라이브의 제1, 제2 또는 제3 입력단 중 어느 한 입력단으로 입력되는 신호에 따라 상기 디스크 드라이브를 마스터 또는 슬레이브 드라이브로 인식하는 단계; 및
(b) 상기 제3 입력단으로 소정 신호가 입력되거나, 상기 제1∼제3 입력단으로 어떠한 신호도 입력되지 않는 경우, 호스트로부터 전송되는 CSEL 신호(마스터/슬레이브 판단신호)에 따라 상기 디스크 드라이브를 마스터 또는 슬레이브 드라이브로 인식하는 것이 바람직하다.
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명한다.
도 4는 본 발명에 따른 디스크 드라이브 인식 회로도로서, 제1 버퍼(400-1)를 포함하는 마스터 인식회로부(400), 제2 버퍼(401-1) 및 논리 부정합 게이트(401-2)를 포함하는 슬레이브 인식회로부(401), 인버터(402-1), 제3 버퍼(402-2) 및 제4 버퍼(402-3)를 포함하는 CSEL 인식회로부(402)로 구성된다.
이어서, 도 1, 도 2 및 도 4를 참조하여 디스크 드라이브 인식회로를 상세히 설명한다.
일반적으로, 디스크 드라이브(100)의 점퍼(102-1) 신호가 로우상태인 경우, 호스트의 마이콤(미도시)은 디스크 드라이브(100)를 마스터 드라이브로 인식하고, 디스크 드라이브(100)의 점퍼(102-1) 신호가 하이상태인 경우, 호스트의 마이콤은 디스크 드라이브(100)를 슬레이브 드라이브로 인식한다.
첫 번째, 점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 MA핀 41번 및 42번(제1 입력단)에 접속된 경우(a), 마스터 인식회로부(400) 및 CSEL 인식회로부(402)가 동작한다.
점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 MA핀 41번 및 42번에 접속된 경우, 41번 및 42번 핀은 로우상태(접지)가 되고, 입력전원 Vcc는 저항 R42에서 모두 소모가 된다.
제1 버퍼(400-1)는 입력전원 Vcc의 상태에 따라 점퍼신호를 호스트의 마이콤(미도시)으로 출력한다. 입력전원 Vcc는 로우상태이나, 인버터를 통과하여 하이상태가 되어 제1 버퍼(400-1)는 동작하게 되고, 점퍼신호인 로우신호가 제1 버퍼(400-1)를 통하여 마이콤으로 전송된다.
이때 CSEL 인식회로부(402)도 신호를 전송한다. 그런데 제3 버퍼(402-2)의 동작 여부는 입력전원 Vcc에 따라 달라진다. 위에서 입력전원 Vcc가 저항 R42에서 모두 소모되었기 때문에 로우상태가 되어 제3 버퍼(402-2)를 동작시키지 못하는 디세이블 상태가 된다. 따라서, 마이콤으로부터 출력되는 CSEL 신호는 마스터 인식회로부(400)의 출력에 영향을 주지 않게 된다.
이와 같은 동작으로, 마이콤은 디스크 드라이브(100)를 마스터 드라이브로 인식한다.
두 번째, 점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 SL핀 43번 및 44번(제2 입력단)에 접속된 경우(b), 슬레이브 인식회로부(401) 및 CSEL 인식회로부(402)가 동작한다.
점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 SL핀 43번 및 44번에 접속된 경우, 43번 및 44번 핀은 로우상태(접지)가 되고, 입력전원 Vcc는 저항 R41에서 모두 소모가 된다.
제2 버퍼(401-1)는 입력전원 Vcc의 상태에 따라 점퍼신호를 출력한다. 입력전원 Vcc는 로우상태이나, 인버터를 통과하여 하이상태가 되어 제2 버퍼(401-1)는 동작하게 되고, 점퍼신호인 로우신호가 제2 버퍼(401-1))를 통하여 논리부정합 게이트(401-2)로 전송된다. 논리부정합 게이트(401-2)는 제2 버퍼(401-1)에서 출력되는 로우신호와 입력 점퍼신호인 로우신호를 논리부정합 처리하여 하이신호를 마이콤으로 출력한다.
이때 CSEL 인식회로부(402)도 신호를 전송한다. 그런데 제4 버퍼(402-3)의 동작 여부는 입력전원 Vcc에 따라 달라진다. 위에서 입력전원 Vcc가 저항 R41에서 모두 소모되었기 때문에 로우상태가 되어 제4 버퍼(402-3)를 동작시키지 못하는 디세이블 상태가 된다. 따라서, 마이콤으로부터 출력되는 CSEL 신호는 슬레이브 인식회로부(401)의 출력에 영향을 주지 않게 된다.
이와 같은 동작으로, 마이콤은 디스크 드라이브(100)를 슬레이브 드라이브로 인식한다.
세 번째, 점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 CS핀 45번 및 46번(제3 입력단)에 접속된 경우(c), CSEL 인식회로부(402)가 동작한다.
점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 CS핀 45번 및 46번에 접속된 경우, 45번 및 46번 핀은 마이콤에서 전송되는 CSEL신호에 따라 로우상태 또는 하이상태가 된다.
먼저, 마이콤에서 전송되는 CSEL신호가 로우신호인 경우, 인버터(402-1)는 로우신호를 인버팅하여 하이신호로 출력한다. 입력전원 Vcc는 하이상태이므로 제3 버퍼(402-2) 및 제4 버퍼(402-3)는 동작을 하게 된다. 따라서, 인버터(402-1)의 출력신호인 하이신호는 제3 버퍼(402-2) 및 제4 버퍼(402-3)를 통하여 논리부정합 게이트(401-2)로 입력된다. 논리부정합 게이트(401-2)는 제4 버퍼(402-3)의 출력신호인 하이신호와 44번핀의 로우신호(접지)를 논리부정합 처리하여 로우신호를 출력하게 된다. 따라서, 마이콤에서 전송되는 CSEL 신호가 로우신호인 경우, 디스크 드라이브(100)를 마스터 드라이브로 인식한다.
다음에, 마이콤에서 전송되는 CSEL신호가 하이신호인 경우, 인버터(402-1)는 하이신호를 인버팅하여 로우신호로 출력한다. 입력전원 Vcc는 하이상태이므로 제3 버퍼(402-2) 및 제4 버퍼(402-3)는 동작을 하게 된다. 따라서, 인버터(402-1)의 출력신호인 로우신호는 제3 버퍼(402-2) 및 제4 버퍼(402-3)를 통하여 논리부정합 게이트(401-2)로 입력된다. 논리부정합 게이트(401-2)는 제4 버퍼(402-3)의 출력신호인 로우신호와 44번핀의 로우신호(접지)를 논리부정합 처리하여 하이신호를 출력하게 된다. 따라서, 마이콤에서 전송되는 CSEL신호가 하이상태인 경우, 디스크 드라이브(100)를 슬레이브 드라이브로 인식한다.
네 번째, 점퍼(102-1)가 분실되거나 또는 점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 어느 세팅핀에도 접속되어 있지 않은 경우, CSEL 인식회로부(402)가 동작한다. 인터페이스 단자(103)의 28번 핀은 MA/SL/CS 세팅핀(102) 중 46번 핀에 연결되어 있기 때문에, 점퍼(102-1)의 연결이 없어도 CSEL 신호가 CSEL 인식회로부(402)로 입력된다.
먼저, 마이콤에서 전송되는 CSEL신호가 로우신호인 경우, 인버터(402-1)는 로우신호를 인버팅하여 하이신호로 출력한다. 입력전원 Vcc는 하이상태이므로 제3 버퍼(402-2) 및 제4 버퍼(402-3)는 동작을 하게 된다. 따라서, 인버터(402-1)의 출력신호인 하이신호는 제3 버퍼(402-2) 및 제4 버퍼(402-3)를 통하여 논리부정합 게이트(401-2)로 입력된다. 논리부정합 게이트(401-2)는 제4 버퍼(402-3)의 출력신호인 하이신호와 44번핀의 로우신호(접지)를 논리부정합 처리하여 로우신호를 출력하게 된다. 따라서, 마이콤에서 전송되는 CSEL신호가 로우신호인 경우, 디스크 드라이브(100)를 마스터 드라이브로 인식한다.
다음에, 마이콤에서 전송되는 CSEL신호가 하이신호인 경우, 인버터(402-1)는 하이신호를 인버팅하여 로우신호로 출력한다. 입력전원 Vcc는 하이상태이므로 제3 버퍼(402-2) 및 제4 버퍼(402-3)는 동작을 하게 된다. 따라서, 인버터(402-1)의 출력신호인 로우신호는 제3 버퍼(402-2) 및 제4 버퍼(402-3)를 통하여 논리부정합 게이트(401-2)로 입력된다. 논리부정합 게이트(401-2)는 제4 버퍼(402-3)의 출력신호인 로우신호와 44번핀의 로우신호(접지)를 논리부정합 처리하여 하이신호를 출력하게 된다. 따라서, 마이콤에서 전송되는 CSEL신호가 하이상태인 경우, 디스크 드라이브(100)를 슬레이브 드라이브로 인식한다.
도 5는 본 발명에 따른 디스크 드라이브 인식 방법의 동작을 보이는 흐름도로서, 점퍼(Jumper)가 세팅핀 중 41번 및 42번에 접속되었는지 판단하는 단계(500), CSEL 신호와 관계없이 디스크 드라이브를 마스터 드라이브로 인식하는 단계(501), 점퍼가 세팅핀 중 43번 및 44번에 접속되었는지 판단하는 단계(502), CSEL 신호와 관계없이 디스크 드라이브를 슬레이브 드라이브로 인식하는 단계(503), 점퍼가 세팅핀 중 45번 및 46번에 접속되었는지 판단하는 단계(504), 입력되는 CSEL 신호에 따라 디스크 드라이브를 마스터 드라이브 또는 슬레이브 드라이브로 인식하는 단계(505), 점퍼 분실 또는 점퍼가 어느 세팅핀에도 접속되어 있지 않은가를 판단하는 단계(506), 입력되는 CSEL 신호에 따라 디스크 드라이브를 마스터 드라이브 또는 슬레이브 드라이브로 인식하는 단계(507)로 구성된다.
이어서, 도 1, 도 2, 도 4 및 도 5를 참조하여 디스크 드라이브 인식 방법을 상세히 설명한다.
점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 MA핀 41번 및 42번(제1 입력단)에 접속된 경우, 마이콤으로부터 입력되는 CSEL 신호와 관계없이 디스크 드라이브(100)를 마스터 드라이브로 인식한다(500, 501단계). 일반적으로, 디스크 드라이브(100)의 점퍼(102-1) 신호가 로우상태인 경우, 호스트의 마이콤은 디스크 드라이브(100)를 마스터 드라이브로 인식한다. 점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 MA핀 41번 및 42번에 접속된 경우, 점퍼신호가 로우상태가 되고, 제1 버퍼(400-1)의 출력신호를 마이콤으로 출력한다. 제1 버퍼(400-1)는 입력전원 Vcc의 상태에 따라 동작이 결정된다. 입력전원 Vcc가 로우상태(저항 R42에서 모두 소모)이므로 인버터를 통한 하이신호가 제1 버퍼(400-1)를 동작시키고, 제1 버퍼(400-1)는 로우신호를 마이콤으로 출력한다. 이때 제3 버퍼(402-2)가 디세이블 된다. 입력전원 Vcc가 로우상태(저항 R42에서 모두 소모)이므로 로우신호가 제3 버퍼(402-2)를 동작을 중지시키게 된다. 따라서, 마이콤으로부터 출력되는 CSEL 신호는 마스터 인식회로부(400)의 출력에 영향을 주지 않게 된다. 이와 같은 방법으로, 마이콤은 디스크 드라이브(100)를 마스터 드라이브로 인식한다.
점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 SL핀 43번 및 44번(제2 이력단)에 접속된 경우, 마이콤으로부터 입력되는 CSEL 신호와 관계없이 디스크 드라이브(100)를 슬레이브 드라이브로 인식한다(502, 503단계). 일반적으로, 디스크 드라이브(100)의 점퍼(102-1) 신호가 하이상태인 경우, 호스트의 마이콤은 디스크 드라이브(100)를 슬레이브 드라이브로 인식한다. 점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 SL핀 43번 및 44번에 접속된 경우, 점퍼신호가 로우상태가 된다. 제2 버퍼(401-1)는 로우신호를 출력하고, 논리부정합 게이트(401-2)는 제2 버퍼(401-1)의 출력신호와 44번핀의 로우신호(접지)를 논리부정합 처리하여 하이신호를 마이콤으로 출력하게 된다. 이때 제4 버퍼(402-3)가 디세이블된다. 입력전원 Vcc가 로우상태(저항 R41에서 모두 소모)이므로 로우신호가 제4 버퍼(402-3)의 동작을 중지시키게 된다. 따라서, 마이콤으로부터 출력되는 CSEL 신호는 슬레이브 인식회로부(401)의 출력에 영향을 주지 않게 된다. 이와 같은 방법으로, 마이콤은 디스크 드라이브(100)를 슬레이브 드라이브로 인식한다.
점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 CS핀 45번 및 46에 접속된 경우, 마이콤으로부터 입력되는 CSEL 신호에 따라 디스크 드라이브(100)를 마스터 드라이브 또는 슬레이브 드라이브로 인식한다(504, 505단계). 마이콤에서 전송되는 CSEL신호는 인버터(402-1)를 통하여 인버팅되고, 입력전원 Vcc는 하이상태이므로 제3 버퍼(402-2) 및 제4 버퍼(402-3)는 동작을 하게 된다. 따라서, 인버터(402-1)의 출력신호가 제3 버퍼(402-2) 및 제4 버퍼(402-3)를 통하여 논리부정합 게이트(401-2)로 입력된다. 논리부정합 게이트(401-2)는 제4 버퍼(402-3)의 출력신호를 44번핀의 로우신호(접지)와 논리부정합 처리하여 신호를 출력한다. 따라서, 마이콤에서 전송되는 CSEL신호에 따라 디스크 드라이브(100)를 마스터 드라이브 또는 슬레이브 드라이브로 인식한다.
점퍼(102-1)가 분실되거나 또는 점퍼(102-1)가 MA/SL/CS 세팅핀(102) 중 어느 세팅핀에도 접속되어 있지 않은 경우, 마이콤으로부터 입력되는 CSEL 신호에 따라 디스크 드라이브(100)를 마스터 드라이브 또는 슬레이브 드라이브로 인식한다(506, 507단계). 인터페이스 단자(103)의 28번 핀은 내부적으로 MA/SL/CS 세팅핀(102) 중 46번 핀에 연결되어 있기 때문에, 점퍼(102-1)의 연결이 없어도 CSEL 신호가 CSEL 인식회로부(402)로 입력된다. 마이콤에서 전송되는 CSEL신호는 인버터(402-1)를 통하여 인버팅되고, 입력전원 Vcc는 하이상태이므로 제3 버퍼(402-2) 및 제4 버퍼(402-3)는 동작을 하게 된다. 따라서, 인버터(402-1)의 출력신호가 제3 버퍼(402-2) 및 제4 버퍼(402-3)를 통하여 논리부정합 게이트(401-2)로 입력된다. 논리부정합 게이트(401-2)는 제4 버퍼(402-3)의 출력신호를 44번핀의 로우신호(접지)와 논리부정합 처리하여 신호를 출력한다. 따라서, 마이콤에서 전송되는 CSEL신호에 따라 디스크 드라이브(100)를 마스터 드라이브 또는 슬레이브 드라이브로 인식한다.
이제까지 본 발명에 대하여 그 바람직한 실시 예들을 중심으로 살펴보았다. 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자는 본 발명이 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 변형된 형태로 구현될 수 있음을 이해할 수 있을 것이다. 그러므로 개시된 실시 예들은 한정적인 관점이 아니라 설명적인 관점에서 고려되어야 한다. 본 발명의 범위는 전술한 설명이 아니라 특허청구범위에 나타나 있으며, 그와 동등한 범위 내에 있는 모든 차이점은 본 발명에 포함된 것으로 해석되어야 할 것이다.
상술한 바와 같이 본 발명에 따르면, 사용자의 실수로 점퍼가 오픈되었거나, 점퍼가 없을지라도 디스크 드라이브가 마스터 상태인지 슬레이브 상태있지 인식할 수 있게 된다.
도 1은 디스크 드라이브의 커넥터 핀을 보이기 위한 디스크 드라이브 배면 예시도 이다.
도 2는 디스크 드라이버를 마스터(Master) 또는 슬레이브(Slave) 또는 CSEL(Cable select)로 설정하기 위한 세팅핀의 확대도 이다.
도 3은 종래의 디스크 드라이브 인식 회로도 이다.
도 4는 본 발명에 따른 디스크 드라이브 인식 회로도 이다.
도 5는 본 발명에 따른 디스크 드라이브 인식 방법의 동작을 보이는 흐름도 이다.

Claims (5)

  1. 디스크 드라이브의 제1, 제2 또는 제3 입력단으로 입력되는 신호에 따라 상기 디스크 드라이브를 마스터, 슬레이브 상태로 인식하는 회로로서,
    상기 제1 입력단으로 소정 신호가 입력되면 호스트로부터 입력되는 CSEL 신호(마스터/슬레이브 판단신호)와 관계없이 반전된 상기 제1 입력신호 레벨에 응답하여, 버퍼링된 상기 제1 입력신호로부터 상기 디스크 드라이브를 마스터 드라이브로 인식하는 마스터 인식회로부;
    상기 제2 입력단으로 소정 신호가 입력되면, 상기 호스트로부터 입력되는 CSEL 신호와 관계없이 반전된 상기 제2 입력신호 레벨에 응답하여, 버퍼링된 제2 입력신호 및 상기 제2 입력신호를 논리연산한 결과로부터 상기 디스크 드라이브를 슬레이브 드라이브로 인식하는 슬레이브 인식회로부; 및
    상기 제3 입력단으로 소정 신호가 입력되거나, 상기 제1∼제3 입력단으로 어떠한 신호도 입력되지 않는 경우, 상기 호스트로부터 전송되는 CSEL 신호 또는 상기 제3 입력신호를, 상기 제1 입력신호 레벨 및 상기 제2 입력신호 레벨에 따라 버퍼링하여 논리연산한 결과로부터 상기 디스크 드라이브를 마스터 또는 슬레이브 드라이브로 인식하는 CSEL 인식회로부를 포함하는 디스크 드라이브 회로.
  2. 제 1항에 있어서, 상기 마스터 인식회로부는
    상기 제1 입력단과 출력단 사이에 접속되고, 제1 입력단으로 입력되는 신호의 레벨에 응답하여 상기 제1 입력단으로 입력되는 신호를 상기 출력단으로 전송하는 제1 버퍼를 구비하는 것을 특징으로 하는 드라이브 인식회로.
  3. 제 1항에 있어서, 상기 슬레이브 인식회로부는
    상기 제2 입력단의 신호 레벨에 응답하여 상기 제2 입력단으로 입력되는 신호를 버퍼링하는 제2 버퍼; 및
    상기 버퍼의 출력신호 및 상기 제2 입력단으로 입력되는 신호를 수신하고, 논리 연산하는 부정 논리합회로를 구비하는 것을 특징으로 하는 드라이브 인식회로.
  4. 제 1항에 있어서, 상기 CSEL 인식회로부는
    호스트로부터 전송되는 CSEL 신호 또는 상기 제3 입력단으로 입력되는 신호를 반전시키는 인버터;
    상기 인버터의 출력단에 접속되고, 상기 제1 입력단으로 입력되는 신호의 레벨에 응답하여 상기 인버터의 출력신호를 버퍼링하는 제3 버퍼; 및
    상기 제2 버퍼의 출력단과 상기 제3 버퍼의 출력단 사이에 접속되고, 상기 제2 입력단으로 입력되는 신호 레벨에 응답하여 상기 제3 버퍼의 출력신호를 버퍼링하는 제4 버퍼를 구비하는 것을 특징으로 하는 디스크 드라이브 인식 회로.
  5. (a) 디스크 드라이브의 상기 제1 입력단으로 소정 신호가 입력되면 호스트로부터 입력되는 CSEL 신호(마스터/슬레이브 판단신호)와 관계없이 반전된 상기 제1 입력신호 레벨에 응답하여, 버퍼링된 상기 제1 입력신호로부터 상기 디스크 드라이브를 마스터 드라이브로 인식하는 단계;
    (b) 상기 디스크 드라이브의 제2 입력단으로 소정 신호가 입력되면, 상기 호스트로부터 입력되는 CSEL 신호와 관계없이 반전된 상기 제2 입력신호 레벨에 응답하여, 버퍼링된 제2 입력신호 및 상기 제2 입력신호를 논리연산한 결과로부터 상기 디스크 드라이브를 슬레이브 드라이브로 인식하는 단계; 및
    (c) 상기 디스크 드라이브의 제3 입력단으로 소정 신호가 입력되거나, 상기 제1∼제3 입력단으로 어떠한 신호도 입력되지 않는 경우, 상기 호스트로부터 전송되는 CSEL 신호 또는 상기 제3 입력신호를, 상기 제1 입력신호 레벨 및 상기 제2 입력신호 레벨에 따라 버퍼링하여 논리연산한 결과로부터 상기 디스크 드라이브를 마스터 또는 슬레이브 드라이브로 인식하는 단계를 포함하는 디스크 드라이브 인식 방법.
KR10-2003-0028599A 2003-05-06 2003-05-06 디스크 드라이브 인식 회로 및 방법 KR100518570B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR10-2003-0028599A KR100518570B1 (ko) 2003-05-06 2003-05-06 디스크 드라이브 인식 회로 및 방법
CNB2004100367093A CN100449635C (zh) 2003-05-06 2004-04-27 检测盘驱动器状态的方法和系统
JP2004137800A JP4578855B2 (ja) 2003-05-06 2004-05-06 ディスクドライブの状態認識方法及びシステム
US10/840,101 US7334053B2 (en) 2003-05-06 2004-05-06 Method and system for detecting state of disc drive

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0028599A KR100518570B1 (ko) 2003-05-06 2003-05-06 디스크 드라이브 인식 회로 및 방법

Publications (2)

Publication Number Publication Date
KR20040095007A KR20040095007A (ko) 2004-11-12
KR100518570B1 true KR100518570B1 (ko) 2005-10-04

Family

ID=33509591

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0028599A KR100518570B1 (ko) 2003-05-06 2003-05-06 디스크 드라이브 인식 회로 및 방법

Country Status (4)

Country Link
US (1) US7334053B2 (ko)
JP (1) JP4578855B2 (ko)
KR (1) KR100518570B1 (ko)
CN (1) CN100449635C (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100604893B1 (ko) * 2004-08-14 2006-07-28 삼성전자주식회사 호스트 시스템과 주변 장치 사이의 통신 파라메터 설정 방법
US7949825B2 (en) * 2007-04-10 2011-05-24 At&T Intellectual Property I, Lp Disk array synchronization using power distribution
JP5064551B2 (ja) * 2010-11-10 2012-10-31 東芝テック株式会社 Hdd取付基板および電子機器

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2501746B2 (ja) * 1993-03-04 1996-05-29 インターナショナル・ビジネス・マシーンズ・コーポレイション ディスク駆動装置
KR100271969B1 (ko) * 1997-12-31 2000-11-15 윤종용 디스크드라이브의마스터/슬레이브설정방법
US6145019A (en) * 1998-03-02 2000-11-07 Hewlett-Packard Company Unconfigured device that automatically configures itself as the primary device if no other unconfigured device is present
US6349345B1 (en) * 1999-01-29 2002-02-19 Hewlett-Packard Company Autoconfigurable device that provisionally configures itself as the primary or secondary peripheral device depending on if another peripheral device is present
JP2001022527A (ja) * 1999-07-12 2001-01-26 Nec Niigata Ltd コンピュータ内蔵hddへの外部からのアクセス方式
US6647436B1 (en) * 2000-08-02 2003-11-11 Hewlett-Packard Development Company, L.P. Selection apparatus and method
KR20010016403A (ko) * 2000-12-08 2001-03-05 한동일 컴퓨터시스템의 복수의 보조기억장치의 효율적 사용을위한 선택방법과 선택회로
KR100365925B1 (ko) * 2000-12-19 2002-12-31 삼성전자 주식회사 휴대용 컴퓨터 및 휴대용 컴퓨터의 마스터 디바이스 및슬래이브 디바이스 자동설정방법
JP3799471B2 (ja) * 2000-12-25 2006-07-19 住友電装株式会社 マイコンの仕向設定方法およびマイコンの仕向設定システム
US6874060B2 (en) * 2001-12-07 2005-03-29 Dell Products L.P. Distributed computer system including a virtual disk subsystem and method for providing a virtual local drive

Also Published As

Publication number Publication date
US20050052979A1 (en) 2005-03-10
US7334053B2 (en) 2008-02-19
JP4578855B2 (ja) 2010-11-10
JP2004334880A (ja) 2004-11-25
KR20040095007A (ko) 2004-11-12
CN100449635C (zh) 2009-01-07
CN1551203A (zh) 2004-12-01

Similar Documents

Publication Publication Date Title
US7533209B2 (en) Universal serial bus circuit which detects connection status to a USB host
US7840194B2 (en) Transmitting circuit, receiving circuit, interface switching module and interface switching method for SATA and SAS interfaces
US6691201B1 (en) Dual mode USB-PS/2 device
US7934946B2 (en) Media power protection system and method
JP2004021993A (ja) 周辺機器のインタフェース装置及び周辺機器の優先順位制御方法
US20060146485A1 (en) Cable presence detection
WO2018107491A1 (zh) 一种数据传输方法及设备
JP2008203981A (ja) 電源制御回路
US20080126589A1 (en) Systems and Methods for Selectively Connecting a Data Port to One of Multiple Peripheral Device Ports
WO2004095250A1 (ja) Usbアップストリームデバイス、usbコネクタ、およびusbケーブル
KR100518570B1 (ko) 디스크 드라이브 인식 회로 및 방법
US6647436B1 (en) Selection apparatus and method
US20070047537A1 (en) Expandable structure for peripheral storage device
US20020084988A1 (en) Apparatus and method for automatically detecting USB mode and PS/2 mode computer keyboard
US5721497A (en) Cold termination for a bus
JP2002163051A (ja) 電子機器、usbコネクタ機構、及びusbデバイス接続用ケーブル
JP3901143B2 (ja) インバータ装置
JP2593633Y2 (ja) 磁気記録装置
JP4526837B2 (ja) カード認識システム
JP4526836B2 (ja) カード認識システムと新カード認識方法
CN112346370B (zh) 钱箱系统及其控制方法
JP4411104B2 (ja) パッシブカードアダプタ
JP7091456B2 (ja) 車載電子制御装置
US7783929B2 (en) Controller for a disk, disk enclosure device, disk array apparatus, method for detecting a fault of disk enclosure device, and signal-bearing medium
KR20050072615A (ko) Usb포트 검사장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120831

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20130902

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140827

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee