CN100449635C - 检测盘驱动器状态的方法和系统 - Google Patents

检测盘驱动器状态的方法和系统 Download PDF

Info

Publication number
CN100449635C
CN100449635C CNB2004100367093A CN200410036709A CN100449635C CN 100449635 C CN100449635 C CN 100449635C CN B2004100367093 A CNB2004100367093 A CN B2004100367093A CN 200410036709 A CN200410036709 A CN 200410036709A CN 100449635 C CN100449635 C CN 100449635C
Authority
CN
China
Prior art keywords
contact pin
group
disk drive
impact damper
lug plate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2004100367093A
Other languages
English (en)
Other versions
CN1551203A (zh
Inventor
洪圣民
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Samsung Storage Technology Korea Corp
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN1551203A publication Critical patent/CN1551203A/zh
Application granted granted Critical
Publication of CN100449635C publication Critical patent/CN100449635C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Feeding And Guiding Record Carriers (AREA)
  • Electronic Switches (AREA)

Abstract

一种用于检测盘驱动器状态的方法和系统。当接线片被设置为表示所述盘驱动器处于电缆选择状态时或接线片丢失时,从主机输入电缆选择信号,并且选通所述电缆选择信号来确定所述盘驱动器的状态。当所述接线片存在并且被设置为表示所述盘驱动器处于主动状态或从动状态时,阻止所述电缆选择信号确定所述盘驱动器的状态。另外,当接线片存在并且被设置为表示所述盘驱动器处于电缆选择状态时,所述电缆选择信号指定所述盘驱动器的状态。

Description

检测盘驱动器状态的方法和系统
技术领域
本发明涉及′一种用于盘驱动器的方法和系统,尤其涉及一种用于检测甚至没有接线片的盘驱动器的状态,即主动(MA)或从动(SL)状态的方法和系统。
背景技术
盘驱动器100,诸如CD-ROM驱动器、DVD-ROM驱动器、或者硬盘驱动器,包括表示主动(MA)、从动(SL)、或电缆选择(CSEL)状态的设置插头102。图1是盘驱动器的后视图,示出了盘驱动器的连接插头。
如图1所示,盘驱动器100通常包括音频输出端101、MA/SL/CSEL设置插头102、接口端103、以及电源输入端104。
音频输出端101连接到声卡的音频信号输入端,MA/SL/CSEL设置插头102用于将盘驱动器100设置为MA、SL、或CSEL状态中的一种。接口端103通常由40个针脚形成,用于在盘驱动器100与主机(未示出)之间发送控制信号和数据。尽管没有示出,接口端103的插针28内部连接到MA/SL/CSEL设置插头102的插针46。电源输入端104由两个接地插针、5V电源插针、以及12V电源插针组成。
图2是设置插头的放大图,设置插头用于将盘驱动器设置为主动(MA)、从动(SL)、和电缆选择(CSEL)状态中的一种,图3是根据现有技术的盘驱动器的检测电路图。
如图2所示,在图2和3的示例(a)中接线片102-1连接到MA/SL/CSEL设置插头102中的MA插针41和42的情况下,图3中的插针41和42处于低(或接地)状态。在这种情况下,将低信号输出到主机中的微计算机(未示出),并且盘驱动器100被检测为MA驱动器。
另外,在图2和3的示例(b)中接线片102-1连接到MA/SL/CSEL设置插头102中的SL插针43和44的情况下,图3中的插针43和44处于高状态(+Vcc)。在这种情况下,将高信号输出到主机中的微计算机(未示出),并且盘驱动器100被检测为SL驱动器。
而且,在图2和3的示例(c)中接线片102-1连接到MA/SL/CSEL设置插头102中的CSEL插针45和46的情况下,图3中的CSEL插针45和46根据从接口端103的插针28输入的CSEL信号而处于高和低状态的一种。在这种情况下,将高和低信号的一种输出到主机中的微计算机(未示出),并且盘驱动器100被检测为MA和SL驱动器的一种。
在盘驱动器100与主机之′间的通信中,驱动器100的状态,不管是处于MA还是SL状态,都根据接线片102-1所连接的位置来确定。然而,如果接线片102-1由于用户错误而被错误地连接或者该接线片丢失,则不能或者几乎不能检测到盘驱动器100的状态。也就是,在这种形势下接线片102-1是重要的元件。
在图3中,增加电阻R32,从而可以在没有接线片102-1的情况下检测盘驱动器100。然而,如果电阻R32短路,则当检测盘驱动器100的状态时,尤其当检测两个盘驱动器的状态时会出现错误。也就是,当两个盘驱动器连接到CSEL插针时,可以检测到MA和SL驱动器中的一种;然而当两个盘驱动器不经由接线片连接时,则当检查盘驱动器的状态时会出现错误。
在美国专利号5796684中公开了一个用于检测盘驱动器的上述方法的示例性应用。
因此,期望一种能够可靠地检测盘驱动器状态的机制,甚至当由于用户没有设置跳线片而跳线片不存在或者当跳线片丢失时。
发明内容
本发明提供这样一种可靠的方法和系统,即当由于用户错误接线片断开或因为接线片丢失时,检测盘驱动器是否处于主动(MA)或从动(SL)状态。
在用于检测盘驱动器状态的方法和系统中,从主机输入电缆选择信号。当接线片被设置为表示所述盘驱动器处于电缆选择状态时或接线片丢失时,选通所述电缆选择信号来确定所述盘驱动器的状态。
未丢失的所述接线片被设置为表示所述盘驱动器是否处于主动状态、从动状态、或电缆选择状态。在本发明的一个示例实施例中,接通电缆选择检测电路内的至少一个缓冲器,以便将所述电缆选择信号连接到逻辑失配门,所述逻辑失配门具有表示所述盘驱动器状态的输出。
在本发明的另一个示例实施例中,当所述接线片被设置为表示所述盘驱动器处于主动状态或从动状态时,阻止所述电缆选择信号确定所述盘驱动器的状态。在那种情况的示例实施例中,关闭至少一个缓冲器,以便将电缆选择信号与表示盘驱动器状态的输出中断开。
在本发明的另一个示例实施例中,当所述接线片被设置为表示所述盘驱动器处于主动状态时,输出用于表示所述盘驱动器处于主动状态的第一逻辑电平。另外在那种情况下,当所述接线片被设置为表示所述盘驱动器处于从动状态时,输出用于表示所述盘驱动器处于从动状态的第二逻辑电平。
在本发明的一个示例实施例中,当所述接线片被设置为表示所述盘驱动器处于主动状态时,接通主动检测电路内的第一缓冲器以输出所述第一逻辑电平。而且在该实施例中,当所述接线片被设置为表示所述盘驱动器处于从动状态时,接通从动检测电路内的第二缓冲器,用以使逻辑失配门输出所述第二逻辑电平。
以这种方式,即使当由于用户错误接线片断开或因为接线片丢失时,也可以根据电缆选择信号,使用诸如缓冲器和逻辑门的门电路来可靠地检测盘驱动器的状态。另一方面,当接线片被设置为表示所述盘驱动器处于主动状态或从动状态时,存在的接线片指定所述盘驱动器的状态。而且,当接线片存在并且被设置为表示所述盘驱动器处于电缆选择状态时,使用电缆选择信号来指定所述盘驱动器的状态。
附图说明
通过参考附图详细描述本发明的示例性实施例,本发明的上面和其他特征以及优点将变得更加明显,其中:
图1是盘驱动器的后视图,示出了盘驱动器的连接插头;
图2是将盘驱动器设置为主动(MA)、从动(SL)、或电缆选择(CSEL)状态的设置插头的放大图;
图3是根据现有技术的盘驱动器的检测电路图;
图4是根据本发明一个实施例的盘驱动器的检测电路图;以及
图5是图解根据本发明一个实施例的用于检测盘驱动器的方法的流程图。
具体实施方式
将参考附图来更全面地描述本发明,在所述附图中示出了本发明的示例性实施例。
图4示出了根据本发明一个实施例的盘驱动器检测电路的组件。图4的盘驱动器检测电路可以形成盘驱动器的一部分,或可以与盘驱动器分离地放置,用以检测盘驱动器的状态。参考图4,盘驱动器检测电路包括:包含第一缓冲器400-1的主动(MA)检测电路400;和包含第二缓冲器401-1以及逻辑失配门401-2的从动(SL)检测电路401。图4的盘驱动器检测电路也包括电缆选择(CSEL)检测电路402,该电缆选择(CSEL)检测电路402包括反相器402-1、第三缓冲器402-2、以及第四缓冲器402-3。
现在将参考图1、2和4来详细解释盘驱动器电路的操作。另外,根据本发明一个示例性实施例,图4的盘驱动器检测电路通常根据图5的步骤流程来操作。
通常,当图4的盘驱动器检测电路的输出节点(即图4中靠近MICOM标记的节点)输出一个低状态时,主机中的微计算机(未示出)检测盘驱动器100为主动(MA)驱动器。或者,当图4的盘驱动器检测电路的输出节点输出一个高状态时,主机中的微计算机检测盘驱动器100为从动(SL)驱动器。
首先,考虑当接线片102-1连接到MA插针41和42时的情况(图5的步骤500),该MA插针41和42组成图2示例(a)的MA/SL/CSEL设置插头102中的第一输入端。在那种情况下,接线片102-1被设置为表示盘驱动器处于主动状态。而且在那种情况下,MA插针41和42处于图4中的低(或接地)状态,并且来自电源Vcc的功率完全消耗在电阻R42中。
而且在MA插针41和42接地的情况下,接通第一缓冲器400-1,以便将为低状态的接线片信号输出到主机中的微计算机(未示出)。微计算机也产生电缆选择信号CSEL,该电缆选择信号CSEL由电缆选择检测电路402在图4的标记为CSEL的输入节点输入。然而,因为到达第三缓冲器402-2的控制信号处于低状态,因此第三缓冲器402-2关闭。当第三缓冲器402-2关闭时,电缆选择信号CSEL从失配门401-2断开连接,并因此从图4的盘驱动器检测电路的输出断开连接。注意,图4的盘驱动器检测电路的输出是连接失配门401-2的输出与第一缓冲器400-1的节点。
因此,电缆选择信号CSEL对图4的盘驱动器检测电路的输出没有影响(图5的步骤501)。而且,由于当接线片102-1将MA插针41和42连接到低状态时图4的盘驱动器检测电路的输出被维持在第一逻辑电平(即低状态),因此微计算机检测盘驱动器100为MA驱动器(图5的步骤501)。
第二,考虑当接线片102-1连接到SL插针43和44的情况(图5的步骤502),所述SL插针43和44组成图2示例(b)的MA/SL/CSEL设置插头102中的第二输入端。在那种情况下,SL插针43和44处于低(或接地)状态,并且来自电源Vcc的功率完全消耗在电阻R41中。
而且那种情况下,接通第二缓冲器401-1,以便将为低状态的接线片信号输出到逻辑失配门402-1。为NOR门的逻辑失配门401-2输入从第二缓冲器401-1输出的低信号和SL插针44的低信号,并且将高信号输出到微计算机。
微计算机也产生电缆选择信号CSEL,该电缆选择信号CSEL由电缆选择检测电路402在图4的标记为CSEL的输入节点输入。然而,因为到达第四缓冲器402-3的控制信号处于低状态,因此第四缓冲器402-3关闭。当第四缓冲器402-3关闭时,电缆选择信号CSEL从失配门401-2断开连接,并因此从图4的盘驱动器检测电路的输出断开连接。
因此,电缆选择信号CSEL对图4的盘驱动器检测电路的输出没有影响(图5的步骤503)。而且,由于当接线片102-1将SL插针43和44连接到低状态时图4的盘驱动器检测电路的输出被维持在第二逻辑电平(即高状态),因此微计算机检测盘驱动器100为SL驱动器(图5的步骤503)。
第三,考虑当接线片102-1连接到CSEL插针45和46的情况(图5的步骤504),所述CSEL插针45和46组成图2示例(c)的MA/SL/CSEL设置插头102中的第三输入端。在那种情况下,CSEL插针45和46根据从微计算机发送的CSEL信号而处于低和高状态中的一种。
如果从微计算机发送的CSEL信号处于低状态,则反相器402-1对低信号进行反相,并且将其输出为高信号。由于接线片102-1连接到CSEL插针45和46,对第三和第四缓冲器402-2和402-3的控制信号的每一个处于高状态,从而第三和第四缓冲器402-2和402-3接通。
因此,作为反相器402-1的输出信号的高信号经由接通的第三缓冲器402-2和第四缓冲器402-3而连接到逻辑失配门401-2。为NOR门的逻辑失配门401-2输入由第四缓冲器402-3输出的高信号和SL插针44的低(或接地)信号,以便输出低信号。因此,当从微处理器发送的CSEL信号为低信号时,检测盘驱动器100为MA驱动器(图5的步骤505)。
或者,当从微计算机发送的CSEL信号处于高状态时,反相器402-1对该高信号进行反相,并且将其输出作为低信号。由于接线片102-1连接到CSEL插针45和46,对第三和第四缓冲器402-2和402-3的控制信号的每一个处于高状态,从而第三和第四缓冲器402-2和402-3接通。
因此,作为反相器402-1的输出信号的低信号经由接通的第三缓冲器402-2和第四缓冲器402-3而输入到逻辑失配门401-2。为NOR门的逻辑失配门401-2输入由第四缓冲器402-3输出的低信号和SL插针44的低(或接地)信号,以便输出高信号。因此,当从微处理器发送的CSEL信号为高信号时,检测盘驱动器100为SL驱动器(图5的步骤505)。
接着,考虑接线片102-1丢失或接线片102-1不连接到MA/SL/CSEL设置插头102中的任何设置插针的情况(图5的步骤506)。在那种情况下,CSEL检测电路402进行操作。接口端103的插针28连接到MA/SL/CSEL设置插头102中的CS插针46,因此,在没有连接接线片102-1的情况下仍由CSEL检测电路402输入CSEL信号。
如果从微计算机发送的CSEL信号处于低状态,反相器402-1对低信号进行反相,并且将其输出作为高信号。即使当接线片102-1不连接到图4中的任何插针41、42、43、44、45和46时,对第三和第四缓冲器402-2和402-3的控制信号的每一个处于高状态,因此第三和第四缓冲器402-2和402-3接通。
因此,作为反相器402-1的输出信号的高信号经由接通的第三缓冲器402-2和第四缓冲器402-3而输入到逻辑失配门401-2。为NOR门的逻辑失配门401-2输入由第四缓冲器402-3输出的高信号和SL插针44的低(或接地)信号,以便输出低信号。因此,当从微处理器发送的CSEL信号为低信号时,即使当接线片102-1不连接到任何插针41、42、43、44、45和46时,检测盘驱动器100为MA驱动器(图5的步骤507)。
或者,如果从微计算机发送的CSEL信号处于高状态,反相器402-1对该高信号进行反相,并且将其输出作为低信号。即使当接线片102-1不连接到图4中的任何插针41、42、43、44、45和46时,对第三和第四缓冲器402-2和402-3的控制信号的每一个处于高状态,因此第三和第四缓冲器402-2和402-3接通。因此,作为反相器402-1的输出信号的低信号经由接通的第三缓冲器402-2和第四缓冲器402-3而输入到逻辑失配门401-2。
为NOR门的逻辑失配门401-2输入由第四缓冲器402-3输出的低信号和SL插针44的低(或接地)信号,以便输出高信号。因此,当从微处理器发送的CSEL信号为高信号时,即使当接线片102-1不连接到任何插针41、42、43、44、45和46时,检测盘驱动器100为SL驱动器(图5的步骤507)。
以这种方式,在图4的盘驱动器检测电路内使用诸如缓冲器400-1、401-1、402-2和402-3以及逻辑门401-2和402-1来可靠地检测盘驱动器的状态。即使当由于用户错误而接线片102-1断开或因为接线片丢失,这种盘驱动器检测电路也能够根据电缆选择信号CSEL来检测盘驱动器的状态。另一方面,当接线片102-1被设置为表示盘驱动器处于主动状态或从动状态时,存在的接线片102-1指定盘驱动器的状态。而且,当接线片存在并且被设置为表示所述盘驱动器处于电缆选择状态时,使用电缆选择信号CSEL来指定所述盘驱动器的状态。
上述只用于示例,而不用于限制。例如,可以以其他类型的门元件而不是图4的示例实施例中的缓冲器和逻辑门来实现图4的盘驱动器检测电路。缓冲器400-1、401-1、402-2、以及402-3可以归纳为任何类型的受控门元件,例如对于另一个示例来说是开关。因此,本领域技术人员应当理解在不背离由所附权利要求定义的本发明的精神和范围的情况下,可以在形式和细节上做出各种各样的变化。
本申请要求于2003年5月6日向韩国知识产权局发文的韩国专利申请号2003-28599的优先权,在此全文引用作为参考。

Claims (16)

1.一种用于检测盘驱动器状态的方法,包括:
输入电缆选择信号;
将接线片设置在用于表示所述盘驱动器处于主动状态的第一组插针、用于表示所述盘驱动器处于从动状态的第二组插针、或用于表示所述盘驱动器处于电缆选择状态的第三组插针中的一组插针之上;以及
当所述接线片未被设置在所述第一、第二和第三组插针中的任意一组插针之上时,使用来自所述第一组插针和所述第二组插针中的至少一组插针的至少一个电压,用以控制至少一个门电路将所述电缆选择信号耦接到用于指示所述盘驱动器状态的输出端。
2.如权利要求1所述的方法,其中所述至少一个门电路包括:第一缓冲器,由在所述第一组插针之一上的第一电压控制;并且包括:第二缓冲器,由在所述第二组插针之一上的第二电压控制,所述第一缓冲器和所述第二缓冲器串联在所述输出端和具有施加于其上的电缆选择信号的插针之间。
3.如权利要求1所述的方法,还包括:
当所述接线片被设置在所述第一组插针和所述第二组插针中的任意一组插针之上时,使用来自在所述第一组插针和所述第二组插针中的至少一组插针的至少一个电压,用以控制所述至少一个门电路将所述电缆选择信号与所述输出端断开。
4.如权利要求2所述的方法,还包括:
当所述接线片被设置在所述第一组插针和所述第二组插针中的任意一组插针之上时,关断所述第一缓冲器和所述第二缓冲器中的至少一个,用以将所述电缆选择信号与所述输出端断开。
5.如权利要求1所述的方法,还包括:
当所述接线片被设置在所述第一组插针之上时,输出用于表示所述盘驱动器处于主动状态的第一逻辑电平;以及
当所述接线片被设置在所述第二组插针之上时,输出用于表示所述盘驱动器处于从动状态的第二逻辑电平。
6.如权利要求5所述的方法,还包括:
当所述接线片被设置在所述第一组插针之上时,接通用于输出所述第一逻辑电平的、包括所述至少一个门电路的第一缓冲器;以及
当所述接线片被设置在所述第二组插针之上时,接通用于使逻辑失配门输出所述第二逻辑电平的、包括所述至少一个门电路的第二缓冲器。
7.如权利要求2所述的方法,还包括:
当所述接线片被设置在所述第三组插针之上时,使用来自所述第一组插针和所述第二组插针的电压作为对所述第一缓冲器和所述第二缓冲器的控制信号来接通所述第一缓冲器和所述第二缓冲器。
8.一种用于检测盘驱动器的状态的方法,包括:
输入电缆选择信号;
当接线片被设置为表示所述盘驱动器处于电缆选择状态时或当接线片丢失时,选通所述电缆选择信号来确定所述盘驱动器的状态,所述选通步骤包括:
接通至少一个缓冲器,所述缓冲器将所述电缆选择信号连接到逻辑失配门,所述逻辑失配门具有表示所述盘驱动器状态的输出。
9.一种用于检测盘驱动器状态的系统,包括:
输入节点,用于输入电缆选择信号;
第一组插针,第二组插针,和第三组插针,其中,将接线片设置在用于表示所述盘驱动器处于主动状态的所述第一组插针、用于表示所述盘驱动器处于从动状态的所述第二组插针、或用于表示所述盘驱动器处于电缆选择状态的所述第三组插针中的一组插针之上;以及
至少一个门,由来自所述第一组插针和所述第二组插针中的至少一组插针的至少一个电压控制,用于当所述接线片未被设置在所述第一组插针、所述第二组插针、和所述第三组插针中的任意一组插针之上时,将所述电缆选择信号耦接到用于指示所述盘驱动器的状态的输出端。
10.如权利要求9所述的系统,其中所述至少一个门包括:第一缓冲器,由在所述第一组插针之一上的第一电压控制;并且包括:第二缓冲器,由在所述第二组插针之一上的第二电压控制,所述第一缓冲器和所述第二缓冲器串联在所述输出端和具有施加于其上的电缆选择信号的插针之间。
11.如权利要求9所述的系统,其中当所述接线片被设置在所述第一组插针和所述第二组插针中的任意一组插针之上时,来自所述第一组插针和所述第二组插针中的至少一组插针的至少一个电压控制所述至少一个门将所述电缆选择信号与所述输出端断开。
12.如权利要求11所述的系统,其中
当所述接线片被设置在所述第一组插针和所述第二组插针中的任意一组插针之上时,关断所述第一缓冲器和所述第二缓冲器中的至少一个,用以将所述电缆选择信号与所述输出端断开。
13.如权利要求9所述的系统,还包括:
主动检测电路,当所述接线片被设置在所述第一组插针之上时,输出用于表示所述盘驱动器处于主动状态的第一逻辑电平;以及
从动检测电路,当所述接线片被设置在所述第二组插针之上时,输出用于表示所述盘驱动器处于从动状态的第二逻辑电平。
14.如权利要求13所述的系统,还包括:
第一缓冲器,当所述接线片被设置在所述第一组插针之上时,该第一缓冲器在所述主动检测电路内被接通,以便输出所述第一逻辑电平;以及
第二缓冲器,当所述接线片被设置在所述第二组插针之上时,该第二缓冲器在所述从动检测电路内被接通,以便使得逻辑失配门输出所述第二逻辑电平。
15.如权利要求10所述的系统,其中:
当所述接线片被设置在所述第三组插针之上时,通过使用来自所述第一组插针和所述第二组插针的电压作为对所述第一缓冲器和所述第二缓冲器的控制信号,来接通所述第一缓冲器和所述第二缓冲器。
16.一种用于检测盘驱动器的状态的系统,包括:
输入节点,用于输入电缆选择信号;
至少一个门,当接线片被设置为表示所述盘驱动器处于电缆选择状态时或当接线片丢失时,选通所述电缆选择信号来确定所述盘驱动器的状态;以及
具有至少一个缓冲器的电缆选择检测电路,当接线片被设置为表示所述盘驱动器处于电缆选择状态或当接线片丢失时,所述至少一个缓冲器被接通,以便将所述电缆选择信号连接到逻辑失配门,所述逻辑失配门具有表示所述盘驱动器状态的输出。
CNB2004100367093A 2003-05-06 2004-04-27 检测盘驱动器状态的方法和系统 Expired - Fee Related CN100449635C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR28599/03 2003-05-06
KR28599/2003 2003-05-06
KR10-2003-0028599A KR100518570B1 (ko) 2003-05-06 2003-05-06 디스크 드라이브 인식 회로 및 방법

Publications (2)

Publication Number Publication Date
CN1551203A CN1551203A (zh) 2004-12-01
CN100449635C true CN100449635C (zh) 2009-01-07

Family

ID=33509591

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100367093A Expired - Fee Related CN100449635C (zh) 2003-05-06 2004-04-27 检测盘驱动器状态的方法和系统

Country Status (4)

Country Link
US (1) US7334053B2 (zh)
JP (1) JP4578855B2 (zh)
KR (1) KR100518570B1 (zh)
CN (1) CN100449635C (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100604893B1 (ko) * 2004-08-14 2006-07-28 삼성전자주식회사 호스트 시스템과 주변 장치 사이의 통신 파라메터 설정 방법
US7949825B2 (en) * 2007-04-10 2011-05-24 At&T Intellectual Property I, Lp Disk array synchronization using power distribution
JP5064551B2 (ja) * 2010-11-10 2012-10-31 東芝テック株式会社 Hdd取付基板および電子機器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5519882A (en) * 1993-03-04 1996-05-21 International Business Machines Corporation System for configuring a disk drive as a master or slave by either cable or local selection with only one jumper block or one switching device
US6145019A (en) * 1998-03-02 2000-11-07 Hewlett-Packard Company Unconfigured device that automatically configures itself as the primary device if no other unconfigured device is present
JP2001022527A (ja) * 1999-07-12 2001-01-26 Nec Niigata Ltd コンピュータ内蔵hddへの外部からのアクセス方式

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100271969B1 (ko) * 1997-12-31 2000-11-15 윤종용 디스크드라이브의마스터/슬레이브설정방법
US6349345B1 (en) * 1999-01-29 2002-02-19 Hewlett-Packard Company Autoconfigurable device that provisionally configures itself as the primary or secondary peripheral device depending on if another peripheral device is present
US6647436B1 (en) * 2000-08-02 2003-11-11 Hewlett-Packard Development Company, L.P. Selection apparatus and method
KR20010016403A (ko) * 2000-12-08 2001-03-05 한동일 컴퓨터시스템의 복수의 보조기억장치의 효율적 사용을위한 선택방법과 선택회로
KR100365925B1 (ko) * 2000-12-19 2002-12-31 삼성전자 주식회사 휴대용 컴퓨터 및 휴대용 컴퓨터의 마스터 디바이스 및슬래이브 디바이스 자동설정방법
JP3799471B2 (ja) * 2000-12-25 2006-07-19 住友電装株式会社 マイコンの仕向設定方法およびマイコンの仕向設定システム
US6874060B2 (en) * 2001-12-07 2005-03-29 Dell Products L.P. Distributed computer system including a virtual disk subsystem and method for providing a virtual local drive

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5519882A (en) * 1993-03-04 1996-05-21 International Business Machines Corporation System for configuring a disk drive as a master or slave by either cable or local selection with only one jumper block or one switching device
US6145019A (en) * 1998-03-02 2000-11-07 Hewlett-Packard Company Unconfigured device that automatically configures itself as the primary device if no other unconfigured device is present
JP2001022527A (ja) * 1999-07-12 2001-01-26 Nec Niigata Ltd コンピュータ内蔵hddへの外部からのアクセス方式

Also Published As

Publication number Publication date
CN1551203A (zh) 2004-12-01
US20050052979A1 (en) 2005-03-10
JP4578855B2 (ja) 2010-11-10
KR20040095007A (ko) 2004-11-12
JP2004334880A (ja) 2004-11-25
KR100518570B1 (ko) 2005-10-04
US7334053B2 (en) 2008-02-19

Similar Documents

Publication Publication Date Title
CA2204400C (en) Pcmcia autoconfigure pc card
EP2060978B1 (en) Circuits and methods for interconnecting bus systems
US20040088449A1 (en) USB unit control method and a USB unit controller
CN101727430B (zh) 一种板卡的热插拔方法和装置
US5672917A (en) Semiconductor power switch system
EP0716379B1 (en) Interface voltage control apparatus and method
JPH09319669A (ja) Pcカードシステム装置
JPH10301899A (ja) 電子機器及びインタフェース回路
US6647436B1 (en) Selection apparatus and method
WO2004095250A1 (ja) Usbアップストリームデバイス、usbコネクタ、およびusbケーブル
CN110032533A (zh) C型通用序列汇流排接口电路及其接脚旁路方法
US6181189B1 (en) Interface circuit switching between a source-input mode and a sink-input mode
CN100449635C (zh) 检测盘驱动器状态的方法和系统
US6886052B2 (en) Apparatus and method for automatically identifying between USB and PS/2 interface
US20210119762A1 (en) Serial bidirectional communication circuit and method thereof
US6948020B1 (en) Method and system for increasing control information from GPIOs
KR20000053744A (ko) 보안 기능을 가지는 컴퓨터 네트웍 전환장치
US7984213B2 (en) Control device for a USB interface and control method thereof
JP2001177543A (ja) バス接続機器および機器接続システム
CN101430637B (zh) 可检测独立冗余磁盘阵列设定的装置
JP3403347B2 (ja) キースイッチ回路
US6457083B1 (en) Communication on non-continuously sampled lines
KR200193570Y1 (ko) 보안 기능을 가지는 컴퓨터 네트웍 전환장치
CN112346370B (zh) 钱箱系统及其控制方法
CN218213859U (zh) 一种ttl串口定义自动识别装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: TOSHIBA SAMSUNG STORAGE TECHNO

Free format text: FORMER OWNER: SAMSUNG ELECTRONICS CO., LTD.

Effective date: 20140722

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20140722

Address after: Gyeonggi Do, South Korea

Patentee after: Toshiba Samsung Storage Technology Korea Co.,

Address before: Gyeonggi Do, South Korea

Patentee before: Samsung Electronics Co., Ltd.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090107

Termination date: 20170427