CN101430637B - 可检测独立冗余磁盘阵列设定的装置 - Google Patents

可检测独立冗余磁盘阵列设定的装置 Download PDF

Info

Publication number
CN101430637B
CN101430637B CN2007101669696A CN200710166969A CN101430637B CN 101430637 B CN101430637 B CN 101430637B CN 2007101669696 A CN2007101669696 A CN 2007101669696A CN 200710166969 A CN200710166969 A CN 200710166969A CN 101430637 B CN101430637 B CN 101430637B
Authority
CN
China
Prior art keywords
coupled
raid
hardware
signal
resistance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2007101669696A
Other languages
English (en)
Other versions
CN101430637A (zh
Inventor
王喆
刘士豪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inventec Corp
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to CN2007101669696A priority Critical patent/CN101430637B/zh
Publication of CN101430637A publication Critical patent/CN101430637A/zh
Application granted granted Critical
Publication of CN101430637B publication Critical patent/CN101430637B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

本发明公开了一种可检测独立冗余磁盘阵列(RAID)设定的装置,此装置适用于一串列连接SCSI(Serial Attached SCSI,SAS)控制模块。此装置包括一电阻、一电位检测电路以及一通用型的输入输出管理电路。第一电阻的一端耦接至一工作电压,其另一端耦接至SAS控制模块的一第一端。电位检测电路具有一输入端耦接至所述第一端,并且具有一输出端耦接至SAS控制模块的硬件使能端。此通用型的输入输出管理电路耦接至所述输出端。此装置运用电位检测电路所响应的信号电平变化来得知RAID钥是否有插,从而知道是硬件RAID还是软件RAID的设定状态。

Description

可检测独立冗余磁盘阵列设定的装置
技术领域
本发明是关于一种检测独立冗余磁盘阵列设定的装置,且特别是关于一种用于检测特定独立冗余磁盘阵列控制模块的设定状态的装置。
背景技术
在服务器的系统架构中采用串列连接SCSI(Serial Attached SCSI,SAS)的高速存储硬盘接口标准。请参照图1所绘示的服务器的硬盘架构图。主板传送信号给硬盘105的方式:南桥/北桥103透过周边组件互连(Peripheral Component Interconnect,PCI)电脑总线107将信号传送给SAS控制器101,SAS控制器101再传送SAS信号109给硬盘105。由于中国国内的服务器制造厂商对于SAS控制器是向国外购得,因此服务器制造厂商对于SAS控制器的需求非常依赖国外零组件供应商,而目前提供SAS方案的主要供应商有:一是美商巨积(LSI)公司,另一是新加坡商博通(Broadcom)公司。
图1所示硬盘105是采用独立冗余磁盘阵列(Redundant Array of Independent Disks,RAID),将多台硬盘透过SAS控制器结合成虚拟单台大容量的硬盘使用。请参照图2,图2绘示了一种使用外商公司所生产的SAS控制器的电路图,这种连接方式会有诸多设计不便之处:由于受限于外商所提供的SAS控制器不允许服务器的通用型的输入输出(General Purpose Input/Output,GPIO)管理电路201读取SAS控制器101的RAID设定模式,因此GPIO管理电路201不能直接地得知是硬件RAID模式或是软件RAID模式,在设计上需要花费相当劳力来解读RAID设定模式;另外,当服务器设定硬件RAID模式时,GPIO管理电路201的输出端TG-1还必需送出一GPIO信号给SAS控制器101的硬件使能端TS-2,并且SAS控制器101的软硬件设定端TS-1必须耦接至控制器专属RAID插座203的第二端PIN-2,此插座203还必需配合一插座专属的RAID钥(未绘示)来选择串列连接SCSI控制器101的软件设定或是硬件设定。RAID钥插入(或压入)插座203后,会使插座的第一端PIN-1与第三端PIN-3具有相连特性。
对于使用国外的SAS控制器,技术方面一直滞留于国外零组件供应商所提供的电路设计,先前技术的作法无法让主板知道是否有RAID钥插上,并且从BIOS或基板管理控制器难以得知是硬件RAID还是软件RAID的设定状态,并且GPIO管理电路201还必需额外送出一个信号来控制SAS控制器101。
发明内容
本发明的目的是提供一种可检测独立冗余磁盘阵列(Redundant Array of Independent Disks,RAID)设定的装置,当RAID钥插上时,此装置运用电位检测电路所响应的信号电平变化来得知RAID钥是否有插,从而知道使用者是硬件RAID还是软件RAID的设定状态。
本发明提出一种可检测独立冗余磁盘阵列(RAID)设定之装置,此装置适用于一串列连接SCSI(Serial Attached SCSI,SAS)控制模块。此SAS控制模块包括一SAS控制器、一独立冗余磁盘阵列的钥以及一独立冗余磁盘阵列的插座。SAS控制器具有一软硬件设定端与一硬件使能端。插座具有一第一端、一第二端与一第三端,此第二端耦接至SAS控制器的软硬件设定端,此第三端耦接至一接地电位,其中RAID插座与RAID钥用以选择串列连接SCSI控制器的软件/硬件设定,当此RAID钥插入RAID插座时则第一端与第三端具有接地电位的电性。此装置包括一第一电阻、一电位检测电路以及一通用型的输入输出(General Purpose Input/Output,GPIO)管理电路。第一电阻的一端耦接至一工作电压,其另一端耦接至第一端。电位检测电路具有一输入端耦接至第一端,并且具有一输出端耦接至SAS控制器的硬件使能端。此GPIO管理电路耦接至所述输出端。
上述装置,在一实施例中,电位检测电路包括一第二电阻以及一场效应管。第二电阻的一端耦接至工作电压。晶体管MOS,其一栅极耦接至该第一端,其一第一极耦接至第二电阻的另一端,其一第二极耦接至接地电位,其中电位检测电路的输入端为栅极与第一端的耦接处,电位检测电路的输出端为第一极与第二电阻的另一端的耦接处。其中晶体管MOS的第一极为源极而第二极为漏极,或者晶体管MOS的第一极为漏极而第二极为源极。
上述装置,在一实施例中,电位检测电路为一缓冲器。
上述装置,在一实施例中,电位检测电路为一反相器。
上述装置,在一实施例中,若RAID钥未插入插座时则输出端输出一第一信号,若RAID钥插入插座时则输出端输出一第二信号,其中第一信号使SAS控制器开启独立冗余磁盘阵列功能。
上述装置,在一实施例中,第一信号为逻辑1电平,第二信号为逻辑0电平。
上述装置,在一实施例中,GPIO管理电路通过接收第一信号或第二信号来得知RAID的设定为下列其中之一:一硬件RAID模式与一软件RAID模式。
本发明因采用电位检测电路所响应的信号电平变化来得知RAID钥是否有插,因此装置从而知道处于硬件RAID还是软件RAID的设定状态,并且GPIO管理电路节省使用一GPIO输出端的使用,不用再额外送出一个信号来控制SAS控制器。
为让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举本发明的实施例,并配合附图作详细说明如下。
附图说明
图1为服务器的硬盘架构图。
图2为一种常规的SAS控制器的电路图。
图3是绘示根据本发明示范性实施例的可检测独立冗余磁盘阵列(RAID)设定的装置的电路图。
图4是根据本发明另一实施例的可检测RAID设定的装置的电路图。
具体实施方式
本发明的示范性实施例现将以详细的实施方式来作为参考,在附图中说明所述示范性实施例的实例。在可能的情况下,将在图式中始终使用相同参考图示符号来指代相同或相似的部分。
图3是绘示根据本发明示范性实施例的可检测独立冗余磁盘阵列(Redundant Array of Independent Disks,RAID)设定的装置的电路图。图3的实施例绘示了可检测RAID设定的装置300与串列连接SCSI(Serial Attached SCSI,SAS)控制模块303。
可检测RAID设定的装置300所要检测的信号是来自SAS控制模块303,因此先介绍此SAS控制模块303,SAS控制模块303包括SAS控制器101、独立冗余磁盘阵列(RAID)的钥(未绘示)以及独立冗余磁盘阵列(RAID)的插座203。SAS控制器101具有软硬件设定端TS-1与硬件使能端TS-2。插座203具有第一端PIN-1、第二端PIN-2与第三端PIN-3,此第二端PIN-2耦接至SAS控制器101的软硬件设定端TS-1,此第三端PIN-3耦接至接地电位GND,其中RAID插座203与RAID钥用以选择SAS控制器101的软件/硬件设定,当RAID钥插入其专属的插座203时会使第一端PIN-1与第三端PIN-3相连,因此第一端PIN-1与第三端PIN-3具有与接地电位相同的电性。
装置300包括第一电阻R1、电位检测电路301以及通用型的输入输出(General Purpose Input/Output,GPIO)管理电路302。装置300的各组件的电路耦接方式如下:第一电阻R1的一端耦接至工作电压VCC,其另一端耦接至插座203的第一端PIN-1;电位检测电路301具有一输入端耦接至第一端PIN-1,并且具有一输出端耦接至SAS控制器101的硬件使能端TS-2;GPIO管理电路302耦接至电位检测电路301的输出端。
举例来说,当RAID钥插入插座203,表示使用者设定硬件RAID模式;当RAID钥没有插入插座203,表示使用者设定软件RAID模式。若RAID钥未插入插座203时,电位检测电路301的输入端接收一检测信号KEY-P,此检测信号KEY-P为逻辑1电平的信号,相应的,电位检测电路301的输出端输出一信号DET,此信号DET为逻辑1电平的信号。
另外,若RAID钥插入插座203时,由于RAID钥插入其专属的插座203时会使第一端PIN-1与第三端PIN-3相连,因此第一端PIN-1与第三端PIN-3的电性与接地电位相同。电位检测电路301的输入端接收检测信号KEY-P,此时的检测信号KEY-P为逻辑0电平的信号,相应的,电位检测电路301的输出端输出一信号DET,此信号DET为逻辑0电平的信号。
本领域具有通常知识者应当了解,电位检测电路301的输出信号方式可以是相应其输入端所接收的检测信号相同逻辑电平,也可以相应为相反的逻辑电平。当采用相同的逻辑电平时,电位检测电路301可以以一缓冲器来实施。当采用相反的逻辑电平时,电位检测电路301可以以一反相器来实施。
在接下来的实施例中,电位检测电路301的输入/输出关系是采用相同的逻辑电平。
由于GPIO管理电路302是耦接至电位检测电路301的输出端,因此GPIO管理电路302的输入端TG-2接收到信号DET,GPIO管理电路302根据信号DET的逻辑电平来得知RAID钥是否有插,其中若信号DET为逻辑0电平的信号则表示RAID钥已经插入,若信号DET为逻辑1电平的信号则表示RAID钥没有插入。另外,信号DET也会被传送至SAS控制器101的硬件使能端TS-2,若使用者是设定硬件RAID模式,则信号DET会使能SAS控制器101,以开启RAID功能。故,装置300可以告知主板是处于硬件RAID还是软件RAID的设定状态,并且GPIO管理电路302可以节省一GPIO输出端的使用,不用再额外送出一个信号来控制SAS控制器101。
请参看图4描述根据本发明另一实施例的可检测RAID设定的装置的电路图。图4与图3的整体电路架构相同,在此实施例的装置400中更详细说明电位检测电路301。电位检测电路301包括第二电阻R2以及晶体管MOS。第二电阻R2的一端耦接至工作电压VCC。晶体管MOS的栅极G耦接至第一端PIN-1,晶体管MOS的第一源/漏极D耦接至第二电阻R2的另一端,晶体管MOS的第二源/漏极S耦接至接地电位GND,其中电位检测电路301的输入端为栅极G与第一端PIN-1的耦接处,电位检测电路301的输出端为第一源/漏极D与第二电阻R2的另一端的耦接处。因此,当电位检测电路301的输入端接收检测信号KEY-P为逻辑电平1或0时,则电位检测电路301的输出端可以相应地响应而输出一逻辑电平1或0的信号DET。接着信号DET会被传送至GPIO管理电路302与SAS控制器101,故装置400可以让主板知道是处于硬件RAID还是软件RAID的设定状态,并且GPIO管理电路302可以节省一GPIO输出端的使用,不用再额外送出一个信号来控制SAS控制器101。
虽然本发明已以实施例揭示如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许更动与润饰,因此本发明的保护范围当以权利要求所界定的为准。

Claims (7)

1.一种可检测独立冗余磁盘阵列设定的装置,该装置适用于一串列连接SCSI控制模块,该串列连接SCSI控制模块包括:
一串列连接SCSI控制器,其具有一软硬件设定端与一硬件使能端;
一独立冗余磁盘阵列的钥;以及
一独立冗余磁盘阵列的插座,其具有一第一端、一第二端与一第三端,该第二端耦接至该串列连接SCSI控制器的该软硬件设定端,该第三端耦接至一接地电位,其中该插座与该钥用以选择该串列连接SCSI控制器的软件/硬件设定,当该钥插入该插座时则该第一端与该第三端具有该接地电位的电性;
该装置包括:
一第一电阻,该第一电阻的一端耦接至与一工作电压,该第一电阻的另一端耦接至该第一端;
一电位检测电路,具有一输入端耦接至该第一端,并且具有一输出端耦接至该串列连接SCSI控制器的该硬件使能端;以及
一通用型的输入输出管理电路,其耦接至该输出端。
2.如权利要求1所述的装置,其特征在于,该电位检测电路包括:
一第二电阻,其一端耦接至该工作电压;以及
一晶体管MOS,其一栅极耦接至该第一端,其一第一极耦接至该第二电阻的另一端,其一第二极耦接至该接地电位,其中该电位检测电路的该输入端为该栅极与该第一端的耦接处,该输出端为该第一极与该第二电阻另一端的耦接处,该晶体管MOS的第一极为源极而第二极为漏极,或者该晶体管MOS的第一极为漏极而第二极为源极。
3.如权利要求1所述的装置,其特征在于,该电位检测电路为一缓冲器。
4.如权利要求1所述的装置,其特征在于,该电位检测电路为一反相器。
5.如权利要求1所述的装置,其特征在于,若该钥未插入该插座时则该输出端输出一第一信号,若该钥插入该插座时则该输出端输出一第二信号,其中该第一信号使该串列连接SCSI控制器开启独立冗余磁盘阵列功能。
6.如权利要求5所述的装置,其特征在于,该第一信号为逻辑1电平,该第二信号为逻辑0电平。
7.如权利要求5所述的装置,其特征在于,该通用型的输入输出管理电路通过接收该第一信号或该第二信号来得知独立冗余磁盘阵列的设定为下列其中之一:一硬件独立冗余磁盘阵列模式与一软件独立冗余磁盘阵列模式。
CN2007101669696A 2007-11-08 2007-11-08 可检测独立冗余磁盘阵列设定的装置 Expired - Fee Related CN101430637B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2007101669696A CN101430637B (zh) 2007-11-08 2007-11-08 可检测独立冗余磁盘阵列设定的装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2007101669696A CN101430637B (zh) 2007-11-08 2007-11-08 可检测独立冗余磁盘阵列设定的装置

Publications (2)

Publication Number Publication Date
CN101430637A CN101430637A (zh) 2009-05-13
CN101430637B true CN101430637B (zh) 2010-12-22

Family

ID=40646049

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007101669696A Expired - Fee Related CN101430637B (zh) 2007-11-08 2007-11-08 可检测独立冗余磁盘阵列设定的装置

Country Status (1)

Country Link
CN (1) CN101430637B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107220159A (zh) * 2017-05-26 2017-09-29 济南浪潮高新科技投资发展有限公司 一种实现bmc获取板载raid芯片磁盘状态信息的系统及方法
TWI768378B (zh) * 2020-06-19 2022-06-21 緯創資通股份有限公司 主機板及切換訊號來源的方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1932745A (zh) * 2005-09-15 2007-03-21 英业达股份有限公司 磁盘阵列设定系统及方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1932745A (zh) * 2005-09-15 2007-03-21 英业达股份有限公司 磁盘阵列设定系统及方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
US 2003/0105920 A1,全文.

Also Published As

Publication number Publication date
CN101430637A (zh) 2009-05-13

Similar Documents

Publication Publication Date Title
US10515040B2 (en) Data bus host and controller switch
CN102662898B (zh) 一种usb设备主从兼容方法、设备和系统
US6895447B2 (en) Method and system for configuring a set of wire lines to communicate with AC or DC coupled protocols
US7490176B2 (en) Serial attached SCSI backplane and detection system thereof
US7246192B1 (en) Serial/parallel ATA controller and converter
JP4886601B2 (ja) Usbインタフェース設備に対して操作を行う装置及び方法
CN103793307A (zh) 电子装置及其管理方法与机柜伺服系统
JP3556913B2 (ja) Pcカード入出力制御装置
CN101430637B (zh) 可检测独立冗余磁盘阵列设定的装置
US8560867B2 (en) Server system and method for processing power off
CN101599050B (zh) 可适配的pci-e控制器核及其方法
CN101673190A (zh) 普通sata硬盘与移动usb硬盘联用的方法
US20150026367A1 (en) Computer device and identification device therein
JP2002032324A (ja) Pciバスデバイス接続制御方式
CN208569614U (zh) 一种双控制器存储系统
EP2866150B1 (en) Electronic Device Assembly
US11971838B2 (en) Apparatuses, systems, and methods for providing communication between memory cards and host devices
US11334506B2 (en) Interface connection device, system and method thereof
US20220027300A1 (en) USB hub device having functionality of self firmware updating and host electronic system having the same
CN104123257A (zh) 通用串行总线装置、通信方法及计算机可读存储介质
US20060095626A1 (en) Multifunction adapter
US6919878B2 (en) Keyboard/mouse switching controller
CN213876713U (zh) 一种数据传输装置及数据传输线缆
TWI579704B (zh) 超高速晶片互連裝置與超高速晶片互連裝置之連線控制方法
CN210573756U (zh) 一种usb主从状态切换电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20101222

Termination date: 20151108

EXPY Termination of patent right or utility model