KR100514523B1 - 반도체 소자의 금속배선 형성방법 - Google Patents
반도체 소자의 금속배선 형성방법 Download PDFInfo
- Publication number
- KR100514523B1 KR100514523B1 KR10-2003-0042304A KR20030042304A KR100514523B1 KR 100514523 B1 KR100514523 B1 KR 100514523B1 KR 20030042304 A KR20030042304 A KR 20030042304A KR 100514523 B1 KR100514523 B1 KR 100514523B1
- Authority
- KR
- South Korea
- Prior art keywords
- forming
- wiring
- layer
- metal
- trench
- Prior art date
Links
- 229910052751 metal Inorganic materials 0.000 title claims abstract description 54
- 239000002184 metal Substances 0.000 title claims abstract description 54
- 238000000034 method Methods 0.000 title claims abstract description 43
- 239000004065 semiconductor Substances 0.000 title claims abstract description 20
- 238000005530 etching Methods 0.000 claims abstract description 18
- 239000000758 substrate Substances 0.000 claims abstract description 8
- 238000000059 patterning Methods 0.000 claims abstract description 4
- 230000015572 biosynthetic process Effects 0.000 claims abstract description 3
- 238000009413 insulation Methods 0.000 claims description 12
- 239000010409 thin film Substances 0.000 claims description 7
- 238000000151 deposition Methods 0.000 claims description 5
- 238000001312 dry etching Methods 0.000 claims description 3
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 claims description 2
- 230000008021 deposition Effects 0.000 claims description 2
- 150000004767 nitrides Chemical class 0.000 claims description 2
- 239000003795 chemical substances by application Substances 0.000 abstract description 5
- 229910001111 Fine metal Inorganic materials 0.000 abstract description 3
- 239000010410 layer Substances 0.000 description 42
- 239000010408 film Substances 0.000 description 17
- 229920002120 photoresistant polymer Polymers 0.000 description 7
- 239000000463 material Substances 0.000 description 4
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76807—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
- H01L21/76808—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving intermediate temporary filling with material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/10—Applying interconnections to be used for carrying current between separate components within a device
- H01L2221/1005—Formation and after-treatment of dielectrics
- H01L2221/101—Forming openings in dielectrics
- H01L2221/1015—Forming openings in dielectrics for dual damascene structures
- H01L2221/1031—Dual damascene by forming vias in the via-level dielectric prior to deposition of the trench-level dielectric
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
본 발명은 반도체 소자의 금속 배선층 형성 방법에 관한 것으로, 보다 자세하게는 배선 절연막의 측벽을 이용한 금속 배선층 형성 방법에 관한 것이다.
본 발명의 상기 목적은 소정의 구조물이 형성된 기판 위에 제 1배선절연막을 형성하는 단계, 상기 제 1배선절연막의 소정부위에 비아홀을 형성하는 단계, 상기 제 1배선절연막의 상부에 제 2배선절연막을 형성하고 평탄화하는 단계, 상기 제 2배선절연막 위에 하드마스크층을 형성한 후 패터닝하는 단계, 상기 하드마스크층 상부에 절연층을 형성한 후 에치백하여 측벽을 형성하는 단계, 상기 제 2배선절연막을 식각하여 트렌치를 형성하는 단계 및 상기 트렌치에 금속 배선을 형성하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 금속배선 형성방법에 의하여 달성된다.
따라서, 본 발명에 따른 반도체 소자의 금속배선 형성방법은 측벽을 마스크로 하여 미세한 트렌치 또는 비아를 형성함으로써 종래의 감광제를 이용한 노광 공정이 불필요하게 되어 마스크 레이어와 감광제 제거 공정이 줄어들어 경비가 절감되는 효과가 있으며, 또한 비아 폭 또는 트렌치 폭의 조절을 노광 장비의 구현능력에 의존하지 않고 측벽으로 조절하기 때문에 정확한 폭의 구현이 가능하므로 기존의 노광 장비로 구현할 수 없는 미세 금속 패턴의 형성이 가능한 효과가 있다.
Description
본 발명은 반도체 소자의 금속 배선층 형성 방법에 관한 것으로, 보다 자세하게는 배선 절연막의 측벽을 이용한 금속 배선층 형성 방법에 관한 것이다.
일반적으로 반도체 소자의 금속 배선층은 구리, 텅스텐, 알루미늄 또는 그 합금으로 이루어져 있으며, 소자와의 접촉, 상호 연결, 칩과 외부 회로와의 연결 등의 기능을 가지고 있다.
이러한 금속 배선층은 반도체 소자가 더욱 더 고집적화가 됨에 따라 금속 배선의 콘택크기는 감소하게 되고, 종횡비(aspect ratio)는 점점 더 증가하고 있으며 이와 더불어 커패시터의 높이가 증가하여 셀 영역과 주변 회로 영역간의 광역단차가 증가하게 되어 금속 배선을 형성하기 위한 노광 및 식각 공정을 더욱 더 어렵게 하고 있다.
대한민국 특허 1995-0021029호에는 포토레지스트를 이용하지 않고 절연층을 이용하여 패턴을 형성하는 발명이 기술되어 있으나 그 적용 분야가 게이트 형성 분야이고 또한 측벽을 형성하여 패턴을 형성하는 것이 아니고 상위 박막을 이용하여 패턴을 형성함에 본 발명과 차이가 있다.
또한 대한민국 특허 2000-0004334호에는 포토레지스트를 이용하지 않고 측벽을 이용하여 금속배선을 형성하는 발명이 기술되어 있으나 홀과 금속 라인과의 관계가 불분명하고 기판의 단면 공정도상엔 문제가 없으나 기판을 디자인 시에 문제점이 발생한다.
도 1a 내지 도 1c는 종래기술에 의한 감광제를 이용하여 트렌치 또는 비아(via)를 형성하는 방법을 나타낸 공정 단면도이다.
먼저, 도 1a에서와 같이, 하부 금속 배선층(1) 상부에 형성된 비아 홀(3)과 저유전율의 제 1층간절연막(2)이 형성된 층에 금속층(4)을 증착하여 광역평탄화(Chemical Mechanical Polishing, 이하 “CMP”라 한다.)로 평탄화한다. 비아가 형성된 기판에 금속층은 스퍼터링(sputtering) 방법으로 증착한다.
이후, 도 1b와 같이 증착된 금속층 상부에 포토레지스트(5)를 도포하고 패터닝한다.
이어, 도 1c와 같이 플라즈마를 이용한 건식 식각을 이용하여 포토레지스트에 의해 보호되지 않은 드러난 금속층을 식각하여 금속 배선(6)을 형성하고 상기 포토레지스트를 제거한다.
상기와 같이 종래의 금속배선 형성방법은 금속 패턴 또는 비아 패턴을 형성하기 위해 포토레지스트를 이용한 패턴 형성 과정이 수반되어야 하기 때문에 현재의 노광장비로는 구현할 수 있는 미세 패턴 형성에 있어서 한계가 있다.
따라서 본 발명은 상기와 같은 문제점을 해결하고자, 종래의 포토레지스트를 이용한 금속 배선 형성 공정의 단점을 해결할 수 있는 배선 절연막의 측벽을 이용한 금속 배선층의 형성에 그 목적이 있다.
본 발명의 상기 목적은 소정의 구조물이 형성된 기판 위에 제 1배선절연막을 형성하는 단계, 상기 제 1배선절연막의 소정부위에 비아홀을 형성하는 단계, 상기 제 1배선절연막의 상부에 제 2배선절연막을 형성하고 평탄화하는 단계, 상기 제 2배선절연막 위에 하드마스크층을 형성한 후 패터닝하는 단계, 상기 하드마스크층 상부에 절연층을 형성한 후 에치백하여 측벽을 형성하는 단계, 상기 제 2배선절연막을 식각하여 트렌치를 형성하는 단계 및 상기 트렌치에 금속 배선을 형성하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 금속배선 형성방법에 의하여 달성된다.
본 발명의 상기 목적은 소정의 구조물이 형성된 기판에 제 1배선절연막, 에치 스타퍼층 및 제 2배선절연막을 형성하는 단계, 상기 제 2배선절연막에 트렌치를 형성하는 단계, 상기 트렌치를 포함한 제 2배선절연막 상부에 절연막을 형성하는 단계, 상기 절연막을 소정부분 제거하여 측벽을 형성하는 단계, 상기 측벽을 마스크로하여 제 1배선절연막의 드러난 부분을 제거하여 비아 홀을 형성하는 단계, 상기 측벽을 제거하는 단계 및 상기 트렌치에 금속 배선을 형성하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 금속배선 형성방법에 의해서도 달성된다.
본 발명의 상기 목적과 기술적 구성 및 그에 따른 작용효과에 관한 자세한 사항은 본 발명의 바람직한 실시예를 도시하고 있는 도면을 참조한 이하 상세한 설명에 의해 보다 명확하게 이해될 것이다.
하부 배선층이 형성된 기판에 배선절연막들을 형성하고, 상기 배선절연막을 패터닝하여 트렌치를 형성하고, 측벽을 형성할 절연막을 증착한 후에 상기 절연막을 식각하여 측벽을 형성한다. 이때 식각속도 및 절연막의 두께를 조절하여 측벽의 크기를 조절할 수 있다.
상기 측벽을 마스크로 하여 상기 배선절연막을 식각하여 미세 라인을 형성하는 발명이다.
상기와 같은 기술은 상부 금속 배선, 싱글 대머신(Damascene), 듀얼 대머신 공정에 사용될 수 있으며 아래와 같은 실시예에 의하여 구체화 될 수 있다.
삭제
도 2a 내지 도 2e는 본 발명에 따른 배선 절연막의 측벽을 이용하여 미세 금속 라인을 형성하는 금속배선 형성방법을 나타낸 공정단면도이다.
먼저, 도 2a에 도시된 바와 같이, 하부 금속 배선층(10)이 형성된 기판 위에 제 1배선절연막(11)을 형성하고, 상기 제 1배선절연막의 소정부위에 비아홀(12)을 형성한다.
이어, 상기 제 1배선절연막의 상부에 제 2배선절연막(13)을 형성하고 평탄화한다.
그런 다음, 도 2b에서 도시된 바와 같이, 상기 제 2배선절연막 위에 하드마스크층(14)을 형성한 후 상기 하드마스크층을 패터닝한다.
상기 하드마스크층을 이루는 물질은 상기 배선절연막들보다 식각율이 낮거나 같은 물질이고, TEOS, 질화물 또는 유기 산화물 등이 바람직하다.
그리고 나서, 도 2c에 도시된 바와 같이, 상기 하드마스크층(14) 상부에 절연층을 형성한 후 에치백하여 측벽(15)을 형성한다.
상기 절연층을 이루는 물질은 상기 배선절연막들보다 식각율이 낮은 물질을 사용한다.
상기 하드마스크층과 절연층의 증착 높이를 조절하여 금속 라인의 폭을 조절할 수 있다.
이어, 도 2d에서와 같이, 상기 측벽(15)을 식각 마스크로 하여 상기 제 2배선절연막(13)을 식각하여 트렌치(16)를 형성한다.
상기 식각은 플라즈마를 이용한 건식 식각이다.
마지막으로 도 2e에서 보는 바와 같이, 상기 트렌치에 금속배선(17)을 형성한다.
상기 트렌치에 금속배선을 형성하는 방법은 상기 하드마스크층과 측벽을 식각하는 단계, 전해도금(Electroplating Deposition Process, 이하 “EDP”라 한다.)방법으로 상기 트렌치에 금속박막을 증착하는 단계 및 상기 금속박막을 CMP공정으로 평탄화 하는 단계로 이루어져 있다.
상기 하드마스크층과 측벽을 식각한후 EDP방법으로 상기 트렌치에 금속박막을 채우고 CMP 공정으로 제 2배선절연막 상부의 금속박막을 제거하여 본 발명에 따른 반도체 소자의 금속배선을 완성한다.
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
삭제
상세히 설명된 본 발명에 의하여 본 발명의 특징부를 포함하는 변화들 및 변형들이 당해 기술 분야에서 숙련된 보통의 사람들에게 명백히 쉬워질 것임이 자명하다. 본 발명의 그러한 변형들의 범위는 본 발명의 특징부를 포함하는 당해 기술 분야에 숙련된 통상의 지식을 가진 자들의 범위 내에 있으며, 그러한 변형들은 본 발명의 청구항의 범위 내에 있는 것으로 간주된다.
따라서, 본 발명에 따른 반도체 소자의 금속배선 형성방법은 측벽을 마스크로 하여 미세한 트렌치 또는 비아를 형성함으로써 종래의 감광제를 이용한 노광 공정이 불필요하게 되어 마스크 레이어와 감광제 제거 공정이 줄어들어 경비가 절감되는 효과가 있으며, 또한 비아 폭 또는 트렌치 폭의 조절을 노광 장비의 구현능력에 의존하지 않고 측벽으로 조절하기 때문에 정확한 폭의 구현이 가능하므로 기존의 노광 장비로 구현할 수 없는 미세 금속 패턴의 형성이 가능한 효과가 있다.
도 1a 내지 1d는 종래기술에 의한 반도체 소자의 금속배선 형성방법을 나타낸 공정단면도.
도 2a 내지 2d는 본 발명에 의한 반도체 소자의 금속배선 형성방법을 나타낸 공정단면도.
도 3a 내지 3e는 본 발명의 일실시예에 의한 반도체 소자의 금속배선 형성방법을 나타낸 공정단면도.
Claims (11)
- 반도체 소자의 금속배선 형성 방법에 있어서,소정의 구조물이 형성된 기판 위에 제 1배선절연막을 형성하는 단계;상기 제 1배선절연막의 소정부위에 비아홀을 형성하는 단계;상기 제 1배선절연막의 상부에 제 2배선절연막을 형성하고 평탄화하는 단계;상기 제 2배선절연막 위에 하드마스크층을 형성한 후 패터닝하는 단계;상기 하드마스크층 상부에 절연층을 형성한 후 에치백하여 측벽을 형성하는 단계;상기 제 2배선절연막을 식각하여 트렌치를 형성하는 단계; 및상기 트렌치에 금속 배선을 형성하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 금속배선 형성방법.
- 제 1항에 있어서,상기 하드마스크층은 TEOS, 질화물 및 유기 산화물 중 어느 하나임을 특징으로 하는 반도체 소자의 금속배선 형성방법.
- 제 1항에 있어서,상기 하드마스크층은 상기 배선절연막들보다 식각율이 낮은 것을 특징으로 하는 반도체 소자의 금속배선 형성방법.
- 제 1항에 있어서,상기 하드마스크층과 절연층의 증착 높이를 조절하여 금속 라인의 폭을 조절하는 것을 특징으로 하는 반도체 소자의 금속배선 형성방법.
- 제 1항에 있어서,상기 트렌치는 상기 측벽을 식각 마스크로 하여 상기 제 2배선절연막을 식각하여 형성하는 것을 특징으로 하는 반도체 소자의 금속배선 형성방법.
- 제 5항에 있어서,상기 식각은 플라즈마를 이용한 건식 식각임을 특징으로 하는 반도체 소자의 금속배선 형성방법.
- 제 1항에 있어서,상기 트렌치에 금속배선을 형성하는 단계는,상기 하드마스크층과 측벽을 식각하는 단계;EDP방법으로 상기 트렌치에 금속박막을 증착하는 단계; 및상기 금속박막을 CMP공정으로 평탄화 하는 단계로 이루어짐을 특징으로 하는 반도체 소자의 금속배선 형성방법.
- 삭제
- 삭제
- 삭제
- 삭제
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2003-0042304A KR100514523B1 (ko) | 2003-06-27 | 2003-06-27 | 반도체 소자의 금속배선 형성방법 |
US10/778,388 US7132364B2 (en) | 2003-06-27 | 2004-02-17 | Method for forming metal interconnect of semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2003-0042304A KR100514523B1 (ko) | 2003-06-27 | 2003-06-27 | 반도체 소자의 금속배선 형성방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050002953A KR20050002953A (ko) | 2005-01-10 |
KR100514523B1 true KR100514523B1 (ko) | 2005-09-13 |
Family
ID=33536317
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2003-0042304A KR100514523B1 (ko) | 2003-06-27 | 2003-06-27 | 반도체 소자의 금속배선 형성방법 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7132364B2 (ko) |
KR (1) | KR100514523B1 (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100640525B1 (ko) * | 2004-12-29 | 2006-10-31 | 동부일렉트로닉스 주식회사 | 반도체 소자의 금속 라인 형성 방법 |
KR100649352B1 (ko) * | 2005-04-30 | 2006-11-27 | 주식회사 하이닉스반도체 | 반도체소자의 제조 방법 |
US8021974B2 (en) * | 2009-01-09 | 2011-09-20 | Internatioanl Business Machines Corporation | Structure and method for back end of the line integration |
US9412647B2 (en) * | 2013-09-11 | 2016-08-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Via definition scheme |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5286674A (en) | 1992-03-02 | 1994-02-15 | Motorola, Inc. | Method for forming a via structure and semiconductor device having the same |
KR950021029A (ko) | 1993-12-10 | 1995-07-26 | 문정환 | 미세폭의 도전라인 및 게이트전극 형성방법 |
KR100299379B1 (ko) | 1998-06-30 | 2002-10-25 | 주식회사 하이닉스반도체 | 반도체소자의금속배선형성방법 |
TW404010B (en) | 1999-03-04 | 2000-09-01 | United Microelectronics Corp | The manufacture method of dual-damascene |
US6207556B1 (en) | 1999-07-09 | 2001-03-27 | United Microelectronics Corp. | Method of fabricating metal interconnect |
US6492270B1 (en) | 2001-03-19 | 2002-12-10 | Taiwan Semiconductor Manufacturing Company | Method for forming copper dual damascene |
US6884728B2 (en) * | 2002-11-06 | 2005-04-26 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for removing polymeric residue contamination on semiconductor feature sidewalls |
-
2003
- 2003-06-27 KR KR10-2003-0042304A patent/KR100514523B1/ko not_active IP Right Cessation
-
2004
- 2004-02-17 US US10/778,388 patent/US7132364B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US7132364B2 (en) | 2006-11-07 |
KR20050002953A (ko) | 2005-01-10 |
US20040266178A1 (en) | 2004-12-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6066569A (en) | Dual damascene process for metal layers and organic intermetal layers | |
US7601604B2 (en) | Method for fabricating conducting plates for a high-Q MIM capacitor | |
US6143641A (en) | Structure and method for controlling copper diffusion and for utilizing low K materials for copper interconnects in integrated circuit structures | |
US7452801B2 (en) | Metal interconnection structure of a semiconductor device having low resistance and method of fabricating the same | |
US6180514B1 (en) | Method for forming interconnect using dual damascene | |
US7709965B2 (en) | Metal line of semiconductor device and method of manufacturing the same | |
US6440861B1 (en) | Method of forming dual damascene structure | |
US6204096B1 (en) | Method for reducing critical dimension of dual damascene process using spin-on-glass process | |
KR100514523B1 (ko) | 반도체 소자의 금속배선 형성방법 | |
US6380073B1 (en) | Method for forming metal interconnection structure without corner faceted | |
US6927160B1 (en) | Fabrication of copper-containing region such as electrical interconnect | |
KR100436288B1 (ko) | 반도체 소자의 캐패시터 제조 방법 | |
KR100909174B1 (ko) | 듀얼 다마신 패턴 형성 방법 | |
KR100607660B1 (ko) | Mim 구조의 커패시터 제조방법 | |
JP2004039724A (ja) | 半導体装置およびその製造方法 | |
KR100571696B1 (ko) | 반도체 소자의 제조 방법 | |
JPH11186274A (ja) | デュアル・ダマスク技術 | |
US6284645B1 (en) | Controlling improvement of critical dimension of dual damasceue process using spin-on-glass process | |
KR100393968B1 (ko) | 반도체 소자의 이중 다마신 형성방법 | |
KR19990062003A (ko) | 반도체장치의 다층 금속배선 형성방법 | |
KR100866122B1 (ko) | 듀얼 다마신 공정을 이용한 금속배선 형성방법 | |
KR100917099B1 (ko) | 듀얼 다마신 패턴 형성 방법 | |
KR100328557B1 (ko) | 반도체 소자의 금속배선 형성방법 | |
KR100318271B1 (ko) | 반도체 소자의 금속배선 형성방법 | |
KR100456420B1 (ko) | 반도체 소자의 구리 배선 형성 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20110809 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20120827 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |