KR100461483B1 - 촬상 장치 - Google Patents

촬상 장치 Download PDF

Info

Publication number
KR100461483B1
KR100461483B1 KR10-2002-0053855A KR20020053855A KR100461483B1 KR 100461483 B1 KR100461483 B1 KR 100461483B1 KR 20020053855 A KR20020053855 A KR 20020053855A KR 100461483 B1 KR100461483 B1 KR 100461483B1
Authority
KR
South Korea
Prior art keywords
circuit
solid
state imaging
imaging device
image signal
Prior art date
Application number
KR10-2002-0053855A
Other languages
English (en)
Other versions
KR20030022071A (ko
Inventor
와따나베도루
Original Assignee
산요덴키가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2002094748A external-priority patent/JP2003158660A/ja
Priority claimed from JP2002094744A external-priority patent/JP2003158659A/ja
Application filed by 산요덴키가부시키가이샤 filed Critical 산요덴키가부시키가이샤
Publication of KR20030022071A publication Critical patent/KR20030022071A/ko
Application granted granted Critical
Publication of KR100461483B1 publication Critical patent/KR100461483B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/70Circuitry for compensating brightness variation in the scene
    • H04N23/741Circuitry for compensating brightness variation in the scene by increasing the dynamic range of the image compared to the dynamic range of the electronic image sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/40Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled
    • H04N25/42Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by switching between different modes of operation using different resolutions or aspect ratios, e.g. switching between interlaced and non-interlaced mode
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/10Cameras or camera modules comprising electronic image sensors; Control thereof for generating image signals from different wavelengths
    • H04N23/13Cameras or camera modules comprising electronic image sensors; Control thereof for generating image signals from different wavelengths with multiple sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/20Cameras or camera modules comprising electronic image sensors; Control thereof for generating image signals from infrared radiation only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/70Circuitry for compensating brightness variation in the scene
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/30Transforming light or analogous information into electric information
    • H04N5/33Transforming infrared radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Devices (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

본 발명은 회로 규모가 축소되고, 효율적으로 동작하는 복수의 고체 촬상 소자를 갖는 촬상 장치를 제공한다. 촬상 장치는 제1 및 제2 고체 촬상 소자(31a, 31b)와, 제1 및 제2 고체 촬상 소자를 구동하는 제1 및 제2 구동 회로(33a, 33b)와, 일정 주기를 갖는 기준 클럭 신호에 따라 제1 및 제2 고체 촬상 소자의 수직 주사 및 수평 주사의 타이밍을 결정하는 타이밍 제어 회로(34)와, 제1 및 제2 고체 촬상 소자의 동작 타이밍에 동기하여 제1 및 제2 화상 신호 중 어느 한쪽을 선택하는 선택 회로(36)와, 선택된 화상 신호에 대하여 소정의 화상 처리를 실시하고, 표시 화상 데이터를 생성하는 신호 처리 회로(39)를 구비한다. 선택 회로(36)는 소정의 시간마다 제1 및 제2 화상 신호를 교대로 선택한다.

Description

촬상 장치{IMAGE PICKUP DEVICE}
본원 발명은 복수의 고체 촬상 소자를 이용하여 복수의 피사체를 촬상하고,복수의 고체 촬상 소자로부터 얻어지는 복수 계열의 화상 신호를 합성하는 촬상 장치에 관한 것이다.
디지털 스틸 카메라 등의 촬상 장치에 있어서는, 복수의 고체 촬상 소자를 탑재하고, 서로 다른 피사체를 동시에 촬상하는 것이 생각되고 있다. 그 촬상 장치에서는 복수의 고체 촬상 장치로부터 얻어지는 복수 계열의 화상 신호를 합성하여, 예를 들면 1개의 표시 화면 상에 복수의 재생 화상을 표시한다.
도 1은 복수의 고체 촬상 소자를 탑재한 종래의 촬상 장치(20)를 도시하는 블록도이다. 촬상 장치(20)는 2개의 피사체를 촬상하기 위해, 제1, 제2 촬상 장치(20a, 20b)를 갖는다. 메모리 컨트롤러(9)에 의해 제1, 제2 촬상 장치(20a, 20b)의 출력이 제어된다.
제1 촬상 장치(20a)는 제1 촬상계이고, 제1 CCD 고체 촬상 소자(이하, 단순히 CCD라고 적음)(1a), 제1 승압 회로(2a), 제1 CCD 드라이버 회로(3a), 제1 타이밍 제어 회로(4a), 제1 아날로그 신호 처리 회로(5a), 제1 A/D 변환 회로(6a), 제1 디지털 신호 처리 회로(7a) 및 제1 메모리(8a)를 포함한다. 제1 CCD(1a)는 행렬 배치된 복수의 수광 화소를 포함하고, 입사되는 제1 피사체 화상에 응답하여 발생한 정보 전하를 각 수광 화소에 축적한다. 제1 CCD(1a)는 종형(縱型) 오버플로우 드레인 구조를 갖고, 각 수광 화소에 축적되는 정보 전하를 기판측으로 배출할 수 있다. 종형 오버플로우 드레인 구조에 의해 각 수광 화소에 발생하는 과잉의 정보 전하는 기판측으로 흡수된다.
제1 승압 회로(2a)는 입력되는 전원 전압 Vd(도시하지 않음)를 승압하여 승압 전압을 생성하고, 승압 전압을 제1 CCD 드라이버 회로(3a)에 공급한다. 제1 CCD 드라이버 회로(3a)는 승압 전압을 이용하여 복수의 클럭 펄스를 생성하고, 제1 CCD(1a)에 공급한다. 복수의 클럭 펄스는 제1 타이밍 제어 회로(4a)로부터 공급되는 각종 타이밍 신호에 따라 생성된다. 제1 CCD(1a)의 각 수광 화소에 축적된 정보 전하의 전하량에 따른 화상 신호 Y(t)가 제1 CCD(1a)로부터 1 화소 단위로 추출된다.
제1 타이밍 제어 회로(4a)는 일정 주기의 기준 클럭 신호 CK를 카운트하는 복수의 카운터를 포함하고, 기준 클럭 신호 CK를 분주하여 수직 동기 신호 VD 및 수평 동시 신호 HD를 생성한다. 제1 타이밍 제어 회로(4a)는 수직 동기 신호 VD 및 수평 동기 신호 HD에 동기하는 타이밍으로, 제1 CCD 드라이버 회로(3a)에 공급하는 각종 타이밍 신호를 생성한다. 제1 CCD(1a)는 수평 동기 신호 HD에 동기하는 타이밍으로 1 라인마다 화상 신호 Ya(t)를 생성하고, 수직 동기 신호 VD에 동기하는 타이밍으로 1 화면마다 화상 신호 Ya(t)를 생성한다. 생성된 화상 신호 Y(t)는 제1 아날로그 신호 처리 회로(5a)에 공급된다.
제1 아날로그 신호 처리 회로(5a)는 제1 CCD(1a)로부터 화상 신호 Ya(t)를 수취하고, 그 화상 신호 Ya(t)에 대하여 상관 이중 샘플링(correlated double sampling: CDS), 자동 이득 제어(automatic gain control: AGC) 등의 아날로그 신호 처리를 실시한다. CDS 처리에서는 리세트 레벨과 신호 레벨을 반복하는 화상 신호 Ya(t)에 대하여, 리세트 레벨이 클램프된다. 그 후, 화상 신호 Ya(t)로부터 신호 레벨이 추출되며, 연속하는 신호 레벨을 갖는 화상 신호가 생성된다. AGC 처리에서는 CDS 처리에서 추출된 화상 신호가 1 화면, 혹은 1 수직 주사 기간 단위로 적분된다. 그 적분 데이터가 소정의 범위 내에 들어가도록 이득이 조정된다. 제1 A/D 변환 회로(6a)는 제1 아날로그 신호 처리 회로(5a)로부터 제1 화상 신호 Ya(t)를 수취하고, 제1 화상 신호 Ya(t)를 제1 CCD(1a)의 출력 타이밍에 동기하여 규격화하여, 제1 디지털 화상 데이터 Ya(n)을 생성한다. 제1 디지털 화상 데이터 Ya(n)는 제1 디지털 신호 처리 회로(7a)에 공급된다.
제1 디지털 신호 처리 회로(7a)는 제1 화상 데이터 Ya(n)에 대하여 색분리, 매트릭스 연산 등의 처리를 실시하여, 휘도 데이터 및 색차 데이터를 포함하는 화상 데이터 Y'(n)을 생성한다. 제1 디지털 신호 처리 회로(7a)는 노광 제어 회로 및 화이트 밸런스 제어 회로를 포함하여, 제1 CCD(1a)의 노광 상태를 제어하는 노광 제어, 화상 신호 Y(t)의 화이트 밸런스를 조정하는 화이트 밸런스 보정 처리를 실시한다.
제1 메모리(8a)는 프레임 메모리로, 메모리 컨트롤러(9)로부터의 기입 지시에 응답하여 제1 디지털 신호 처리 회로(7a)로부터의 휘도 데이터 및 색차 데이터를 1 화면 단위로 저장한다.
제2 촬상 장치(20b)는 제2 촬상계로, 제2 CCD 고체 촬상 소자(이하, 단순히 CCD라고 적음)(1b), 제2 승압 회로(2b), 제2 CCD 드라이버 회로(3b), 제2 타이밍 제어 회로(4b), 제2 아날로그 신호 처리 회로(5b), 제2 A/D 변환 회로(6b), 제2 디지털 신호 처리 회로(7b) 및 제2 메모리(8b)를 포함한다. 제2 촬상 장치(20b)의 각 회로는 제1 촬상 장치(20a)의 각 회로에 대응하고, 제2 CCD(1b)에 의해 생성된제2 화상 신호에 대하여 동등한 처리를 행한다.
메모리 컨트롤러(9)는 제1 및 제2 메모리(8a, 8b)로부터의 제1 및 제2 화상 데이터의 판독 타이밍을 제어하고, 제1 촬상 장치(20a)에서 촬상된 촬영 화상과 제2 촬상 장치(20b)에서 촬상된 촬영 화상이 단일의 표시 화면 상에서 재생되도록 제어한다. 예를 들면, 도 2의 (a)에 도시한 바와 같이, 단일한 표시 화면에서 수직 방향으로 분할된 2개의 영역에, 제1 촬상 장치(20a)로 촬상된 제1 촬영 화상 A와 제2 촬상 장치(20b)로 촬상된 제2 촬상 회상 B가 각각 표시된다. 이 경우, 제1 및 제2 메모리(8a, 8b)로부터 제1 촬영 화상 A에 대응하는 제1 화상 데이터 Ya(n)과 제2 촬영 화상 B에 대응하는 제2 화상 데이터 Yb(n)이 각각 추출된다. 그 후, 표시 화면 상에서 표시 형태에 맞도록 2개의 화상 데이터가 합성된다.
도 2의 (b)에 도시한 바와 같이, 표시 화면 상에 주로 제1 촬상 화상 A가 표시되며, 표시 화면의 좌측 아래의 1/4의 영역에 제2 촬상 화상 B가 축소 표시된다. 이 경우, 제1 메모리(8a)로부터 표시 화면의 상반분에 상당하는 제1 화상 데이터 Ya(n)이 판독되며, 그 후, 제1 및 제2 메모리(8a, 8b)로부터 표시 화면의 하측 반 정도의 영역에 상당하는 제1 화상 데이터 Ya(n)과 제2 화상 데이터 Yb(n)이 판독된다. 이 때, 제2 촬영 화상 B가 표시 화면 상에 할당된 영역에서 1 화면분을 표시하기 위해, 제2 메모리(8b)로부터 판독되는 1 화면분의 화상 데이터가 1/4의 데이터로 압축된다. 제1 화면 데이터 Ya(n)과 압축된 제2 화상 데이터 Yb(n)이 합성되며, 제1 촬영 화상 A와 1/4로 축소된 제2 촬영 화상 B가 1개의 표시 화면 상에 동시에 표시된다.
종래의 촬상 장치(20)는 고체 촬상 소자, 구동 회로, 타이밍 제어 회로 및 신호 처리 회로를 각각 복수 포함하기 때문에, 회로 규모가 큼과 함께, 소비 전력도 크다는 문제점이 있었다. 이 때문에, 고체 촬상 소자 이외의 회로를 공유화하여 촬상 장치의 회로 규모를 소형화하는 것이 생각되지만, 회로의 공유화에서는 다수의 선택 가능성이 있다. 그러나 회로의 공유화에 의해 촬상 장치의 기능 저하가 생기는 경우가 있다. 예를 들면, 구동계를 공유화한 경우, 복수의 고체 촬상 소자를 동시 구동할 수 없어, 각각의 고체 촬상 소자의 프레임레이트가 저하한다는 문제점이 있었다.
도 1은 종래의 촬상 장치의 개략적인 블록도.
도 2의 (a), 도 2의 (b)는 도 1의 촬상 장치의 표시 모드의 일례를 도시하는 모식도.
도 3은 본 발명의 제1 실시예에 따른 촬상 장치의 개략적인 블록도.
도 4는 도 3의 촬상 장치의 고체 촬상 소자의 개략적인 평면도.
도 5의 (a) 내지 도 5의 (d)는 도 3의 촬상 장치의 표시 모드의 일례를 도시하는 모식도.
도 6은 도 3의 촬상 장치의 동작을 도시하는 타이밍도.
도 7은 도 6의 일부 및 화상 데이터 D(n)을 도시하는 타이밍도.
도 8은 도 3의 촬상 장치의 디지털 신호 처리 회로의 개략적인 블록도.
도 9는 도 8의 디지털 신호 처리 회로에 관한 제1 및 제2 적분 제어 신호를 도시하는 타이밍도.
도 10은 본 발명의 제2 실시예에 따른 촬상 장치의 개략적인 블록도.
도 11은 본 발명의 제3 실시예에 따른 촬상 장치의 개략적인 블록도.
도 12는 본 발명의 제4 실시예에 따른 촬상 장치의 개략적인 블록도.
<도면의 주요 부분에 대한 부호의 설명>
1a, 31a : 제1 CCD 고체 촬상 소자
1b, 31b : 제2 CCD 고체 촬상 소자
2a, 32a : 제1 승압 회로
2b, 32b : 제2 승압 회로
3a, 33a : 제1 CCD 드라이버 회로
3b, 33b : 제2 CCD 드라이버 회로
4a, 50a : 제1 타이밍 제어 회로
4b, 50b: 제2 타이밍 제어 회로
5a : 제1 아날로그 신호 처리 회로
5b : 제2 아날로그 신호 처리 회로
6a : 제1 A/D 변환 회로
6b : 제2 A/D 변환 회로
7a : 제1 디지털 신호 처리 회로
7b : 제2 디지털 신호 처리 회로
8a : 제1 메모리
8b : 제2 메모리
본 발명의 목적은 회로 규모가 축소되고, 효율적으로 동작하는 복수의 고체 촬상 소자를 갖는 촬상 장치를 제공하는 것이다.
상기 목적을 달성하기 위해, 본 발명의 일 형태의 촬상 장치는 행렬 배치된 복수의 제1 수광 화소를 포함하는 제1 고체 촬상 소자를 구비한다. 각 제1 수광 화소는 제1 피사체에 따른 정보 전하를 생성하고, 생성한 정보 전하를 축적한다. 촬상 장치는 행렬 배치된 복수의 제2 수광 화소를 포함하는 제2 고체 촬상 소자를 구비한다. 각 제2 수광 화소는 제2 피사체에 따른 정보 전하를 생성하고, 생성한 정보 전하를 축적한다. 촬상 장치는 상기 제1 고체 촬상 소자에 접속되며, 각 제1 수광 화소에 축적된 정보 전하에 따른 제1 화상 신호를 수직 주사 및 수평 주사의 타이밍에 따라 생성하기 위해 상기 제1 고체 촬상 소자를 구동하는 제1 구동 회로와, 상기 제2 고체 촬상 소자에 접속되며, 각 제2 수광 화소에 축적된 정보 전하에 따른 제2 화상 신호를 수직 주사 및 수평 주사의 타이밍에 따라 생성하기 위해 상기 제2 고체 촬상 소자를 구동하는 제2 구동 회로와, 상기 제1 및 제2 구동 회로에 접속되며, 일정 주기를 갖는 기준 클럭 신호에 따라 상기 제1 및 제2 고체 촬상 소자의 수직 주사 및 수평 주사의 타이밍을 결정하는 타이밍 제어 회로와, 상기 제1 및 제2 고체 촬상 소자에 접속되며, 상기 제1 및 제2 고체 촬상 소자의 동작 타이밍에 동기하여 상기 제1 및 제2 화상 신호 중 어느 한쪽을 선택하는 선택 회로와, 상기 선택 회로에 접속되며, 선택된 화상 신호에 대하여 소정의 화상 처리를 실시하고, 표시 화상 데이터를 생성하는 신호 처리 회로를 구비한다. 상기 선택 회로는 소정의 시간마다 제1 및 제2 화상 신호를 교대로 선택한다.
또한, 본 발명의 다른 형태의 촬상 장치는 행렬 배치된 복수의 제1 수광 화소를 포함하는 제1 고체 촬상 소자를 구비한다. 각 제1 수광 화소는 제1 피사체에 따른 정보 전하를 생성하고, 생성한 정보 전하를 축적한다. 촬상 장치는 행렬 배치된 복수의 제2 수광 화소를 포함하는 제2 고체 촬상 소자를 구비한다. 각 제2 수광 화소는 제2 피사체에 따른 정보 전하를 생성하고, 생성한 정보 전하를 축적한다. 촬상 장치는 상기 제1 고체 촬상 소자에 접속되며, 각 제1 수광 화소에 축적된 정보 전하에 따른 제1 화상 신호를 수직 주사 및 수평 수사의 타이밍에 따라 생성하기 위해 상기 제1 고체 촬상 소자를 구동하는 제1 구동 회로와, 상기 제2 고체 촬상 소자에 접속되며, 각 제2 수광 화소에 축적된 정보 전하에 따른 제2 화상 신호를 수직 주사 및 수평 주사의 타이밍에 따라 생성하기 위해 상기 제2 고체 촬상소자를 구동하는 제2 구동 회로와, 상기 제1 구동 회로에 접속되며, 일정 주기를 갖는 기준 클럭 신호에 따라 상기 제1 고체 촬상 소자의 수직 주사 및 수평 주사의 타이밍을 결정하는 제1 타이밍 제어 회로와, 상기 제2 구동 회로에 접속되며, 상기 일정 주기를 갖는 기준 클럭 신호에 따라, 상기 제2 고체 촬상 소자의 수직 주사 및 수평 주사의 타이밍을 결정하는 제2 타이밍 제어 회로와, 상기 제1 및 제2 고체 촬상 소자에 접속되며, 상기 제1 및 제2 고체 촬상 소자의 동작 타이밍에 동기하여 상기 제1 및 제2 화상 신호 중 어느 한쪽을 선택하는 선택 회로와, 상기 선택 회로에 접속되며, 선택된 화상 신호에 대하여 소정의 화상 처리를 실시하고, 표시 화상 데이터를 생성하는 신호 처리 회로를 구비한다. 상기 선택 회로는 소정의 시간마다 제1 및 제2 화상 신호를 교대로 선택한다.
본 발명의 다른 상태 및 이점은 본 발명의 원리의 예를 도시하는 도면과 함께 이하의 기재로부터 명확해진다.
이하의 도면에 있어서, 동일한 부재 번호는 동일한 부재에 대하여 사용된다.
(제1 실시예)
도 3은 본 발명의 제1 실시예에 따른 촬상 장치(100)의 개략적인 블록도이다. 촬상 장치(100)는 제1 및 제2 CCD 고체 촬상 소자(이하, 단순히 CCD라고 적음)(31a, 31b), 제1 및 제2 승압 회로(32a, 32b), 제1 및 제2 CCD 드라이버 회로(33a, 33b), 타이밍 제어 회로(34), 제1 및 제2 클램프 회로(35a, 35b), 선택 회로(36), 아날로그 신호 처리 회로(37), A/D 변환 회로(38) 및 디지털 신호 처리 회로(39)를 포함한다.
제1 CCD(31a)는, 예를 들면 도 4에 도시한 바와 같은 프레임 트랜스퍼형의 고체 촬상 소자이다. 제1 CCD(31a)는 촬상부로부터 축적부까지 연속하는 복수의 수직 시프트 레지스터(1v), 복수의 수직 시프트 레지스터(1v)의 출력측에 배치되는 수평 시프트 레지스터(1h) 및 수평 시프트 레지스터(1h)의 출력측에 배치되는 출력부(1d)를 포함한다.
촬상부에서는 수직 시프트 레지스터(1v)가 전기적으로 분리되며, 복수의 수광 화소가 형성되며, 제1 피사체 화상에 따라 발생하는 정보 전하가 각 수광 화소에 축적된다. 촬상부에서는 복수의 수직 시프트 레지스터의 일부의 열이 차광되어 소위 옵티컬 블랙(optical black: OPB) 영역으로 칭하는 영역으로 설정된다. 각 수광 화소에 축적된 정보 전하는 프레임 전송 클럭 신호 φa(f) 및 수직 전송 클럭 신호 φa(v)에 따라 축적부에 고속으로 전송된다.
축적부에 전송된 정보 전하는 축적부에서 일시적으로 축적되며, 수직 전송 클럭 신호 φa(v)에 따라 수평 시프트 레지스터(1h)에 1 라인 단위로 전송된다. 수평 시프트 레지스터(1h)에 전송된 정보 전하는 수평 전송 클럭 신호 φh에 따라 수평 시프트 레지스터(1h)로부터 출력부(1d)측으로 1 화소 단위로 전송된다.
출력부(1d)로 전송된 정보 전하는 1 화소마다 용량에 축적됨으로써, 전하량에 따른 전압치로 변환되며, 변환된 전압치를 갖는 화상 신호 Ya(t)가 생성된다. 이 때, 출력부(1d)에서는 수평 전송 클럭 신호 φh에 동기하는 리세트 클럭 신호 φr에 응답하여 용량에 축적된 정보 전하가 드레인으로 배출된다.
제1 CCD(31a)는 종형 오버플로우 드레인 구조를 갖고, 촬상부에 축적되는 정보 전하를 기판 클럭 신호 φa(b)에 따라 기판측으로 배출할 수 있다. 제2 CCD(31b)는 제1 CCD(31a)와 마찬가지로, 행렬 배치된 복수의 수광 화소를 포함하고, 제2 피사체 영상에 응답하여 발생하는 정보 전하를 각 수광 화소에 축적한다. 제2 CCD(31b)는 축적된 정보 전하에 따른 제2 화상 신호 Yb(t)를 생성한다. 제2 CCD(31b)도 종형 오버플로우 드레인 구조를 갖는다.
제1 승압 회로(32a)는 제1 CCD(31a)에 대응하여 배치되며, 입력되는 전원 전압 Vd(도시하지 않음)를 승압하여 승압 전압을 생성하고, 승압 전압을 제1 CCD 드라이버 회로(33a)에 공급한다. 제2 승압 회로(32b)는 제2 CCD(31b)에 대응하여 배치되며, 제1 승압 회로(32a)와 마찬가지로, 전원 전압 Vd를 승압하여 얻어지는 승압 전압을 제2 CCD 드라이버 회로(33b)로 공급한다.
제1 CCD 드라이버 회로(33a)는 타이밍 제어 회로(34)로부터 공급되는 타이밍 신호에 따라서, 제1 프레임 전송 클럭 신호 φa(f), 제1 수직 전송 클럭 신호 φa(v), 제1 수평 전송 클럭 신호 φa(h), 제1 리세트 클럭 신호 φa(r) 및 제1 기판 클럭 신호 φa(b)를 생성하고, 제1 CCD(31a)에 공급한다. 제2 CCD 드라이버 회로(33b)는 타이밍 제어 회로(34)로부터 공급되는 타이밍 신호에 따라 제2 프레임 전송 클럭 신호 φb(f), 제2 수직 전송 클럭 신호 φb(v), 제2 수평 전송 클럭 신호 φb(h), 제2 리세트 클럭 신호 φb(r) 및 제2 기판 클럭 신호 φb(b)를 생성하고, 제2 CCD(31b)로 공급한다. 따라서, 제1 및 제2 CCD(31a, 31b)의 동시 구동이 가능하다.
타이밍 제어 회로(34)는 일정 주기의 기준 클럭 신호 CK를 카운트하는 복수의 카운터(34a)와, 카운터(34a)의 출력을 디코드하는 디코더(34b)를 포함한다. 디코더(34b)의 설정치를 변경함으로써 다양한 타이밍 신호를 복수 생성할 수 있다. 타이밍 제어 회로(34)는 제1 및 제2 CCD 드라이버 회로(33a, 33b)에 대하여 공통으로 배치된다.
타이밍 제어 회로(34)는, 예를 들면 도 5의 (a) 내지 도 5의 (d)에 도시된 바와 같이, 설정되는 복수의 표시 모드의 각각에 대응하는 복수의 설정 데이터 중에서 1개를 레지스터(40)로부터 수취하고, 수취한 설정 데이터에 따라 디코더(34)의 설정치를 변경한다. 디코더(34b)의 설정 변경에 의해 각 클럭 펄스의 공급 개시 타이밍이나 상승 타이밍이 변경된다. 예를 들면, 도 5의 (b)의 경우, 대응하는 설정 데이터가 디코더(34b)에 공급되며, 제1 CCD 드라이버 회로(33a)에 공급되는 클럭 펄스의 위상과 제2 CCD 드라이버 회로(33b)에 공급되는 클럭 펄스의 위상이 어긋나도록 각 클럭 펄스가 생성된다. 각 클럭 펄스가 제1 및 제2 CCD(31a, 31b)로 공급되며, 제1 및 제2 CCD(31a, 31b)는 대응하는 제1 화상 신호 Ya(t)와 제2 화상 신호 Yb(t)를 시분할적으로 생성한다.
레지스터(40)는 복수의 표시 모드 각각에 대응된 복수의 설정 데이터를 저장한다. 레지스터(40)는 외부 장치로부터 공급되는 표시 모드 전환 신호 MODE를 수취하고, 전환 신호 MODE에 의해 지정되는 표시 모드에 대응한 설정 데이터를 타이밍 제어 회로(34)에 공급한다. 각 클럭 펄스의 공급 개시의 타이밍, 혹은 상승 타이밍이, 지정된 표시 모드에 따라 변경된다.
제1 클램프 회로(35a)는, 제1 CCD(31a)에 접속되며, 제1 화상 신호 Ya(t)를클램프하고, 클램프된 제1 화상 신호 Ya(t)를 선택 회로(36)에 공급한다. 제2 클램프 회로(35b)는, 제2 CCD(31b)에 접속되며, 제2 화상 신호 Yb(t)를 클램프하고, 클램프된 제2 화상 신호 Yb(t)를 선택 회로(36)에 공급한다. 제1 및 제2 클램프 회로(35a, 35b)는 서로 동일한 클램프 레벨을 갖고 있고, 제1 및 제2 화상 신호 Ya(t), Yb(t)의 흑 레벨을 동일한 전압 레벨로 고정한다.
선택 회로(36)는 2개의 입력 단자(36a, 36b)와 1개의 출력 단자(36c)를 포함한다. 선택 회로(36)는 클램프된 제1 및 제2 화상 신호 Ya(t), Yb(t)를 수취하고, 제1 및 제2 화상 신호 Ya(t), Yb(t) 중 어느 한 쪽을 아날로그 신호 처리 회로(37)에 공급한다. 선택 회로(36)는 타이밍 제어 회로(34)로부터 공급되는 타이밍 신호에 따라 동작하고, 제1 CCD(31a)로부터 제1 화상 신호 Ya(t)가 출력되고 있는 기간에, 입력 단자(36a)와 출력 단자(36c)를 접속한다. 선택 회로(36)는 제2 CCD(31b)로부터 제2 화상 신호 Yb(t)가 출력되고 있는 기간에, 입력 단자(36b)와 출력 단자(36c)를 접속한다. 즉, 선택 회로(36)는 제1 및 제2 CCD(31a, 31b)로부터 시분할적으로 공급되는 2계열의 화상 신호를 각 화상 신호의 공급 타이밍에 따라 선택적으로 취득함으로써, 실질적으로 1계열의 화상 신호를 생성한다.
아날로그 신호 처리 회로(37)는 선택 회로(36)로부터 1계열의 화상 신호 Y(t)를 수취하고, CDS, AGC 등의 아날로그 신호 처리를 실시하여 화상 신호 Y'(t)를 생성한다. A/D 변환 회로(38)는 화상 신호 Y'(t)를 수취하고, 화상 신호 Y'(t)를 디지털 신호로 변환하여, 화상 데이터 Y'(n)을 생성한다.
디지털 신호 처리 회로(39)는 화상 데이터 Y'(n)를 수취하고, 화상 데이터Y'(n)에 대하여 색분리, 매트릭스 연산 등의 처리를 실시하여, 휘도 데이터 및 색차 데이터를 포함하는 화상 데이터 D(n)을 생성한다. 디지털 신호 처리 회로(39)는 노광 제어 회로, 화이트 밸런스 제어 회로, 적분 회로를 포함한다. 디지털 신호 처리 회로(39)는 화상 데이터를 소정의 기간 단위로 적분하고, 그 적분치에 따라 노광 제어, 화이트 밸런스 보정을 행한다. 아날로그 신호 처리 회로(37), A/D 변환 회로(38) 및 디지털 신호 처리 회로(39)에서는 타이밍 제어 회로(34)의 제어에 의해 제1 및 제2 화상 신호 Ya(t), Yb(t) 각각에 대한 신호 처리가 시분할적으로 별도로 행해진다.
제1 실시예에서는 제1 및 제2 CCD(31a, 31b)에 대하여 제1 및 제2 CCD 드라이버 회로(33a, 33b), 제1 및 제2 클램프 회로(35a, 35b)는 개별로 설치되며, 아날로그 신호 처리 회로(37), A/D 변환 회로(38) 및 디지털 신호 처리 회로(39)는 공유화되어 있다. 그 때문에, 기능 저하를 방지하면서 촬상 장치로서의 회로 규모의 축소화를 가능하게 한다.
즉, 촬상 장치(100)에서는 제1 및 제2 CCD(31a, 31b)는 동시에 구동되며, 제1 및 제2 화상 신호 Ya(t), Yb(t)는 제1 및 제2 CCD(31a, 31b)로부터, 각각 시분할적으로 제1 및 제2 클램프 회로(35a, 35b)로 공급된다. 제1 및 제2 화상 신호 Ya(t), Yb(t)의 출력 타이밍에 맞추어서, 선택 회로(36)가 동작하여, 제1 및 제2 화상 신호 Ya(t), Yb(t)의 전환 동작이 효율적으로 행해진다.
선택 회로(36) 이후의 아날로그 신호 처리 회로(37), A/D 변환 회로(38) 및 디지털 신호 처리 회로(39)는 공유화됨으로써, 촬상 장치의 회로 규모의 축소화가효과적으로 실현된다. 또한, 타이밍 제어 회로(34)는 제1 및 제2 CCD(31a, 31b)에 대하여 공통이기 때문에, 회로 규모는 더 소형화된다.
또한, 촬상 장치(100)에서는 제1 및 제2 CCD(31a, 31b)에 대하여 제1 및 제2 클램프 회로(35a, 35b)가 개별적으로 설치되어 있다. 이 때문에, 제1 및 제2 CCD(31a, 31b)의 제조 변동에 의해 제1 및 제2 화상 신호 Ya(t), Yb(t)의 흑 레벨에 레벨차가 생긴다고 해도, 그 레벨차를 보정한 후에 제1 및 제2 화상 신호 Ya(t), Yb(t)를 선택 회로(36)로 공급할 수 있다. 그 결과, 제1 및 제2 CCD(31a, 31b)의 각각으로부터 얻어진 2개의 촬상 화상의 콘트라스트의 변동이 억제되어, 2개의 촬상 화상 간의 화질의 차이가 방지된다.
도 6은 촬상 장치(100)의 동작을 설명하는 타이밍도이다. 여기에서는 도 5의 (a)∼도 5의 (d)에 도시한 복수의 표시 모드 중, 주로 제1 촬상 화상 A를 표시하고, 좌측 아래의 1/4의 영역에 제2 촬상 화상 B를 표시하는 경우(도 5의 (a))를 예로 들어 설명한다. 이하의 설명에 있어서, 제1 및 제2 CCD(31a, 31b)의 촬상부가 12라인을 포함하는 것으로 한다.
도 6의 타이밍 t0∼t1에서는 수직 동기 신호 VD의 블랭킹 기간 내에서, 제1 프레임 전송 클럭 신호 φa(f) 및 제1 수직 전송 클럭 신호 φa(v)가 클록킹되어, 제1 CCD(31a)의 촬상부에 축적되는 1 화면분의 정보 전하가 축적부에 전송된다. 계속해서 타이밍 t1∼t2에 있어서, 제2 프레임 전송 클럭 신호 φb(f) 및 제2 수직 전송 클럭 신호 φb(v)가 클록킹되어, 제2 CCD(31b)의 촬상부에 축적되는 1 화면분의 정보 전하가 축적부에 전송된다. 여기에서, 제1 CCD(31a)와 제2 CCD(31b)에서프레임 시프트 타이밍이 어긋나는 것은 프레임 시프트 개시 시의 돌입 전류의 피크치를 저감시키기 때문이다. 즉, 프레임 시프트에서는 촬상부에 축적된 정보 전하기 고속으로 축적부에 전송되기 때문에, 프레임 시프트 개시 시에는 과대한 돌입 전류가 흐른다. 제1 및 제2 CCD(31a, 31b)에 있어서, 동시에 프레임 시프트가 개시되지 않음으로서, 돌입 전류의 피크치가 낮게 억제된다.
계속해서, 수평 동기 신호 HD에 동기하는 타이밍 t3에 있어서, 제1 수직 전송 클럭 신호 φa(v)가 클록킹되기 시작하여, 제1 CCD(31a)의 축적부로 전송된 1 화면분의 정보 전하가 1 라인 단위로 순차 수평 전송부로 전송된다. 수평 전송부로 전송된 정보 전하에 따라, 순차 제1 화상 신호 Ya(t)가 생성되며, 화상 신호 Ya(t)가 제1 클램프 회로(35a)로 공급된다. 제1 화상 신호 Ya(t)의 생성은 타이밍 t5까지 계속되며, 1 화면분의 상반분의 영역에 상당하는 6 라인분의 화상 신호가 생성된다. 타이밍 t3∼t5에서는 제2 CCD 드라이버 회로(33b)로의 전력 공급이 정지되며, 제2 수직 전송 클럭 신호 φb(v)가 로우 레벨로 고정되어 있다. 그 때문에, 제2 CCD(31b)로부터 제2 화상 신호 Yb(t)는 제2 클램프 회로(35b)에 공급되지 못한다.
타이밍 t4에서는 제1 기판 클럭 신호 φa(b)가 상승되어, 제1 CCD(31a)의 촬상부에 축적된 정보 전하가 기판측으로 배출된다. 다음의 프레임 시프트 타이밍까지의 기간 La에서, 촬상부에 정보 전하가 축적된다. 타이밍 t6에서, 제2 기판 클럭 신호 φb(b)가 상승되어, 다음의 프레임 시프트 타이밍까지의 기간 Lb에서, 제2 CCD(31b)의 촬상부에 정보 전하가 축적된다.
타이밍 t5에서는 제1 CCD(31a)로부터 제1 클램프 회로(35a)로의 6라인분의 화상 신호의 공급이 완료되면, 제1 수직 전송 클럭 신호 φa(v)의 주기가 2배로 변경된다. 제1 수직 전송 클럭 신호 φa(v)의 2배의 주기에 따라, 제2 수직 전송 클럭 신호 φb(v)의 클록킹이 개시된다. 제1 및 제2 수직 전송 클럭 신호 φa(v), φb(v)는 타이밍 t5∼t7에 걸쳐서 클록킹된다.
타이밍 t5∼t7에서는 도 6에 도시한 바와 같이, 제1 및 제2 수직 전송 클럭 신호 φa(v), φb(v)가 교대로 상승한다. 그 결과, 제1 및 제2 CCD(31a, 31b)로부터는 제1 및 제2 화상 신호 Ya(t), Yb(t)가 1 라인 단위로 교대로 제1 및 제2 클램프 회로(35a, 35b)에 공급된다. 이 때, 표시 영역이 수직 방향의 1/2의 영역에 설정되어 있기 때문에, 제2 화상 신호 Yb(t)에서, 12라인의 1 화면분이 1 라인마다 씨닝되어, 6라인의 제2 화상 신호 Yb(t)가 제2 클램프 회로(35b)에 공급된다.
타이밍 t5∼t7에서는 제1 및 제2 화상 신호 Ya(t), Yb(t)의 출력 타이밍에 응답하여, 선택 회로(36)는 제1 및 제2 화상 신호 Ya(t), Yb(t)를 선택적으로 추출하여, 화상 신호 Y(t)를 생성한다. 이와 같이, 제1 및 제2 화상 신호 Ya(t), Yb(t)의 출력 타이밍을 억제하고, 그 출력 타이밍에 맞추어서 선택 회로(36)를 동작시킴으로써 지정된 표시 모드에 맞춘 순서로 화상 신호 Y(t)를 생성할 수 있다.
도 7은 도 6에 도시한 타이밍에 따라 생성된 제1 및 제2 화상 신호 Ya(t), Yb(t), 화상 신호 Y(t), 및 화상 타이밍 D(n)을 도시하는 타이밍도이다.
제1 화상 신호 Ya(t)는 도 6에서 설명한 바와 같이, 6 라인째까지는 순차 1 라인 단위로 연속하여 생성된다. 그 후, 7라인째로부터는 제1 화상 신호 Ya(t)는제2 화상 신호 Yb(t)와 서로 다른 타이밍으로 교대로 생성된다. 제1 화상 신호 Ya(t)의 6라인분의 출력이 완료된 후에, 제2 화상 신호 Yb(t)의 출력이 개시된다.
선택 회로(36)로부터 출력되는 화상 신호 Y(t)는 6라인째까지가 제1 화상 신호 Ya(t)이고, 7라인째 이후가 제1 화상 신호 Ya(t)와 제2 화상 신호 Yb(t)를 1 라인 단위로 교대로 포함한다. 제1 화상 신호 Ya(t)의 6라인째가 출력되기까지의 기간동안, 선택 회로(36)는 제1 CCD(31a)측을 선택하여, 제1 화상 신호 Ya(t)의 6라인째까지를 화상 신호 Y(t)로서 아날로그 신호 처리 회로(37)에 공급한다. 그 이후의 기간에는 선택 회로(36)는 제1 CCD(31a)측과 제2 CCD(31b)측을 교대로 선택한다. 제2 화상 신호 Yb(t)의 1 라인째의 신호에 계속하여 제1 화상 신호 Ya(t)의 7라인째의 신호가 선택되며, 계속해서 제2 화상 신호 Yb(t)의 3라인째의 신호가 선택되게 되도록, 제1 및 제2 화상 신호 Ya(t), Yb(t)가 교대로 할당되어 화상 신호 Y(t)로서 아날로그 신호 처리 회로(37)에 공급된다. 이 결과, 화상 신호 Y(t)의 7라인째 이후는 실질적으로 제1 화상 신호 Ya(t)와 제2 화상 신호 Yb(t)가 합성된 상태가 된다.
디지털 신호 처리 회로(39)는 화상 신호 Y(t)의 6라인째(제1 화상 신호 Ya(t)의 6라인째)까지를 순차 처리하고, 처리된 화상 신호 Y(t)를 화상 데이터 D(n)으로서 외부 장치에 공급한다. 7라인째 이후에는 제2 화상 신호 Yb(t)의 1 라인분에 대응하는 화상 데이터가 디지털 신호 처리 회로(39)에 내장되는 압축 회로에 의해 1 라인의 반 정도의 데이터로 압축된다. 또한, 7라인째 이후에서는 제1 화상 신호 Ya(t)의 1 라인분에 대응하는 화상 데이터로부터 표시 영역에는 해당하지 않는 1 라인의 전반분의 데이터가 제거된다. 압축된 화상 데이터와, 1 라인의 후반분만이 추출된 데이터가 합성되어, 1 라인분의 화상 데이터 D(n)이 생성된다. 예를 들면, 화상 데이터 D(n)의 7라인째의 데이터는 제2 화상 신호 Yb(t)의 1 라인째로부터 생성된 화상 데이터가 1 라인의 후반으로 압축된 데이터와, 제1 화상 신호 Ya(t)의 7라인째로부터 생성된 화상 데이터의 1 라인의 후반이 추출된 데이터가 합성되어 생성된다. 그 때문에, 표시 화면에는 제1 CCD(31a)에 의해 촬상된 제1 촬영 화상 A의 좌측 아래측 1/4의 영역에 제2 CCD(31b)에 의해 촬상된 제2 촬영 화상 B가 축소 표시되며, 2개의 촬영 화상이 동시에 표시된다.
제1 화상 신호 Ya(t)와 제2 화상 신호 Yb(t)와의 출력을 전환하고, 그에 맞춘 압축 처리나 합성 처리를 행함으로써 표시 화면 상에서의 재생 화상의 표시 형태를 전환할 수 있다. 즉, 각각의 표시 영역에 맞추어서 제1 및 제2 화상 신호 Ya(t), Yb(t)의 각 화상 신호의 출력을 제어함으로써, 프레임 메모리를 이용하지 않아도, 지정된 표시 모드에 따른 화상 데이터를 생성할 수 있다. 예를 들면 도 5의 (b)에 도시한 바와 같이 표시 화면의 수직 방향으로 1/2로 분할된 영역의 각각에 제1 및 제2 촬상 화상 A, B를 표시하기 위해서는 제1 및 제2 화상 신호 Ya(t), Yb(t)를 교대로 출력하도록 제1 및 제2 CCD(31a, 31b)를 구동하면 된다. 도 5의 (c), 도 5의 (d)에 도시한 바와 같이 제1 촬영 화상 A 혹은 제2 촬영 화상 B 중 어느 한쪽만을 표시하는 경우에는, 표시를 소망하는 화상에 맞추어서 제1 CCD(31a), 또는 제2 CCD(31b) 중 어느 한쪽을 구동시키도록 하면 된다.
도 8은 디지털 신호 처리 회로(39)의 구성을 도시하는 블록도이다. 디지털신호 처리 회로(39)는 라인 메모리(41), 제1, 제2 적분 회로(42, 43), 노광 제어 회로(44), RGB 프로세스 회로(45), 제3, 제4 적분 회로(46, 47) 및 화이트 밸런스 제어 회로(48)를 포함한다.
라인 메모리(41)는 A/D 변환 회로(38)로부터 공급되는 화상 데이터 Y'(n)을 1 라인 단위로 적수행(適數行)을 저장하고, 1 수평 주사 기간, 유지한 후에, 화상 데이터 Y'(n)를 제1 및 제2 적분 회로(42, 43)에 공급한다. 제1 및 제2 적분 회로(42, 43)는 화상 데이터 Y'(n)를 취득하고, 예를 들면 1 화면 중 중앙 영역에 상당하는 기간, 화상 데이터 Y'(n)를 적분한다.
제1 및 제2 적분 회로(42, 43)는 타이밍 제어 회로(34)로부터 공급되는 제1 및 제2 적분 제어 신호 W1, W2에 따라 동작하고, 제1 및 제2 적분 제어 신호 W1, W2에 의해 적분 기간이 제어된다. 제1 및 제2 적분 제어 신호 W1, W2는 제1 및 제2 화상 신호 Ya(t), Yb(t)의 출력 타이밍 혹은 출력 순서에 따라 생성된다. 예를 들면, 라인 메모리(41)로부터 출력되는 데이터가 제1 화상 신호 Ya(t)로부터 생성된 데이터인 경우, 도 9에 도시한 바와 같이 그 데이터가 출력되는 기간에 대응하여 제1 적분 제어 신호 W1이 하이레벨로 상승된다. 이에 의해, 제1 적분 제어 신호 W1을 받는 제1 적분 회로(42)에서는 제1 화상 신호 Ya(t)로부터 생성된 화상 데이터의 적분 처리가 행해진다. 반대로, 라인 메모리(41)로부터 출력되는 데이터가 제2 화상 신호 Yb(t)로부터 생성된 데이터인 경우, 그 데이터가 출력되는 기간에 대응하여 제2 적분 제어 신호 W2가 하이레벨로 상승되며, 제2 적분 회로(43)에서 제2 화상 신호 Yb(t)로부터 생성된 화상 데이터의 적분 처리가 행해진다. 제1적분 회로(42) 및 제2 적분 회로(43)는 화상 데이터의 적분 처리를 독립하여 행할 수 있다.
노광 제어 회로(44)는 제1 및 제2 적분 회로(42, 43)에 대하여 공통으로 배치된다. 노광 제어 회로(44)는 제1 및 제2 적분 회로(42, 43)로부터의 출력에 따라, 제1 및 제2 CCD(31a, 31b)의 노광 상태의 제어를 각각 독립하여 시분할적으로 행한다. 제1 적분 회로(42)로부터 출력되는 적분 데이터에 따라, 제1 CCD(31a)의 축적 시간을 신축 제어하고, 제2 적분 회로(43)로부터 출력되는 적분 데이터에 기초하여 제2 CCD(31b)의 축적 시간을 신축 제어한다. 예를 들면, 제1 CCD(31a)의 노광 상태를 제어하는 경우, 제1 화상 신호 Ya(t)로부터 생성된 화상 데이터의 적분치가 적정 범위보다 커지면, 제1 CCD(31a)의 축적 시간을 단축하도록 타이밍 제어 회로(34)로 지시를 한다. 반대로, 적분치가 적정 범위보다 작아지면, 노광 제어 회로(44)는 축적 시간을 길게하도록 지시를 하고, 항상 제1 CCD(31a)의 노광 상태가 적당하게 되도록 피드백 제어한다.
RGB 프로세스 회로(45)는 화상 데이터 Y'(n)에 대하여 색분리, 매트릭스 연산 등의 처리를 실시하여, 휘도 데이터 및 색차 데이터를 포함하는 화상 데이터 D(n)을 생성한다. 예를 들면, 색분리 처리에서는 제1 및 제2 CCD(31a, 31b)의 촬상부에 장착되는 칼라 필터의 색배열에 따라 화상 데이터 Y'(n)를 분류하여, 복수의 색성분 데이터 R(n), G(n), B(n)을 생성한다. 매트릭스 연산 처리에 있어서, 분류된 각 색 성분 데이터를 합성하여 휘도 데이터를 생성함과 함께, 각 색성분 데이터로부터 휘도 데이터를 빼서 색차 데이터를 생성한다. RGB 프로세스 회로(45)에는 압축 회로, 합성 회로가 내장되며, 필요에 따라 특정한 화상 데이터에 대한 압축 처리를 행함과 함께, 제1 CCD(31a)로부터 얻어지는 화상 데이터와 제2 CCD(31b)로부터 얻어지는 화상 데이터를 합성한다.
제3 및 제4 적분 회로(46, 47)는 RGB 프로세스 회로(45)로부터 공급되는 색성분 데이터 R(n), G(n), B(n)를 취득하고, 예를 들면 1 화면 단위 내지 수개의 화면 단위로 각 색성분 데이터마다 적분한다. 제3 및 제4 적분 회로(46, 47)는 제1 및 제2 화상 신호 Ya(t), Yb(t)의 출력 타이밍, 혹은 출력 순서에 대응하여 생성되는 제3 및 제4 적분 제어 신호 W3, W4를 받아서 동작한다. 제3 및 제4 적분 회로(46, 47)는 제1 화상 신호 Ya(t)로부터 생성된 색 성분 데이터 R(n), G(n), B(n)의 적분과 제2 화상 신호 Yb(t)로부터 생성된 색 성분 데이터 R(n), G(n), B(n)의 적분을 각각 독립하여 행한다.
화이트 밸런스 제어 회로(48)는 제3 및 제4 적분 회로(46, 47)에 대하여 공통으로 배치되며, 이들 2개의 적분 회로(46, 47)로부터 출력되는 적분 데이터에 기초하여 제1 및 제2 화상 신호 Ya(t), Yb(t)로부터 생성된 화상 데이터의 화이트 밸런스의 보정을 각각 독립하여 시분할적으로 행한다. 이 화이트 밸런스 보정에 있어서는, 예를 들면 제1 화상 신호 Ya(t)로부터 생성된 화상 데이터의 화이트 밸런스를 보정하는 경우에, 제3 적분 회로(46)로부터 출력되는 색 성분 데이터 R(n), G(n), B(n)의 각 적분치를 비교하고, 이들 적분치가 일치하도록 색 성분 신호 R(n), G(n), B(n)에 고유의 계수를 승산한다.
제1 및 제2 화상 신호 Ya(t), Yb(t) 각각에 대응하여 복수의 적분 회로를 설치하고, 제1 및 제2 화상 신호 Ya(t), Yb(t)의 출력 타이밍에 따라 각 적분 회로로 적분 처리를 행함으로써, 제1 및 제2 화상 신호 Ya(t), Yb(t)로부터 생성되는 화상 데이터의 적분을 각각 독립하여 행할 수 있다. 또한, 적분 회로에 대하여 노광 제어 회로(44), 혹은 화이트 밸런스 제어 회로(48)를 공통으로 설치하는 구성으로 함으로써, 디지털 신호 처리 회로(39)의 회로 규모의 대형화를 최소한으로 억제하고 있다.
제1 실시예의 촬상 장치(100)는 이하의 이점을 갖는다.
(1) 선택 회로(36) 이후의 아날로그 신호 처리 회로(37), A/D 변환 회로(38) 및 디지털 신호 처리 회로(39)는 공유화됨으로써, 촬상 장치의 회로 규모의 축소화가 효율적으로 실현된다. 또한, 타이밍 제어 회로(34)는 제1 및 제2 CCD(31a, 31b)에 대하여 공통이기 때문에, 회로 규모는 더 소형화된다.
(2) 제1 및 제2 CCD(31a, 31b)에 대하여 제1 및 제2 클램프 회로(35a, 35b)가 개별로 설치되어 있다. 이 때문에, 제1 및 제2 CCD(31a, 31b)의 각각으로부터 얻어지는 2개의 촬상 화상의 콘트라스트의 변동이 억제되며, 2개의 촬상 화상 간의 화질의 차이가 방지된다.
(제2 실시예)
도 10은 본 발명의 제2 실시예에 따른 촬상 장치(200)의 개략적인 블록도이다. 제2 실시예에 있어서, 제1 실시예와 다른 점은 승압 회로(52) 및 클램프 회로(35)도 공유되는 것이다.
승압 회로(51)는 승압부(51a) 및 출력 선택부(51b)를 포함한다.승압부(51a)는 공급되는 전원 전압 Vd(도시 생략)를 승압하여 승압 전압을 생성하고, 출력 선택부(51b)는 승압 전압의 공급처를 제1 CCD(31a), 제2 CCD(31b)의 동작 타이밍에 맞추어서 전환한다.
승압 회로(51)는 제1 CCD(31a)를 구동시킬 때, 승압 전압을 제1 CCD(31a) 및 제1 CCD 드라이버 회로(33a)에 공급하고, 제2 CCD(31b)를 구동시킬 때, 승압 전압을 제2 CCD(31b) 및 제2 CCD 드라이버 회로(33b)에 공급한다. 출력 선택부(51b)의 전환은 타이밍 제어 회로(34)로부터의 타이밍 신호에 의해 제어되며, 디지털 신호 처리 회로(39)의 전환과 동기하고 있다.
선택 회로(52)는 병렬 접속된 제1 및 제2 트랜지스터(52a, 52b), 저항 소자(52c)를 포함한다. 저항 소자(52c)의 일단은 접지되며, 제1 및 제2 트랜지스터(52a, 52b)는 전원 Vd와 저항 소자(52c)의 타단과의 사이에 접속된다. 제1 및 제2 트랜지스터(52a, 52b)는, 예를 들면 바이폴라 트랜지스터이다. 제1 트랜지스터(52a)의 베이스에 제1 CCD(31a)가 접속되며, 제2 트랜지스터(52b)의 베이스에 제2 CCD(31b)가 접속된다. 선택 회로(52)는 제1 및 제2 CCD(31a, 31b) 중, 동작 중의 CCD로부터의 화상 신호를 임피던스 변환하고, 임피던스 변환된 화상 신호 Y(t)를 클램프 회로(35)에 공급한다.
촬상 장치(200)에서는, 예를 들면 제1 CCD(31a)를 구동시키는 경우, 출력 선택부(51b)가 제1 CCD 드라이버 회로(33a)측을 선택하고, 승압 전압을 제1 CCD 드라이버 회로(33a)로 공급한다. 제1 CCD(31a)는 제1 화상 신호 Ya(t)를 생성하고, 제1 화상 신호 Ya(t)가 선택 회로(52)에 공급된다. 제1 화상 신호 Ya(t)에 따라서, 제1 트랜지스터(52a)가 활성화하여, 제1 화상 신호 Ya(t)를 화상 신호 Y(t)로 변환한다. 화상 신호 Y(t)는 클램프 회로(35)에 공급된다. 제2 CCD(31b)를 구동시키는 경우에는, 제2 CCD 드라이버 회로(33b)측으로 승압 전압이 공급됨과 함께, 제2 트랜지스터(52b)가 활성화하여, 제2 화상 신호 Yb(t)가 화상 신호 Y(t)로서 클램프 회로(35)에 공급된다.
제2 실시예의 촬상 장치(200)는 제1 실시예의 이점 외에, 이하의 이점을 갖는다.
(1) 승압 회로(51) 및 클램프 회로(35)가 공유되기 때문에, 촬상 장치(100)보다 회로 구성을 간략화할 수 있어, 종래의 촬상 장치에 대하여 회로 규모의 대폭적인 축소화를 도모할 수 있다.
(2) 제1 및 제2 CCD(31a, 31b)의 구동에 대하여 1개의 승압 회로(51)가 동작하기 때문에, 소비 전력을 저감시킬 수 있다. 제3 실시예는 배터리 구동하는 것과 같은 촬상 장치에 대하여 특히 유효하다.
(제3 실시예)
도 11은 본 발명의 제3 실시예에 따른 촬상 장치(300)의 개략적인 블록도이다. 제3 실시예에 있어서, 제1 실시예와 다른 점은 타이밍 제어 회로를 제1 및 제2 CCD(31a, 31b)에 대하여 각각 설치한 것이다.
제1 및 제2 타이밍 제어 회로(50a, 50b)는 제1 및 제2 CCD(31a, 31b) 각각에 대응하여 각각 설치되며, 각각이 독립하여 동작한다. 제1 및 제2 타이밍 제어 회로(50a, 50b)는 동일한 구성을 갖고, 일정 주기의 기준 클럭 신호 CK를 카운트하는카운터 및 이 카운터의 출력을 디코드하는 디코더를 포함한다. 제1 및 제2 타이밍 제어 회로(50a, 50b)는 디코더의 설정치를 변경함으로써 다양한 타이밍 신호를 복수 생성한다.
촬상 장치(300)에 있어서, 예를 들면 제1 CCD(31a)를 구동시키는 경우, 제1 타이밍 제어 회로(50a)에서 생성되는 타이밍 신호가 제1 CCD 드라이버 회로(33a)에 공급되며, 제1 CCD 드라이버 회로(33a)는 공급된 타이밍 신호에 따라 제1 프레임 전송 클럭 신호 φa(f), 제1 수직 전송 클럭 신호 φa(v), 제1 수평 전송 클럭 신호 φa(h) 및 제1 리세트 클럭 신호 φa(r)을 생성한다. 제1 CCD(31a)가 제1 화상 신호 Ya(t)를 생성하고, 제1 화상 신호 Ya(t)를 제1 클램프 회로(35a)에 공급한다. 이 때, 제2 타이밍 제어 회로(50b)는 타이밍 신호의 출력을 정지하고 있기 때문에, 제2 CCD 드라이버 회로(33b) 및 제2 CCD(31b)는 동작하지 않는다.
아날로그 신호 처리 회로(37)나 디지털 신호 처리 회로(39)는, 동작 중에 있는 타이밍 제어 회로로부터의 타이밍 신호에 의해 제어된다.
제3 실시예의 촬상 장치(300)는 이하의 이점을 갖는다.
(1) 제1 및 제2 CCD(31a, 31b) 각각에 대응하여 별도로 타이밍 제어 회로(50a 50b)를 설치함으로써, 각 고체 촬상 소자의 사양에 맞추어서 별도의 클럭 펄스를 생성하는 것이 가능하다. 따라서, 제1 및 제2 CCD(31a, 31b)가 서로 주파수가 다른 클럭 펄스로 동작하는 고체 촬상 소자라고 하더라도, 제1 실시예와 마찬가지의 동작을 행할 수 있다.
(2) 제1 및 제2 승압 회로(32a, 32b)가 제1 및 제2 CCD(31a, 31b) 각각에 대응하여 각각 설치된다. 그 때문에, 제1 및 제2 CCD(31a, 31b)의 동작 전압이 상위하더라도, 제1 및 제2 CCD(31a, 31b)의 효율적인 동작이 가능하다.
(제4 실시예)
도 12는 본 발명의 제4 실시예에 따른 촬상 장치(400)의 개략적인 블록도이다. 제4 실시예에 있어서, 제3 실시예와 다른 점은 제2 실시예의 촬상 장치(200)와 마찬가지로, 승압 회로(51) 및 클램프 회로(35)도 공유되는 것이다.
촬상 장치(400)에서는, 예를 들면 제1 CCD(31a)를 구동시키는 경우, 제1 타이밍 제어 회로(50a)에서 생성되는 타이밍 신호가 제1 CCD 드라이버 회로(33a)로 공급된다. 또한, 출력 선택부(51b)에 의해 제1 CCD 드라이버 회로(33a)측이 선택되며, 승압 전압이 제1 CCD 드라이버 회로(33a)로 공급된다. 제1 CCD(31a)는 제1 화상 신호 Ya(t)를 생성하고, 제1 화상 신호 Ya(t)가 선택 회로(52)의 제1 트랜지스터(52a)에 공급된다. 제1 화상 신호 Ya(t)에 따라, 제1 트랜지스터(52a)가 활성화하고, 제1 화상 신호 Ya(t)를 화상 신호 Y(t)로 변환한다. 화상 신호 Y(t)는 클램프 회로(35)에 공급된다.
제4 실시예의 촬상 장치(400)는 제3 실시예의 이점 외에, 이하의 이점을 갖는다.
(1) 제3 실시예의 촬상 장치(300)보다도 회로 구성을 간략화할 수 있어, 촬상 장치(300) 보다도 회로 규모를 축소할 수 있다.
(2) 제1 및 제2 CCD(31a, 31b)의 구동에 대하여 1개의 승압 회로(51)가 동작하기 때문에, 소비 전력을 촬상 장치(300)보다도 저감시킬 수 있다.
또, 각 실시예는 이하와 같이 변경하여 실시되어도 된다.
·제1 실시예에 있어서, 제1 및 제2 고체 촬상 소자(CCD)(31a, 31b)는 완전히 동일한 구성일 필요는 없다. 예를 들면, 구동 조건이 동일하면, 컬러 촬상용이나 모노크롬 촬상용CCD를 조합시켜 이용해도 되고, 디바이스 구조가 다른 CCD를 이용해도 된다. 단, 컬러 촬상과 모노크롬 촬상의 CCD를 조합시켜 이용하는 경우, 컬러 촬상용과 모노크롬 촬상용 양자에 대응할 수 있는 신호 처리 회로가 적용된다.
·제1 실시예에 있어서, 또한 승압 회로만이 공유되거나, 혹은 클램프 회로만이 공유되어도 된다.
·제3 실시예에 있어서, 또한 승압 회로만이 공유되거나, 혹은 클램프 회로만이 공유되어도 된다.
·각 실시예에 있어서, 제1 및 제2 고체 촬상 소자(CCD)(31a, 31b)는 1 화면분의 정보 전하를 일시적으로 보유할 수 있는 축적부를 포함하는 프레임 인터라인형 고체 촬상 소자라도 된다.
·각 실시예에 있어서, 디지털 신호 처리 회로(39)의 2대의 제1, 제2 적분 회로(42, 43) 및 제3, 제4 적분 회로(46, 47)는, 예를 들면 복수 화면 단위로 제1 및 제2 CCD(31a, 31b)의 동작을 전환하도록 하는 경우에는, 제1 및 제2 CCD(31a, 31b)에 대하여 각각 1개의 적분 회로에 의해 공유화되어도 된다.
다음에 본 발명의 적용예를 설명한다.
감시 카메라 시스템에서 이용되는 고체 촬상 소자에는, 일반적으로 상당히넓은 다이내믹 레인지와 높은 수광 감도와의 양립이 요구된다. 넓은 타이내믹 레인지와 높은 수광 감도를 1개의 고체 촬상 소자에서 실현하기 위해서는 야간 등의 어두운 장소에서의 촬상에 맞추어서 수광 감도가 높은 고체 촬상 소자 및 적외 조명을 채용함과 함께, 주간 등의 밝은 장소에서의 촬상에 맞추어서 적외 컷트 필터를 고체 촬상 소자의 수광면측에 세트하는 등의 구성이 생각된다. 이들 구성 외에, 적외 조명의 제어나 적외 컷트 필터의 개폐 제어를 행하는 기구가 필요해져서, 시스템 전체로서의 기구가 복잡해진다. 이 때문에, 고체 촬상 소자가 1개임에도 불구하고, 결과적으로 카메라 시스템의 규모의 증대나 비용의 증대를 초래한다.
그래서, 본원 제1 및 제2 고체 촬상 소자 중, 제2 고체 촬상 소자를 적외 감도가 높은 고체 촬상 소자로 설정하고, 제1 고체 촬상 소자를 그보다도 적외 감도가 낮은, 일반적인 고체 촬상 소자로 설정한다. 밝은 장소에서의 촬상에서는 제1 고체 촬상 소자만을 구동하고, 반대로 어두운 장소에서의 촬상에서는 제2 고체 촬상 소자만을 구동한다. 이 때, 제1 및 제2 고체 촬상 소자의 구동의 전환은 피사체 조도에 따라 자동적으로 행해지는 것이 바람직하다. 노광 제어 시에 측광 센서로 측정되는 조도나 신호 처리 회로에서 산출되는 화상 신호의 적분치를 이용하여 행하는 것이 가능하다.
본원 발명을 적용하면, 고체 촬상 소자가 1개인 경우와 비교하면, 적외 조명이나 적외 컷트 필터 및 이들을 제어하는 기구가 불필요해진다. 이 때문에, 실질적으로 시스템 규모를 축소할 수 있어, 이들에 따라, 비용의 삭감을 도모할 수 있다. 또한, 2개의 고체 촬상 소자가 배치되기 때문에, 각각의 촬상 조건에 적합한렌즈를 각 고체 촬상 소자에 별도로 설정하는 것이 가능하다.
다음에, 별도의 적용 형태를 설명한다.
종래부터, 카메라 기능을 내장하여, 여행지에서 간이한 디지털 카메라로서 사용 가능한 휴대 전화기가 알려져 있다. 카메라 기능 내장의 휴대 전화기는 여행지에서 촬상한 화상을 인터넷 회선을 통하여 송신할 수 있는 기능을 포함한다. 이 기능을 이용하기 위해서는 사용자가 휴대 전화기의 조작키를 이용하여 화상의 송신처를 지정하는 어드레스를 입력할 필요가 있다. 최근에는 어드레스 입력의 번거로움을 해소하기 위해, 어드레스를 바코드 표시하고, 바코드를 센서로 판독하여 일괄적으로 어드레스 입력을 완료시키는 기능을 휴대 전화기에 포함시키는 것이 생각되고 있다.
그래서, 본원 제2 고체 촬상 소자에 제1 고체 촬상 소자보다도 수광 화소수가 많은 고체 촬상 소자가 적용된다. 일반적으로 높은 해상도가 요구되는 바코드 판독 등의 화상 인식 시에는 해상도가 높은 제2 고체 촬상 소자가 구동되며, 통상의 촬상을 행하는 경우에는 제1 고체 촬상 소자가 구동된다, 이와 같은 구성은, 바코드 판독 기능뿐만 아니라, 예를 들면 시큐러티를 위한 지문 센서 등과 통상의 촬상을 양립시키는 경우에도 적용할 수 있다.
여기에서, 설명한 감시 카메라 시스템, 바코드 판독 시스템 및 지문 센서 시스템은 본원 발명의 적용 형태로서의 일부이다. 즉, 서로 촬상 조건이 다른 복수의 촬상을 1개의 시스템에서 양립시키는 경우에는 본원 발명은 충분하게 적용 가능하다.
본 발명의 정신 및 범위로부터 일탈하지 않고, 본 발명이 다른 대체예에 구체화될 수 있는 것은 당업자에게 있어서 명확하다.
본 발명에 따르면, 회로 규모가 축소되고, 효율적으로 동작하는 복수의 고체 촬상 소자를 갖는 촬상 장치가 제공된다.

Claims (19)

  1. 행렬 배치된 복수의 제1 수광 화소를 포함하는 제1 고체 촬상 소자(31a) -각 제1 수광 화소는 제1 피사체에 따른 정보 전하를 생성하고, 생성한 정보 전하를 축적함-와,
    행렬 배치된 복수의 제2 수광 화소를 포함하는 제2 고체 촬상 소자(31b) -각 제2 수광 화소는 제2 피사체에 따른 정보 전하를 생성하고, 생성한 정보 전하를 축적함-와,
    상기 제1 고체 촬상 소자에 접속되며, 각 제1 수광 화소에 축적된 정보 전하에 따른 제1 화상 신호를 수직 주사 및 수평 주사의 타이밍에 따라 생성하기 위해 상기 제1 고체 촬상 소자를 구동하는 제1 구동 회로(33a)와,
    상기 제2 고체 촬상 소자에 접속되며, 각 제2 수광 화소에 축적된 정보 전하에 따른 제2 화상 신호를 수직 주사 및 수평 주사의 타이밍에 따라 생성하기 위해 상기 제2 고체 촬상 소자를 구동하는 제2 구동 회로(33b)와,
    상기 제1 및 제2 구동 회로에 접속되며, 일정 주기를 갖는 기준 클럭 신호에 따라서, 상기 제1 및 제2 고체 촬상 소자의 수직 주사 및 수평 주사의 타이밍을 결정하는 타이밍 제어 회로(34)와,
    상기 제1 및 제2 고체 촬상 소자에 접속되며, 상기 제1 및 제2 고체 촬상 소자의 동작 타이밍에 동기하여 상기 제1 및 제2 화상 신호 중 어느 하나를 선택하는 선택 회로(36, 52)와,
    상기 선택 회로에 접속되며, 선택된 화상 신호에 대하여 소정의 화상 처리를 실시하여, 표시 화상 데이터를 생성하는 신호 처리 회로(39)
    를 포함하고,
    상기 선택 회로는 소정의 시간마다 제1 및 제2 화상 신호를 교대로 선택하는 촬상 장치.
  2. 제1항에 있어서,
    상기 제1 고체 촬상 소자의 출력에 접속되며, 상기 제1 화상 신호를 클램프하고, 클램프된 제1 화상 신호를 상기 선택 회로에 공급하는 제1 클램프 회로(35a)와,
    상기 제2 고체 촬상 소자의 출력에 접속되며, 상기 제2 화상 신호를 클램프하고, 클램프된 제2 화상 신호를 상기 선택 회로에 공급하는 제2 클램프 회로(35b)
    를 더 포함하고,
    상기 제1 및 제2 클램프 회로는 동일한 클램프 레벨을 갖는 촬상 장치.
  3. 제1항에 있어서,
    상기 선택 회로(52)의 출력에 접속되며, 상기 선택된 화상 신호를 클램프하고, 클램프된 화상 신호를 상기 신호 처리 회로에 공급하는 클램프 회로(35)를 더 포함하는 촬상 장치.
  4. 제1항에 있어서,
    상기 타이밍 제어 회로 및 상기 제1 구동 회로에 접속되며, 전원 전압을 승압하여 제1 승압 전압을 생성하고, 이 제1 승압 전압을 상기 제1 구동 회로로 공급하는 제1 승압 회로(32a)와,
    상기 타이밍 제어 회로 및 상기 제2 구동 회로에 접속되며, 전원 전압을 승압하여 제2 승압 전압을 생성하고, 이 제2 승압 전압을 상기 제2 구동 회로로 공급하는 제2 승압 회로(32b)
    를 더 포함하는 촬상 장치.
  5. 제1항에 있어서,
    상기 타이밍 제어 회로 및 상기 제1, 제2 구동 회로에 접속되며, 전원 전압을 승압하여 승압 전압을 생성하는 승압 회로(51)를 더 포함하고,
    상기 승압 회로는,
    상기 승압 전압을 생성하는 승압부(51a)와,
    상기 승압 전압을 상기 제1 및 제2 고체 촬상 소자의 동작 타이밍에 동기하여 상기 제1 및 제2 구동 회로 중 어느 한쪽에 선택적으로 공급하는 출력 선택부(51b)를 포함하는 촬상 장치.
  6. 제1항에 있어서,
    상기 신호 처리 회로는,
    상기 제1 화상 신호를 취득하고, 소정의 기간으로 적분하여 제1 적분 신호를 생성하는 제1 적분 회로(42)와,
    상기 제2 화상 신호를 취득하고, 소정의 기간으로 적분하여 제2 적분 신호를 생성하는 제2 적분 회로(43)와,
    상기 제1 및 제1 적분 회로에 접속되며, 상기 제1 및 제2 적분 신호에 따라 상기 제1 및 제2 고체 촬상 소자의 노광 상태를 각각 독립적으로 제어하는 노광 제어 회로(44)
    를 포함하는 촬상 장치.
  7. 제6항에 있어서,
    상기 신호 처리 회로는,
    상기 제1 화상 신호를 취득하고, 소정의 기간으로 적분하여 제3 적분 신호를 생성하는 제3 적분 회로(46)와,
    상기 제2 화상 신호를 취득하고, 소정의 기간으로 적분하여 제4 적분 신호를 생성하는 제4 적분 회로(47)와,
    상기 제3 및 제4 적분 회로에 접속되며, 상기 제3 및 제4 적분 신호에 따라 상기 제1 및 제2 고체 촬상 소자의 화이트 밸런스(white balance)를 각각 독립적으로 보정하는 화이트 밸런스 제어 회로(48)
    를 더 포함하는 촬상 장치.
  8. 제1항에 있어서,
    상기 제2 고체 촬상 소자는 상기 제1 고체 촬상 소자보다도 높은 적외 감도를 갖고,
    상기 타이밍 제어 회로는, 피사체 조도에 따라 상기 제1 및 제2 구동 회로를 동작시켜서, 상기 제1 및 제2 고체 촬상 소자를 소정 시간마다 교대로 구동시키는 촬상 장치.
  9. 행렬 배치된 복수의 제1 수광 화소를 포함하는 제1 고체 촬상 소자(31a) -각 제1 수광 화소는 제1 피사체에 따른 정보 전하를 생성하고, 생성한 정보 전하를 축적함-와,
    행렬 배치된 복수의 제2 수광 화소를 포함하는 제2 고체 촬상 소자(31b) -각 제2 수광 화소는 제2 피사체에 따른 정보 전하를 생성하고, 생성한 정보 전하를 축적함-와,
    상기 제1 고체 촬상 소자에 접속되며, 각 제1 수광 화소에 축적된 정보 전하에 따른 제1 화상 신호를 수직 주사 및 수평 주사의 타이밍에 따라 생성하기 위해 상기 제1 고체 촬상 소자를 구동하는 제1 구동 회로(33a)와,
    상기 제2 고체 촬상 소자에 접속되며, 각 제2 수광 화소에 축적된 정보 전하에 따른 제2 화상 신호를 수직 주사 및 수평 주사의 타이밍에 따라 생성하기 위해 상기 제2 고체 촬상 소자를 구동하는 제2 구동 회로(33b)와,
    상기 제1 구동 회로에 접속되며, 일정 주기를 갖는 기준 클럭 신호에 따라서, 상기 제1 고체 촬상 소자의 수직 주사 및 수평 주사의 타이밍을 결정하는 제1 타이밍 제어 회로(50a)와,
    상기 제2 구동 회로에 접속되며, 상기 일정 주기를 갖는 기준 클럭 신호에 따라서, 상기 제2 고체 촬상 소자의 수직 주사 및 수평 주사의 타이밍을 결정하는 제2 타이밍 제어 회로(50b)와,
    상기 제1 및 제2 고체 촬상 소자에 접속되며, 상기 제1 및 제2 고체 촬상 소자의 동작 타이밍에 동기하여 상기 제1 및 제2 화상 신호 중 어느 하나를 선택하는 선택 회로(36, 52)와,
    상기 선택 회로에 접속되며, 선택된 화상 신호에 대하여 소정의 화상 처리를 실시하고, 표시 화상 데이터를 생성하는 신호 처리 회로(39)
    를 포함하고,
    상기 선택 회로는 소정의 시간마다 제1 및 제2 화상 신호를 교대로 선택하는 촬상 장치.
  10. 제9항에 있어서,
    상기 제1 고체 촬상 소자의 출력에 접속되며, 상기 제1 화상 신호를 클램프하고, 클램프된 제1 화상 신호를 상기 선택 회로에 공급하는 제1 클램프 회로(35a)와,
    상기 제2 고체 촬상 소자의 출력에 접속되며, 상기 제2 화상 신호를 클램프하고, 클램프된 제2 화상 신호를 상기 선택 회로에 공급하는 제2 클램프 회로(35b)
    를 더 포함하고,
    상기 제1 및 제2 클램프 회로는 동일한 클램프 레벨을 갖는 촬상 장치.
  11. 제9항에 있어서,
    상기 선택 회로(52)에 접속되며, 상기 선택된 화상 신호를 클램프하고, 클램프된 화상 신호를 상기 신호 처리 회로에 공급하는 클램프 회로(35)를 더 포함하는 촬상 장치.
  12. 제9항에 있어서,
    상기 제1 타이밍 제어 회로 및 상기 제1 구동 회로에 접속되며, 전원 전압을 승압하여 제1 승압 전압을 생성하고, 제1 승압 전압을 상기 제1 구동 회로로 공급하는 제1 승압 회로(32a)와,
    상기 제2 타이밍 제어 회로 및 상기 제2 구동 회로에 접속되며, 전원 전압을 승압하여 제2 승압 전압을 생성하고, 제2 승압 전압을 상기 제2 구동 회로로 공급하는 제2 승압 회로(32b)
    를 더 포함하는 촬상 장치.
  13. 제9항에 있어서,
    상기 제1 및 제2 타이밍 제어 회로 및 상기 제1, 제2 구동 회로에 접속되며, 전원 전압을 승압하여 승압 전압을 생성하는 승압 회로(51)를 더 포함하고,
    상기 승압 회로는,
    상기 승압 전압을 생성하는 승압부(51a)와,
    상기 승압 전압을 상기 제1 및 제2 고체 촬상 소자의 동작 타이밍에 동기하여 상기 제1 및 제2 구동 회로 중 어느 하나에 선택적으로 공급하는 출력 선택부(51b)를 포함하는 촬상 장치.
  14. 제9항에 있어서,
    상기 신호 처리 회로는,
    상기 제1 화상 신호를 취득하고, 소정의 기간으로 적분하여 제1 적분 신호를 생성하는 제1 적분 회로(42)와,
    상기 제2 화상 신호를 취득하고, 소정의 기간으로 적분하여 제2 적분 신호를 생성하는 제2 적분 회로(43)와,
    상기 제1 및 제1 적분 회로에 접속되며, 상기 제1 및 제2 적분 신호에 따라 상기 제1 및 제2 고체 촬상 소자의 노광 상태를 각각 독립적으로 제어하는 노광 제어 회로(44)
    를 포함하는 촬상 장치.
  15. 제14항에 있어서,
    상기 신호 처리 회로는,
    상기 제1 화상 신호를 취득하고, 소정의 기간으로 적분하여 제3 적분 신호를생성하는 제3 적분 회로(46)와,
    상기 제2 화상 신호를 취득하고, 소정의 기간으로 적분하여 제4 적분 신호를 생성하는 제4 적분 회로(47)와,
    상기 제3 및 제4 적분 회로에 접속되며, 상기 제3 및 제4 적분 신호에 따라 상기 제1 및 제2 고체 촬상 소자의 화이트 밸런스를 각각 독립적으로 보정하는 화이트 밸런스 제어 회로(48)
    를 더 포함하는 촬상 장치.
  16. 제9항에 있어서,
    상기 제1 고체 촬상 소자의 구동 조건은 상기 제2 고체 촬상 소자의 구동 조건과는 다른 촬상 장치.
  17. 제16항에 있어서,
    상기 제1 고체 촬상 소자의 수광 화소수는 상기 제2 고체 촬상 소자의 수광 화소와는 다른 촬상 장치.
  18. 제9항에 있어서,
    상기 제2 고체 촬상 소자는 상기 제1 고체 촬상 소자보다도 높은 적외 감도를 갖고,
    상기 제1 및 제2 타이밍 제어 회로는, 피사체 조도에 따라 상기 제1 및 제2구동 회로를 선택적으로 동작시켜서, 상기 제1 및 제2 고체 촬상 소자를 소정 시간마다 교대로 구동시키는 촬상 장치.
  19. 피사체에 따른 정보 전하를 생성하고, 생성한 정보 전하를 축적하는 복수의 고체 촬상 소자(31a, 31b)와,
    상기 복수의 고체 촬상 소자에 각각 접속된 복수의 구동 회로(33a, 33b) -각 구동 회로는 정보 전하에 따른 화상 신호를 수직 주사 및 수평 주사의 타이밍에 따라 생성하기 위해 관련된 고체 촬상 소자를 구동함-와,
    상기 복수의 구동 회로에 접속되며, 일정 주기를 갖는 기준 클럭 신호에 따라 상기 복수의 고체 촬상 소자의 수직 주사 및 수평 주사의 타이밍을 결정하는 타이밍 제어 회로(34)와,
    상기 복수의 고체 촬상 소자에 접속되며, 상기 복수의 고체 촬상 소자의 동작 타이밍에 동기하여 상기 복수의 화상 신호 중 어느 하나를 선택하는 선택 회로(36, 52)와,
    상기 선택 회로에 접속되며, 선택된 화상 신호에 대하여 소정의 화상 처리를 실시하고, 표시 화상 데이터를 생성하는 신호 처리 회로(39)
    를 포함하고,
    상기 선택 회로는 소정의 시간마다 상기 복수의 화상 신호 중 어느 하나를 선택하는 촬상 장치.
KR10-2002-0053855A 2001-09-07 2002-09-06 촬상 장치 KR100461483B1 (ko)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JPJP-P-2001-00272022 2001-09-07
JP2001272022 2001-09-07
JP2002094748A JP2003158660A (ja) 2001-09-07 2002-03-29 撮像装置
JPJP-P-2002-00094748 2002-03-29
JP2002094744A JP2003158659A (ja) 2001-09-07 2002-03-29 撮像装置
JPJP-P-2002-00094744 2002-03-29

Publications (2)

Publication Number Publication Date
KR20030022071A KR20030022071A (ko) 2003-03-15
KR100461483B1 true KR100461483B1 (ko) 2004-12-14

Family

ID=27347455

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0053855A KR100461483B1 (ko) 2001-09-07 2002-09-06 촬상 장치

Country Status (4)

Country Link
US (1) US7027085B2 (ko)
KR (1) KR100461483B1 (ko)
CN (1) CN1272961C (ko)
TW (1) TWI229550B (ko)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004159252A (ja) * 2002-11-08 2004-06-03 Sanyo Electric Co Ltd 画像信号処理回路及びこれを用いた撮像装置
TWI248079B (en) * 2003-06-19 2006-01-21 Ind Tech Res Inst Dynamic radio frequency ripple signal compensator of optical storage system
US8553113B2 (en) * 2003-08-20 2013-10-08 At&T Intellectual Property I, L.P. Digital image capturing system and method
KR100677303B1 (ko) * 2003-12-26 2007-02-05 엘지전자 주식회사 휴대 단말기
US20050206758A1 (en) * 2004-03-16 2005-09-22 Sanyo Electric Co., Ltd. Image sensing device employing CCD pixel compression technique and method for driving the same
JP4424088B2 (ja) 2004-06-25 2010-03-03 株式会社日立製作所 撮像装置
KR100600750B1 (ko) * 2004-07-27 2006-07-14 엘지전자 주식회사 듀얼카메라가 장착된 이동통신 단말기
JP4742242B2 (ja) 2005-09-30 2011-08-10 カシオ計算機株式会社 撮像装置及びそのプログラム
JP4684262B2 (ja) * 2007-06-07 2011-05-18 ルネサスエレクトロニクス株式会社 Ccdイメージセンサ
KR101454826B1 (ko) * 2007-11-20 2014-10-28 삼성전자주식회사 휴대용 단말기에서 듀얼 카메라를 구동하는 장치 및 방법
JP2009303088A (ja) * 2008-06-17 2009-12-24 Panasonic Corp 固体撮像装置、その駆動方法及びカメラ
JP5532992B2 (ja) * 2010-02-10 2014-06-25 セイコーエプソン株式会社 書画カメラ、書画カメラの制御方法およびプログラム
US9147365B2 (en) * 2010-05-18 2015-09-29 Seiko Epson Corporation Image-displaying device and display control circuit
CN102256051B (zh) * 2010-05-18 2016-07-06 精工爱普生株式会社 摄影装置、显示定时控制电路
JP6021465B2 (ja) * 2011-07-11 2016-11-09 キヤノン株式会社 画像処理装置及び画像処理装置の制御方法
JP6300491B2 (ja) * 2013-11-08 2018-03-28 オリンパス株式会社 固体撮像装置および撮像装置
CN104869307B (zh) * 2015-04-22 2017-05-31 努比亚技术有限公司 一种拍摄的方法和装置
JP2016225849A (ja) * 2015-05-29 2016-12-28 株式会社ジャパンディスプレイ 表示システム及び表示方法
CN105391924A (zh) * 2015-11-05 2016-03-09 深圳市金立通信设备有限公司 一种数据处理方法及终端
JP7218260B2 (ja) 2019-08-29 2023-02-06 株式会社東芝 画像処理装置
US11245845B2 (en) * 2020-06-04 2022-02-08 Hand Held Products, Inc. Systems and methods for operating an imaging device
JP7404201B2 (ja) 2020-09-11 2023-12-25 株式会社東芝 画像処理装置及び画像処理方法
JP7419204B2 (ja) 2020-09-18 2024-01-22 株式会社東芝 画像処理装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06105234A (ja) * 1992-09-21 1994-04-15 Sharp Corp ビデオカメラ装置
JPH07322102A (ja) * 1994-05-20 1995-12-08 Canon Inc 撮像装置
JPH09130820A (ja) * 1995-09-21 1997-05-16 At & T Corp デジタルカメラ装置
KR19990038411A (ko) * 1997-11-05 1999-06-05 구자홍 다중 화상 시분할 처리 디지탈 카메라
KR20000049967A (ko) * 2000-05-09 2000-08-05 이영수 다분할 촬영이 가능한 ccd 비디오카메라에서 동시에다수의 ccd센서를 구동하는 타이밍 펄스발생기

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5159455A (en) * 1990-03-05 1992-10-27 General Imaging Corporation Multisensor high-resolution camera
JPH0775022A (ja) 1993-08-31 1995-03-17 Matsushita Electric Ind Co Ltd カメラ装置
JP2003189168A (ja) * 2001-12-21 2003-07-04 Nec Corp 携帯電話用カメラ
US7176963B2 (en) * 2003-01-03 2007-02-13 Litton Systems, Inc. Method and system for real-time image fusion
US8553113B2 (en) * 2003-08-20 2013-10-08 At&T Intellectual Property I, L.P. Digital image capturing system and method

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06105234A (ja) * 1992-09-21 1994-04-15 Sharp Corp ビデオカメラ装置
JPH07322102A (ja) * 1994-05-20 1995-12-08 Canon Inc 撮像装置
JPH09130820A (ja) * 1995-09-21 1997-05-16 At & T Corp デジタルカメラ装置
KR19990038411A (ko) * 1997-11-05 1999-06-05 구자홍 다중 화상 시분할 처리 디지탈 카메라
KR20000049967A (ko) * 2000-05-09 2000-08-05 이영수 다분할 촬영이 가능한 ccd 비디오카메라에서 동시에다수의 ccd센서를 구동하는 타이밍 펄스발생기

Also Published As

Publication number Publication date
US20030048363A1 (en) 2003-03-13
US7027085B2 (en) 2006-04-11
CN1272961C (zh) 2006-08-30
KR20030022071A (ko) 2003-03-15
CN1407792A (zh) 2003-04-02
TWI229550B (en) 2005-03-11

Similar Documents

Publication Publication Date Title
KR100461483B1 (ko) 촬상 장치
US7978240B2 (en) Enhancing image quality imaging unit and image sensor
US7821547B2 (en) Image sensing apparatus that use sensors capable of carrying out XY addressing type scanning and driving control method
US7652691B2 (en) Imaging apparatus, control method thereof, and imaging system for performing appropriate image capturing when a driving method is changed
KR20180128823A (ko) 고체 촬상 소자, 고체 촬상 소자의 구동 방법, 및, 전자 기기
US20030020814A1 (en) Image capturing apparatus
US7821571B2 (en) Solid-state imaging device, method of driving solid-state imaging device, and imaging apparatus
US7230649B2 (en) Image sensor system using CMOS image sensor and image sensor apparatus using CMOS image sensor
US20100321516A1 (en) Digital camera apparatus and recording medium for recording computer program for such apparatus
JP2006261929A (ja) 撮像装置
US6118481A (en) Solid state image pick-up device and image pick-up apparatus
KR100496845B1 (ko) 화상 신호 처리 장치
JP4941131B2 (ja) 固体撮像素子及び電子カメラ
JP2000350101A (ja) 固体撮像装置及び画像情報取得装置
JP2000224595A (ja) 固体撮像装置
US20040090535A1 (en) Digital camera using a solid image capturing element having a mosaic color filter
US20070097226A1 (en) Image data processing semiconductor integrated circuit
JP4416775B2 (ja) 撮像装置
JP2003158659A (ja) 撮像装置
JP2003158660A (ja) 撮像装置
US20050259178A1 (en) Image taking apparatus
JP2001057653A (ja) 固体撮像装置および固体撮像素子駆動方法
JP2007110639A (ja) 固体撮像素子、その駆動方法および撮像装置
JP2007020223A (ja) 撮像装置
JP2970092B2 (ja) ビデオカメラ

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081126

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee