KR100459165B1 - Ατμ중계선 정합 네트워크에서의 링크 정보 관리 장치및 방법 - Google Patents

Ατμ중계선 정합 네트워크에서의 링크 정보 관리 장치및 방법 Download PDF

Info

Publication number
KR100459165B1
KR100459165B1 KR10-2000-0086585A KR20000086585A KR100459165B1 KR 100459165 B1 KR100459165 B1 KR 100459165B1 KR 20000086585 A KR20000086585 A KR 20000086585A KR 100459165 B1 KR100459165 B1 KR 100459165B1
Authority
KR
South Korea
Prior art keywords
virtual
virtual channel
virtual path
path
channel
Prior art date
Application number
KR10-2000-0086585A
Other languages
English (en)
Other versions
KR20020058478A (ko
Inventor
박정환
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2000-0086585A priority Critical patent/KR100459165B1/ko
Publication of KR20020058478A publication Critical patent/KR20020058478A/ko
Application granted granted Critical
Publication of KR100459165B1 publication Critical patent/KR100459165B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • H04L49/256Routing or path finding in ATM switching fabrics
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/02Topology update or discovery
    • H04L45/10Routing in connection-oriented networks, e.g. X.25 or ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5625Operations, administration and maintenance [OAM]

Abstract

본 발명은 비동기 전송 모드(Asynchronous Transfer Mdoe : ATM) 네트워크에 관한 것으로, 특히 중계 회선 접속 보드에서의 VP/VC 변환 및 링크 관리에 적당하도록 하는 ATM 네트워크에서의 셀 전송 장치에 관한 것이다. 이와 같은 본 발명에 따른 링크 정보 관리 장치는 시스템에 설정되는 제1 입력 및 제1 출력 가상 경로/가상 채널(VP/VC)을 저장하고, 제1 외부 시스템으로부터 유입되는 셀의 가상 경로/가상 채널이 상기 저장된 제1 입력 가상 경로/가상 채널과 상응하는 경우, 상기 제1 입력 가상 경로/가상 채널에 해당하는 제1 출력 가상 경로/가상 채널과 링크 정보를 출력하는 제1 저장부와, 제1 물리 계층으로부터 전송된 셀의 가상 경로/가상 채널을 검출하여, 상기 제1 저장부에 제공하고, 상기 셀의 가상 경로/가상 채널을 상기 제1 출력 가상 경로/가상 채널로 갱신하여, 이 셀을 상기 출력된 링크 정보에 따라 제2 물리 계층으로 전송하는 제1 전송부와, 상기 제1 저장부에 저장된 제1 입력 및 제1 출력 가상 경로/가상 채널(VP/VC)을 역으로 저장하고, 제2 외부 시스템으로부터 유입되는 셀의 가상 채널/가상 경로 및 링크 정보가 상기 역으로 저장된 제2 입력 가상 채널/가상 경로 및 링크 정보와 상응하는 경우, 제2 입력 가상 채널/가상 경로 및 링크에 해당하는 제2 출력 가상 채널/가상 경로를 출력하는 제2 저장부와, 상기 제2 물리 계층으로부터 전송된 셀의 가상 채널/가상 경로 및 링크 정보를 검출하여, 상기 제2 저장부에 제공하고, 상기 셀의 가상 채널/가상 경로를 상기 제2 출력 가상 채널/가상 경로로 갱신하여, 이 셀을 제1 물리 계층으로전송하는 제2 전송부로 구성된다.

Description

ΑΤΜ중계선 정합 네트워크에서의 링크 정보 관리 장치 및 방법{Method for Managing Link Information in ATM Network, Apparatus for the same}
본 발명은 비동기 전송 모드(Asynchronous Transfer Mdoe : ATM) 네트워크에 관한 것으로, 특히 중계 회선 접속 보드에서의 VP/VC 변환 및 링크 관리에 적당하도록 하는 ATM 중계선 정합 네트워크에서의 링크 정보 관리 방법에 관한 것이다.
알려진 바와 같이 비동기 전송 모드(Asynchronous Transfer Mode : 이하 ATM이라 약칭함)는 전송할 정보를 셀이라 부르는 블록으로 분할하고, 이 각 셀에 전송 경로 등의 제어 정보를 포함한 헤더 5바이트를 부여하여 전송하는 방법이다. 이와 같이 셀의 길이는 53바이트의 고정 길이이지만 송출하는 셀 수를 변화시킴으로써 임의의 통신 속도를 실현할 수 있다. 이와 같은 방식을 이용한 ATM 네트워크에서는 각종 단말로부터 송출된 셀이 교환 노드에서 ATM 중계 회선상에 다중화되어 전송되는데, 이때 2 단계 커넥션 다중화가 실현되고 있다. 즉, 하나는 가상 패스(Virtual Path : VP) 레벨의 다중화이고, 다른 하나는 가상 채널(Virtual Channel : VC) 레벨의 다중화로써, 가상 패스 식별자(VP Identifierv: VPI)와 가상 채널 식별자(VC Identifier : VCI)는 이 VP와 VC를 식별하는 루팅 영역이다. 따라서, 망 내의 각 노드는 셀을 수신하면, VPI, VCI를 사용해서 라우팅 테이블을 검색하여 출력측의경로를 결정한다. 상기 VCI 또는 VPI는 단말-교환 노드 또는 교환 노드 사이의 각 구간에서 독립적으로 정의되므로, 기지국 및 제어국 시스템 내에서는 이러한 VP/VC에 대한 정보를 관리하여야 하고, 필요시 VP/VC에 대한 변환을 수행해야 한다. 특히, 중계 회선 접속 보드의 경우, 이러한 VP/VC 및 보드가 포함하고 있는 16개의 링크에 대한 정보도 관리하여야 한다.
따라서, 본 발명의 목적은 이상에서 언급한 종래 기술의 문제점을 감안하여 안출한 것으로서, 기지국 및 제어국 시스템 내에서의 셀 전송시 VP/VC 변환 및 링크 정보 관리가 캠에 의해 동시에 이루어지도록 하는 ATM 중계선 정합 네트워크의 링크 정보 관리 장치 및 방법을 제공하기 위한 것이다.
이상과 같은 목적을 달성하기 위한 본 발명의 장치상 특징은, 시스템에 설정되는 제1 입력 및 제1 출력 가상 경로/가상 채널(VP/VC)을 저장하고, 제1 외부 시스템으로부터 유입되는 셀의 가상 경로/가상 채널이 상기 저장된 제1 입력 가상 경로/가상 채널과 상응하는 경우, 상기 제1 입력 가상 경로/가상 채널에 해당하는 제1 출력 가상 경로/가상 채널과 링크 정보를 출력하는 제1 저장부와, 제1 물리 계층으로부터 전송된 셀의 가상 경로/가상 채널을 검출하여, 상기 제1 저장부에 제공하고, 상기 셀의 가상 경로/가상 채널을 상기 제1 출력 가상 경로/가상 채널로 갱신하여, 이 셀을 상기 출력된 링크 정보에 따라 제2 물리 계층으로 전송하는 제1 전송부와, 상기 제1 저장부에 저장된 제1 입력 및 제1 출력 가상 경로/가상 채널(VP/VC)을 역으로 저장하고, 제2 외부 시스템으로부터 유입되는 셀의 가상 채널/가상 경로 및 링크 정보가 상기 역으로 저장된 제2 입력 가상 채널/가상 경로 및 링크 정보와 상응하는 경우, 제2 입력 가상 채널/가상 경로 및 링크에 해당하는 제2 출력 가상 채널/가상 경로를 출력하는 제2 저장부와, 상기 제2 물리 계층으로부터 전송된 셀의 가상 채널/가상 경로 및 링크 정보를 검출하여, 상기 제2 저장부에 제공하고, 상기 셀의 가상 채널/가상 경로를 상기 제2 출력 가상 채널/가상 경로로 갱신하여, 이 셀을 제1 물리 계층으로 전송하는 제2 전송부로 구성된다.
바람직하게, 상기 제1 물리 계층은 STM-1이고, 제2 물리 계층은 E1이고, 상기 제1 저장부와, 제2 저장부는 입력되는 데이터에 대해 변환된 데이터를 출력하도록 하는 저장 장치를 이용한다.
상기 시스템에 설정되는 가상 채널/가상 경로는, 시스템 초기화시 입력되는 가상 채널/가상 경로와, 제1 또는 제2 가상 채널/가상 경로 변환 관계가 고정적으로 설정되거나, 제1 물리 계층과 제2 물리 계층의 호 설정마다 갱신된다.
이상과 같은 목적을 달성하기 위한 본 발명의 방법상 특징은, 제1 물리 계층으로부터 전송된 셀에서 검출된 가상 경로/가상 채널이 기 저장된 제1 입력 가상 경로/가상 채널과 상응하는 경우, 상기 제1 입력 가상 경로/가상 채널에 해당하는 제1 출력 가상 경로/가상 채널과 링크 정보를 출력하는 단계와, 상기 셀의 가상 경로/가상 채널을 상기 제1 출력 가상 경로/가상 채널로 갱신하여, 이 셀을 상기 출력된 링크 정보에 따라 제2 물리 계층으로 전송하는 단계와, 제2 물리 계층으로부터 전송된 셀에서 검출된 가상 채널/가상 경로가, 상기 제1 입력 및 제1 출력 가상 경로/가상 채널(VP/VC)을 역으로 저장된 제2 입력 가상 채널/가상 경로 및 링크 정보와 상응하는 경우, 제2 입력 가상 채널/가상 경로에 해당하는 제2 출력 가상 채널/가상 경로를 출력하는 단계와, 상기 셀의 가상 채널/가상 경로를 상기 제2 출력 가상 채널/가상 경로로 갱신하여, 이 셀을 제1 물리 계층으로 전송하는 단계로 이루어진다.
도 1은 본 발명에 따른 중계 회선 정합 보드의 구성을 나타낸 도면.
도 2는 본 발명에 이용되는 64비트 입출력 레지스터 구조를 나타낸 도면.
도 3은 본 발명에 이용되는 캠의 입출력 VP/VC 저장 테이블 구조를 나타낸 도면.
도 4a 내지 도 4b는 본 발명에 따른 링크 정보를 포함하는 캠의 데이터 영역 구조를 나타낸 도면.
도 5는 본 발명에 따른 캠의 링크 정보 관리 절차를 도1에 도시된 송신부 입장에서 나타낸 도면.
도 6은 본 발명에 따른 캠의 링크 정보 관리 절차를 도1에 도시된 수신부 입장에서 나타낸 도면.
*도면의 주요 부분에 대한 부호의 설명*
101 : E1 물리 인터페이스부
102, 104 : 선입 선출기(FIFO)
103 : 수신부
105 : STM-1 물리 인터페이스부
106,107 : 캠(CAM)
108 : 송신부
109 : 중앙 처리장치
이하 본 발명의 바람직한 일 실시 예에 따른 구성 및 작용을 첨부된 도면을 참조하여 설명한다.
도 1은 본 발명에 따른 중계 회선 접속 보드의 구성을 나타낸 도면이다.
도 1을 참조하면, 본 발명에 따른 ATM 네트워크에서는 16개의 E1/T1 물리 계층과의 인터페이스를 담당하는 E1 인터페이스부(101)와, STM-1 물리 계층과의 인터페이스를 담당하는 STM-1 인터페이스부(105)와, 상기 STM-1 인터페이스부(105)로부터 전송된 셀의 가상 경로 및 가상 채널을 검출하고, 이 검출된 가상 경로 및 가상 채널을 이와 연계된 제1 캠(106)에 제공하는 수신부(103)와, 시스템 초기화시 또는 호 설정마다 입력되는 가상 채널 및 가상 경로에 대해 출력되는 가상 채널 및 가상 경로가 일정한 변환 관계를 갖도록 이 변환 관계 및 셀의 링크 정보를 저장하는 제1 캠(106)과, 상기 STM-1 인터페이스부(105) 또는 수신부(103)로부터 제공되는 셀을 저장하는 각각의 제1, 제2 선입 선출기(102,104)와, 상기 E1 인터페이스부(101)로부터 제공되는 셀의 가상 경로 및 가상 채널을 검출하고, 이 검출된 가상 경로 및 가상 채널을 이와 연계된 제2 캠(107)에 제공하는 송신부(108)와, 시스템 초기화시 또는 호 설정마다 입력되는 가상 채널 및 가상 경로에 대해 출력되는 가상 채널 및 가상 경로가 일정한 변환 관계를 갖도록 이 변환 관계 및 셀의 링크 정보를 저장하는 제2 캠(107)과, 상기 보드를 전체적으로 조정하고, 캠들(106,107) 및 E1/STM-1 인터페이스부들(101,105)을 조정하고, 유지 보수등의 기능을 하는 중앙 처리 장치(109)로 구성된다.
이와 같은 구성에 의하여 본 발명에 따른 캠을 이용한 ATM 네트워크의 셀 전송은 다음과 같은 절차에 의하여 수행되어진다.
즉, 상기 STM-1 물리 계층의 데이터 전송 속도는 T1/E1 물리 계층부에 비해 그 속도가 빠르므로, 상기 STM-1 인터페이스부(105)로부터 제공되는 셀은 제1 선입 선출기(104)에 저장되었다가 수신부(103)에 제공된다. 상기 수신부(103)는 STM-1 물리 계층의 관점에서의 수신부이고, 이 수신부(103)도 하나의 전송부로 명명되어질 수 있다. 즉, 수신부(103)는 상기 제1 선입 선출기(104)에서 제공된 셀의 가상 경로 및 가상 채널을 검출하고, 이 검출된 가상 경로 및 가상 채널을 이 수신부(103)와 연계된 제1 저장부(106)에 제공한다. 상기 제1 저장부(106)는 이하 제1 캠(106)으로써 명명된다. 상기 제1 캠(106)은 입력되는 가상 채널 및 가상 경로에 대해 변환된 가상 채널 및 가상 경로를 출력하는 즉, 입력 데이터에 대해 변환 데이터를 출력하도록 한다. 상기 제1 캠(106)은 상기 수신부(103)에서 검출된 가상 경로 및 가상 채널을 입력으로 하여, 이와 상응하는 입력 가상 경로 및 가상 채널이 존재하는 경우에, 일정한 변환 관계를 갖는 제1 출력 가상 경로 및 가상 채널 및 링크 정보 등을 출력한다. 따라서, 상기 수신부(103)는 상기 제1 선입 선출기(104)로부터 제공된 셀의 가상 경로 및 가상 채널을 상기 제1 출력 가상 경로 및가상 채널로 변환하고, 또한 출력된 링크 정보에 따라 상기 셀을 E1 인터페이스부(101)로 제공한다.
한편, 상기 E1 인터페이스부(101)로부터 송신부(108)에 제공된 셀은, 송신부(108)에 의해 가상 경로 및 가상 채널이 검출되고, 또한 링크 정보도 검출한다. 이 검출된 가상 경로 및 가상 채널 및 링크 정보는 제2 캠(107)에 제공된다. 이때에도 상기 송신부(108)는 STM-1 물리 계층의 관점에서 송신부이므로, 크게는 하나의 전송부로 명명되어질 수 있다. 또한, 상기 제2 캠(107)도 하나의 저장 장치로써, 제1 캠(106)과 같은 동작에 의하여 데이터를 출력하며 시스템 초기화시 또는 시스템간의 호 설정 시마다 그 데이터가 갱신된다. 제1 캠(106)과, 제2 캠(107)은 입력 VP/VC와 출력 VP/VC가 서로 대칭되는 관계가 있다.(제1 캠의 입력 VP/VC->제 2 캠의 출력 VP/VC 제1 캠의 출력 VP/VC->제2 캠의 입력 VP/VC) 따라서, 상기 제2 캠(107)은 상기 송신부(108)에서 검출된 가상 경로 및 가상 채널과 입력된 링크 정보를 입력으로 하여, 이 가상 경로 및 가상 채널 및 링크 정보가 저장된 입력 가상 경로 및 가상 채널 및 링크 정보와 상응하는 경우, 일정한 변환 관계를 갖는 제2 가상 경로 및 가상 채널을 출력한다. 송신부(108)는 상기 E1 인터페이스부(101)로부터 제공된 셀의 가상 경로 및 가상 채널을 상기 제2 가상 경로 및 가상 채널로 변경하여 STM-1 인터페이스부(105)에 제공한다.
참고적으로, 상기 캠(106,107)에 저장되는 가상 경로 및 가상 채널(Virtual Path/Virtual Channel ; VP/VC) 변환 테이블은 상대 고정 접속(Permanent Virtual Connection;이하 PVC라 칭함)인 경우와 상대 선택 접속(Switched VirtualConnection;이하 SVC라 칭함)인 초기 설정 이외에는 같은 방법으로 수행된다.
상기 PVC인 경우에는 PBA가 초기화되면서 변환되어야 할 VP/VC 테이블을 캠에 기록해 놓는다. 따라서, 캠 테이블에 VP/VC가 저장된 후 셀의 송수신이 일어나면 ATM 셀 헤더에서 VP/VC 정보를 추출하여 캠의 데이터와 비교한 후 일치가 되면 출력 VP/VC를 셀 헤더에 부가하여 셀을 전송한다.
그러나, SVC인 경우에는 실시간 호 데이터가 전송될 때, 상위 프로세서로부터 VP/VC 변환에 대한 정보를 수신하여 캠에 저장하고, 호 해제 시 캠의 데이터를 삭제한다. VP/VC 변환은 PVC와 동일한 방법으로 수행된다.
이와 같이 본 발명은 캠을 이용하여 가상 경로 및 가상 채널 변환 이외에도 필수적으로 요구되는 링크 정보 관리도 동시에 수행하도록 한다.
도 2는 본 발명에 이용되는 64비트 입출력 레지스터 구조를 나타낸 도면이다.
도 3은 본 발명에 이용되는 캠의 입출력 VP/VC 저장 테이블 구조를 나타낸 도면이다.
도 2 내지 도 3을 참조하면, 본 발명에 이용되는 캠의 64 비트 입출력 레지스터 구조는 I/O 레지스터 3과, I/O 레지스터 2를 입력 가상 경로 및 가상 채널 영역으로 사용하고, I/O 레지스터 1과, I/O 레지스터 0을 출력 가상 경로 및 가상 채널 영역으로 사용한다. 이때, 이용되는 영역은 입출력 가상 경로가 각각 8비트, 입출력 가상 채널이 각각 16비트씩 할당되어 있다.
도 4a 내지 도 4b는 본 발명에 따른 링크 정보를 포함하는 캠의 데이터 영역구조를 나타낸 도면이다.
도 4a를 참조하면, 기 설명된 바와 같이 제1 캠(106)은 수신부(103)에서 검출된 VP/VC를 입력으로 하여, 이 검출된 VP/VC가 입력 VP/입력 VC에 상응하는 경우 출력 VP/출력 VC를 수신부(103)에 제공하고, 이와 동시에 링크 정보(Link Identifier ;이하 LID라 약칭함)도 출력함으로써, 수신부(103)가 상기 LID에 따라 셀을 전송할 수 있도록 한다.
도 4b를 참조하면, 기 설명된 바와 같이 제2 캠(107)은 송신부(108)에서 검출된 VP/VC와 LID를 입력으로 하여, 이 검출된 VP/VC가 입력 VP/입력 VC에 상응하는 경우 출력 VP/출력 VC를 송신부(108)에 제공한다.
도 5는 본 발명에 따른 캠의 링크 정보 관리 절차를 송신부 입장에서 나타낸 도면이다.
도 5를 참조하면, 상기 송신부로 명명된 E1 물리 인터페이스 FPGA(Field Progammable Gate Array)는 E1 인터페이스부에서 셀이 입력되는지 즉, 수신되는 셀에 대한 모니터링을 수행한다.(S10) 만약, 수신되는 셀이 있으면 이 셀의 헤더의 VP/VC 정보를 추출한다.(S12) 또한, E1 물리 인터페이스 FPGA의 수신 셀 유효성(receive cell available) 신호를 이용하여 링크 정보(LID)를 추출한다.(S13)
상기 추출된 VP/VC 정보에 상기 추출한 링크 정보(Link Identifier)를 부가하여 캠을 갱신하고(캠 테이블은 도4b와 같은 형식이 된다), 상기 링크 정보가 부가된 추출된 VP/VC가 캠 테이블의 입력 VP/VC와 일치하는 가를 판단한다.(S14)
만약, 링크 정보를 부가한 입력 VP/VC가 캠 테이블에 존재하면 출력 VP/VC가 셀 헤더에 새로이 부가되어 셀이 진행된다.(S15)
그러나, 링크 정보를 부가한 입력 VP/VC가 캠 테이블에 존재하지 않으면 셀을 버리고, 새로이 송신되어 들어오는 셀을 모니터링 한다.(S16) 그리고, S11 이후의 단계들을 반복 수행한다.
도 6은 본 발명에 따른 캠의 링크 정보 관리 절차를 수신부 입장에서 나타낸 도면이다.
도 6을 참조하면, STM-1 인터페이스부에서 셀이 입력되는지 수신 셀에 대한 모니터링을 수행한다.(S20)
만약, 수신 셀이 있을 경우(S21), 이 셀 헤더의 VP/VC를 추출하여(S22) 캠의 입력 VP/VC와 일치되는지 확인한다.(S23)
만약, 매칭이 일어날 경우 상기 STM-1 인터페이스부에서 제공된 셀 헤더의 VP/VC를 캠의 출력 VP/VC로 대체한다. 그리고, 캠의 출력 필드에서 추출된 링크 정보를 가지고 출력 링크에 대한 선입 선출(First In Firts Out)을 가능하게 하고(S24), 이 선택된 링크로 셀을 진행시킨다.(S25)
그러나, 매칭이 일어나지 않은 경우에는 상기 STM-1 인터페이스부에서 제공된 셀을 버리고(S26), 수신 셀의 모니터링 과정을 반복적으로 수행한다.
참고적으로, STM-1 인터페이스부에서 정합되어 들어오는 셀들에 대한 링크 정보는 PVC일 경우 VP/VC값에 따라 정해지고, SVC는 호 설정 메시지에 포함되어 결정된다. 따라서, VP/VC 변환 테이블의 출력부에 링크 정보를 입력하여 놓고, 셀이나가는 경로를 하드웨어에서 선택할 때 참조할 수 있도록 한다. 또한, 제1 캠에 VP/VC에 대한 정보를 기록함과 동시에 제2 캠에 제1 캠의 입/출력 데이터를 대칭으로 입력하여 E1에서 들어오는 셀에 대한 VP/VC 테이블을 관리한다.
이상의 설명에서와 같이 본 발명은 ATM 네트워크를 이용하여 데이터를 송수신하고자 하는 경우에 기지국 및 제어국 시스템들은 VP/VC 변환 및 링크 정보를 관리하기 위해 캠을 이용함으로써 보드 자원의 효율성을 높이는 효과가 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술 사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 실시예에 기재된 내용으로 한정하는 것이 아니라 특허 청구 범위에 의해서 정해져야 한다.

Claims (5)

  1. 시스템에 설정되는 제1 입력 및 제1 출력 가상 경로/가상 채널(VP/VC)을 저장하고, 제1 외부 시스템으로부터 유입되는 셀의 가상 경로/가상 채널이 상기 저장된 제1 입력 가상 경로/가상 채널과 상응하는 경우, 상기 제1 입력 가상 경로/가상 채널에 해당하는 제1 출력 가상 경로/가상 채널과 링크 정보를 출력하는 제1 저장부와,
    제1 물리 계층으로부터 전송된 셀의 가상 경로/가상 채널을 검출하여, 상기 제1 저장부에 제공하고, 상기 셀의 가상 경로/가상 채널을 상기 제1 출력 가상 경로/가상 채널로 갱신하여, 이 셀을 상기 출력된 링크 정보에 따라 제2 물리 계층으로 전송하는 제1 전송부와,
    상기 제1 저장부에 저장된 제1 입력 및 제1 출력 가상 경로/가상 채널(VP/VC)을 역으로 저장하고, 제2 외부 시스템으로부터 유입되는 셀의 가상 채널/가상 경로 및 링크 정보가 상기 역으로 저장된 제2 입력 가상 채널/가상 경로 및 링크 정보와 상응하는 경우, 제2 입력 가상 채널/가상 경로 및 링크에 해당하는 제2 출력 가상 채널/가상 경로를 출력하는 제2 저장부와,
    상기 제2 물리 계층으로부터 전송된 셀의 가상 채널/가상 경로 및 링크 정보를 검출하여, 상기 제2 저장부에 제공하고, 상기 셀의 가상 채널/가상 경로를 상기 제2 출력 가상 채널/가상 경로로 갱신하여, 이 셀을 제1 물리 계층으로 전송하는 제2 전송부로 구성되는 것을 특징으로 하는 ATM 중계선 정합 네트워크의 링크 정보관리 장치.
  2. 제1 항에 있어서, 상기 제1 물리 계층은 STM-1이고, 제2 물리 계층은 E1 인 것을 특징으로 하는 ATM 중계선 정합 네트워크의 링크 정보 관리 장치.
  3. 제2 항에 있어서, 상기 제1 저장부와, 제2 저장부는 입력되는 데이터에 대해 변환된 데이터를 출력하도록 하는 저장 장치인 것을 특징으로 하는 ATM 중계선 정합 네트워크의 링크 정보 관리 장치.
  4. 제1 항에 있어서, 상기 시스템에 설정되는 가상 채널/가상 경로는, 시스템 초기화시 입력되는 가상 채널/가상 경로와, 제1 또는 제2 가상 채널/가상 경로 변환 관계가 고정적으로 설정되거나, 제1 물리 계층과 제2 물리 계층의 호 설정마다 갱신되는 것을 특징으로 하는 ATM 중계선 정합 네트워크의 링크 정보 관리 장치.
  5. 제1 물리 계층으로부터 전송된 셀에서 검출된 가상 경로/가상 채널이 기 저장된 제1 입력 가상 경로/가상 채널과 상응하는 경우, 상기 제1 입력 가상 경로/가상 채널에 해당하는 제1 출력 가상 경로/가상 채널과 링크 정보를 출력하는 단계와,
    상기 셀의 가상 경로/가상 채널을 상기 제1 출력 가상 경로/가상 채널로 갱신하여, 이 셀을 상기 출력된 링크 정보에 따라 제2 물리 계층으로 전송하는 단계와,
    제2 물리 계층으로부터 전송된 셀에서 검출된 가상 채널/가상 경로가, 상기 제1 입력 및 제1 출력 가상 경로/가상 채널(VP/VC)을 역으로 저장된 제2 입력 가상 채널/가상 경로 및 링크 정보와 상응하는 경우, 제2 입력 가상 채널/가상 경로에 해당하는 제2 출력 가상 채널/가상 경로를 출력하는 단계와,
    상기 셀의 가상 채널/가상 경로를 상기 제2 출력 가상 채널/가상 경로로 갱신하여, 이 셀을 제1 물리 계층으로 전송하는 단계를 포함하여 이루어지는 것을 특징으로 하는 ATM 중계선 정합 네트워크에서의 링크 정보 관리 방법.
KR10-2000-0086585A 2000-12-30 2000-12-30 Ατμ중계선 정합 네트워크에서의 링크 정보 관리 장치및 방법 KR100459165B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2000-0086585A KR100459165B1 (ko) 2000-12-30 2000-12-30 Ατμ중계선 정합 네트워크에서의 링크 정보 관리 장치및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2000-0086585A KR100459165B1 (ko) 2000-12-30 2000-12-30 Ατμ중계선 정합 네트워크에서의 링크 정보 관리 장치및 방법

Publications (2)

Publication Number Publication Date
KR20020058478A KR20020058478A (ko) 2002-07-12
KR100459165B1 true KR100459165B1 (ko) 2004-12-03

Family

ID=27689576

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2000-0086585A KR100459165B1 (ko) 2000-12-30 2000-12-30 Ατμ중계선 정합 네트워크에서의 링크 정보 관리 장치및 방법

Country Status (1)

Country Link
KR (1) KR100459165B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10257068A (ja) * 1997-03-14 1998-09-25 Hitachi Ltd Atmコントローラおよびatm通信制御装置
JPH10322354A (ja) * 1997-05-21 1998-12-04 Nec Corp コネクション番号変換装置及びその方法並びにその方法を実行するためのプログラムを格納した記録媒体
KR19990075737A (ko) * 1998-03-24 1999-10-15 윤종용 이중헤더 변환을 수행하는 에이티엠 정합 장치 및 그 제어방법
KR20020056042A (ko) * 2000-12-29 2002-07-10 엘지전자 주식회사 캠(cam)을 이용한 가상 회로 관리 방법 및 관리 시스템

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10257068A (ja) * 1997-03-14 1998-09-25 Hitachi Ltd Atmコントローラおよびatm通信制御装置
JPH10322354A (ja) * 1997-05-21 1998-12-04 Nec Corp コネクション番号変換装置及びその方法並びにその方法を実行するためのプログラムを格納した記録媒体
KR19990075737A (ko) * 1998-03-24 1999-10-15 윤종용 이중헤더 변환을 수행하는 에이티엠 정합 장치 및 그 제어방법
KR20020056042A (ko) * 2000-12-29 2002-07-10 엘지전자 주식회사 캠(cam)을 이용한 가상 회로 관리 방법 및 관리 시스템

Also Published As

Publication number Publication date
KR20020058478A (ko) 2002-07-12

Similar Documents

Publication Publication Date Title
US5414707A (en) Broadband ISDN processing method and system
US6002692A (en) Line interface unit for adapting broad bandwidth network to lower bandwidth network fabric
US5488606A (en) Procedure for switching-over systems
US5379295A (en) Cross-connect system for asynchronous transfer mode
CA1211824A (en) Time division multiplex switching network permitting communications between one or several calling parties and one or several called parties
US6266333B1 (en) Network-independent routing of communication signals
US6944138B1 (en) Apparatus for a mobile communication system for providing an ATM-based switching and routing connecting scheme
US6101184A (en) Data switching method and data switching apparatus for efficiently handling scan data in information communication network
RU2134024C1 (ru) Устройство и способ обработки элементов данных режима асинхронной передачи в системе коммутации режима асинхронной передачи
US6628659B1 (en) ATM cell switching system
KR100459165B1 (ko) Ατμ중계선 정합 네트워크에서의 링크 정보 관리 장치및 방법
AU718929B2 (en) Signal transfer device in a telecommunications network
US20020089991A1 (en) Cell switching method and system
EP1180874A1 (en) Message write device, message write method, message read device, message read method, memory address control circuit for write of variable length message, and memory address control circuit for read of variable length message
US9143252B2 (en) Transmission apparatus and data communication channel processing method
US6452939B1 (en) ATM interface device with double header conversion
KR100336593B1 (ko) 에이티엠 다중화/역다중화 장치에서 유토피아 레벨2수행부와 유토피아 레벨1 수행부간 정합 장치
US7139293B1 (en) Method and apparatus for changing the data rate of a data signal
JP2850957B2 (ja) 音声パケットatm中継転送方式
US20050068986A1 (en) Universal switching centre, method for executing a switching task, input unit, output unit and connecting unit
US6990066B1 (en) Method for using a pre-configured ATM switch and traffic discard to facilitate UPSR selection
JPH05191434A (ja) Atmマルチリンク通信方式
JP3151768B2 (ja) 同期・非同期転送モード対応型セルフヒーリング・リング方式
JPH1155264A (ja) 受信パス選択方法及び装置
KR100333713B1 (ko) 비동기 전달 모드 스위치 정합 장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121015

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20131016

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20141023

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee