KR100433107B1 - 셋업시간을단축시킬수있는자동이득제어방법및회로 - Google Patents

셋업시간을단축시킬수있는자동이득제어방법및회로 Download PDF

Info

Publication number
KR100433107B1
KR100433107B1 KR10-1998-0060649A KR19980060649A KR100433107B1 KR 100433107 B1 KR100433107 B1 KR 100433107B1 KR 19980060649 A KR19980060649 A KR 19980060649A KR 100433107 B1 KR100433107 B1 KR 100433107B1
Authority
KR
South Korea
Prior art keywords
signal
channel
gain control
automatic gain
amplitude
Prior art date
Application number
KR10-1998-0060649A
Other languages
English (en)
Other versions
KR20000044158A (ko
Inventor
이명호
Original Assignee
주식회사 대우일렉트로닉스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 대우일렉트로닉스 filed Critical 주식회사 대우일렉트로닉스
Priority to KR10-1998-0060649A priority Critical patent/KR100433107B1/ko
Publication of KR20000044158A publication Critical patent/KR20000044158A/ko
Application granted granted Critical
Publication of KR100433107B1 publication Critical patent/KR100433107B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G2201/00Indexing scheme relating to subclass H03G
    • H03G2201/10Gain control characterised by the type of controlled element
    • H03G2201/103Gain control characterised by the type of controlled element being an amplifying element

Landscapes

  • Control Of Amplification And Gain Control (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

자동이득제어전압을 미리 기억시켜두고, 이를 채널변경이나 전원 온시에 사용하여 자동이득제어의 셋업시간을 단축시킬 수 있는 장치가 개시된다. 먼저, 자동채널탐색명령이 주어지면 수신가능한 채널을 탐색해 나가면서 각 채널에 대한 자동이득제어된 신호의 최적레벨을 측정하고, 각 채널별 최적레벨을 메모리에 저장해둔다. 그 후, 시스템의 전원-온 또는 채널변경이 있는 경우 현재의 채널신호에 대한 자동이득제어가 정상상태에 도달되기 전에는 메모리에 저장된 최적레벨을 자동이득제어에 적용하고, 자동이득제어가 정상상태에 도달된 후에는 자동이득제어된 신호의 진폭으로부터 직접 제어량을 산출하여 산출된 제어량을 피드백하여 자동이득제어에 적용한다. 따라서, 각 채널별로 자동이득제어전압을 미리 측정하여 저장해둔 후, 이를 이용하여 자동이득제어의 셋업시간 동안에 기억된 값을 이용하여 자동이득제어를 하므로써 자동이득제어가 빨리 안정화될 수 있다.

Description

셋업시간을 단축시킬 수 있는 자동이득제어 방법 및 회로
본 발명은 자동이득제어에 관한 것으로서, 보다 상세하게는 정상적인 이득제어상태에 이르는데 소요되는 셋업시간을 단축시킬 수 있는 자동이득제어방법과 장치에 관한 것이다.
자동이득제어는 무선수신기나 증폭기의 입력에 변동이 있는 경우라도 출력은 언제나 일정하게 유지되도록 이득을 자동적으로 조절하는 기술이다. 이 방법은 출력중의 직류분을 제어전압으로 이용하여 이득을 일정하게 자동제어하는 것이 일반적이다. 주로 텔레비젼 수상기, 비디오 테이프 레코더, 라디오 수신기 또는 게임기기 등의 신호처리에 널리 적용되는 기술이다.
도1은 종래의 자동이득제어회로의 구성을 도시한다. 이득제어증폭기(10)에 의해 입력신호는 소정의 이득을 가지면서 증폭되어 후처리회로에 제공된다. 이때, 상기 이득제어증폭기(10)는 그 이득은 이득제어전압의 레벨에 따라 적절하게 변하므로써 증폭된 신호는 일정한 출력레벨을 유지할 수 있다. 이를 위해 진폭검출기(12)는 증폭된 신호의 진폭을 검출하고, 그 크기를 일정하게 유지하기 위한 상기 이득제어전압을 생성하여 상기 이득제어증폭기(10)에 제공한다. 이와 같은 자동이득제어회로의 동작에 의해 입력신호의 크기가 시간, 장소 기타 요인에 의해 차이가 있는 경우라 하더라고 출력단에서는 일정한 크기의 증폭된 신호가 나오게 된다. 일정한 출력레벨을 가지면 후속 신호처리가 용이해진다.
종래의 자동이득제어장치를 이용하는 경우, 자동이득제어는 시스템의 전원을켜는 경우나 수신채널을 변경하는 경우에는 그 해당채널에 대하여 새로이 수행되어야 하며, 이 경우 이득제어가 안정적인 상태에 이르기까지는 약간의 시간을 필요로 한다. 이 시간을 셋업시간(또는 안정화시간)이라 한다. 예컨데, 텔레비젼의 경우에는 전원을 온하거나 채널을 변경한 시점부터 새로운 자동이득제어를 개시하여 증폭된 신호가 일정한 크기를 유지할 수 있기까지는 약 수십밀리초의 셋업시간이 소요된다. 이 셋업시간동안에는 입력신호에 대한 정상적인 이득제어가 이루어지지 않는다. 따라서, 이득제어된 신호를 이용하여 얻어지는 최종적인 출력, 예컨데, 텔레비젼 혹은 라디오 수신기에서 출력되는 화면이나 음성은 셋업시간동안에는 순간적으로 불량한 상태로 나타나게 된다.
상기와 같은 문제점은 자동이득제어시 셋업시간을 최소화하므로써 해결될 수 있다. 따라서 본 발명의 제1목적은 수신채널별로 정상적인 자동이득제어가 이루어지는 상태의 이득제어전압을 미리 검출하여 저장해두고, 자동이득제어를 새로이 개시해야할 경우에 해당채널에 대응되는 저장된 이득제어전압을 셋업시간동안에 적용하므로써 셋업시간을 단축시킬 수 있는 방법을 제공함을 목적으로 한다.
본 발명의 제2목적은 자동이득제어될 피처리신호가 특히 아날로그신호인 경우에 상기 제1목적을 실현할 수 있는 자동이득제어장치를 제공하는 것이다.
본 발명의 제3목적은 자동이득제어될 피처리신호가 특히 디지탈신호인 경우에 상기 제1목적을 실현할 수 있는 자동이득제어장치를 제공하는 것이다.
도1은 종래의 자동이득제어회로의 구성을 도시한 블럭도이다.
도2는 본 발명의 바람직한 제1실시예에 의한 자동이득제어회로의 구성을 도시한 블럭도이다.
도3은 도2에 도시된 자동이득제어회로에 의해 얻어지는 자동이득제어전압을 설명하기 위한 파형도이다.
도4는 본 발명의 바람직한 제2실시예에 의한 자동이득제어회로의 구성을 도시한 블럭도이다.
도5은 도4에 도시된 자동이득제어회로에 의해 얻어지는 자동이득제어전압을 설명하기 위한 파형도이다.
<도면의 주요부분에 대한 부호의 설명>
20 : 이득제어증폭기 22 : 진폭검출기
24 : 스위칭제어기 26 : 마이크로프로세서
28 : 메모리 30 : 제1스위치
32 : 제2스위치 34 : A/D변환기
36 : D/A변환기 38 : 캐패시터
상기의 제1목적을 달성하기 위한 단축된 셋업시간을 갖는 자동이득제어방법은, 기록자동채널탐색명령이 주어지면 수신가능한 채널을 탐색해 나가면서 각 채널에 대한 자동이득제어된 신호의 최적레벨을 측정하고, 상기 각 채널별 최적레벨을 기억수단에 저장해두는 단계;
전원-온 또는 채널변경이 있는 경우 현재의 채널신호에 대한 자동이득제어가 정상상태에 도달되기 전에는 상기 기억수단에 저장된 상기 최적레벨을 상기 자동이득제어에 적용하고, 상기 자동이득제어가 정상상태에 도달된 후에는 자동이득제어된 신호의 진폭으로부터 직접 제어량을 산출하고 상기 산출된 제어량을 피드백하여 자동이득제어에 적용하는 단계를 구비한다.
상기의 제2목적을 달성하기 위한 단축된 셋업시간을 갖는 자동이득제어장치는,
이득제어전압을 이용하여 입력신호를 증폭하기 위한 제1수단;
상기 제1수단에서 출력되는 증폭신호의 크기를 검출하여 진폭신호를 생성하기 위한 제2수단;
상기 진폭신호를 제공받아 충전하며, 상기 충전전압의 레벨은 상기 진폭신호의 레벨에 따라 변동하며, 상기 충전전압을 상기 증폭기에 상기 이득제어전압으로 제공하는 제3수단;
자동채널탐색명령에 인가되면 각 채널을 탐색하면서 각 채널에 대한 상기 진폭신호의 최적레벨을 기억하고, 상기 각 채널에 대한 상기 최적레벨이 기억된 상태에서 전원-온 이나 채널변경시 자동이득제어가 안정화되기 전까지는 수신채널에 해당하는 기억된 상기 최적레벨을 상기 충전수단에 제공하기 위한 제4수단을 구비한다.
상기 제4수단은 상기 제4수단은, 상기 최적레벨의 크기를 디지털데이타로 변환하기 위한 아날로그/디지탈변환부; 상기 디지털데이타를 채널별로 저장하기 위한 메모리부; 상기 메모리부로부터 독출된 상기 디지털데이타를 아나로그신호로 변환하기 위한 디지탈/아날로그변환부; 상기 제2수단과 상기 아날로그/디지탈변환부 사이의 신호전달경로를 온/오프하기 위한 제1스위칭부; 상기 제2수단과 상기 디지털 /아날로그변환부중 어느 하나와 상기 제3수단 사이의 신호전달경로를 선택적으로 형성하기 위한 제2스위칭부; 및 탐색된 각 채널에 대한 상기 최적레벨을 상기 메모리부에 저장하기 위하여 상기 제2수단과 상기 아날로그변환부간의 상기 신호전달경로가 온되도록 상기 제1스위칭부를 제어하고 상기 제2수단으로부터 상기 제3수단으로의 신호전달경로가 선택될 수 있도록 상기 제2스위칭부를 제어하며, 전원-온 또는 채널변경시 정해지는 수신채널에 대한 상기 메모리부에 저장된 상기 최적레벨을 상기 제3수단에 제공하기 위하여 상기 제1스위칭부가 오프되도록 제어하고 상기 디지털 /아날로그변환부와 상기 제3수단간에 신호전달경로가 형성되도록 상기 제2스위칭부를 제어하는 제어부로 구성된다.
상기의 제3목적을 달성하기 위한 장치는, 이득제어전압을 이용하여 피변조신호를 증폭하기 위한 제1수단;
상기 제1수단에서 출력되는 증폭신호로부터 신호파를 분리하기 위해 상기 증폭신호를 변조하는 제2수단;
상기 신호파의 진폭을 측정하고, 상기 진폭과 기준레벨간의 고저를 비교하는 제3수단;
클럭신호를 이용하여 상기 신호파의 진폭을 펄스폭에 대응시켜 펄스폭변조신호를 생성하고, 상기 펄스폭변조신호를 디지털 값으로 변환하거나 상기 디지털 값을 상기 펄스폭변조신호로 변환하기 위한 제4수단;
상기 펄스폭변조신호의 펄스폭에 따라 가변적인 충전전압을 나타내며, 상기 충전전압을 상기 이득제어전압으로서 상기 제1수단에 제공하기 위한 제5수단; 및
자동채널탐색명령에 인가되면 각 채널을 탐색하면서 각 채널에 대한 상기 신호파의 최적레벨에 대응하는 상기 펄스폭변조신호의 디지탈값을 기억하고, 상기 각 채널에 대한 상기 최적레벨의 디지탈값이 기억되어 있는 상태에서 전원-온 이나 채널변경시 자동이득제어가 안정화되기 전까지는 수신채널에 해당하는 기억된 상기 최적레벨의 디지탈값을 상기 제4수단에 제공하기 위한 제6수단을 구비한다.
이하, 본 발명의 바람직한 실시예들을 첨부된 도면을 참조하여 상세히 기술한다.
본 발명의 자동이득제어장치의 제1실시예는 입력신호가 아날로그신호인 경우를 전제로 한다. 그 구성은 도2에 도시된 바와 같이, 증폭기(20), 진폭검출기(22), 스위칭제어기(24), 마이크로프로세서(26), 메모리(28), 제1 및 제2스위치(30,32), 아날로그/디지탈변환기(34), 디지털 /아날로그변환기(36), 캐패시터(38)로 구성된다.
증폭기(20)는 아날로그 입력신호를 증폭한다. 증폭된 신호와 입력신호의 비인 이득은 이득제어전압(Vc)에 의해 정해진다. 증폭기(20)의 이득제어전압(Vc)은 캐패시터(38)의 충전전압이며, 이 충전전압(Vc)의 크기는 캐패시터(38)에 제공되는 전압신호의 크기에 좌우된다.
캐패시터(38)에 상기 전압신호가 공급되는 경로는 다음과 같은 두가지가 있다. 첫번째는 증폭기(20) -> 진폭검출기(22) -> 제2스위치(32) -> 캐패시터(38) -> 증폭기(20)로 형성되는 폐루프이고, 두번째는 메모리(28) -> 디지털/아날로그변환기(36) -> 제2스위치(32) -> 캐패시터(38) -> 증폭기(20)로 형성되는 제1개루프이다. 상기 폐루프는 자동이득제어가 정상적으로 수행되는 상태에서 작동하며, 상기 제1개루프는 자동이득제어가 개시되어 정상적으로 수행되기까지의 셋업시간동안에 작동한다.
상기 제1개루프를 통한 자동이득제어를 위해서는 증폭기(20) -> 진폭검출기(22) -> 제2스위치(32) -> 아날로그/디지탈변환기(34) -> 메모리(28)로 형성되는 제2개루프를 통하여 각 수신채널별로 자동이득제어전압을 측정하여 저장해두는 과정이 선행되어야 한다. 이를 구체적으로 설명하면, 먼저, 텔레비젼이나 라디오 수신기에서 자동채널탐색명령이 주어지면 수신가능한 채널들을 탐색해 나가고, 증폭기(20)를 통하여 각 채널별로 정상적인 자동이득제어가 이루어지는 상태에서 진폭검출기(22)는 증폭기(20)의 출력신호로부터 최적의 진폭신호를 검출하여 메모리(28)에 미리 기억시킨다. 이를 위한 신호전달경로를 형성하기 위해, 스위칭제어기(24)는 제1스위치(30)를 온시킨다. 제1스위치(30)를 통해 전달되는 상기 진폭신호는, 아날로그/디지탈변환기(34)에 의해 디지털 데이타로 변환되어 메모리(28)에 저장된다. 메모리(28)에 데이타를 저장할 때 마이크로프로세서(26)는 수신채널에 관한 정보 및 저장주소를 메모리(28)에 제공하며, 스위칭제어기(24)에 위와 같은 스위칭 제어를 할 수 있게 하는 제어신호를 공급한다.
도3은 자동이득제어를 개시하여 정상적인 이득제어가 이루어지는 과정에서의 상기 이득제어전압(Vc)의 변화를 도시한다. Δt로 나타낸 셋업시간동안에는 상기 제1개루프가 작동하며, 자동이득제어를 개시하여 셋업시간 Δt가 경과한 후에는 상기 폐루프가 작동하게 된다.
먼저, 셋업시간경과후의 자동이득제어를 위해, 상기 이득제어전압이 증폭기(20)에 제공되는 것은 다음과 같이 이루어진다. 진폭검출기(22)는 증폭기(20)에 의해 증폭된 신호로부터 그 신호의 진폭을 검출하여 출력한다. 이렇게 검출된 진폭신호는 제2스위치(32)를 통하여 캐패시터(38)에 제공되어 상기 충전전압(Vc)을 형성한다. 상기 충전전압(Vc)의 크기는 상기 진폭신호 나아가 증폭기(20)에 의해 증폭된 신호의 출력레벨에 따라 가변적으로 되어, 결국 증폭기(20)의 출력신호의 레벨을 일정하게 유지시키도록 이득제어를 하는 데 기여한다. 이와 같은 루프형성을 위해, 마이크로프로세서(26)는 셋업시간의 경과여부를 확인하고, 상기 셋업시간이 경과된 경우에는 스위칭제어기(24)에 상기 폐루프 형성에 필요한 스위칭제어신호를 제공한다. 상기 스위칭제어신호를 제공받으면, 스위칭제어기(24)는 마이크로프로세서(26)의 제어를 받아 제1스위치(30)는 오픈되게 하고 상기 제2스위치는 진폭검출기(22)와 캐패시터(38)를 연결하도록 제어한다.
다음으로, 셋업시간동안의 자동이득제어는 다음과 같이 수행된다. 수신기의전원을 온시키거나 또는 채널변경이 있는 경우, 자동이득제어는 현재의 수신채널에 대하여 새로이 개시되어야 하는데, 이때 셋업시간동안에는 메모리(28)에 저장된 상기 진폭신호에 관한 데이터가 상기 이득제어전압(Vc)을 형성하는 데 이용된다. 물론, 자동이득제어가 정상적으로 셋업된 후에는 원래대로 상기 제1루프를 통한 이득제어가 이루어진다. 제2루프를 통한 자동이득제어를 수행하기 위해서, 스위칭제어기(24)는 제2스위치(32)를 디지탈/아날로그변환기(22)와 캐패시터(38)를 연결해주도록 제어한다.
도4는 본 발명의 자동이득제어장치의 제2실시예의 구성을 도시한다. 제2실시예는 입력신호가 디지탈신호인 경우를 전제로 하며, 그 구성은 증폭기(100), 복조기(102), 진폭검출기(104), 펄스폭(PWM)변조기(106), 메모리(108), 마이크로프로세서(110), 캐패시터(112)로 구성된다.
제1실시예와 마찬가지로, 증폭기(100)는 캐패시터(112)의 충전전압(Vc)을 이득제어전압으로 하여 입력신호를 소정의 이득을 갖도록 증폭한다.
복조기(102)는 증폭기(100)에 의해 증폭된 신호를 변조하여 신호파를 분리해낸다. 진폭검출기(104)는 분리된 신호파의 진폭을 검출하고, 검출된 진폭이 기준값과의 크기를 대비한다.
PWM변조기(106)는 입력되는 상기 신호파의 진폭에 따라 듀티사이클을 변화시켜 자동이득제어전압을 변화시킨다. PWM변조기(106)에서 출력되는 펄스폭변조신호는, 도5에 도시된 바와 같이, 클럭신호의 클럭킹동작에 의해 듀티사이클(T1/T2)이 1스텝(Δt1혹은 Δt2)씩 증감한다. 상기 펄스폭변조신호는 캐패시터(112)에 제공되어 캐패시터(112)의 충전전압, 즉, 이득제어전압을 형성한다.
한편, PWM변조기(106)는 변환된 상기 펄스폭변조신호를 디지털 값으로 변환하여 메모리(108)에 기록하거나 메모리(108)에 저장된 디지털 값을 독출하여 대응되는 펄스폭변조신호로 변환한다. 이때 메모리(108)에 대한 데이터의 기록과 독출은 마이크로프로세서(110)가 제어한다. 구체적으로, 마이크로프로세서(110)는 자동채널탐색명령에 인가되면 수신가능한 채널을 순차적으로 탐색하도록 시스템을 제어한다. 메모리(108)는 수신가능한 채널이 검색될 때마다 각 채널에 대한 상기 신호파의 최적레벨에 대응하는 상기 펄스폭변조신호의 디지탈값을 PWM변조기(106)으로부터 제공받아 기억한다. 그 후, 전원-온 이나 채널변경시 셋업시간 동안에는 메모리(108)에 기억된 수신채널에 대응하는 상기 최적레벨의 디지털 값이 독출되어 PWM변조기(106)를 거쳐 캐패시터(112)의 충전전압으로 제공된다. 캐패시터(112)는 충전전원으로 제공되는 상기 펄스폭변조신호의 펄스폭에 따라 가변적인 충전전압을 나타내며, 상기 충전전압이 상기 이득제어전압으로서 증폭기(100)에 제공한다.
결국, 자동이득제어가 정상적으로 이루어지는 상태에서 작동되는 자동제어루프는 증폭기(100) -> 복조기(102) -> 진폭검출기(104) -> PWM변조기(106) -> 캐패시터(112) -> 증폭기(100)로 형성되는 폐루프이다. 정상이득제어상태에 이르기 전의 셋업시간 동안에는, 메모리(108) -> PWM변조기(106) -> 캐패시터(112) -> 증폭기(100)로 구성되는 개루프가 자동이득제어를 위해 작동한다. 즉, 전원-온 혹은 채널변경시에는 해당 채널에 대응하는 메모리에 기억된 자동이득제어전압이 독출되어 자동이득제어에 활용된다.
이러한 셋업시간 동안의 자동이득제어를 위해 상기 제1실시예와 마찬가지로, 증폭기(100) -> 복조기(102) -> 진폭검출기(104) -> PWM변조기(106) -> 메모리(108)로 형성되는 개루프를 통하여 각 수신채널별로 자동이득제어전압을 측정하여 메모리(108)에 저장해두는 과정이 선행되어야 한다.
결국, 본 발명은 자동이득제어전압을 수신가능한 각 채널별로 미리 측정하여 기억시킨 후, 채널변경이나 텔레비젼세트의 전원이 온될 때 미리 기억시킨 값을 이용하므로써 자동이득제어의 셋업시간을 단축시킬 수 있다.
이상에서는 본 발명의 실시예에 따라 본 발명이 설명되었지만, 본 발명의 사상을 일탈하지 않는 범위 내에서 다양한 변형이 가능함은 본 발명이 속하는 기술 분야의 당업자라면 명확히 인지할 수 있을 것이다.

Claims (3)

  1. 이득제어전압을 이용하여 입력신호를 증폭하기 위한 제1(증폭)수단;
    상기 제1수단에서 출력되는 증폭신호의 크기를 검출하여 진폭신호를 생성하기 위한 제2수단;
    상기 진폭신호를 제공받아 충전하며, 상기 충전전압의 레벨은 상기 진폭신호의 레벨에 따라 변동하며, 상기 충전전압을 상기 증폭기에 상기 이득제어전압으로 제공하는 제3수단; 및
    자동채널탐색명령이 인가되면 각 채널을 탐색하면서 각 채널에 대한 상기 진폭신호의 최적레벨을 기억하고, 상기 각 채널에 대한 상기 최적레벨이 기억된 상태에서 전원-온 이나 채널변경시 자동이득제어가 안정화되기 전까지는 수신채널에 해당하는 기억된 상기 최적레벨을 상기 제3수단에 제공하기 위한 제4수단을 포함하며,
    상기 제4수단은 상기 최적레벨의 크기를 디지털데이타로 변환하기 위한 아날로그/디지탈변환부; 상기 디지털데이타를 채널별로 저장하기 위한 메모리부; 상기 메모리부로부터 독출된 상기 디지털데이타를 아나로그신호로 변환하기 위한 디지탈/아날로그변환부; 상기 제2수단과 상기 아날로그/디지탈변환부 사이의 신호전달경로를 온/오프하기 위한 제1스위칭부; 상기 제2수단과 상기 디지털/아날로그변환부중 어느 하나와 상기 제3수단 사이의 신호전달경로를 선택적으로 형성하기 위한 제2스위칭부; 및 탐색된 각 채널에 대한 상기 최적레벨을 상기 메모리부에 저장하기 위하여 상기 제2수단과 상기 아날로그변환부간의 상기 신호전달경로가 온되도록 상기 제1스위칭부를 제어하고 상기 제2수단으로부터 상기 제3수단으로의 신호전달경로가 선택될 수 있도록 상기 제2스위칭부를 제어하며, 전원-온 또는 채널변경시 정해지는 수신채널에 대한 상기 메모리부에 저장된 상기 최적레벨을 상기 제3수단에 제공하기 위하여 상기 제1스위칭부가 오프되도록 제어하고 상기 디지털/아날로그변환부와 상기 제3수단간에 신호전달경로가 형성되도록 상기 제2스위칭부를 제어하는 제어부를 구비함을 특징으로 하는 단축된 셋업시간을 갖는 자동이득제어장치.
  2. 제1항에 있어서, 상기 제어부는 상기 자동채널탐색명령, 전원-온명령 및 채널절환명령을 인지하여 각각에 대응하는 제어를 수행하는 마이크로프로세서와, 상기 마이크로프로세서의 제어를 받아 상기 제1 및 제2스위칭부의 스위칭동작을 제어하기 위한 스위칭제어부를 구비함을 특징으로 하는 단축된 셋업시간을 갖는 자동이득제어장치.
  3. 이득제어전압을 이용하여 피변조신호를 증폭하기 위한 제1수단;
    상기 제1수단에서 출력되는 증폭신호로부터 신호파를 분리하기 위해 상기 증폭신호를 변조하는 제2수단;
    상기 신호파의 진폭을 측정하고, 상기 진폭과 기준레벨간의 고저를 비교하는 제3수단;
    클럭신호를 이용하여 상기 신호파의 진폭을 펄스폭에 대응시켜 펄스폭변조신호를 생성하고, 상기 펄스폭변조신호를 디지털 값으로 변환하거나 상기 디지털 값을 상기 펄스폭변조신호로 변환하기 위한 제4수단;
    상기 펄스폭변조신호의 펄스폭에 따라 가변적인 충전전압을 나타내며, 상기 충전전압을 상기 이득제어전압으로서 상기 제1수단에 제공하기 위한 제5수단; 및
    자동채널탐색명령이 인가되면 각 채널을 탐색하면서 각 채널에 대한 상기 신호파의 최적레벨에 대응하는 상기 펄스폭변조신호의 디지탈값을 기억하고, 상기 각 채널에 대한 상기 최적레벨의 디지탈값이 기억되어 있는 상태에서 전원-온 이나 채널변경시 자동이득제어가 안정화되기 전까지는 수신채널에 해당하는 기억된 상기 최적레벨의 디지탈값을 상기 제4수단에 제공하기 위한 제6수단을 포함하며,
    상기 제6수단은 상기 제4수단과 데이터교환을 하는 메모리와 상기 메모리의 읽기/쓰기 동작을 제어하기 위한 제어기를 구비함을 특징으로 하는 단축된 셋업시간을 갖는 자동이득제어장치.
KR10-1998-0060649A 1998-12-30 1998-12-30 셋업시간을단축시킬수있는자동이득제어방법및회로 KR100433107B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-1998-0060649A KR100433107B1 (ko) 1998-12-30 1998-12-30 셋업시간을단축시킬수있는자동이득제어방법및회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-1998-0060649A KR100433107B1 (ko) 1998-12-30 1998-12-30 셋업시간을단축시킬수있는자동이득제어방법및회로

Publications (2)

Publication Number Publication Date
KR20000044158A KR20000044158A (ko) 2000-07-15
KR100433107B1 true KR100433107B1 (ko) 2004-09-04

Family

ID=19567413

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1998-0060649A KR100433107B1 (ko) 1998-12-30 1998-12-30 셋업시간을단축시킬수있는자동이득제어방법및회로

Country Status (1)

Country Link
KR (1) KR100433107B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100888365B1 (ko) * 2006-12-08 2009-03-12 한국전자통신연구원 초광대역 수신신호의 전압이득 제어 장치 및 그 방법과, 그를 이용한 초광대역 수신 장치

Also Published As

Publication number Publication date
KR20000044158A (ko) 2000-07-15

Similar Documents

Publication Publication Date Title
JP2525943B2 (ja) 光学記録再生装置のレ―ザダイオ―ド制御方式
EP0935239B1 (en) Recording signal control apparatus capable of optimizing recording conditions for magnetic recording medium
KR100433107B1 (ko) 셋업시간을단축시킬수있는자동이득제어방법및회로
US5550644A (en) Video cassette recorder capable of automatically setting a television receiver
JPS601686B2 (ja) 適正バイアス量を自動設定する磁気記録再生装置
US6792013B2 (en) Auto power control circuit for laser diode
US20060034197A1 (en) Electric apparatus and data recording and/or reproduction apparatus
JP2002109733A (ja) 光ディスク記録再生装置のレーザ出力制御装置及び方法
JPH09289425A (ja) バースト信号の送信電力制御方式
JP3257083B2 (ja) 自動利得制御回路
KR0166747B1 (ko) 기록 바이어스 조정장치
JP2001136081A (ja) レベル検出装置
JP2001291261A (ja) 方形波信号修正装置、発光制御装置、制御系および電流供給装置
JPH05183359A (ja) 自動利得制御回路
KR0141738B1 (ko) 텔레비젼수상기의 부스터신호 선택 제어 방법 및 회로
JP2794973B2 (ja) 衛星通信地球局装置
JP3457787B2 (ja) Tdma送信機の送信出力自動制御装置
US7245816B2 (en) Method for designing envelope detecting circuit for video signal processing integrated circuit and integrated circuit using the same
KR0121286B1 (ko) 색 신호 처리 회로
KR100202450B1 (ko) 비스신호를 이용한 브이시알의 취침 예약 제어방법
US20050063286A1 (en) Control module for an automatic gain control device of an optical disc playback apparatus
JPS5930334B2 (ja) 自動周波数制御回路
KR910003373B1 (ko) 자동 트래킹 제어방법
JPH0528836Y2 (ko)
KR890005007B1 (ko) 자기 기록 재생 장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090504

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee