KR100429258B1 - 라우터에서 확장 가능한 메모리 인터페이스 구조 및구성정보 설정방법 - Google Patents

라우터에서 확장 가능한 메모리 인터페이스 구조 및구성정보 설정방법 Download PDF

Info

Publication number
KR100429258B1
KR100429258B1 KR10-2001-0032483A KR20010032483A KR100429258B1 KR 100429258 B1 KR100429258 B1 KR 100429258B1 KR 20010032483 A KR20010032483 A KR 20010032483A KR 100429258 B1 KR100429258 B1 KR 100429258B1
Authority
KR
South Korea
Prior art keywords
memory
router
simm socket
main
central processing
Prior art date
Application number
KR10-2001-0032483A
Other languages
English (en)
Other versions
KR20020094366A (ko
Inventor
서성운
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2001-0032483A priority Critical patent/KR100429258B1/ko
Publication of KR20020094366A publication Critical patent/KR20020094366A/ko
Application granted granted Critical
Publication of KR100429258B1 publication Critical patent/KR100429258B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 라우터에 전원이 공급됨에 따라, 초기화하기 위한 초기화 관련 프로그램이 저장되어 있는 부트 롬과; 상기 라우팅 기능을 수행하는 주프로그램이 저장되어 있는 플레쉬 메모리와; 상기 플레쉬 메모리에 저장된 주프로그램을 로드 하여 수행되는 임시저장공간 및 라우팅 기능을 수행하여 처리되는 임시 데이터를 저장하기 위한 주 메모리와; 상기 라우터의 프로토콜 업그레이드에 따른 메모리 확장을 위한 SIMM 소켓과; 상기 부트 롬과 플레쉬 메모리와 주 메모리부 및 SIMM 소켓을 제어하는 중앙처리장치; 다수의 신호 라인에 인가되는 신호 조합에 의해 상기 중앙처리장치가 확장 메모리를 인식하도록 상기 SIMM 소켓과 중앙처리장치를 연결하는 상기 다수의 신호 라인에 연결된 풀업저항과 상기 SIMM 소켓 및 상기 다수의 신호라인에 연결된 풀다운 저항을 포함하여 구성된다.
이 같은 본 발명에 따르면, 종래의 라우터의 메모리가 프로토콜 등의 업그레이드로 인하여 확장이 필요한 것에 대비해 라우터 생산 시에 미리 확장 메모리를 예측하여 장착하거나, 사용자의 요구에 의하여 납땜으로 기판에 부착해야 했던 것을, 작은 크기의 SIMM 소켓을 사용하여 SDRAM 모듈을 사용자의 편의에 따라 장착할 수 있도록 하여, 라우터의 유지 및 관리비용을 줄이고, 사용자에게 보다 편리하게 메모리를 확장할 수 있도록 하는 효과가 기대된다.

Description

라우터에서 확장 가능한 메모리 인터페이스 구조 및 구성정보 설정방법{Structure and Method of Configuration Saving of Extendable Memory Interface in the Router}
본 발명은 통신 장비 중에서 라우터의 메모리 인터페이스에 관한 것으로, 특히 SDRAM을 사용하는 라우터에서 간단한 작업을 통해 메모리 용량을 확장 가능하도록 하는 라우터에서 확장 가능한 메모리 인터페이스 구조 및 구성정보 설정방법에 관한 것이다.
라우터는 서로 상이한 구조를 갖는 망들을 연결할 수 있는 기능을 제공하며, 부분 망 내에서 주고받는 데이터는 부분 망 내에서만 움직이도록 제한을 가하여 네트워크에서 발생할 수 있는 불필요한 작업량을 제거하는 게이트웨이 역할을 한다.
라우터는 패킷 내의 목적지 주소를 읽어서, 라우터 내의 라우팅 테이블을 이용하여 데이터 패킷이 지나가야 할 경로를 지정하고, 망 내의 혼잡 상태를 제어할 수 있는 기능을 갖고 있으며, 따라서 어떤 경로에 많은 트래픽이 있는 경우에는 패킷을 다른 경로로 전송하는 등의 기능도 갖는다.
도 1은 종래의 라우터의 메모리 인터페이스의 기본 블록도이고, 도 2는 종래의 라우터의 초기화 동작의 순서를 나타낸 플로우 차트이다.
도 1을 참조하면, 라우터의 메모리 인터페이스는 라우터의 전체적인 기능을 제어하는 중앙처리장치(10)와, 상기 중앙처리장치(10)의 초기화 루틴과 외부 메모리 및 I/O 에 대한 초기화 및 버스 억세스 싸이클에 대한 정보 및 기타 라우터 보드에 대한 초기화 프로그램이 저장되는 초기화 롬(20)과, 상기 라우터의 주프로그램이 저장된 플레쉬 메모리(30)와, 상기 플레쉬 메모리(30)에 저장된 주프로그램을 로딩하여 라우팅 기능을 수행하도록 하는 주 메모리(40)와, 라우터의 생산시 결정에 의해 상기 주 메모리(40)를 확장할 수 있도록 기판 상에 부품을 실장할 수 있는 여유공간을 가지는 확장 메모리뱅크(50)로 구성된다.
한편, 상기 초기화 롬(20)과 플레쉬 메모리(30)와 주 메모리(40) 및 확장 메모리뱅크(50)는 상기 중앙처리장치(10)와 어드레스 버스 및 데이터 버스로 연결되어 있으며, 상기 주 메모리(40)는 통상 기본적으로 16M Byte의 SDRAM(synchronous dynamic random access memory)으로 이루어 졌으며, 상기 확장 메모리 뱅크(50)에는 다양한 크기의 SDRAM이 실장될 수 있다.
상기와 같이 구성되는 종래의 라우터의 동작을 도 2를 참조하여 설명하면, 라우터의 전원이 공급되면(S11), 중앙처리장치(10)에 내부적으로 정의된 처음 억세스 번지인 부트 롬(20)을 억세스 한다(S12). 이때, 상기 라우터는 처음 억세스 번지가 부트 롬이 되도록 하드웨어가 설계되어 있다.
따라서, 상기 부트 롬(20)을 억세스 하여 중앙처리장치(10) 자신에 대한 기본 동작 클럭 및 상기 중앙처리장치(10)에 연될 된 외부의 I/O(입출력) 및 메모리에 대한 초기화를 수행하기 위해 상기 부트 롬(20)에 저장된 코드를 읽어와서 각 I/O 및 메모리에 대한 억세스 싸이클과 데이터 버스의 넓이(width)를 초기화하고(S13), 주메모리(40) 및 확장 메모리 뱅크(50)를 초기화하는데(S14), 확장 메모리 뱅크(50)는 SDRAM 부품이 실장되어 있으면 초기화한다.
상기의 기본적인 초기화 과정이 완료되면, 각 보드의 정보와 보드에 대한 초기화를 수행하고(S15), 상기 중앙처리장치(10)는 상기 플레쉬 메모리(30)에 저장된 주프로그램을 상기 주 메모리(40)로 로드 하여(S16), 다음에 실행될 명령에 대한 포인터를 상기 주 메모리(40)의 시작 번지로 하고(S17), 상기 시작 번지로 점프하여 상기 주 메모리(40)에 로드된 프로그램을 수행하여(S18) 라우터 기능을 수행하는 것이다.
상기와 같이 동작하는 종래의 라우터는 상기 플레쉬 메모리(30)로부터 상기 주 메모리(40)로 로드된 주프로그램이 먼저 리얼-타임 제어시스템(Real Time Operating System; RTOS)을 초기화하기 전에 보드에 실정된 주 메모리(40)인 SDRAM 용량을 자동으로 인식하여 리얼-타임 제어시스템이 관리하는 메모리를 할당하고, 상기 리얼-타임 제어시스템을 수행하여 라우팅 기능을 수행하는 것이다.
그러나, 종래에는 프로토콜의 업그레이드 등으로 인한 메모리를 확장을 위하여 라우터의 인쇄회로기판(PCB; printed circuit board)에 부품을 실장할 수 있도록 하였기 때문에, 공장에서 생산 시 확장 메모리의 용량에 대해 미리 결정하여 실장하거나, 제품을 판매한 이후의 메모리 확장을 위해서는 사용자의 요구에 의해 인쇄회로기판에 납땜을 통하여 확장 메모리 뱅크(50)에 SDRAM 부품을 실장해야 했기 때문에 생산 및 유지 관리로 인한 비용이 증가하고, 사용자 입장에서 불편한 점이 있었다. 따라서, 제품 판매의 감소로 이어질 수 있는 문제도 있었다.
또한, 일반 PC와 같이 SDRAM의 딤(DIMM; dual in-line memory module) 소켓또는 SDRAM 모듈을 사용하여 확장을 간편히 하기에는 크기가 너무 커지는 문제가 있어 통신 장비에 사용할 수가 없었다.
상기와 같은 문제를 해결하기 위해서, 본 발명은 종래의 라우터의 메모리 확장을 위한 확장 메모리가 일반적으로 고정되어 있거나, 확장 가능한 경우도 실제 필드에서는 확장이 불가능했었던 것을 기본의 일반 DRAM에서 사용하던 72핀 크기를 갖는 씨임(SIMM; single in-line memory module) 소켓을 이용하여 라우터의 메모리를 필드에서 사용자의 편의대로 간편히 확장할 수 있도록 하여, 생산 및 유지 관리비를 절감하고 사용자에게도 제품에 대한 인지도를 높일 수 있는 라우터에서 확장 가능한 메모리 인터페이스 구조 및 구성정보 설정방법을 제공함에 그 목적이 있다.
도 1은 종래의 라우터의 메모리 인터페이스의 기본 블록도.
도 2는 종래의 라우터의 초기화 동작의 순서를 나타낸 플로우 차트.
도 3은 본 발명의 실시 예에 따른 라우터에서 확장 가능한 메모리 인터페이스 구조를 나타낸 블록도.
도 4는 본 발명의 실시 예에 따른 라우터에서 확장 가능한 메모리 인터페이스 구조의 상세 구조를 나타낸 블록도.
도 5는 본 발명의 실시 예에 따른 라우터에서 확장 가능한 메모리 인터페이스의 구성정보 설정방법의 동작 순서에 따른 플로우 차트.
도 6은 도 5에서의 중앙처리장치에 입력되는 포트 값에 따른 메모리 용량을 나타낸 표.
<도면의 주요부분의 간단한 설명>
10, 100 : 중앙처리장치 20, 200 : 초기화 롬
30, 300 : 플레쉬 메모리 40, 400 : 주 메모리
50 : 확장 메모리 뱅크 500 : SIMM 소켓
610 : 풀업 저항 620 : 풀다운 저항
본 발명에 따른 라우터에서 확장 가능한 메모리 인터페이스 구조는,
라우터에 전원이 공급됨에 따라, 초기화하기 위한 초기화 관련 프로그램이 저장되어 있는 부트 롬과;
상기 라우팅 기능을 수행하는 주프로그램이 저장되어 있는 플레쉬 메모리와;
상기 플레쉬 메모리에 저장된 주프로그램을 로드 하여 수행되는 임시저장공간 및 라우팅 기능을 수행하여 처리되는 임시 데이터를 저장하기 위한 주 메모리와;
상기 라우터의 프로토콜 업그레이드를 위하여 확장 메모리의 착탈을 가능하게 하는 SIMM 소켓과;
상기 부트 롬과 플레쉬 메모리와 주 메모리부 및 SIMM 소켓을 제어하는 중앙처리장치;다수의 신호 라인에 인가되는 신호 조합에 의해 상기 중앙처리장치가 확장 메모리를 인식하도록 상기 SIMM 소켓과 중앙처리장치를 연결하는 상기 다수의 신호 라인에 연결된 풀업저항과 상기 SIMM 소켓 및 상기 다수의 신호라인에 연결된 풀다운 저항을 포함하여 구성된다.
바람직하게, 상기 중앙처리장치와 SIMM 소켓을 연결하는 다수의 신호 라인 각각에 풀업저항이 연결되고, 상기 SIMM 소켓 내에서 메모리 장착 여부에 따라 각각의 신호라인에 풀다운 저항이 연결되어, 상기 복수개의 신호 조합에 따라 SIMM 소켓에 장착되는 메모리의 용량을 상기 중앙처리장치가 인식하는 것을 특징으로 한다.
또한, 본 발명에 따른 라우터에서 확장 가능한 메모리 인터페이스 구성정보 설정 방법은,
라우터의 전원이 공급되어, 부트 롬을 억세스하고, I/O 및 메모리를 초기화하는 단계;
상기 라우터의 중앙처리장치가 SIMM 소켓과 연결된 복수개의 신호 값을 읽고, 확장 메모리의 용량을 인식하는 단계;
상기 인식한 확장 메모리의 용량과, 상기 라우터에 기본적으로 장착된 주메모리의 용량을 합하여 총 메모리로 인식하고, 제어 시스템이 사용할 메모리로 할당하는 단계;
상기 라우터의 각 보드 정보에 대한 초기화를 하고, 플레쉬 메모리의 주프로그램을 주 메모리로 로딩하여 프로그램을 수행하여 라우팅 작업을 하는 단계를 포함하는 것을 특징으로 한다.
상기와 같이 구성되는 본 발명에 따른 라우터에서 확장 가능한 메모리 인터페이스 구조 및 구성정보 설정방법에 대하여 첨부된 도면을 참조하여 설명하면 다음과 같다.
도 3은 본 발명의 실시 예에 따른 라우터에서 확장 가능한 메모리 인터페이스 구조를 나타낸 블록도이고, 도 4는 본 발명의 실시 예에 따른 라우터에서 확장 가능한 메모리 인터페이스 구조의 상세 구조를 나타낸 블록도이고, 도 5는 본 발명의 실시 예에 따른 라우터에서 확장 가능한 메모리 인터페이스 의 자동 설정방법의 동작 순서에 따른 플로우 차트이며, 도 6은 도 5에서의 중앙처리장치에 입력되는 포트 값에 따른 메모리 용량을 나타낸 표이다.
도 3을 참조하면, 본 발명에 따른 라우터에서 확장 가능한 메모리 인터페이스 구조는 라우터의 메모리 인터페이스는 라우터의 전체적인 기능을 제어하는 중앙처리장치(100)와, 상기 중앙처리장치(100)의 초기화 루틴과 외부 메모리 및 I/O 에 대한 초기화 및 버스 억세스 싸이클에 대한 정보 및 기타 라우터 보드에 대한 초기화 프로그램이 저장되는 초기화 롬(200)과, 상기 라우터의 주프로그램이 저장된 플레쉬 메모리(300)와, 상기 플레쉬 메모리(300)에 저장된 주프로그램을 로딩하여 라우팅 기능을 수행하도록 하는 주 메모리(400)와, 메모리 확장을 위한 SIMM 소켓(500)으로 구성되어 있다
또한, 한편, 상기 초기화 롬(200)과 플레쉬 메모리(300)와 주 메모리(400) 및 SIMM 소켓(500)은 상기 중앙처리장치(100)와 어드레스 버스와 32비트의 데이터 버스로 연결되고, 상기 주 메모리는 보통 16M Byte의 SDRAM으로 이루어지며, 상기SIMM 소켓(500)은 기존의 일반 EDODRAM(extended data out dynamic random access memory) 이나 FAMDRAM(fast page mode dynamic random access memory)을 사용할 때 이용하는 표준 소켓이며, 72핀의 크기를 가지는 작은 크기의 SDRAM 단품을 사용하여 기존의 일반 DRAM모듈과 동일한 형태로 SDRAM 모듈을 만들어 사용할 수 있다.
도 4를 참조하여 메모리 인터페이스 구조를 좀더 자세히 설명하면, 상기 중앙처리장치(100)와 SIMM 소켓(500)은 PD[0], PD[1]의 두개의 신호를 통해 연결되어 있으며, 상기 PD[0], PD[1]두개의 신호의 조합에 따라 상기 중앙처리장치(100)는 상기 SIMM 소켓(500)에 장착되는 SDRAM 모듈의 용량을 인식한다.
상기 PD[0], PD[1]의 신호 조합에 따른 SDRAM 모듈의 용량은 도 6에 나타낸 표와 같다.
또한 상기 두개의 신호는 보드 내에서 기본으로 3.3 V 전원에 풀업저항(610) 이 각각 연결되어 있고, 상기 SIMM 소켓(500)내에 풀다운 저항(620)이 연결되어 있다.
따라서, 상기 SIMM 소켓(500)에 SDRAM 모듈이 장착되지 않으면, 상기 신호 PD[0]과 PD[1]은 풀업저항(610)에 의해 1,1의 값을 가지고, 상기 중앙처리장치(100)는 도 6에 나타난 바와 같이 총 메모리를 기본 메모리 16M Byte와 확장메모리 0M Byte를 합한 16M Byte로 인식하는 것이다.
또한 상기 SIMM 소켓(500)에 16M Byte의 SDRAM 모듈이 장착되면, 상기 PD[0]은 풀다운 저항(620)에 의해 '0'의 값을 가지고 PD[1]은 그대로 풀업저항(610)에 의해 '1'의 값을 가지게 되고, 상기 중앙처리장치(100)는 총 32M Byte의 메모리를인식하는 것이다.
상기와 같이 구성되는 메모리 인터페이스에 의한 구성정보 설정방법을 도 5를 참조하여 설명하면, 라우터의 전원이 공급되면(S101), 중앙처리장치(100)의 내부적으로 정의된 처음 억세스 번지인 부트 롬(200)을 억세스 한다(S102). 이때, 상기 라우터는 처음 억세스 번지가 부트 롬이 되도록 하드웨어가 설계되어 있다.
따라서, 상기 부트 롬(200)을 억세스 하여 중앙처리장치(100) 자신에 대한 기본 동작 클럭 및 상기 중앙처리장치(100)에 연될 된 외부의 I/O(입출력) 및 메모리에 대한 초기화를 수행하기 위해 상기 부트 롬(200)에 저장된 코드를 읽어와서 각 I/O 및 메모리에 대한 억세스 싸이클과 데이터 버스의 넓이(width)를 초기화하고(S103), 상기 중앙처리장치가 상기 SIMM 소켓과 연결된 PD[0] 및 PD[1]의 값을 읽는다(S104).
상기 중앙처리장치(100)는 상기 PD[0] 및 PD[1]의 값에 따라 도 6의 표와 같은 확장 메모리를 인식하여(S105), 기본적인 주메모리의 용량과 상기 인식한 확장 메모리를 합한 총 메모리를 인식한다(S106).
총 메모리를 인식하면, 라우터의 제어 시스템(OS; operating system)이 사용할 메모리를 총 메모리로 할당하고(S107), 보드 정보 및 기타 보드에 대한 초기화를 한다(S108).
상기와 같이 메모리를 인식하고 초기화하는 과정이 끝나면, 중앙처리장치(100)는 플레쉬 메모리(300)에 저장된 주프로그램을 주 메모리로 로드 하여(S109), 포인터를 주 메모리의 시작 번지로 변경하고(S110), 상기 시작 번지로점프하여, 차례로 프로그램을 수행하여(S111) 라우팅 작업을 수행하는 것이다.
이상에서 설명한 바와 같이, 본 발명에 따른 라우터에서 확장 가능한 메모리 인터페이스 구조 및 구성정보 설정 방법은, 종래의 라우터의 메모리가 프로토콜 등의 업그레이드로 인하여 확장이 필요한 것에 대비해 라우터 생산 시에 미리 확장 메모리를 예측하여 장착하거나, 사용자의 요구에 의하여 납땜으로 기판에 부착해야 했던 것을, 작은 크기의 SIMM 소켓을 사용하여 SDRAM 모듈을 사용자의 편의에 따라 장착할 수 있도록 하여, 라우터의 유지 및 관리비용을 줄이고, 사용자에게 보다 편리하게 메모리를 확장할 수 있도록 하는 효과가 있다.

Claims (3)

  1. 라우터에 전원이 공급됨에 따라, 초기화하기 위한 초기화 관련 프로그램이 저장되어 있는 부트 롬과;
    상기 라우팅 기능을 수행하는 주프로그램이 저장되어 있는 플레쉬 메모리와;
    상기 플레쉬 메모리에 저장된 주프로그램을 로드하여 수행되는 임시저장공간 및 라우팅 기능을 수행하여 처리되는 임시 데이터를 저장하기 위한 주 메모리와;
    상기 라우터의 프로토콜 업그레이드를 위하여 확장 메모리의 착탈을 가능하게 하는 SIMM 소켓과;
    상기 부트 롬과 플레쉬 메모리와 주 메모리부 및 SIMM 소켓을 제어하는 중앙처리장치와;
    다수의 신호 라인에 인가되는 신호 조합에 의해 상기 중앙처리장치가 확장 메모리를 인식하도록 상기 SIMM 소켓과 중앙처리장치를 연결하는 상기 다수의 신호 라인에 연결된 풀업저항과 상기 SIMM 소켓 및 상기 다수의 신호라인에 연결된 풀다운 저항을 포함하는 것을 특징으로 하는 라우터에서 확장 가능한 메모리 인터페이스 구조.
  2. 삭제
  3. 라우터의 전원이 공급되어, 부트 롬을 억세스하고, I/O 및 메모리를 초기화하는 단계;
    상기 라우터의 중앙처리장치가 SIMM 소켓과 연결된 복수개의 신호 값을 읽고, 확장 메모리의 용량을 인식하는 단계;
    상기 인식한 확장 메모리의 용량과, 상기 라우터에 기본적으로 장착된 주메모리의 용량을 합하여 총 메모리로 인식하고, 제어 시스템이 사용할 메모리로 할당하는 단계;
    상기 라우터의 각 보드 정보에 대한 초기화를 하고, 플레쉬 메모리의 주프로그램을 주 메모리로 로딩하여 프로그램을 수행하여 라우팅 작업을 하는 단계를 포함한 라우터에서 확장 가능한 메모리 인터페이스 구성정보 설정 방법.
KR10-2001-0032483A 2001-06-11 2001-06-11 라우터에서 확장 가능한 메모리 인터페이스 구조 및구성정보 설정방법 KR100429258B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0032483A KR100429258B1 (ko) 2001-06-11 2001-06-11 라우터에서 확장 가능한 메모리 인터페이스 구조 및구성정보 설정방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0032483A KR100429258B1 (ko) 2001-06-11 2001-06-11 라우터에서 확장 가능한 메모리 인터페이스 구조 및구성정보 설정방법

Publications (2)

Publication Number Publication Date
KR20020094366A KR20020094366A (ko) 2002-12-18
KR100429258B1 true KR100429258B1 (ko) 2004-04-29

Family

ID=27708530

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0032483A KR100429258B1 (ko) 2001-06-11 2001-06-11 라우터에서 확장 가능한 메모리 인터페이스 구조 및구성정보 설정방법

Country Status (1)

Country Link
KR (1) KR100429258B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101212313B (zh) * 2006-12-28 2011-06-22 深圳市金来顺照明科技有限公司 用于第三代移动通信系统的无线局域网路由器
US7734247B2 (en) * 2007-01-25 2010-06-08 Sony Ericsson Mobile Communications Ab Configurable serial memory interface
KR20180004562A (ko) 2016-07-04 2018-01-12 에스프린팅솔루션 주식회사 전자 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980020931A (ko) * 1996-09-13 1998-06-25 박병재 차동제한장치
KR19990058819A (ko) * 1997-12-30 1999-07-26 윤종용 플래시 메모리를 이용한 전이중화 구조의 라우터 및 메모리관리 방법
JP2000137618A (ja) * 1998-10-30 2000-05-16 Nec Corp アクセスルータ装置及びメモリ領域確保方法
US6101192A (en) * 1997-04-25 2000-08-08 Advanced Micro Devices, Inc. Network router with partitioned memory for optimized data storage and retrieval
KR20010045661A (ko) * 1999-11-05 2001-06-05 서평원 에스오에이취오 라우터에서 디램 크기 적응 가능 시스템및 그 운용 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980020931A (ko) * 1996-09-13 1998-06-25 박병재 차동제한장치
US6101192A (en) * 1997-04-25 2000-08-08 Advanced Micro Devices, Inc. Network router with partitioned memory for optimized data storage and retrieval
KR19990058819A (ko) * 1997-12-30 1999-07-26 윤종용 플래시 메모리를 이용한 전이중화 구조의 라우터 및 메모리관리 방법
JP2000137618A (ja) * 1998-10-30 2000-05-16 Nec Corp アクセスルータ装置及びメモリ領域確保方法
KR20010045661A (ko) * 1999-11-05 2001-06-05 서평원 에스오에이취오 라우터에서 디램 크기 적응 가능 시스템및 그 운용 방법

Also Published As

Publication number Publication date
KR20020094366A (ko) 2002-12-18

Similar Documents

Publication Publication Date Title
US6771526B2 (en) Method and apparatus for data transfer
CN107656773B (zh) 一种多核dsp启动方法
JP3839844B2 (ja) ステートマシンを用いたマイクロプロセッサシステム及びその起動方法
US6973658B2 (en) Reconfigurable communication interface and method therefor
US7228363B1 (en) Pointbus architecture and automatic sequential addressing
JPH0426990A (ja) メモリ装置
CN104158709B (zh) 一种光模块识别的方法及端口扩展设备
CN111782027A (zh) Ddr存储器运行频率调整方法及装置
KR100429258B1 (ko) 라우터에서 확장 가능한 메모리 인터페이스 구조 및구성정보 설정방법
CN113810932A (zh) 一种双备份5g智能终端及其控制方法
US7000052B2 (en) System and method for configuring and deploying input/output cards in a communications environment
US6717477B2 (en) Circuit for controlling a non-conductive state of a USB interface
US20060095626A1 (en) Multifunction adapter
TW200415468A (en) Reduced Cardbus controller
JPH11120077A (ja) 内部メモリ及び外部メモリの利用
JPH05300152A (ja) アドレス設定器
US6366983B1 (en) Method and system for symmetric memory population
JPH11288401A (ja) プログラマブルコントローラ
JP7547079B2 (ja) マスタスレーブ通信システムおよびその制御方法
TWI612424B (zh) 交換器系統
CN100450034C (zh) 拉远加载设备和系统以及方法
KR100324278B1 (ko) 라우터의 보드 자동 인식 방법
CN117784906A (zh) 调整上电时序的方法和调整上电时序的系统
JP3867911B2 (ja) 状態遷移型通信処理装置、および処理方法
JP2003099164A (ja) 基板間の接続方法

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090331

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee