KR100428762B1 - 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법 - Google Patents
링 구조의 비동기전송모드 전송시스템에서의 보호절체방법 Download PDFInfo
- Publication number
- KR100428762B1 KR100428762B1 KR10-2001-0074986A KR20010074986A KR100428762B1 KR 100428762 B1 KR100428762 B1 KR 100428762B1 KR 20010074986 A KR20010074986 A KR 20010074986A KR 100428762 B1 KR100428762 B1 KR 100428762B1
- Authority
- KR
- South Korea
- Prior art keywords
- aps
- cell
- station apparatus
- protection switching
- aps cell
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/42—Loop networks
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/0428—Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
- H04Q11/0478—Provisions for broadband connections
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5603—Access techniques
- H04L2012/5609—Topology
- H04L2012/5612—Ring
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5625—Operations, administration and maintenance [OAM]
- H04L2012/5627—Fault tolerance and recovery
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Small-Scale Networks (AREA)
Abstract
본 발명은 링 구조의 비동기전송모드(Asynchronous Transfer Mode; 이하 ATM이라 칭함) 전송시스템에서 ATM셀의 보호절체(Protection Switching)방법에 관한 것으로서, 자국장치의 하드웨어부가 APS셀을 입력받아 APS셀의 VCI 영역을 APS 레지스터에 미러링하는 단계와, 자국장치의 소프트웨어부가 APS셀이 경보표시신호인 지를 검사하는 단계와, APS셀이 경보표시신호이면 APS셀의 VCI 영역에 이상 발생경로로 표시된 자국장치로부터의 ATM셀에 대해서 APS셀의 전송방향과 다른 전송방향으로 전송되는 것을 수신하도록 보호절체를 수행하는 단계와, APS셀이 경보표시신호이면 자국장치의 소프트웨어부가 상기 APS 레지스터의 이상이 발생되지 않은 경로에 자신의 식별정보를 삽입하는 단계와, 자국장치의 하드웨어부가 APS 레지스터를 APS셀의 VCI영역에 미러링하여 APS셀을 재생성하고, APS셀의 전송방향으로 전송하는 단계를 포함함으로써, 링 구조의 ATM 전송시스템의 보호절체시 발생할 수 있는 절체 지연시간을 단축시킬 수 있고, 절체를 위한 부하를 경감시킬 수 있는 이점이 있다.
Description
본 발명은 링 구조의 비동기전송모드(Asynchronous Transfer Mode; 이하 ATM이라 칭함) 전송시스템에 관한 것으로, 특히 그 전송시스템에서 ATM셀의 보호절체(Protection Switching)방법에 관한 것이다.
최근 통신 서비스는 전화와 같은 음성 서비스에서 인터넷, 화상전화, 주문형 비디오 등과 같은 데이터 서비스로 전환되는 추세이다. 기존의 데이터 서비스에 사용되던 종합정보통신망(integrated services digital network : ISDN) 또는 전용선은 일정 통신 주파수 영역을 무조건 할당하는 망이기 때문에, 이러한 기존의 통신망을 인터넷과 같이 적고 간헐적인 데이터 통신방식에 이용하기가 곤란하여 ATM 통신장비의 개발이 요구되었다.
이에 따라 한국통신 주도하에 FLC(Fiber Loop Carrier)-C라고 하는 ATM 통신장비가 개발되었다. 이 FLC-C는 크게 모국장비와 다수의 자국장비로 구성되며, 모국장비와 다수의 자국장비는 스타 구조 네트워크로 구성되며, 광 라인 보호기능 등을 구비한다. 그 후, FLC-C는 서비스 지역 및 상황에 적응할 수 있도록 링 구조 네트워크와 이중스타 구조 네트워크로 구성될 수 있도록 개선되었다. 이러한 링 구조 네트워크에서의 모국장비와 자국장비는 동기디지털계층(Synchronous Digital Hierarchy : SDH) 통신방식에서만 보편화되어 있을 뿐, ATM 방식에서는 국제규격도 미비할 뿐만 아니라 상용화되어 나온 제품도 없는 상태이다.
도 1은 일반적인 링 구조의 ATM FLC-C 전송시스템의 개략적인 구성도이다.
이 FLC-C 전송시스템의 모국장치(HDT : host digital terminal)(10)와 제 1 내지 제 4 자국장치(ONU : optical network unit)(11, 12, 13, 14)는 링 구조의 네트워크로 구성되어 ATM 방식으로 통신을 수행한다. FLC-C 전송시스템은 하나의 모국장치와 최대 14개의 자국장치와 하나의 예약(reserved) 노드를 구비할 수 있다. 본 명세서에서는 편의상 4개의 자국장치를 포함하는 FLC-C 전송시스템을 도시하고 있으나, 본원발명은 이에 한정되지 않는다.
모국장치(10)와 제 1 내지 제 4 자국장치(11, 12, 13, 14)는 ATM셀을 전송할 때에는 제 1 및 제 2 방향으로 동시에 전송하며, ATM셀을 수신할 때에는 제 1 또는 제 2 방향으로 전송되는 ATM셀 중 어느 하나를 선택하여 수신한다. 광 라인 상의 임의의 지점에 문제가 발생하면 문제가 발생한 구간의 경로에 대해서만 절체를 수행하고 문제가 없는 구간에 대해서는 수행하지 않는다.
예를 들어 제 1 방향으로 ATM셀을 전송하는 경로 중 제 1 자국장치(11)와 제 2 자국장치(12)간을 연결하는 광선로(A)에 이상이 발생되면, 그 이상은 제 2 자국장치(12)에서 감지된다. 이렇게 광선로(A)의 이상을 감지하면 제 2 자국장치(12)는 제 1 자국장치(11)에서 송신한 ATM셀에 대해 제 2 방향으로 전송되는 ATM셀을 수신하도록 보호절체를 수행한다.
또한, 제 2 자국장치(12)는 이렇게 광선로(A)에 이상이 발생되면, 다른 장치들(모국장치와 제 3 자국장치 및 제 4 자국장치)도 이상이 발생된 광선로(A)를 통과하는 제 1 방향으로 전송되는 ATM셀을 수신하지 않고, 제 2 방향으로 전송되는 ATM셀을 수신하도록 광선로(A)의 이상 사실을 알려주어야 한다. 이를 위해 제 2 자국장치(12)는 자신의 식별정보를 삽입한 APS(Auto Protection Switching)셀을 제 1 방향으로 전송한다. 이 APS셀은 이상이 발생하지 않은 경로에 대한 정보를 나타내는 것으로, APS셀에 식별정보가 삽입된 장치로부터 제 1 방향으로 전송되는 ATM셀의 전송경로는 정상임을 나타낸다.
이와 같이, 제 2 자국장치(12)로부터 제 1 방향으로 APS셀이 전송되면 제3자국장치(13)는 그 APS셀을 수신하여, 그 APS셀에 삽입된 정보에 따라 보호절체를 수행한다. 즉, 제 3 자국장치(13)는 APS셀에 제 2 자국장치(12)에 대한 식별정보만 삽입되어 있으므로, 제 1 방향으로 수신되는 ATM셀 중 제 2 자국장치(12)가 전송하는 것이 아닌 것에 대해서는 모두 제 2 방향으로 전송되는 것을 수신하도록 보호절체를 수행한다. 이렇게 제 3 자국장치(13)는 보호절체를 수행함과 더불어 제 4 자국장치(14)에도 이러한 사실을 알리기 위해 APS셀에 자신의 식별정보를 더 삽입하여 제 1 방향으로 전송한다.
제 4 자국장치(14)가 수신하는 APS셀에는 제 2, 제 3 자국장치(12, 13)에 대한 식별정보가 삽입되어 있으므로, 제 4 자국장치(14)는 제 1 방향으로 수신되는 ATM셀 중 제 2, 제 3 자국장치(12, 13)가 전송하는 것이 아닌 것에 대해서는 모두 제 2 방향으로 전송되는 것을 수신하도록 보호절체를 수행한다.
이러한 방식으로 모국장치(10)와 제 2, 제 3, 제 4 자국장치(12, 13, 14)는 이상이 발생한 광선로(A)를 통해 제 1 방향으로 전송되는 ATM셀에 대해서는 제 2 방향으로 전송되는 것을 수신하도록 보호절체하면서, 상기 광선로(A)를 거치지 않고 제1방향으로 전송되는 ATM셀에 대해서는 보호절체를 수행하지 않는다.
상술한 바와 같이 모국장치(10)와 제 1 내지 제 4 자국장치(11, 12, 13, 14) 각각은 자신과 연결되어 있는 광선로의 이상을 감지하면 그 광선로의 ATM셀 전송방향과 반대방향으로 전송되는 ATM셀을 수신하도록 보호절체함과 아울러 자신의 식별정보를 삽입한 APS셀을 발생하여 이상이 감지된 광선로의 ATM셀 전송방향으로 전송한다.
또한, 모국장치(10)와 제 1 내지 제 4 자국장치(11, 12, 13, 14) 각각은 어느 한 방향으로부터 APS셀이 수신되면 그 APS셀에 자신의 식별정보를 부가하여 그 방향으로 계속하여 전송한다. 이와 더불어 각 장치들은 그 APS셀에 식별정보가 삽입되어 있는 장치로부터의 ATM셀에 대해서는 보호절체를 수행하지 않으면서, 그 APS셀에 식별정보가 삽입되지 않은 장치로부터의 ATM셀에 대해서는 그 APS셀의 전송방향과 다른 방향으로 전송되는 ATM셀을 수신하도록 보호절체한다.
상술한 일반적인 보호절체방법은 본원 출원인이 1999년 6월 23일자로 출원한 특허출원 제 1999-23730 호(발명의 명칭 : 링 구조 비동기전송모드 방식 전송장비의 보호절체방법)에 상세하게 기술되어 있다.
이와 같은 링 구조의 FLC-C 전송시스템은 종래에는 APS셀 검출과 삽입 및 보호절체가 전적으로 소프트웨어에 의해 처리되기 때문에 많은 시간이 지연되는 문제점이 있었다.
본 발명의 목적은 APS셀 생성, 검출, 삽입 및 보호절체를 소프트웨어적인 처리와 하드웨어적인 처리를 병행하여 처리함으로써, 구성이 간단하면서도 지연시간을 단축시킬 수 있는 링 구조의 ATM 전송시스템에서의 보호절체방법을 제공하는 데 있다.
상기 목적을 달성하기 위한 본 발명의 링 구조의 ATM 전송시스템에서 다수의 자국장치들 중 임의의 자국장치에서의 보호절체방법은, 상기 자국장치가 자신과 연결된 광선로의 이상을 감지하는 단계와, 상기 자국장치가 상기 이상을 감지한 광선로의 전송방향과 다른 전송방향의 광선로로부터의 비동기전송모드셀을 수신하도록 보호절체를 수행하는 단계와, 상기 자국장치의 소프트웨어부가 APS 레지스터의 이상이 발생되지 않은 경로에 자신의 식별정보를 삽입하는 단계와, 상기 자국장치의 하드웨어부가 상기 APS 레지스터를 APS셀의 VCI영역에 미러링하여 APS셀을 생성하고, 상기 생성된 APS셀을 상기 이상이 발생한 광선로의 전송방향과 동일한 방향으로 전송하는 단계를 포함한 것을 특징으로 한다.
또한, 다른 실시예에 따른 본 발명의 링 구조의 ATM 전송시스템에서 다수의 자국장치들 중 임의의 자국장치에서의 보호절체방법은, 상기 자국장치의 하드웨어부가 APS셀을 입력받아 상기 APS셀의 VCI 영역을 APS 레지스터에 미러링하는 단계와, 상기 자국장치의 소프트웨어부가 상기 APS셀이 경보표시신호인 지를 검사하는 단계와, 상기 APS셀이 경보표시신호이면 상기 APS셀의 VCI 영역에 이상 발생경로로 표시된 자국장치로부터의 ATM셀에 대해서 상기 APS셀의 전송방향과 다른 전송방향으로 전송되는 것을 수신하도록 보호절체를 수행하는 단계와, 상기 APS셀이 경보표시신호이면 상기 자국장치의 소프트웨어부가 상기 APS 레지스터의 이상이 발생되지 않은 경로에 자신의 식별정보를 삽입하는 단계와, 상기 자국장치의 하드웨어부가 상기 APS 레지스터를 APS셀의 VCI영역에 미러링하여 APS셀을 재생성하고, 상기 APS셀의 전송방향으로 전송하는 단계를 포함한 것을 특징으로 한다.
또한, 또 다른 실시예에 따른 본 발명에 따른 링 구조의 ATM 전송시스템에서 모국장치에서의 보호절체방법은, 상기 모국장치가 자신과 연결된 광선로의 이상을 감지하는 단계와, 상기 모국장치가 상기 이상을 감지한 광선로의 전송방향과 다른 전송방향의 광선로로부터의 비동기전송모드셀을 수신하도록 보호절체를 수행하는 단계와, 상기 모국장치의 하드웨어부가 APS셀을 수신하여 APS셀의 VCI 영역을 APS 레지스터에 미러링하는 단계와, 상기 모국장치의 소프트웨어부가 상기 APS셀이 경보표시신호인 지를 검사하는 단계와, 상기 APS셀이 경보표시신호이면 상기 APS셀의 VCI 영역에 이상 발생경로로 표시된 자국장치로부터의 ATM셀에 대해서 상기 APS셀의 전송방향과 다른 전송방향으로 전송되는 것을 수신하도록 보호절체를 수행하는단계를 포함한 것을 특징으로 한다.
도 1은 일반적인 링 구조의 비동기전송모드(ATM) FLC-C 전송시스템의 개략적인 구성도,
도 2는 APS셀의 구조도,
도 3은 본 발명에 따른 제 2 자국장치의 ONIU(Optical Network Interface Unit)의 개략적인 구성도,
도 4는 본 발명에 따른 제 2 자국장치의 제 1 FPGA에서의 APS셀 생성과정을 도시한 동작 흐름도,
도 5는 본 발명에 따른 제 2 자국장치의 제 1 FPGA에서의 APS셀 검출 및 삽입과정을 도시한 동작 흐름도,
도 6은 본 발명에 따른 제 2 자국장치의 콘트롤러에서의 보호절체과정을 도시한 동작 흐름도,
도 7은 본 발명에 따른 모국장치의 ONIU(Optical Network Interface Unit)의 개략적인 구성도,
도 8은 본 발명에 따른 모국장치의 mFPGA에서의 APS 해제셀 생성과정을 도시한 동작 흐름도이다.
※ 도면의 주요 부분에 대한 부호의 설명 ※
310 : 제 1 NAU 311 : 제 1 UNI
312 : 제 1 FPGA 313 : 제 1 ATLAS
314 : 제 1a CR 315 : 제 1b CR
320 : 제 2 NAU 321 : 제 2 UNI
322 : 제 2 FPGA 323 : 제 2 ATLAS
324 : 제 2a CR 325 : 제 2b CR
330 : ATU 340 : 콘트롤러
이하, 첨부한 도면을 참고로 하여 본 발명의 링 구조의 ATM 전송시스템에서의 보호절체방법을 설명하면 다음과 같다.
본 발명이 적용되는 링 구조의 ATM 전송시스템은 도 1과 같다.
APS셀을 위하여 특정 GFC(Generic Flow Control)/VPI(Virtual Path Identifier)를 설정하여 사용하고, VCI(Virtual Channel Identifier) 16비트는 장치 식별정보를 표시하는데 사용한다.
도 2는 APS셀 구조를 도시한 도면이다. APS셀은 GFC(Generic Flow Control)영역과 VPI(Virtual Path Identifier)영역과 VCI(Virtual Channel Identifier)영역과 PTI(Payload Type Identifier)영역으로 구성된다. GFC영역과 VPI영역에는 0*FF가 사용되고, 16비트의 VCI영역의 각 비트들은 정상적인 전송경로에 있는 장치(모국장치 또는 자국장치)에 대한 식별정보를 삽입하기 위해 사용된다. 즉, VCI영역의 16비트 중 최하위 비트는 모국장치에 대한 식별정보가 실리고, 중간의 비트들은 각각 제 1 내지 제 14 자국장치에 대한 식별정보가 실리며, 최상위 비트는 예약 노드에 대한 식별정보가 실린다.
상기 제 1 내지 제 4 자국장치(11, 12, 13, 14)에서 이루어지는 보호절체를 위한 동작은 동일하므로 이하 제 2 자국장치(11)를 예로 들어 자국장치의 내부 구성 및 보호절체방법을 상세히 설명한다.
보호절체가 발생하는 경우는 입력 광신호가 끊어진 경우(시그널 fail), 입력광신호의 세기가 임계치 이하로 떨어진 경우(시그널 degrade), 그리고 운용자가 임의로 절체한 경우이다. 링 구조의 경우 각 장치들은 절체를 수행할 수 있으며, 이 절체는 APS셀에 의해 행해진다. 각 장치들은 물리적인 광선로에 장애가 발생하면 APS셀을 생성하여 일정시간마다 인접노드에게 전송한다.
본원 발명에서는 APS셀 생성은 소프트웨어적으로 수행하고, 생성된 APS셀에 대한 주기적인 전송은 하드웨어적으로 수행함으로써, 소프트웨어적인 처리를 최소화하여 지연시간을 단축시킨다. 또한, 각 장치들은 인접노드로부터 APS셀이 입력되면 하드웨어적인 처리와 소프트웨어적인 처리를 병행하여 APS 검출과 삽입, 및 보호절체를 수행함으로써, 처리시간을 최소화한다.
도 3은 본 발명에 따른 제 2 자국장치의 ONIU(Optical Network Interface Unit)의 개략적인 구성도이다. 이를 참조하면, 제 2 자국장치의 ONIU는 제 1 NAU(Network ATM Unit)(310)와, 제 2 NAU(320), ATU(ADSL Terminal Unit)(330), 및 콘트롤러(ONU Main Control Unit)(340)를 구비한다.
각 NAU는 UNI(User Network Interface)와, FPGA(Field Programmable Gate Array)와, ATLAS(Automatic Testing and Load Analysis System)과, 두 개의 CR(Cell Router)을 포함한다.
제 1 NAU(310)의 제 1 UNI(311)는 제 1 방향으로 전송되는 광신호를 제 1 광선로로부터 수신하여 그 광신호로부터 ATM셀을 추출하여 제 1 FPGA(312)에 제공하고, 아울러 제 1 광선로로부터 광신호의 상태를 감지하여 그에 따른 정보를 제 1 FPGA(312)에 제공한다. 또한, 제 1 UNI(311)는 제 1 FPGA(312)가 제공하는 ATM셀을 광신호로 변환하여 제 2 광선로를 통해 제 2 방향으로 전송한다.
제 1 FPGA(312)는 소프트웨어부와 하드웨어부로 이루어진다. 이 제 1 FPGA(312)는 제 1 UNI(311)가 감지한 광선로 이상에 대한 정보를 콘트롤러(340)에 제공함과 아울러 자신의 노드 식별정보(Node ID)를 삽입한 APS셀을 생성하여 제 2 NAU(320)를 통해 제 3 광선로로 전송되도록 한다. 또한, 제 1 FPGA(312)는 콘트롤러(340)의 보호절체명령에 따라 제 1 UNI(311)가 제공한 ATM셀을 제 1 ATLAS(313)와 제 1b CR(315)를 경유하여 ATU(330)에 제공되도록 하거나 폐기한다. 그리고 제 1 FPGA(312)는 제 2 NAU(320)로부터 APS셀이 입력되면 제 1 UNI(311)를 통해 제 2 광선로로 전송한다. 또한, 제 1 FPGA(312)는 제 1 UNI(311)를 통해 APS셀이 입력되면 이를 콘트롤러(340)에 제공하고, 아울러 입력된 APS셀에 자신의 식별정보를 더 삽입한 후에 제 2 NAU(320)를 통해 제 3 광선로로 전송한다. 이 제 1 FPGA의 동작은 추후에 상세하게 설명하기로 한다.
제 1 ATLAS(313)는 네트워크의 운영, 관리 유지보수(OAM : operation, administration, and maintenance)를 담당하고, 해당 노드에 드롭(drop)되는 ATM셀을 제 1 FPGA(312)를 통해 입력받아 제 1b CR(315)을 통해 ATU(330)에 제공하고, 해당 노드에서 애드(add)되는 ATM셀을 ATU(330)와 제 1b CR(315)을 통해 입력받아 제 1 FPGA(312)에 제공한다. 이때, 해당 노드에서 애드되는 ATM셀은 제 1b CR(315)과 제 2b CR(325)에 동시에 입력되는 바, 양방향으로 동시에 전송된다.
제 1a CR(314)은 해당 노드를 패스(pass)하는 ATM셀을 제 2 NAU(320)의 제 2a CR(324)에 전달하는 셀 라우팅기능을 수행하고, 제 1b는 해당 노드에드롭(drop)/애드(add)되는 ATM셀을 ATU(330)에 전달하거나 전달받는 셀 라우팅기능을 수행한다.
ATU(330)는 네트워크 측으로부터 가입자측으로 전송되는 ATM셀은 제 1b CR(315) 또는 제 2b CR(325)를 통해 수신하고, 수신된 ATM셀들을 유토피아(UTOPIA : Universal Test Operations PHY Interface for ATM) 레벨 2 인터페이스를 이용하여 다수의 ADSL 모뎀에 접속하여 주고, ADSL 모뎀은 전화선로를 이용하여 고속의 데이터를 전송할 수 있도록 해당 ATM셀을 아날로그 신호로 변조하여 가입자측 장치에 송신한다. 한편, 가입자측 장치가 전송하는 아날로그 신호를 수신하여 디지털신호로 복조한 다음 유토피아 레벨 2 인터페이스를 이용하여 제 1b CR(315)과 제 2b CR(325)에 접속한다.
또한, 제 2 NAU(320)의 제 2 UNI(321)는 제 2 방향으로 전송되는 광신호를 제 4 광선로로부터 수신하여 그 광신호로부터 ATM셀을 추출하여 제 2 FPGA(322)에 제공하고, 아울러 제 4 광선로로부터 광신호의 상태를 감지하여 그에 따른 정보를 제 2 FPGA(322)에 제공한다. 또한, 제 2 UNI(321)는 제 2 FPGA(322)가 제공하는 ATM셀을 광신호로 변환하여 제 3 광선로를 통해 제 1 방향으로 전송한다.
제 2 FPGA(322)는 소프트웨어부와 하드웨어부로 이루어진다. 제 2 FPGA(322)는 광선로 이상 상태가 감지되면 그 정보를 콘트롤러(340)에 제공함과 아울러 자신의 노드 식별정보(Node ID)를 삽입한 APS셀을 생성하여 제 1 NAU(310)를 통해 제 2 광선로로 전송되도록 한다. 또한, 제 2 FPGA(322)는 콘트롤러(340)의 보호절체명령에 따라 제 2 UNI(321)가 제공한 ATM셀을 제 2 ATLAS(323)와 제 2bCR(325)를 경유하여 ATU(330)에 제공되도록 하거나 폐기한다. 그리고 제 2 FPGA(322)는 제 1 NAU(310)로부터 APS셀이 입력되면 제 2 UNI(321)를 통해 제 3 광선로로 전송한다. 또한, 제 2 FPGA(322)는 제 2 UNI(321)를 통해 APS셀이 입력되면 이를 콘트롤러(340)에 제공하고, 아울러 입력된 APS셀에 자신의 식별정보를 더 삽입한 후에 제 1 NAU(310)를 통해 제 2 광선로로 전송한다. 이 제 2 FPGA의 동작은 추후에 더 자세하게 설명하기로 한다.
제 2 ATLAS(323)는 네트워크의 운영, 관리 유지보수(OAM : operation, administration, and maintenance)를 담당하고, 해당 노드에 드롭(drop)되는 ATM셀을 제 2 FPGA(322)를 통해 입력받아 제 2b CR(325)을 통해 ATU(330)에 제공하고, 해당 노드에서 애드(add)되는 ATM셀을 ATU(330)와 제 2b CR(325)을 통해 입력받아 제 2 FPGA(322)에 제공한다. 제 2a CR(324)은 해당 노드를 패스(pass)하는 ATM셀을 제 1 NAU(310)의 제 1a CR(314)에 전달하는 셀 라우팅기능을 수행하고, 제 2b는 해당 노드에 드롭(drop)/애드(add)되는 ATM셀을 ATU(330)에 전달하거나 전달받는 셀 라우팅기능을 수행한다.
콘트롤러(340)는 제 1 NAU(310)와 제 2 NAU(320)를 전반적으로 제어함과 아울러 제 1 FPGA(312)와 제 2 FPGA(322)로부터 제공되는 이상상태정보 및 APS셀에 따라 보호절체기능을 수행한다. 또한, 제 1 FPGA(312)와 제 2 FPGA(322)는 직접 접속되는 바, APS셀 프레임과 클럭 정보가 직접 송수신된다.
이제, 상기 제 2 자국장치의 제 1, 제 2 FPGA에서의 APS 생성, 검출, 삽입 동작 및 콘트롤러에서의 보호절체동작을 도 4 내지 도 6의 처리 흐름도를 참조하여설명한다. 본원발명에서 제 1 FPGA와 제 2 FPGA는 그 구성과 기능이 동일한 바, 제 1 FPGA의 동작을 설명하면 이로부터 제 2 FPGA의 동작도 자명하게 알 수 있으므로 여기서는 제 1 FPGA의 동작에 대해서만 살펴보기로 한다.
도 4는 제 2 자국장치의 제 1 FPGA에서의 APS셀 생성과정을 도시한 동작 흐름도이다.
제 1 FPGA의 하드웨어(H/W)부는 제 1 광선로를 통해 입력되는 광신호를 감시하는데(S401), 탈장이나 제 1 광선로가 끊어짐으로 인하여 광신호가 끊어진 상태이면(S402), 제 1 광선로에 이상이 발생한 것이므로 인터럽트(interrupt)를 발생하여 제 1 광선로의 이상 상태를 소프트웨어부에게 보고하고(S403), 단계 S406으로 진행한다.
그러나, 광신호가 끊어진 상태가 아니면(S402), 제 1 FPGA의 소프트웨어(S/W)부는 해당 광신호의 세기를 체크한다(S404). 그 결과, 제 1 광선로의 선로 장애로 인하여 해당 광신호의 광세기가 임계치 이하이면(S405), 이 역시 제 1 광선로에 이상이 발생한 것이므로 단계 S406으로 진행한다. 그러나, 해당 광신호의 광세기가 임계치 이상이면(S405), 제 1 광선로가 정상 상태이므로 단계 S401로 진행하여 다음 광신호를 대기한다.
제 1 광선로 이상 발생시, 소프트웨어부는 제 1 광선로의 이상을 콘트롤러에게 통보하여 보호절체동작이 이루어지도록 하고(S406), 출력 APS 레지스터의 자기 노드 식별위치의 비트를 1로 세팅한 후 하드웨어부에 전달한다(S407). 그러면 하드웨어부는 출력 APS 레지스터를 APS셀의 VCI 영역에 미러링하여 APS셀을생성하고(S408), 해당 생성된 APS셀을 주기적(1/2/5/10/20msec)인 간격으로 제 2 NAU를 통해 제 3 광선로에 전송한다(S409). 하드웨어부는 전 노드에서 보호절체가 완료되었다는 메시지가 입력되면 APS셀 전송을 해제한다.
도 5는 제 2 자국장치의 제 1 FPGA에서의 APS셀 검출 및 삽입과정을 도시한 동작 흐름도이다.
제 1 FPGA의 하드웨어부는 제 1 광선로로부터 입력되는 APS셀 수신 여부를 감시하여(S501) 이벤트가 발생하면(S502), 수신된 APS셀의 VCI 영역을 입력 APS 레지스터에 미러링하고, 인터럽트를 발생하여 APS 셀 수신정보를 소프트웨어부에게 보고한다(S503). 그러면 소프트웨어부는 입력 APS 레지스터를 검사하여 해당 APS셀이 경보표시신호(AIS : alarm indication signal) 인지를 검사하는데(S504), 이때 입력 APS 레지스터의 모든 비트를 검사하는 것이 아니라 제 1 광선로와 연결된 장치의 식별자 위치, 즉 제 2 자국장치의 경우 제 1 광선로와는 제 1 자국장치가 연결되므로 1h의 위치를 검사하여 해당 비트가 세트되어 있으면 AIS 신호인 것으로 간주한다.
해당 APS셀이 AIS 신호이면(S505), 소프트웨어부는 수신 APS셀을 콘트롤러에게 전달하고(S506), 아울러 입력 APS 레지스터의 자기 노드 식별 위치의 비트를 세팅한 후 제 2 FPGA의 출력 APS 레지스터에 전달한다(S507).
제 2 FPGA의 소프트웨어부는 출력 APS 레지스터의 내용을 APS셀의 VCI 영역에 미러링하여 제 2 UNI에게 전달한다. 한편, 제 2 방향으로 APS셀이 발생하여 제 2 FPGA의 입력 APS 레지스터의 정보가 제 1 FPGA의 출력 APS 레지스터에 전달되면,제 1 FPGA의 소프트웨어부는 출력 APS 레지스터의 내용을 APS셀의 VCI 영역에 미러링하여 제 1 UNI에게 전달한다.
도 6은 제 2 자국장치의 콘트롤러에서의 보호절체과정을 도시한 동작 흐름도이다.
콘트롤러는 제 1 광선로의 이상이 제 1 FPGA에 의해 통보되면(S601), 제 4 광선로로의 절체가 가능한 지를 체크하고, 모든 ATM셀에 대해서 제 4 광선로를 통해 전송되는 ATM셀을 수신하도록 보호절체를 수행한다(S602).
단계 S601에서 제 1 광선로의 이상이 감지되지 않았거나 단계 S602에서 보호절체가 완료되면, 콘트롤러는 단계 S603을 수행한다. 단계 S603에서 콘트롤러는 제 4 광선로의 이상이 제 2 FPGA에 의해 통보되면, 제 1 광선로로의 절체가 가능한 지를 체크하고, 모든 ATM셀에 대해 제 1 광선로를 통해 전송되는 ATM셀을 수신하도록 보호절체를 수행한다(S604).
단계 S603에서 제 4 광선로의 이상이 감지되지 않았거나 단계 S604에서 보호절체가 완료되면, 콘트롤러는 단계 S605를 수행한다. 단계 S605에서 콘트롤러는 제 1 FPGA로부터 제 1 광선로를 통해 수신된 APS셀이 수신되면, 수신한 APS셀을 분석하고, 제 4 광선로로의 절체가 가능한지를 체크하며, 수신한 APS셀에 식별정보가 삽입되어 있는 장치로부터의 ATM셀에 대해서는 보호절체를 수행하지 않으면서 수신한 APS셀에 식별정보가 삽입되어 있지 않은 장치로부터의 ATM셀에 대해서는 제4광선로로부터의 ATM셀을 수신하도록 보호절체를 수행한다(S606).
단계 S605에서 제 1 FPGA로부터 APS셀이 수신되지 않았거나 단계 S606에서보호절체가 완료되면, 콘트롤러는 단계 S607을 수행한다. 단계 S607에서 콘트롤러는 제 2 FPGA로부터 제 2 광선로를 통해 수신된 APS셀이 수신되면, 수신한 APS셀을 분석하고 제 1 광선로로 절체 가능한 지를 체크하며, 수신한 APS셀에 식별정보가 삽입되어 있는 장치로부터의 ATM셀에 대해서는 보호절체를 수행하지 않고, 수신한 APS셀에 식별정보가 삽입되어 있지 않은 장치로부터의 ATM셀에 대해서는 제1광선로로 수신하도록 보호절체를 수행한다(S608).
이제부터 모국장치에서 이루어지는 보호절체를 위한 동작을 설명한다. 모국장치는 자국장치와는 달리 APS셀의 종단(termination) 장치이기도 하고, APS 해제셀(clear cell)을 생성하는 장치이다. 물론, 모국장치에서도 APS셀 생성이 가능한데, 소프트웨어부가 APS셀을 생성하고 하드웨어부는 생성된 APS셀을 주기적으로 10/20/100msec 간격으로 발생한다.
도 7은 본 발명에 따른 모국장치의 ONIU(Optical Network Interface Unit)의 개략적인 구성도이다. 도 1의 링 구조의 ATM FLC-C 전송시스템에서는 하나의 모국장치에 하나의 링만 연결된 것으로 도시되어 있으나, 하나의 모국장치의 ONIU에는 자국장치들로 이루어진 다수 개의 링이 연결될 수도 있다.
모국장치의 ONIU는 크게 NAUa(710)와 NAUb(720)와 ATU(730)와 HMCU(HDT Main Control Unit)(740)로 대별된다. NAUa(710)는 제 1 mUNI(711)와 제 1 mFPGA(712)와 제 1 mATLAS(713)를 포함하고, NAUb(720)는 제 2 mUNI(721)와 제 2 mFPGA(722)와 제 2 mATLAS(723)를 포함한다.
NAUa(710)의 제 1 mUNI(711)는 제 1 방향으로 전송되는 광신호를 A광선로로부터 수신하여 그 광신호로부터 ATM셀을 추출하여 제 1 mFPGA(712)에 제공한다. 아울러 A광선로의 상태를 감지하여 제 1 mFPGA(712)에게 제공한다. 또한, 제 1 mUNI(711)는 제 1 mFPGA(712)가 제공하는 ATM셀을 광신호로 변환하여 B광선로를 통해 제 2 방향으로 전송한다.
제 1 mFPGA(712)는 소프트웨어부와 하드웨어부로 이루어진다. 제 1 mUNI(711)를 통해 감지한 광선로 이상에 대한 정보를 HMCU(740)에게 제공한다. 또한 제 1 mFPGA(712)는 HMCU(740)의 보호절체명령에 따라 제 1 mUNI(711)가 제공한 ATM셀을 제 1 mATLAS(713)를 통해 ATU(730)에 제공하거나 폐기한다. 그리고 제 1 mFPGA(712)는 제 1 mUNI(711)가 APS셀을 제공하면 그 APS셀을 저장해 두었다가 HMCU(740)에게 제공한다. 이때, 모국장치는 APS셀 종단장치이므로 제 1 mFPGA(712)는 해당 APS셀을 NAUb(720)에게 전달할 필요는 없다.
NAUb(720)의 제 2 mUNI(721)는 제 2 방향으로 전송되는 광신호를 D광선로로부터 수신하여 그 광신호로부터 ATM셀을 추출하여 제 2 mFPGA(722)에 제공한다. 아울러 D광선로의 상태를 감지하여 제 2 mFPGA(722)에게 제공한다. 또한, 제 2 mUNI(721)는 제 2 mFPGA(722)가 제공하는 ATM셀을 광신호로 변환하여 C광선로를 통해 제 1 방향으로 전송한다.
제 2 mFPGA(722)는 소프트웨어부와 하드웨어부로 이루어진다. 제 2 mUNI(721)를 통해 감지한 광선로 이상에 대한 정보를 HMCU(740)에게 제공한다. 또한 제 2 mFPGA(722)는 HMCU(740)의 보호절체명령에 따라 제 2 mUNI(721)가 제공한 ATM셀을 제 2 mATLAS(723)를 통해 ATU(730)에게 제공하거나 폐기한다. 그리고 제2 mFPGA(722)는 제 2 mUNI(721)가 APS셀을 제공하면 그 APS셀을 저장해 두었다가 HMCU(740)에게 제공한다. 이때, 모국장치는 APS셀 종단장치이므로 제 2 mFPGA(722)는 해당 APS셀을 NAUa(710)에게 전달할 필요는 없다.
제 1 mATLAS(713)와 제 2 mATLAS(723), 및 ATU(730)의 동작은 자국장치의 ONIU의 제 1 ATLAS와 제 2 ATLAS 및 ATU와 유사한 바, 여기서는 그에 대한 상세한 설명은 생략하기로 한다.
HMCU(740)는 제 1, 제 2 mFPGA(711, 712)가 제공하는 광선로상태에 대한 정보, 또는 제 1, 제 2 mFPGA(711, 712)로부터의 APS셀을 이용하여 보호절체를 수행한다. 모국장치의 HMCU(740)에서의 보호절체과정은 자국장치의 콘트롤러에서의 보호절체과정과 유사하다. 즉, A광선로에 이상이 발생하면 모든 ATM셀에 대해 D광선로로부터의 ATM셀을 수신하도록 보호절체를 수행하고, D광선로에 이상이 발생하면 모든 ATM셀에 대해 A광선로로부터의 ATM셀을 수신하도록 보호절체를 수행한다. 또한, 제 1 또는 제 2 mFPGA로부터의 APS셀이 수신되면 해당 APS셀을 읽어서 그 APS셀에 식별정보가 삽입되어 있는 자국장치로부터의 ATM셀에 대해서는 보호절체를 수행하지 않으면서, 그 외에 APS 셀에 식별정보가 삽입되어 있지 않은 자국장치로부터의 ATM셀에 대해서는 보호절체를 수행한다.
제 1 mFPGA(712)의 동작을 살펴보면 다음과 같다. A광선로로부터의 광신호가 차단되면, 제 1 mFPGA(712)의 하드웨어부는 이를 감지하고 인터럽트를 발생하여 소프트웨어부에게 A광선로의 이상상태를 알린다. 한편, A광선로로부터의 광신호의 광세기가 임계값 이하로 떨어지면, 제 1 mFPGA(712)의 소프트웨어부는 이를 감지하여 A광선로의 이상상태를 감지한다. A광선로의 이상이 감지되면, 제 1 mFPGA(712)의 소프트웨어부는 HMCU(740)에게 A광선로 이상상태를 통보하여 보호절체가 이루어지도록 한다.
한편, 제 1 mFPGA의 하드웨어부가 APS셀을 수신하여 APS셀의 VCI 영역을 APS 레지스터에 미러링하면, 제 1 mFPGA의 소프트웨어부는 해당 APS셀을 전달해 준 자국장치의 식별정보가 저장된 위치를 검사하여 해당 위치의 비트가 세트되어 있으면 해당 APS셀을 HMCU(740)에게 전달하여 보호절체가 이루어지도록 한다.
다음, 제 2 mFPGA(722)의 동작을 살펴보면 다음과 같다. D광선로로부터의 광신호가 차단되면, 제 2 mFPGA(722)의 하드웨어부는 이를 감지하고 인터럽트를 발생하여 소프트웨어부에게 D광선로의 이상상태를 알린다. 한편, D광선로로부터의 광신호의 광세기가 임계값 이하로 떨어지면, 제 2 mFPGA(712)의 소프트웨어부는 이를 감지하여 D광선로의 이상상태를 감지한다. D광선로의 이상이 감지되면, 제 2 mFPGA(722)의 소프트웨어부는 HMCU(740)에게 D광선로 이상상태를 통보하여 보호절체가 이루어지도록 한다.
한편, 제 2 mFPGA의 하드웨어부가 APS셀을 수신하여 APS셀의 VCI 영역을 APS 레지스터에 미러링하면, 제 2 mFPGA의 소프트웨어부는 해당 APS셀을 전달해 준 자국장치의 식별정보가 저장된 위치를 검사하여 해당 위치의 비트가 세트되어 있으면 해당 APS셀을 HMCU(740)에게 전달한다.
모국장치에서는 전원이 리셋되거나 절체가 종료되면 APS 해제셀을 생성하여 자국장치들에게 전달하는데, 도 8은 mFPGA에서 APS 해제셀을 생성하는 과정을 도시한 동작 흐름도이다. 여기서, mFPGA는 도 7의 구성도에 도시된 제 1 mFPGA와 제 2 mFPGA를 통칭하는 용어이다.
먼저, mFPGA의 소프트웨어부는 APS 해제셀 생성이 필요한 상황인 지를 체크한다(S801). 전원이 리셋되거나 절체 상황이 종료되는 등과 같은 APS 해제셀 생성 필요 상황이 되면(S802), mFPGA의 소프트웨어부는 APS 레지스터의 전체 비트를 모두 리셋한다(S803). 그러면 해당 mFPGA의 하드웨어부는 APS 레지스터를 APS셀의 VCI 영역에 미러링하여 APS 해제셀을 생성하고(S804), 생성된 APS 해제셀을 자국장치들에게 전송한다(S805).
상술한 바와 같이 본 발명은 APS셀에 삽입되어 있는 정보만을 참조하여 보호절체를 수행하므로 보호절체를 위한 부하를 경감시킬 수 있다. 또한, APS셀을 생성, 검출, 삽입하는 동작들이 하드웨어적인 처리와 소프트웨어적인 처리가 병행하여 이루어지기 때문에 보호절체를 위한 지연시간을 단축시킬 수 있다.
이상, 설명한 바와 같이 본 발명에 따르면 링 구조의 ATM 전송시스템의 보호절체시 발생할 수 있는 절체 지연시간을 단축시킬 수 있고, 절체를 위한 부하를 경감시킬 수 있는 이점이 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
Claims (11)
- 동일한 비동기전송모드셀(ATM셀)을 양방향으로 전송하는 모국장치와 다수의 자국장치들이 링의 형태로 연결된 링 구조의 비동기전송모드 전송시스템에서, 이상 발생경로와 발생하지 않은 경로에 대한 정보를 저장하기 위한 가상채널식별자(VCI) 영역을 포함하는 자동보호절체셀(APS셀)을 이용하여 보호절체를 수행하는 방법에 있어서,상기 자국장치는 APS셀을 생성하기 위한 하드웨어부와 소프트웨어부, 및 상기 하드웨어부에 의해 상기 가상채널식별자 영역과 상호 미러링되며 상기 소프트웨어부에 의해 판독되고 세팅되는 APS 레지스터를 구비하며,상기 다수의 자국장치들 중 임의의 자국장치에서의 보호절체방법은,상기 자국장치가 자신과 연결된 광선로의 이상을 감지하는 단계와;상기 자국장치가 상기 이상을 감지한 광선로의 전송방향과 다른 전송방향의 광선로로부터의 비동기전송모드셀을 수신하도록 보호절체를 수행하는 단계와;상기 자국장치의 소프트웨어부가 상기 APS 레지스터의 이상이 발생되지 않은 경로에 자신의 식별정보를 삽입하는 단계와;상기 자국장치의 하드웨어부가 상기 APS 레지스터를 APS셀의 VCI영역에 미러링하여 APS셀을 생성하고, 상기 생성된 APS셀을 상기 이상이 발생한 광선로의 전송방향과 동일한 방향으로 전송하는 단계를 포함한 것을 특징으로 하는 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법.
- 제 1 항에 있어서, 상기 자국장치가 광선로의 이상을 감지하는 단계는,상기 자국장치의 하드웨어부는 상기 광선로의 광신호를 감지하다가 상기 광신호가 끊어지면 인터럽트를 발생하여 상기 광선로의 이상을 상기 자국장치의 소프트웨어부에게 보고하고, 상기 자국장치의 소프트웨어부는 상기 광선로의 광신호의 광세기를 감지하다가 상기 광신호의 광세기가 임계치 이하로 낮아지면 상기 광선로의 이상을 감지하는 것을 특징으로 하는 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법.
- 제 1 항에 있어서, 상기 자국장치의 하드웨어부가 상기 APS셀을 전송하는 단계는,상기 자국장치의 하드웨어부는 상기 모국장치와 다른 자국장치에서 보호절체 완료 메시지가 입력될 때까지 상기 APS셀을 주기적인 간격으로 전송하는 것을 특징으로 하는 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법.
- 동일한 비동기전송모드셀(ATM셀)을 양방향으로 전송하는 모국장치와 다수의 자국장치들이 링의 형태로 연결된 링 구조의 비동기전송모드 전송시스템에서, 이상 발생경로와 발생하지 않은 경로에 대한 정보를 저장하기 위한 가상채널식별자(VCI) 영역을 포함하는 자동보호절체셀(APS셀)을 이용하여 보호절체를 수행하는 방법에 있어서,상기 자국장치는 APS셀을 검출하고 재생성하기 위한 하드웨어부와 소프트웨어부, 및 상기 하드웨어부에 의해 상기 가상채널식별자 영역과 상호 미러링되며 상기 소프트웨어부에 의해 판독되고 세팅되는 APS 레지스터를 구비하며,상기 다수의 자국장치들 중 임의의 자국장치에서의 보호절체방법은,상기 자국장치의 하드웨어부가 APS셀을 입력받아 상기 APS셀의 VCI 영역을 상기 APS 레지스터에 미러링하는 단계와;상기 자국장치의 소프트웨어부가 상기 APS셀이 경보표시신호인 지를 검사하는 단계와;상기 APS셀이 경보표시신호이면 상기 APS셀의 VCI 영역에 이상 발생경로로 표시된 자국장치로부터의 ATM셀에 대해서 상기 APS셀의 전송방향과 다른 전송방향으로 전송되는 것을 수신하도록 보호절체를 수행하는 단계와;상기 APS셀이 경보표시신호이면 상기 자국장치의 소프트웨어부가 상기 APS 레지스터의 이상이 발생되지 않은 경로에 자신의 식별정보를 삽입하는 단계와;상기 자국장치의 하드웨어부가 상기 APS 레지스터를 APS셀의 VCI영역에 미러링하여 APS셀을 재생성하고, 상기 APS셀의 전송방향으로 전송하는 단계를 포함한 것을 특징으로 하는 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법.
- 제 4 항에 있어서, 상기 자국장치의 하드웨어부가 상기 수신된 APS셀을 APS 레지스터에 미러링한 후 인터럽트를 발생하여 상기 APS셀 수신정보를 상기 자국장치의 소프트웨어부에 보고하는 단계를 더 포함한 것을 특징으로 하는 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법.
- 제 4 항에 있어서, 상기 자국장치의 소프트웨어부가 상기 APS셀이 경보표시신호인 지를 검사하는 단계는,상기 자국장치의 소프트웨어부는 상기 APS 레지스터의 비트들 중 상기 APS셀을 전달해준 장치의 식별자 위치의 비트를 검사하여 경보표시신호 여부를 판단하는 것을 특징으로 하는 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법.
- 동일한 비동기전송모드셀(ATM셀)을 양방향으로 전송하는 모국장치와 다수의 자국장치들이 링의 형태로 연결된 링 구조의 비동기전송모드 전송시스템에서, 이상 발생경로와 발생하지 않은 경로에 대한 정보를 저장하기 위한 가상채널식별자(VCI) 영역을 포함하는 자동보호절체셀(APS셀)을 이용하여 보호절체를 수행하는 방법에 있어서,상기 모국장치는 APS셀을 검출하고 APS 해제셀을 생성하기 위한 하드웨어부와 소프트웨어부, 및 상기 하드웨어부에 의해 상기 APS셀의 VCI 영역과 상호 미러링되며 상기 소프트웨어부에 의해 판독되고 세팅되는 APS 레지스터를 구비하며,상기 모국장치에서의 보호절체방법은,상기 모국장치가 자신과 연결된 광선로의 이상을 감지하는 단계와;상기 모국장치가 상기 이상을 감지한 광선로의 전송방향과 다른 전송방향의 광선로로부터의 비동기전송모드셀을 수신하도록 보호절체를 수행하는 단계와;상기 모국장치의 하드웨어부가 APS셀을 수신하여 APS셀의 VCI 영역을 APS 레지스터에 미러링하는 단계와;상기 모국장치의 소프트웨어부가 상기 APS셀이 경보표시신호인 지를 검사하는 단계와;상기 APS셀이 경보표시신호이면 상기 APS셀의 VCI 영역에 이상 발생경로로 표시된 자국장치로부터의 ATM셀에 대해서 상기 APS셀의 전송방향과 다른 전송방향으로 전송되는 것을 수신하도록 보호절체를 수행하는 단계를 포함한 것을 특징으로 하는 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법.
- 제 7 항에 있어서, 상기 모국장치의 소프트웨어부는 APS 해제셀 생성 상황이 발생하면 상기 APS 레지스터의 전체 비트를 모두 리셋하고, 상기 모국장치의 하드웨어부는 상기 APS 레지스터를 APS셀의 VCI 영역에 미러링하여 APS 해제셀을 생성한 후 상기 APS 해제셀을 자국장치들에게 전송하는 단계를 더 포함한 것을 특징으로 하는 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법.
- 제 7 항에 있어서, 상기 모국장치가 광선로의 이상을 감지하는 단계는,상기 모국장치의 하드웨어부는 상기 광선로의 광신호를 감지하다가 상기 광신호가 끊어지면 인터럽트를 발생하여 상기 광선로의 이상을 상기 모국장치의 소프트웨어부에게 보고하고, 상기 모국장치의 소프트웨어부는 상기 광선로의 광신호의 광세기를 감지하다가 상기 광신호의 광세기가 임계치 이하로 낮아지면 상기 광선로의 이상을 감지하는 것을 특징으로 하는 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법.
- 제 7 항에 있어서, 상기 모국장치의 하드웨어부가 상기 수신된 APS셀을 APS 레지스터에 미러링한 후 인터럽트를 발생하여 상기 APS셀 수신정보를 상기 모국장치의 소프트웨어부에 보고하는 단계를 더 포함한 것을 특징으로 하는 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법.
- 제 7 항에 있어서, 상기 모국장치의 소프트웨어부가 상기 APS셀이 경보표시신호인 지를 검사하는 단계는,상기 모국장치의 소프트웨어부는 상기 APS 레지스터의 비트들 중 상기 APS셀을 전달해준 장치의 식별자 위치의 비트를 검사하여 경보표시신호 여부를 판단하는 것을 특징으로 하는 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0074986A KR100428762B1 (ko) | 2001-11-29 | 2001-11-29 | 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법 |
US10/301,642 US7486613B2 (en) | 2001-11-29 | 2002-11-22 | Protection-switching apparatus and method in asynchronous transfer mode system with ring topology |
JP2002346779A JP3779261B2 (ja) | 2001-11-29 | 2002-11-29 | リング型の非同期転送モード転送システムでの保護切替方法 |
CNB021529760A CN100450062C (zh) | 2001-11-29 | 2002-11-29 | 具有环形布局的异步传输模式系统中的保护交换方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0074986A KR100428762B1 (ko) | 2001-11-29 | 2001-11-29 | 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20030044278A KR20030044278A (ko) | 2003-06-09 |
KR100428762B1 true KR100428762B1 (ko) | 2004-04-28 |
Family
ID=19716446
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2001-0074986A KR100428762B1 (ko) | 2001-11-29 | 2001-11-29 | 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7486613B2 (ko) |
JP (1) | JP3779261B2 (ko) |
KR (1) | KR100428762B1 (ko) |
CN (1) | CN100450062C (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9515919B2 (en) | 2013-07-11 | 2016-12-06 | Electronics And Telecommunications Research Institute | Method and apparatus for protection switching in packet transport system |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100507806B1 (ko) * | 2003-01-29 | 2005-08-17 | 삼성전자주식회사 | 링구조 비동기전송 모드방식의 시스템에 있어서 노드그룹을 이용한 보호 절체 장치 및 그 방법 |
US6928050B2 (en) | 2003-05-06 | 2005-08-09 | Overture Networks, Inc. | Protected switching ring |
US7339887B2 (en) * | 2003-05-06 | 2008-03-04 | Overture Networks, Inc. | Multipoint protected switching ring |
US7355965B2 (en) * | 2003-05-06 | 2008-04-08 | Overture Networks, Inc. | Apparatus and method for rapid detection of unidirectional breaks in a network ring |
US20070280250A1 (en) * | 2004-06-01 | 2007-12-06 | Mitsutaka Yoshida | Data Transfer Method and System for Use in Atm Communication |
KR100891625B1 (ko) * | 2008-06-12 | 2009-04-02 | 주식회사 아론네트웍 | 광 이더넷 신호 전송 방법 및 이를 이용하는 광 이더넷신호 전송 시스템 |
CN101600128B (zh) * | 2009-06-30 | 2012-10-17 | 中兴通讯股份有限公司 | 一种onu及其实现全光纤保护倒换的方法 |
CN105553546B (zh) * | 2015-12-04 | 2017-11-17 | 航天恒星科技有限公司 | 一种实现光网络故障监测的系统和方法 |
CN107734404B (zh) * | 2017-09-21 | 2020-06-16 | 烽火通信科技股份有限公司 | 基于fpga的波分设备电层保护实现系统及方法 |
CN108400892B (zh) * | 2018-02-09 | 2020-11-06 | 烽火通信科技股份有限公司 | 基于rcpu快速刷表的倒换系统及方法 |
US10938964B2 (en) * | 2018-03-05 | 2021-03-02 | Zte Corporation | Routing packets in a ring communication network |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0974412A (ja) * | 1995-09-04 | 1997-03-18 | Fujitsu Ltd | Atm交換網のapsシステム |
KR20000020661A (ko) * | 1998-09-23 | 2000-04-15 | 윤종용 | 서비스 경로 이중화를 이용한 자동 보호 스위칭 방법 |
KR20010007127A (ko) * | 1999-05-28 | 2001-01-26 | 아리티라 미카 | Atm 네트워크 요소 및 전송 수렴 부계층 부네트워크접속의 자동 보호 스위칭 방법 |
KR20010064008A (ko) * | 1999-12-24 | 2001-07-09 | 오길록 | 비동기전송모드 망에서의 단대단 보호 스위칭 구현 방법 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2817768B2 (ja) * | 1994-12-27 | 1998-10-30 | 三菱電機株式会社 | リング型atmネットワークシステム |
US5627836A (en) * | 1995-01-31 | 1997-05-06 | Bell Atlantic Network Services, Inc. | VPI/VCI administration |
US5949755A (en) * | 1996-04-12 | 1999-09-07 | Fujitsu Network Communications, Inc. | ATM emulated path protection |
US6256292B1 (en) * | 1996-07-11 | 2001-07-03 | Nortel Networks Corporation | Self-healing line switched ring for ATM traffic |
US5838924A (en) * | 1996-08-06 | 1998-11-17 | Lucent Technologies Inc | Asynchronous transfer mode (ATM) connection protection switching apparatus and method |
JP3102471B2 (ja) | 1997-01-31 | 2000-10-23 | 日本電気株式会社 | 信号切替方法 |
US6011780A (en) | 1997-05-23 | 2000-01-04 | Stevens Institute Of Technology | Transparant non-disruptable ATM network |
US6356557B1 (en) | 1998-10-14 | 2002-03-12 | Ahead Communications Systems, Inc. | Hot insertable UTOPIA interface with automatic protection switching for backplane applications |
US6301254B1 (en) * | 1999-03-15 | 2001-10-09 | Tellabs Operations, Inc. | Virtual path ring protection method and apparatus |
KR100296043B1 (ko) | 1999-06-23 | 2001-07-12 | 윤종용 | 링구조 비동기전송 모드방식 전송장비의 보호절체방법 |
US6680912B1 (en) * | 2000-03-03 | 2004-01-20 | Luminous Networks, Inc. | Selecting a routing direction in a communications network using a cost metric |
-
2001
- 2001-11-29 KR KR10-2001-0074986A patent/KR100428762B1/ko not_active IP Right Cessation
-
2002
- 2002-11-22 US US10/301,642 patent/US7486613B2/en not_active Expired - Fee Related
- 2002-11-29 JP JP2002346779A patent/JP3779261B2/ja not_active Expired - Lifetime
- 2002-11-29 CN CNB021529760A patent/CN100450062C/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0974412A (ja) * | 1995-09-04 | 1997-03-18 | Fujitsu Ltd | Atm交換網のapsシステム |
KR20000020661A (ko) * | 1998-09-23 | 2000-04-15 | 윤종용 | 서비스 경로 이중화를 이용한 자동 보호 스위칭 방법 |
KR20010007127A (ko) * | 1999-05-28 | 2001-01-26 | 아리티라 미카 | Atm 네트워크 요소 및 전송 수렴 부계층 부네트워크접속의 자동 보호 스위칭 방법 |
KR20010064008A (ko) * | 1999-12-24 | 2001-07-09 | 오길록 | 비동기전송모드 망에서의 단대단 보호 스위칭 구현 방법 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9515919B2 (en) | 2013-07-11 | 2016-12-06 | Electronics And Telecommunications Research Institute | Method and apparatus for protection switching in packet transport system |
Also Published As
Publication number | Publication date |
---|---|
CN1422046A (zh) | 2003-06-04 |
JP3779261B2 (ja) | 2006-05-24 |
US20030099191A1 (en) | 2003-05-29 |
JP2003298625A (ja) | 2003-10-17 |
KR20030044278A (ko) | 2003-06-09 |
CN100450062C (zh) | 2009-01-07 |
US7486613B2 (en) | 2009-02-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5663949A (en) | Line protection switching system in duplexed fiber interface shelf | |
KR100540408B1 (ko) | 넥스트 홉 루프백을 이용한 절단된 접속 검출 방법 및 장치 | |
JP4940616B2 (ja) | ネットワーク監視方法及びネットワーク要素 | |
KR100428762B1 (ko) | 링 구조의 비동기전송모드 전송시스템에서의 보호절체방법 | |
JP3386215B2 (ja) | Atm通信システムにおけるais伝送方式、送信側atm装置、及びatm通信システム | |
JPH0993254A (ja) | 固定長セルをサポートしたアド・ドロップ多重化装置 | |
US5974046A (en) | Maintenance method for subscriber lines of broadband network termination apparatus in an asynchronous transfer mode permanent virtual connection switching system | |
EP0763941A2 (en) | Maintenance method and apparatus for providing a high-integrity, unidirectional, standardized ATM/SONET/DS3 transport signal link for a video distribution network | |
JP2002077212A (ja) | 光多分岐通信システム | |
US5754528A (en) | Virtual ring configuration method and virtual ring system | |
US6400477B1 (en) | Optical cross-connect (OXC) network connectivity | |
US6898177B1 (en) | ATM protection switching method and apparatus | |
US8358584B2 (en) | Port failure communication in cross-connect applications | |
US6081535A (en) | STM-16 network-node interface in an ATM switch and the fault diagnosing method thereof | |
CN103125099A (zh) | 传输设备、传输系统和故障通知方法 | |
JPH1079747A (ja) | オペレーション及びメンテナンス機能を備えた非同期転送モード通信装置 | |
Yoshikai et al. | Control protocol and its performance analysis for distributed ATM virtual path self-healing network | |
JP2001203735A (ja) | 多対一冗長構成切替方法及び方式 | |
KR100296043B1 (ko) | 링구조 비동기전송 모드방식 전송장비의 보호절체방법 | |
KR100289581B1 (ko) | 수요밀집형 광가입자 전송장치의 광 종단장치에 있어서 영상 가입자 유니트의 경보표시신호 셀 발생장치 | |
KR100247024B1 (ko) | 유사 동기식 디지털 계위(pdh)호에 대한 비동기전송모드(atm) 궤환 시험 방법 | |
KR960009465B1 (ko) | 가상 경로(VP) 루프백(loopback)을 이용한 망자원 관리 방법 | |
KR100314354B1 (ko) | 수요밀집형 광가입자 전송장치에 있어서 종합정보통신망의 기본속도정합장치 | |
KR101232255B1 (ko) | E1단위 전송로의 고장구간 감지 시스템 및 그 방법 | |
KR100357849B1 (ko) | 광가입자 전송 시스템에서의 연속성 검사 방법 및 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120329 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |