KR100426188B1 - Driving apparatus of plasma display panel - Google Patents

Driving apparatus of plasma display panel Download PDF

Info

Publication number
KR100426188B1
KR100426188B1 KR10-2001-0047704A KR20010047704A KR100426188B1 KR 100426188 B1 KR100426188 B1 KR 100426188B1 KR 20010047704 A KR20010047704 A KR 20010047704A KR 100426188 B1 KR100426188 B1 KR 100426188B1
Authority
KR
South Korea
Prior art keywords
reset
sustain
switch
period
driving
Prior art date
Application number
KR10-2001-0047704A
Other languages
Korean (ko)
Other versions
KR20030013611A (en
Inventor
최정필
김태형
명대진
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2001-0047704A priority Critical patent/KR100426188B1/en
Publication of KR20030013611A publication Critical patent/KR20030013611A/en
Application granted granted Critical
Publication of KR100426188B1 publication Critical patent/KR100426188B1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising

Abstract

본 발명은 선택적 쓰기와 선택적 소거를 병행하는 구동방법에 있어서 램프다운 파형을 이용하는 선택적 쓰기 구간에서 안정된 구동을 하도록 한 플라즈마 디스플레이 패널의 구동장치에 관한 것이다.The present invention relates to a driving apparatus of a plasma display panel for stably driving in a selective writing section using a rampdown waveform in a driving method for performing both selective writing and selective erasing.

본 발명에 따른 플라즈마 디스플레이 패널의 구동장치는 선택적 쓰기 서브필드와 선택적 소거 서브필드를 병행하여 구동하는 플라즈마 디스플레이 패널의 구동장치에 있어서, 방전을 일으키기 위한 제1 및 제2 유지전극들과 어드레스 전극의 교차부에 형성된 화소셀들이 매트릭스 형태로 배열되어진 플라즈마 디스플레이 패널과, 리셋기간 및 유지기간에 리셋펄스 및 서스테인펄스를 공급하기 위한 리셋/서스테인 펄스 발생부와, 패널과 리셋/서스테인펄스 발생부 사이로부터 도출되어 리셋기간의 셋다운 시 리셋다운파형을 발생시키기 위한 리셋다운파형 발생부와, 리셋/서스테인 펄스 발생부와 상기 리셋다운파형 발생부 사이에 접속되어 리셋기간의 셋업에서 셋다운 시 리셋다운파형 발생부의 구동을 안정되게 하기 위한 다이오드를 구비하는 것을 특징으로 한다.A driving apparatus of a plasma display panel according to an embodiment of the present invention is a driving apparatus of a plasma display panel which drives a selective write subfield and a selective erase subfield in parallel, wherein the first and second sustain electrodes and the address electrode for generating a discharge are provided. A plasma display panel in which pixel cells formed at the intersections are arranged in a matrix, a reset / sustain pulse generator for supplying reset pulses and sustain pulses during a reset period and a sustain period, and between the panel and the reset / sustain pulse generators A reset down waveform generator for generating a reset down waveform at the time of set down of the reset period, and connected between a reset / sustain pulse generator and the reset down waveform generator, and With a diode to stabilize the drive It features.

본 발명에 의하면, 플라즈마 디스플레이 패널의 구동장치는 리셋다운 펄스를 발생시키는 구동회로에 다이오드를 추가함으로써 리셋기간의 셋업에서 셋다운으로 변환시 생기는 발열현상을 방지함으로써 안정적으로 리셋기간의 셋다운 시 슬로프 다운 동작을 구현하게 된다.According to the present invention, the driving apparatus of the plasma display panel stably operates the slope down operation during the set-down of the reset period by adding a diode to the driving circuit for generating the reset-down pulse, thereby preventing the heat generation occurring during the conversion from the set-up of the reset period to the set-down. Will be implemented.

Description

플라즈마 디스플레이 패널의 구동장치{DRIVING APPARATUS OF PLASMA DISPLAY PANEL}Driving device of plasma display panel {DRIVING APPARATUS OF PLASMA DISPLAY PANEL}

본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 선택적 쓰기와 선택적 소거를 병행하는 구동방법에 있어서 램프다운 파형을 이용하는 선택적 쓰기 구간에서 안정된 구동을 하도록 한 플라즈마 디스플레이 패널의 구동장치 및 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display panel, and more particularly, to an apparatus and method for driving a plasma display panel in which a stable driving is performed in a selective writing section using a rampdown waveform in a driving method for performing both selective writing and selective erasing.

플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 He+Xe 또는 Ne+Xe 불활성 혼합가스의 방전시 발생하는 147nm의 자외선에 의해 형광체를 발광시킴으로써 문자 또는 그래픽을 포함한 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 크게 향상된 화질을 제공한다. 특히, 3전극 교류 면방전형 PDP는 방전시 표면에 벽전하가 축적되며 방전에 의해 발생되는 스퍼터링으로부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 가진다.Plasma Display Panel (hereinafter referred to as "PDP") displays an image including text or graphics by emitting phosphors by 147 nm ultraviolet rays generated during discharge of He + Xe or Ne + Xe inert mixed gas. . Such a PDP is not only thin and easy to enlarge, but also greatly improved in quality due to recent technology development. In particular, the three-electrode AC surface discharge type PDP has advantages of low voltage driving and long life because wall charges are accumulated on the surface during discharge and protect the electrodes from sputtering caused by the discharge.

도 1은 종래의 교류 면방전 PDP를 나타내는 사시도이다.1 is a perspective view showing a conventional AC surface discharge PDP.

도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 주사전극(12Y) 및 유지전극(12Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다.Referring to FIG. 1, a discharge cell of a three-electrode AC surface discharge type PDP includes a scan electrode 12Y and a sustain electrode 12Z formed on an upper substrate 10, and an address electrode formed on a lower substrate 18. 20X).

주사전극(12Y)과 유지전극(12Z)이 나란하게 형성된 상부기판(10)에는 상부유전체층(14)과 보호막(16)이 적층된다. 상부 유전체층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전체층(22), 격벽(24)이 형성되며, 하부 유전체층(22)과 격벽(24) 표면에는 형광체(26)가 도포된다. 어드레스전극(20X)은 주사전극(12Y) 및 유지전극(12Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(20X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체(26)는 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하부기판(10,18)과 격벽(24) 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.The upper dielectric layer 14 and the passivation layer 16 are stacked on the upper substrate 10 having the scan electrode 12Y and the sustain electrode 12Z side by side. In the upper dielectric layer 14, wall charges generated during plasma discharge are accumulated. The protective layer 16 prevents damage to the upper dielectric layer 14 due to sputtering generated during plasma discharge and increases emission efficiency of secondary electrons. As the protective film 16, magnesium oxide (MgO) is usually used. The lower dielectric layer 22 and the partition wall 24 are formed on the lower substrate 18 on which the address electrode 20X is formed, and the phosphor 26 is coated on the surfaces of the lower dielectric layer 22 and the partition wall 24. The address electrode 20X is formed in the direction crossing the scan electrode 12Y and the sustain electrode 12Z. The partition wall 24 is formed in parallel with the address electrode 20X to prevent ultraviolet rays and visible light generated by the discharge from leaking to the adjacent discharge cells. The phosphor 26 is excited by ultraviolet rays generated during plasma discharge to generate visible light of any one of red, green, and blue. Inert gas for gas discharge is injected into the discharge space provided between the upper and lower substrates 10 and 18 and the partition wall 24.

이러한 방전셀은 도 2에 도시된 바와 같이 매트릭스 형태로 배치된다. 도 2에서 방전셀(11)은 주사전극라인(Y1 내지 Ym), 유지전극라인(Z1 내지 Zm) 및 어드레스전극라인(X1 내지 Xn)의 교차부에 마련된다. 주사전극라인(Y1 내지 Ym)은 순차적으로 구동되고, 유지전극라인(Z1 내지 Zm)은 공통으로 구동된다. 어드레스전극라인들(X1 내지 Xn)은 기수번째 라인들과 우수번째 라인들로 분할되어 구동된다.These discharge cells are arranged in a matrix form as shown in FIG. In FIG. 2, the discharge cells 11 are provided at the intersections of the scan electrode lines Y1 to Ym, the sustain electrode lines Z1 to Zm, and the address electrode lines X1 to Xn. The scan electrode lines Y1 to Ym are sequentially driven, and the sustain electrode lines Z1 to Zm are commonly driven. The address electrode lines X1 to Xn are driven by being divided into odd-numbered lines and even-numbered lines.

이러한 3전극 교류 면방전형 PDP(30)는 다수개의 서브필드로 분리되어 구동되고, 각 서브필드기간에는 비디오 데이터의 가중치에 비례시킨 횟수의 발광이 진행됨으로써 계조표시가 행해지게 된다.The three-electrode AC surface discharge type PDP 30 is driven by being divided into a plurality of subfields, and gray scale display is performed by emitting light a number of times proportional to the weight of video data in each subfield period.

도 3은 종래 기술에 따른 플라즈마 디스플레이 패널의 구동방법을 나타낸 도면이다.3 is a view showing a method of driving a plasma display panel according to the prior art.

도 3을 참조하면, 3전극 교류 면방전 PDP의 구동방법에 있어서, 한 프레임은 선택적 쓰기 방식의 서브필드들(SF1 내지 SF6)과 선택적 소거 방식의 서브필드들(SF7 내지 SF12)을 포함한다. 제1 서브필드(SF1)는 전화면을 끄는 리셋기간, 선택된 방전셀들을 켜는 선택적 쓰기 어드레스 기간, 어드레스 방전에 의해 선택된 방전셀에 대하여 서스테인 방전시키는 서스테인 기간 그리고 서스테인 방전을 소거시키는 소거기간으로 나뉘어진다. 제2 내지 제5 서브필드들(SF2 내지 SF5) 각각은 선택적 쓰기 어드레스 기간, 서스테인 기간 및 소거기간으로 나뉘어진다. 그리고 제6 서브필드(SF6)는 선택적 쓰기 어드레스 기간과 서스테인기간으로 나뉘어진다. 제1 내지 제6 서브필드들(SF1 내지 SF6)에 있어서 선택적 쓰기 어드레스 기간과 소거기간은 각 서브필드마다 동일한 반면에 서스테인 기간은 각 서브필드에서 2n(n=0,1,2,3,4,5)의 비율로 증가된다. 제7 내지 제12 서브필드들(SF7 내지 SF12)은 전화면이 라이팅되는 전면 라이팅 기간없이 선택된 방전셀들을 끄는 선택적 소거 어드레스 기간과 어드레스 방전에 의해 선택된 방전셀들 이외의 방전셀들을 서스테인 방전시키는 서스테인 기간으로 나뉘어진다. 제7 내지 제12 서브필드들(SF7 내지 SF12)에 있어서 선택적 소거 어드레스 기간은 물론 서스테인 기간도 동일하게 설정된다. 제7 내지 제12 서브필드들(SF7 내지 SF12)의 서스테인 기간은 제6 서브필드(SF6)와 동일한 휘도 상대비를 갖도록 25의 휘도 상대비로 설정된다.Referring to FIG. 3, in the method of driving a three-electrode alternating surface discharge PDP, one frame includes subfields SF1 through SF6 of selective writing and subfields SF7 through SF12 of selective erasing. The first subfield SF1 is divided into a reset period for turning off the full screen, an optional write address period for turning on the selected discharge cells, a sustain period for sustaining discharge for the discharge cell selected by the address discharge, and an erasing period for canceling the sustain discharge. . Each of the second to fifth subfields SF2 to SF5 is divided into an optional write address period, a sustain period, and an erase period. The sixth subfield SF6 is divided into an optional write address period and a sustain period. In the first to sixth subfields SF1 to SF6, the selective write address period and the erase period are the same for each subfield, while the sustain period is 2n in each subfield (n = 0, 1, 2, 3, 4). Is increased by 5). The seventh through twelfth subfields SF7 through SF12 sustain sustain discharge of discharge cells other than the discharge cells selected by the address discharge and the selective erase address period for turning off the selected discharge cells without a full surface writing period in which the full screen is lit. Divided into periods. In the seventh to twelfth subfields SF7 to SF12, not only the selective erasure address period but also the sustain period are set equally. The sustain period of the seventh to twelfth subfields SF7 to SF12 is set to a luminance relative ratio of 25 to have the same luminance relative ratio as that of the sixth subfield SF6.

선택적 소거 방식으로 구동되는 제7 내지 제12 서브필드들(SF7 내지 SF12)각각은 서브필드들이 연속될 때마다 필요없는 방전셀들을 끌 수 있도록 이전 서브필드가 반드시 켜져 있어야만 한다. 예를 들어, 제7 서브필드(SF7)가 켜지기 위해서는 이전 서브필드인 선택적 쓰기 방식으로 구동되는 제6 서브필드(SF6)가 켜져야만 한다. 이렇게 제6 서브필드(SF6)가 켜진 후, 제7 내지 제12 서브필드들(SF7 내지 SF12)에서 필요 없는 방전셀들을 꺼나가게 된다. 이를 위하여, 선택적 소거 서브필드(ESF)가 사용되기 위해서는 마지막 선택적 쓰기 서브필드(WSF)인 제6 서브필드(WSF)에서 켜진 셀들이 서스테인 방전에 의해 켜진 상태가 유지되어야 한다. 따라서, 제7 서브필드(SF7)는 선택적 소거 어드레스를 위한 별도의 라이팅 방전이 필요 없게 된다. 또한, 제8 내지 제12 서브필드들(SF8 내지 SF12)도 전면 라이팅없이 이전 서브필드에서 켜져 있는 셀들을 선택적으로 끄게 된다.Each of the seventh to twelfth subfields SF7 to SF12 driven by the selective erasing method must turn on the previous subfield so that unnecessary discharge cells can be turned off whenever the subfields are consecutive. For example, in order for the seventh subfield SF7 to be turned on, the sixth subfield SF6 driven by the selective write method, which is the previous subfield, must be turned on. After the sixth subfield SF6 is turned on, the unnecessary discharge cells are turned off in the seventh to twelfth subfields SF7 to SF12. To this end, the cells turned on in the sixth subfield WSF, which is the last selective write subfield WSF, must be turned on by the sustain discharge in order for the selective erase subfield ESF to be used. Therefore, the seventh subfield SF7 does not need a separate writing discharge for the selective erase address. In addition, the eighth to twelfth subfields SF8 to SF12 also selectively turn off cells that are turned on in the previous subfield without front lighting.

도 4a 및 도 4b는 도 3에 도시된 PDP 구동방법에 따른 구동파형을 나타내는 도면이다.4A and 4B are diagrams illustrating driving waveforms according to the PDP driving method illustrated in FIG. 3.

도 4a 및 도 4b를 참조하면, 제1 선택적 쓰기 서브필드(SW1)의 리셋기간에는 주사전극라인들(Y)에는 램프-업파형의 리셋펄스(RP)에 이어서 램프다운 파형의 리셋펄스(-RP)이 순차적으로 공급된다. 이때 이 램프다운의 리셋펄스(-RP)은 도 4a에서는 그라운드(GND) 까지 하강하고, 도 4b에서는 부극성의 스캔기준전압(-Vw)까지 하강한다. 또한, 유지전극라인들(Z)에는 정극성의 주사직류전압(DCSC)이 공급된다.4A and 4B, in the reset period of the first selective write subfield SW1, the reset pulse RP of the ramp-down waveform is followed by the reset pulse RP of the ramp-up waveform in the scan electrode lines Y. RP) is supplied sequentially. At this time, the reset pulse (-RP) of this ramp down falls to the ground (GND) in Figure 4a, and to the negative scan reference voltage (-Vw) in Figure 4b. In addition, the scan electrode voltage DCSC having a positive polarity is supplied to the sustain electrode lines Z.

선택적 쓰기 서브필드(SW1)의 어드레스기간에는 유지전극라인들(Z)에 정극성의 주사직류전압(DCSC)이 공급되는 동안에 주사전극라인들(Y)과 어드레스전극라인들(X) 각각에 도 4a에서는 0V의 선택적 쓰기 주사펄스(SWSP)와 정극성(+)의 선택적 쓰기 데이터 펄스(SWDP)가 상호 동기되게끔 공급된다. 또한 도 4b에서는 주사전극라인들(Y)과 어드레스전극라인들(X) 각각에 부극성(-)의 선택적 쓰기 주사펄스(-SWSP)와 정극성(+)의 선택적 쓰기 데이터 펄스(SWDP)가 상호 동기되게끔 공급된다. 위에서와 같은 선택적 쓰기 주사펄스(SWSP)와 선택적 데이터 펄스(SWDP)에 의해 어드레스 방전을 하게 된다.In the address period of the selective write subfield SW1, the scan electrode lines Y and the address electrode lines X are respectively applied to the sustain electrode lines Z while the positive scan DC voltage DCSC is supplied. In 0V, a selective write scan pulse (SWSP) of 0 V and a selective write data pulse (SWDP) of positive polarity (+) are supplied in synchronization with each other. In addition, in FIG. 4B, a negative write negative scan pulse (-SWSP) and a positive write positive data pulse (SWDP) are formed on the scan electrode lines Y and the address electrode lines X, respectively. It is supplied to be synchronized with each other. The address discharge is performed by the selective write scan pulse SWSP and the optional data pulse SWDP as described above.

선택적 쓰기 서브필드(SW)의 어드레스 방전에 의해 켜진 셀에 대하여 서스테인 방전이 일어나도록 서스테인펄스(SUSPy,SUSPz)가 주사전극라인들(Y)과 유지전극라인들(Z)에 교번적으로 공급된다. 그리고 제2 선택적 쓰기 서브필드(SW2)의 종료시점에는 서스테인 방전이 소거되게 하는 소거펄스(EP)가 주사전극라인들(Y)에 공급된다.Sustain pulses SUSPy and SUSPz are alternately supplied to the scan electrode lines Y and the sustain electrode lines Z so that sustain discharge occurs for the cells turned on by the address discharge of the selective write subfield SW. . At the end of the second selective write subfield SW2, the erase pulse EP is supplied to the scan electrode lines Y to erase the sustain discharge.

선택적 소거 서브필드(SE)의 리셋기간은 생략된다. 선택적 소거 서브필드(SE)의 어드레스기간에는 주사전극라인들(Y)과 어드레스전극라인들(X) 각각에 셀을 끄기 위한 OV의 선택적 소거 주사펄스(SESP)와 정극성(+)의 선택적 소거 데이터 펄스(SEDP)가 상호 동기되게끔 공급된다. 또한 도 4b에서는 셀을 끄기 위한 부극성(-)의 선택적 소거 주사펄스(-SESP)와 정극성(+)의 선택적 소거 데이터 펄스(SEDP)가 상호 동기되게끔 공급된다. 이 선택적 소거 주사펄스(-SESP)는 스캔기준전압(-Vw)보다 높은 선택적 소거용 스캔전압(-Ve)까지 하강한다.The reset period of the selective erase subfield SE is omitted. In the address period of the selective erase subfield SE, the selective erase scan pulse SESP of the OV for turning off the cell in each of the scan electrode lines Y and the address electrode lines X and the selective erase of the positive polarity (+) are performed. The data pulses SEDP are supplied to be synchronized with each other. In addition, in FIG. 4B, the negative erase (-SESP) and the positive erase (+ DP) positive erase data pulses SEDP for turning off the cell are supplied to be synchronized with each other. The selective erase scan pulse (-SESP) drops to the selective erase scan voltage (-Ve) higher than the scan reference voltage (-Vw).

선택적 소거 서브필드(SE)의 어드레스 방전에 의해 꺼지지 않은 셀들에 대하여 서스테인 방전이 일어나도록 서스테인펄스(SUSPy,SUSPz)가 주사전극라인들(Y)과유지전극라인들(Z)에 교번적으로 공급된다. 이어지는 다음 서브필드가 선택적 소거필드(SE)인 경우에 현재의 선택적 소거 서브필드(SE)의 종료시점에는 비교적 펄스폭이 큰 서스테인펄스(SUSPy)가 주사전극라인들(Y)에 공급된다. 그리고 다음 서브필드가 선택적 쓰기 서브필드(SW)인 마지막 선택적 소거 서브필드에는 주사전극라인들(Y)과 유지전극라인들(Z)에 소거펄스(EP)와 램프신호(RAMP)가 공급되어 켜진 셀들의 서스테인 방전을 소거시킨다.Sustain pulses SUSPy and SUSPz are alternately supplied to scan electrode lines Y and sustain electrode lines Z so that sustain discharge occurs for cells that are not turned off by the address discharge of the selective erase subfield SE. do. When the next subfield is a selective erase field SE, a sustain pulse SUSPy having a relatively large pulse width is supplied to the scan electrode lines Y at the end of the current selective erase subfield SE. The erase pulse EP and the ramp signal RAMP are supplied to the scan electrode lines Y and the sustain electrode lines Z in the last selective erase subfield in which the next subfield is the selective write subfield SW. Clear the sustain discharge of the cells.

도 5는 도 4a에서의 구동파형에서 리셋기간에 인가되는 리셋펄스 파형을 확대하여 나타낸 도면이다. 도 6은 도 5에서의 셋다운 시 리셋펄스를 구동시키기 위한 구동회로를 나타낸 도면이다.FIG. 5 is an enlarged view of a reset pulse waveform applied to a reset period in the driving waveform of FIG. 4A. FIG. 6 is a diagram illustrating a driving circuit for driving a reset pulse at set down of FIG. 5.

도 5 및 도 6을 참조하면, PDP의 리셋펄스를 구동시키기 위한 구동회로는 서스테인/리셋 펄스 발생부(40)와, 리셋다운 펄스 발생부(42) 및 패널(Cp)을 구비한다.5 and 6, the driving circuit for driving the reset pulse of the PDP includes a sustain / reset pulse generator 40, a reset down pulse generator 42, and a panel Cp.

서스테인/리셋펄스 발생부(40)는 리셋방전 및 유지방전을 일으키기 위해 리셋기간과 유지기간 동안 주사전극(Y)과 유지전극(Z)에 리셋전압 및 유지전압을 공급되게 한다.The sustain / reset pulse generator 40 supplies the reset voltage and the sustain voltage to the scan electrode Y and the sustain electrode Z during the reset period and the sustain period to cause reset discharge and sustain discharge.

리셋다운 펄스 발생부(42)는 서스테인/리셋펄스 발생부(40)와 패널(Cp) 사이의 제1 노드(41)로부터 도출된다. 리셋다운 펄스 발생부(42)는 회로 내에 셋 다운 신호를 입력시키는 스위치(SW)와; 스위치(SW), 제1 노드(41) 및 기저전압원(GND) 사이에 접속되어 스위치 작용을 하는 스위치 소자(Q)와, 스위치(SW)와 스위치 소자(Q)의 게이트 사이에 접속되어 스위치(SW)로부터 입력되는 입력 펄스 전압의 슬로프 기울기를 제어하는 저항소자(Rd)와, 스위치 소자(Q)의 게이트와 드레인 사이에 접속되어 저항 소자(Rd)와 더불어 RC 공진 회로를 형성하여 공진파형을 생성하게 하는 캐패시터(Cd)를 구비한다.The reset down pulse generator 42 is derived from the first node 41 between the sustain / reset pulse generator 40 and the panel Cp. The reset down pulse generator 42 includes a switch SW for inputting a set down signal into a circuit; The switch element Q is connected between the switch SW, the first node 41 and the ground voltage source GND to act as a switch, and is connected between the switch SW and the gate of the switch element Q, The resistance element Rd for controlling the slope slope of the input pulse voltage input from SW) is connected between the gate and the drain of the switch element Q to form an RC resonance circuit together with the resistance element Rd to form a resonance waveform. Capacitor Cd is provided.

이의 동작을 살펴보면, 스위치(SW)를 통하여 구형파 형태의 리셋다운 입력신호(SDSW)가 입력되면 제2 노드(43)에는 RC 적분회로에 의해 서서히 증가하는 펄스가 된다. 이렇게 서서히 증가하는 게이트 신호는 결국 스위치 소자(Q)가 포화 상태가 될 때까지 구동되는 시간을 서서히 진행시키게 됨으로써 도 5에서와 같이 셋다운 시 서서히 감소하는 파형이 되게 된다.Referring to the operation thereof, when the square wave type reset down input signal SDSW is input through the switch SW, the second node 43 becomes a pulse gradually increasing by the RC integrating circuit. As the gate signal gradually increases, the driving time is gradually progressed until the switch element Q becomes saturated, resulting in a gradually decreasing waveform as shown in FIG. 5.

도 7는 도 4b에서의 구동파형에서 리셋기간에 인가되는 리셋펄스 파형을 확대하여 나타낸 도면이다. 도 8은 도 7에서의 셋다운 시 리셋펄스를 구동시키기 위한 구동회로를 나타낸 도면이다.FIG. 7 is an enlarged view of the reset pulse waveform applied to the reset period in the driving waveform shown in FIG. 4B. FIG. 8 is a diagram illustrating a driving circuit for driving a reset pulse at set down of FIG. 7.

도 7 및 도 8을 참조하면, PDP의 리셋펄스를 구동시키기 위한 구동회로는 서스테인/리셋 펄스 발생부(44)와, 리셋다운 펄스 발생부(46) 및 패널(Cp)을 구비한다.7 and 8, a driving circuit for driving a reset pulse of the PDP includes a sustain / reset pulse generator 44, a reset down pulse generator 46, and a panel Cp.

서스테인/리셋펄스 발생부(44)는 리셋방전 및 유지방전을 일으키기 위해 리셋기간과 유지기간 동안 주사전극(Y)과 유지전극(Z)에 리셋전압 및 유지전압을 공급되게 한다.The sustain / reset pulse generator 44 supplies the reset voltage and the sustain voltage to the scan electrode Y and the sustain electrode Z during the reset period and the sustain period to cause reset discharge and sustain discharge.

리셋다운 펄스 발생부(46)는 서스테인/리셋펄스 발생부(44)와 패널(Cp) 사이의 제1 노드(45)로부터 도출된다. 리셋다운 펄스 발생부(46)는 회로 내에 셋 다운 신호를 입력시키는 스위치(SW)와; 스위치(SW), 제1 노드(45) 및 스캔기준전압원(-Vw) 사이에 접속되어 스위치 작용을 하는 스위치 소자(Q)와, 스위치(SW)와 스위치 소자(Q)의 게이트 사이에 접속되어 스위치(Q)로부터 입력되는 입력 펄스 전압의 슬로프 기울기를 제어하는 저항소자(Rd)와, 스위치 소자(Q)의 게이트와 드레인 사이에 접속되어 저항 소자(Rd)와 더불어 RC 공진 회로를 형성하여 공진파형을 생성하게 하는 캐패시터(Cd)를 구비한다.The reset down pulse generator 46 is derived from the first node 45 between the sustain / reset pulse generator 44 and the panel Cp. The reset down pulse generator 46 includes a switch SW for inputting a set down signal into a circuit; Connected between the switch SW, the first node 45, and the scan reference voltage source (-Vw), the switch element Q acting as a switch, and the gate between the switch SW and the gate of the switch element Q. The resistor Rd for controlling the slope slope of the input pulse voltage input from the switch Q is connected between the gate and the drain of the switch element Q to form an RC resonant circuit together with the resistor Rd to resonate. Capacitor Cd is provided to generate a waveform.

이의 동작은 도 6에서 설명한 바와 동일하게 구동되게 된다.Its operation is driven in the same manner as described in FIG.

그러나 기본적인 구동 동작 외에 문제점이 발생하게 된다. 셋다운 동작이 시작되기 전에 제1 노드(41,45)에는 리셋전압(Vreset)이 인가된다. 램프파 만큼의 인가전압을 오프시키면 리셋전압(Vreset)에서 바로 베이스전압(Vb)으로 다운되는데, 이 때의 전압변화는 캐패시터(Cd)에 악영향을 미치게 된다. 즉, 캐패시터(Cd)에는 리셋전압(Vreset)이 충전되어 있다가 갑자기 강제로 베이스전압(Vb)으로 전하 강하가 발생하기 때문에 이를 견디기 위해서 발열 현상이 발생하게 된다. 이 발열 현상은 캐패시터(Cd) 특성을 변화시킬 수 있고 캐패시터(Cd) 값이 변하면, 저항소자(Rd)와 구성된 RC 시정수가 따라서 변화게 되므로 셋다운 기울기도 연동되게 되어 결국 화질을 나쁘게 하는 단점이 있게 된다.However, problems occur in addition to the basic driving operation. Before the set-down operation starts, the reset voltage Vreset is applied to the first nodes 41 and 45. When the voltage applied as much as the ramp wave is turned off, the voltage directly changes from the reset voltage Vreset to the base voltage Vb. The voltage change at this time adversely affects the capacitor Cd. That is, since the capacitor Cd is charged with the reset voltage Vreset and suddenly causes a charge drop to the base voltage Vb, a heat generation phenomenon is generated to withstand this. This heating phenomenon can change the characteristics of the capacitor (Cd), and if the value of the capacitor (Cd) is changed, the RC time constant configured with the resistance element (Rd) is changed accordingly, so that the set-down slope is also linked, resulting in poor image quality. do.

따라서, 본 발명의 목적은 리셋다운 펄스를 발생시키는 구동 회로에 한 개의 다이오드를 추가함으로써 리셋기간의 셋다운 시 안정적으로 구동되도록 한 플라즈마 디스플레이 패널의 구동장치를 제공함에 있다.Accordingly, it is an object of the present invention to provide a driving apparatus of a plasma display panel that is stably driven during set down of a reset period by adding one diode to a driving circuit for generating a reset down pulse.

도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 방전셀 구조를 나타내는 사시도.1 is a perspective view showing a discharge cell structure of a conventional three-electrode AC surface discharge type plasma display panel.

도 2는 도 1에 도시된 플라즈마 디스플레이 패널의 전극 배치도.FIG. 2 is a layout view of electrodes of the plasma display panel shown in FIG. 1. FIG.

도 3은 플라즈마 디스플레이 패널의 서브필드 구동방법에 따른 프레임 구성도.3 is a frame diagram illustrating a method of driving a subfield of a plasma display panel.

도 4a 및 도 4b는 도 3에서의 프레임 구성도에 따른 플라즈마 디스플레이 패널을 1 프레임 동안 구동하기 위한 종래 기술에 따른 구동파형도.4A and 4B are driving waveform diagrams of the prior art for driving the plasma display panel according to the frame configuration diagram in FIG. 3 for one frame;

도 5는 도 4a에서의 구동파형에서 리셋기간에 인가되는 리셋펄스 파형을 확대하여 나타낸 도면.FIG. 5 is an enlarged view of a reset pulse waveform applied to a reset period in the driving waveform shown in FIG. 4A; FIG.

도 6은 도 5에서의 셋다운 시 리셋펄스를 구동시키기 위한 구동회로를 나타낸 도면.FIG. 6 is a view showing a driving circuit for driving a reset pulse at set down in FIG. 5; FIG.

도 7는 도 4b에서의 구동파형에서 리셋기간에 인가되는 리셋펄스 파형을 확대하여 나타낸 도면.FIG. 7 is an enlarged view of a reset pulse waveform applied to a reset period in the driving waveform shown in FIG. 4B. FIG.

도 8은 도 7에서의 셋다운 시 리셋펄스를 구동시키기 위한 구동회로를 나타낸 도면.FIG. 8 is a view showing a driving circuit for driving a reset pulse at set down in FIG.

도 9는 도 4a에 도시된 구동파형에 있어서 본 발명의 제1 실시 예에 따른 램프다운 형태의 리셋펄스를 발생시키기 위한 PDP의 구동장치를 나타낸 도면.FIG. 9 is a view showing a driving device of a PDP for generating a reset pulse of a ramp-down type according to the first embodiment of the present invention in the driving waveform shown in FIG. 4A; FIG.

도 10은 도 4a에 도시된 구동파형에 있어서 본 발명의 제2 실시 예에 따른 램프다운 형태의 리셋펄스를 발생시키기 위한 PDP의 구동장치를 나타낸 도면.FIG. 10 is a view showing a driving device of a PDP for generating a reset pulse of a ramp-down type according to the second embodiment of the present invention in the driving waveform shown in FIG. 4A; FIG.

도 11은 도 4b에 도시된 구동파형에 있어서 본 발명의 제3 실시 예에 따른 램프다운 형태의 리셋펄스를 발생시키기 위한 PDP의 구동장치를 나타낸 도면.FIG. 11 is a view showing a driving device of a PDP for generating a reset pulse of a ramp-down type according to the third embodiment of the present invention in the driving waveform shown in FIG. 4B; FIG.

도 12는 도 4b에 도시된 구동파형에 있어서 본 발명의 제4 실시 예에 따른 램프다운 형태의 리셋펄스를 발생시키기 위한 PDP의 구동장치를 나타낸 도면.FIG. 12 is a view showing a driving device of a PDP for generating a reset pulse of a ramp-down type according to the fourth embodiment of the present invention in the driving waveform shown in FIG. 4B; FIG.

< 도면의 주요 부분에 대한 부호의 설명 ><Description of Symbols for Main Parts of Drawings>

10 : 상부기판 11 : 방전셀10: upper substrate 11: discharge cell

12Y : 주사전극 12Z : 유지전극12Y: scan electrode 12Z: sustain electrode

14 : 상부유전층 16 : 보호막14 upper dielectric layer 16 protective film

18 : 하부기판 20X : 어드레스전극18: lower substrate 20X: address electrode

22 : 하부유전층 24 : 격벽22: lower dielectric layer 24: partition wall

26 : 형광체 30 : PDP26 phosphor 30 PDP

40,44,50,54,60,64 : 서스테인/리셋 펄스발생부40,44,50,54,60,64: sustain / reset pulse generator

41,45,51,55,61,65 ; 제1 노드 43,47,53,57,63,67 : 제2 노드41,45,51,55,61,65; First node 43,47,53,57,63,67: second node

42,46,52,56,62,66 : 리셋다운펄스 발생부42,46,52,56,62,66: Reset down pulse generator

상기 목적들을 달성하기 위하여, 본 발명에 따른 플라즈마 디스플레이 패널의 구동장치는 선택적 쓰기 서브필드와 선택적 소거 서브필드를 병행하여 구동하는 플라즈마 디스플레이 패널의 구동장치에 있어서, 방전을 일으키기 위한 제1 및 제2 유지전극들과 어드레스 전극의 교차부에 형성된 화소셀들이 매트릭스 형태로 배열되어진 플라즈마 디스플레이 패널과, 리셋기간 및 유지기간에 리셋펄스 및 서스테인펄스를 공급하기 위한 리셋/서스테인 펄스 발생부와, 상기 패널과 리셋/서스테인펄스 발생부 사이로부터 도출되어 리셋기간의 셋다운 시 리셋다운파형을 발생시키기 위한 리셋다운파형 발생부와, 상기 리셋/서스테인 펄스 발생부와 상기 리셋다운파형 발생부 사이에 접속되어 상기 리셋기간의 셋업에서 셋다운 시 상기 리셋다운파형 발생부의 구동을 안정되게 하기 위한 다이오드를 구비하는 것을 특징으로 한다.In order to achieve the above objects, a driving apparatus of a plasma display panel according to the present invention is a driving apparatus of a plasma display panel which drives a selective write subfield and a selective erase subfield in parallel, the first and second for generating a discharge. A plasma display panel in which pixel cells formed at intersections of the sustain electrodes and the address electrodes are arranged in a matrix, a reset / sustain pulse generator for supplying reset pulses and sustain pulses in the reset period and the sustain period; A reset down waveform generation section derived from a reset / sustain pulse generating section for generating a reset down waveform when the reset period is set down, and connected between the reset / sustain pulse generating section and the reset down waveform generation section to reset the sustain period; The reset down waveform generator A diode is provided for stabilizing driving.

여기서 리셋다운 파형 발생부는 상기 리셋다운펄스 발생부 내로 셋다운 신호를 입력시키는 스위치와, 상기 스위치와 기저전압원 사이에 접속되어 스위치 작용을 하는 스위치 소자와, 상기 스위치와 스위치 소자 사이에 접속되어 리셋다운펄스의 기울기를 제어하는 저항소자와, 상기 스위치 소자의 게이트와 드레인 사이에 접속되어 상기 저항소자와 더불어 공진회로를 형성하여 공진파형을 생성하게 하는 캐패시터를 구비하는 것을 특징으로 한다.Here, the reset down waveform generator includes a switch for inputting a set down signal into the reset down pulse generator, a switch element connected between the switch and the base voltage source to act as a switch, and a reset down pulse connected between the switch and the switch element. And a capacitor connected between the gate and the drain of the switch element to form a resonance circuit to form a resonance circuit together with the resistance element.

여기서 다른 리셋다운 파형 발생부는 상기 리셋다운 파형 발생부는 상기 리셋다운펄스 발생부 내로 셋다운 신호를 입력시키는 스위치와, 상기 스위치와 스캔기준전압원 사이에 접속되어 스위치 작용을 하는 스위치 소자와, 상기 스위치와 스위치 소자 사이에 접속되어 리셋다운펄스의 기울기를 제어하는 저항소자와, 상기 스위치 소자의 게이트와 드레인 사이에 접속되어 상기 저항소자와 더불어 공진회로를 형성하여 공진파형을 생성하게 하는 캐패시터를 구비하는 것을 특징으로 한다.Here, the other reset down waveform generator includes a switch for inputting a set down signal into the reset down pulse generator, a switch element connected between the switch and the scan reference voltage source to perform a switch function, and the switch and the switch. A resistance element connected between the elements to control the slope of the reset down pulse, and a capacitor connected between the gate and the drain of the switch element to form a resonance circuit together with the resistance element to generate a resonance waveform. It is done.

상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부한 도면들을 참조한 실시 예들에 대한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects and features of the present invention in addition to the above object will be apparent from the description of the embodiments with reference to the accompanying drawings.

이하, 도 9 내지 도 12를 참조하여 본 발명의 바람직한 실시 예에 대하여 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described with reference to FIGS. 9 to 12.

도 9는 도 4a에 도시된 구동파형에 있어서 본 발명의 제1 실시 예에 따른 램프다운 형태의 리셋펄스를 발생시키기 위한 PDP의 구동장치를 나타낸 도면이다.FIG. 9 is a diagram illustrating a driving device of a PDP for generating a reset pulse of a ramp-down type according to the first embodiment of the present invention in the driving waveform shown in FIG. 4A.

도 9를 참조하면, PDP의 리셋펄스를 구동시키기 위한 구동회로는 서스테인/리셋펄스 발생부(50)와, 리셋다운 펄스 발생부(52) 및 패널(Cp)를 구비한다. 또한 리셋다운 펄스 발생부(52) 내부에 다이오드(Db)를 구비한다.Referring to FIG. 9, the driving circuit for driving the reset pulse of the PDP includes a sustain / reset pulse generator 50, a reset down pulse generator 52, and a panel Cp. In addition, a diode Db is provided inside the reset-down pulse generator 52.

서스테인/리셋펄스 발생부(50)는 리셋방전 및 유지방전을 일으키기 위해 리셋기간과 유지기간 동안 주사전극(Y)과 유지전극(Z)에 리셋전압 및 유지전압을 공급되게 한다.The sustain / reset pulse generator 50 supplies the reset voltage and the sustain voltage to the scan electrode Y and the sustain electrode Z during the reset period and the sustain period to cause reset discharge and sustain discharge.

리셋다운 펄스 발생부(52)는 서스테인/리셋펄스 발생부(50)와 패널(Cp) 사이의 제1 노드(51)로부터 도출된다. 리셋다운 펄스 발생부(52)는 회로 내에 셋 다운 신호를 입력시키는 스위치(SW)와; 스위치(SW), 제1 노드(51) 및 기저전압원(GND) 사이에 접속되어 스위치 작용을 하는 스위치 소자(Q)와, 스위치(SW)와 스위치 소자(Q)의 게이트 사이에 접속되어 스위치(SW)로부터 입력되는 입력 펄스 전압(SDSW)의 슬로프 기울기를 제어하는 저항소자(Rd)와, 스위치 소자(Q)의 게이트와 드레인 사이에 접속되어 저항 소자(Rd)와 더불어 RC 공진 회로를 형성하여 공진파형을 생성하게 하는 캐패시터(Cd)를 구비한다. 또한 다이오드(Db)는 스위치 소자의 게이트와 드레인 사이에 캐패시터(Cd)와 함께 직렬로 접속되어 갑작스런 전압강하에 내부 회로에 발열현상이 일어나지 않도록 하는 블로킹 작용을 한다.The reset down pulse generator 52 is derived from the first node 51 between the sustain / reset pulse generator 50 and the panel Cp. The reset down pulse generator 52 includes a switch SW for inputting a set down signal into a circuit; The switch element Q is connected between the switch SW, the first node 51 and the ground voltage source GND to act as a switch, and is connected between the switch SW and the gate of the switch element Q, The resistance element Rd for controlling the slope slope of the input pulse voltage SDSW input from SW is connected between the gate and the drain of the switch element Q to form an RC resonance circuit together with the resistance element Rd. Capacitor Cd is provided to generate a resonance waveform. In addition, the diode Db is connected in series with the capacitor Cd between the gate and the drain of the switch element so as to block the heating of the internal circuit due to a sudden voltage drop.

이의 동작을 살펴보면, 리셋기간의 셋업 시 리셋전압(Vreset)이 인가될 때에는 다이오드(Db)가 온(On) 상태이므로, 캐패시터(Cd)에는 리셋전압(Vreset)이 충전되고 이후 제1 노드(51)에 리셋전압(Vreset)이 오프되고 베이스전압(Vb) 만 인가되더라도 캐패시터(Cd)에는 다이오드(Db)에 의해 리셋전압(Vreset)이 그대로 유지된다. 따라서, 리셋기간의 셋다운 시 캐패시터(Cd)에는 일정한 전압이 유지되므로 일정한 RC 시정수에 가지고 슬로프 기울기를 안정하게 유지하게 된다. 이후 슬로프 기울기는 스위치 소자(Q)의 소스가 그라운드(GND)에 접속되어 있으므로 리셋기간의 리셋다운 펄스는 도 4a에서의 0V 까지 전압 강하되게 된다.Referring to the operation thereof, when the reset voltage Vreset is applied during the setup of the reset period, since the diode Db is in the on state, the capacitor Cd is charged with the reset voltage Vreset and then the first node 51. The reset voltage Vreset is maintained by the diode Cb in the capacitor Cd even when the reset voltage Vreset is turned off and only the base voltage Vb is applied. Therefore, since the constant voltage is maintained in the capacitor Cd during the set-down of the reset period, the slope slope is kept stable with a constant RC time constant. Since the slope slope is the source of the switch element Q is connected to the ground (GND), the reset down pulse of the reset period is a voltage drop to 0V in Fig. 4a.

도 10은 도 4a에 도시된 구동파형에 있어서 본 발명의 제2 실시 예에 따른 램프다운 형태의 리셋펄스를 발생시키기 위한 PDP의 구동장치를 나타낸 도면이다.FIG. 10 is a diagram illustrating a driving device of a PDP for generating a reset pulse of a ramp-down type according to the second embodiment of the present invention in the driving waveform shown in FIG. 4A.

도 10을 참조하면, PDP의 리셋펄스를 구동시키기 위한 구동회로는 서스테인/리셋펄스 발생부(54)와, 다이오드(Db), 리셋다운 펄스 발생부(56) 및 패널(Cp)를 구비한다.Referring to FIG. 10, a driving circuit for driving a reset pulse of a PDP includes a sustain / reset pulse generator 54, a diode Db, a reset down pulse generator 56, and a panel Cp.

서스테인/리셋펄스 발생부(54)는 리셋방전 및 유지방전을 일으키기 위해 리셋기간과 유지기간 동안 주사전극(Y)과 유지전극(Z)에 리셋전압 및 유지전압을 공급되게 한다.The sustain / reset pulse generator 54 supplies the reset voltage and the sustain voltage to the scan electrode Y and the sustain electrode Z during the reset period and the sustain period to cause reset discharge and sustain discharge.

다이오드(Db)는 제1 노드(55)와 리셋다운 펄스 발생부(56) 사이에 접속되어 리셋기간의 셋다운시 전압강하에 의해 리셋다운 펄스 발생부(56) 내의 캐패시터(Cd)에 발열현상이 일어나는 것을 방지하는 역할을 한다.The diode Db is connected between the first node 55 and the reset down pulse generator 56 so that heat generation occurs in the capacitor Cd in the reset down pulse generator 56 due to the voltage drop during the set down of the reset period. It prevents it from happening.

리셋다운 펄스 발생부(56)는 다이오드(Db)에 접속되며, 회로 내에 셋 다운 신호를 입력시키는 스위치(SW)와; 스위치(SW), 다이오드(Db) 및 기저전압원(GND) 사이에 접속되어 스위치 작용을 하는 스위치 소자(Q)와, 스위치(SW)와 스위치 소자(Q)의 게이트 사이에 접속되어 스위치(SW)로부터 입력되는 입력 펄스 전압(SDSW)의 슬로프 기울기를 제어하는 저항소자(Rd)와, 스위치 소자(Q)의 게이트와 드레인 사이에 접속되어 저항 소자(Rd)와 더불어 RC 공진 회로를 형성하여 공진파형을 생성하게 하는 캐패시터(Cd)를 구비한다.The reset down pulse generator 56 is connected to the diode Db, and has a switch SW for inputting a set down signal into the circuit; A switch element Q connected between a switch SW, a diode Db, and a ground voltage source GND, and acting as a switch, and a switch SW connected between a switch SW and a gate of the switch element Q. The resonant waveform is formed between the resistor Rd for controlling the slope slope of the input pulse voltage SDSW input from the gate and the gate and the drain of the switch element Q to form an RC resonant circuit together with the resistor Rd. And a capacitor Cd for generating

이의 동작을 살펴보면, 리셋기간의 셋업 시 리셋전압(Vreset)이 인가될 때에는 다이오드(Db)가 온(On) 상태이므로 캐패시터(Cd)에는 리셋전압(Vreset)이 충전되고, 셋다운 시 리셋전압(Vreset)이 오프되고 베이스전압(Vb)만 인가됨과 아울러 스위치 소자(Q)가 턴-온되게 된다. 스위치 소자(Q)의 드레인에는 리셋전압(Vreset)이 충전되어 있으므로 리셋전압(Vreset)이 베이스전압(Vb)까지 다운되는 동안에는 제1 노드에 전압 변화는 없고, 스위치 소자(Q)의 드레인이 베이스 전압(Vb)으로 낮아진 후부터 제1 노드(55)의 전압이 슬로프-다운되기 시작한다. 따라서, 리셋기간의 셋다운 시 캐패시터(Cd)에는 일정한 전압이 유지되므로 일정한RC 시정수에 가지고 슬로프 기울기를 안정하게 유지하게 된다. 이후 슬로프 기울기는 스위치 소자(Q)의 소스가 그라운드에 접속되어 있으므로 리셋기간의 리셋다운 펄스는 도 4a에서의 0V까지 전압 강하되게 된다.Looking at the operation thereof, when the reset voltage (Vreset) is applied during the setup of the reset period, since the diode (Db) is on (On), the capacitor (Cd) is charged with the reset voltage (Vreset), and the reset voltage (Vreset) when set down ) Is turned off, only the base voltage Vb is applied, and the switch element Q is turned on. Since the reset voltage Vreset is charged in the drain of the switch element Q, there is no voltage change at the first node while the reset voltage Vreset is down to the base voltage Vb, and the drain of the switch element Q is connected to the base. After the voltage Vb is lowered, the voltage of the first node 55 starts to slope down. Therefore, since the constant voltage is maintained in the capacitor Cd during the set-down of the reset period, the slope slope is kept stable with a constant RC time constant. Since the slope slope is the source of the switch element Q is connected to the ground, the reset down pulse in the reset period is a voltage drop to 0V in Fig. 4a.

도 11은 도 4b에 도시된 구동파형에 있어서 본 발명의 제3 실시 예에 따른 램프다운 형태의 리셋펄스를 발생시키기 위한 PDP의 구동장치를 나타낸 도면이다.FIG. 11 is a diagram illustrating a driving device of a PDP for generating a reset pulse of a ramp-down type according to the third embodiment of the present invention in the driving waveform shown in FIG. 4B.

도 11을 참조하면, PDP의 리셋펄스를 구동시키기 위한 구동회로는 서스테인/리셋펄스 발생부(60)와, 리셋다운 펄스 발생부(62) 및 패널(Cp)를 구비한다. 또한 리셋다운 펄스 발생부(62) 내부에 다이오드를 구비한다.Referring to FIG. 11, the driving circuit for driving the reset pulse of the PDP includes a sustain / reset pulse generator 60, a reset down pulse generator 62, and a panel Cp. In addition, a diode is provided inside the reset-down pulse generator 62.

서스테인/리셋펄스 발생부(60)는 리셋방전 및 유지방전을 일으키기 위해 리셋기간과 유지기간 동안 주사전극(Y)과 유지전극(Z)에 리셋전압 및 유지전압을 공급되게 한다.The sustain / reset pulse generator 60 supplies the reset voltage and the sustain voltage to the scan electrode Y and the sustain electrode Z during the reset period and the sustain period to cause reset discharge and sustain discharge.

리셋다운 펄스 발생부(62)는 서스테인/리셋펄스 발생부(60)와 패널(Cp) 사이의 제1 노드(61)로부터 도출된다. 리셋다운 펄스 발생부(62)는 회로 내에 셋 다운 신호를 입력시키는 스위치(SW)와; 스위치(SW), 제1 노드(61) 및 스캔기준전압원(-Vw) 사이에 접속되어 스위치 작용을 하는 스위치 소자(Q)와, 스위치(SW)와 스위치 소자(Q)의 게이트 사이에 접속되어 스위치(SW)로부터 입력되는 입력 펄스 전압(SDSW)의 슬로프 기울기를 제어하는 저항소자(Rd)와, 스위치 소자(Q)의 게이트와 드레인 사이에 접속되어 저항 소자(Rd)와 더불어 RC 공진 회로를 형성하여 공진파형을 생성하게 하는 캐패시터(Cd)를 구비한다. 또한 다이오드(Db)는 스위치 소자(Q)의 게이트와 드레인 사이에 캐패시터(Cd)와 함께 직렬로 접속된다.The reset down pulse generator 62 is derived from the first node 61 between the sustain / reset pulse generator 60 and the panel Cp. The reset down pulse generator 62 includes a switch SW for inputting a set down signal into a circuit; Is connected between the switch SW, the first node 61 and the scan reference voltage source (-Vw), and is connected between the switch element Q and the gate of the switch SW and the switch element Q. The resistance element Rd for controlling the slope slope of the input pulse voltage SDSW input from the switch SW is connected between the gate and the drain of the switch element Q to form an RC resonant circuit together with the resistance element Rd. And a capacitor Cd to form a resonance waveform. In addition, the diode Db is connected in series with the capacitor Cd between the gate and the drain of the switch element Q.

이의 동작을 살펴보면, 리셋기간의 셋업 시 리셋전압(Vreset)이 인가될 때에는 다이오드(Db)가 온(On) 상태이므로, 캐패시터(Cd)에는 리셋전압(Vreset)이 충전되고 이후 제1 노드(61)에 리셋전압(Vreset)이 오프되고 베이스전압(Vb) 만 인가되더라도 캐패시터(Cd)에는 다이오드(Db)에 의해 리셋전압(Vreset)이 그대로 유지된다. 따라서, 리셋기간의 셋다운 시 캐패시터(Cd)에는 일정한 전압이 유지되므로 일정한 RC 시정수에 가지고 슬로프 기울기를 안정하게 유지하게 된다. 이후 슬로프 기울기는 스위치 소자(Q)의 소스가 스캔기준전압원(-Vw)에 접속되어 있으므로 리셋기간의 리셋다운 펄스는 도 4b에서의 부극성의 스캔기준전압(-Vw)까지 전압 강하되게 된다.Referring to the operation thereof, when the reset voltage Vreset is applied during the setup of the reset period, since the diode Db is in the on state, the capacitor Cd is charged with the reset voltage Vreset and then the first node 61. The reset voltage Vreset is maintained by the diode Cb in the capacitor Cd even when the reset voltage Vreset is turned off and only the base voltage Vb is applied. Therefore, since the constant voltage is maintained in the capacitor Cd during the set-down of the reset period, the slope slope is kept stable with a constant RC time constant. Since the slope slope is connected to the scan reference voltage source (-Vw) the source of the switch element Q, the reset down pulse in the reset period is a voltage drop to the negative scan reference voltage (-Vw) in Figure 4b.

도 12는 도 4b에 도시된 구동파형에 있어서 본 발명의 제4 실시 예에 따른 램프다운 형태의 리셋펄스를 발생시키기 위한 PDP의 구동장치를 나타낸 도면이다.FIG. 12 is a diagram illustrating a driving device of a PDP for generating a reset pulse of a ramp-down type according to the fourth embodiment of the present invention in the driving waveform shown in FIG. 4B.

도 12를 참조하면, PDP의 리셋펄스를 구동시키기 위한 구동회로는 서스테인/리셋펄스 발생부(64)와, 다이오드(Db), 리셋다운 펄스 발생부(66) 및 패널(Cp)를 구비한다.Referring to FIG. 12, the driving circuit for driving the reset pulse of the PDP includes a sustain / reset pulse generator 64, a diode Db, a reset down pulse generator 66, and a panel Cp.

서스테인/리셋펄스 발생부(64)는 리셋방전 및 유지방전을 일으키기 위해 리셋기간과 유지기간 동안 주사전극(Y)과 유지전극(Z)에 리셋전압 및 유지전압을 공급되게 한다.The sustain / reset pulse generator 64 supplies the reset voltage and the sustain voltage to the scan electrode Y and the sustain electrode Z during the reset period and the sustain period to cause reset discharge and sustain discharge.

다이오드(Db)는 제1 노드(65)와 리셋다운 펄스 발생부(66) 사이에 접속되어 리셋기간의 셋다운시 전압강하에 의해 리셋다운 펄스 발생부(66) 내의 캐패시터(Cd)에 발열현상이 일어나는 방지하는 역할을 한다.The diode Db is connected between the first node 65 and the reset down pulse generator 66 to generate heat in the capacitor Cd in the reset down pulse generator 66 due to the voltage drop during the set down of the reset period. Serves to prevent it from happening.

리셋다운 펄스 발생부(66)는 다이오드(Db)에 접속되며, 회로 내에 셋 다운 신호를 입력시키는 스위치(SW)와; 스위치(SW), 다이오드(Db) 및 스캔기준전압원(-Vw) 사이에 접속되어 스위치 작용을 하는 스위치 소자(Q)와, 스위치(SW)와 스위치 소자(Q)의 게이트 사이에 접속되어 스위치(SW)로부터 입력되는 입력 펄스 전압(SDSW)의 슬로프 기울기를 제어하는 저항소자(Rd)와, 스위치 소자(Q)의 게이트와 드레인 사이에 접속되어 저항 소자(Rd)와 더불어 RC 공진 회로를 형성하여 공진파형을 생성하게 하는 캐패시터(Cd)를 구비한다.The reset down pulse generator 66 is connected to the diode Db and has a switch SW for inputting a set down signal into the circuit; The switch element Q is connected between the switch SW, the diode Db and the scan reference voltage source -Vw to act as a switch, and is connected between the switch SW and the gate of the switch element Q, The resistance element Rd for controlling the slope slope of the input pulse voltage SDSW input from SW is connected between the gate and the drain of the switch element Q to form an RC resonance circuit together with the resistance element Rd. Capacitor Cd is provided to generate a resonance waveform.

이의 동작을 살펴보면, 리셋기간의 셋업 시 리셋전압(Vreset)이 인가될 때에는 다이오드(Db)가 온(On) 상태이므로 캐패시터(Cd)에는 리셋전압(Vreset)이 충전되고, 셋다운 시 리셋전압(Vreset)이 오프되고 베이스전압(Vb)만 인가됨과 아울러 스위치 소자(Q)가 턴-온되게 된다. 스위치 소자(Q)의 드레인에는 리셋전압(Vreset)이 충전되어 있으므로 리셋전압(Vreset)이 베이스전압(Vb)까지 다운되는 동안에는 제1 노드(65)에 전압 변화는 없고, 스위치 소자(Q)의 드레인이 베이스 전압(Vb)으로 낮아진 후부터 제1 노드(65)의 전압이 슬로프-다운되기 시작한다. 따라서, 리셋기간의 셋다운 시 캐패시터(Cd)에는 일정한 전압이 유지되므로 일정한 RC 시정수에 가지고 슬로프 기울기를 안정하게 유지하게 된다. 이후 슬로프 기울기는 스위치 소자의 소스가 스캔기준전압원(-Vw)에 접속되어 있으므로 리셋기간의 리셋다운 펄스는 도 4b에서의 부극성의 스캔기준전압(-Vw)까지 전압 강하되게 된다.Looking at the operation thereof, when the reset voltage (Vreset) is applied during the setup of the reset period, since the diode (Db) is on (On), the capacitor (Cd) is charged with the reset voltage (Vreset), and the reset voltage (Vreset) when set down ) Is turned off, only the base voltage Vb is applied, and the switch element Q is turned on. Since the reset voltage Vreset is charged in the drain of the switch element Q, there is no voltage change at the first node 65 while the reset voltage Vreset is down to the base voltage Vb. After the drain is lowered to the base voltage Vb, the voltage of the first node 65 starts to slope down. Therefore, since the constant voltage is maintained in the capacitor Cd during the set-down of the reset period, the slope slope is kept stable with a constant RC time constant. Since the slope slope is the source of the switch element is connected to the scan reference voltage source (-Vw), the reset down pulse in the reset period is a voltage drop to the negative scan reference voltage (-Vw) in Figure 4b.

상술한 바와 같이, 본 발명에 따른 PDP의 구동장치는 종래의 리셋다운 펄스를 발생시키는 구동회로에 다이오드를 추가함으로써 리셋기간의 셋업에서 셋다운으로 변환시 생기는 발열현상을 방지함으로써 안정적으로 리셋기간의 셋다운 시 슬로프 다운 동작을 구현하게 된다.As described above, the driving apparatus of the PDP according to the present invention reliably prevents the heat generation occurring during the conversion from the set-up of the reset period to the set-down by adding a diode to the driving circuit for generating a conventional reset down pulse. We will implement the slope down operation.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the technical spirit of the present invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.

Claims (7)

선택적 쓰기 서브필드와 선택적 소거 서브필드를 병행하여 구동하는 플라즈마 디스플레이 패널의 구동장치에 있어서,A driving apparatus of a plasma display panel for driving a selective write subfield and a selective erase subfield in parallel. 방전을 일으키기 위한 제1 및 제2 유지전극들과 어드레스 전극의 교차부에 형성된 화소셀들이 매트릭스 형태로 배열되어진 플라즈마 디스플레이 패널과,A plasma display panel in which pixel cells formed at intersections of first and second sustain electrodes and an address electrode for generating a discharge are arranged in a matrix form; 리셋기간 및 유지기간에 리셋펄스 및 서스테인펄스를 공급하기 위한 리셋/서스테인 펄스 발생부와,A reset / sustain pulse generator for supplying reset pulses and sustain pulses in the reset period and the sustain period; 상기 패널과 리셋/서스테인펄스 발생부 사이로부터 도출되어 리셋기간의 셋다운 시 리셋다운파형을 발생시키기 위한 리셋다운파형 발생부와,A reset down waveform generator derived from the panel and a reset / sustain pulse generator to generate a reset down waveform when the reset period is set down; 상기 리셋/서스테인 펄스 발생부와 상기 리셋다운파형 발생부 사이에 접속되어 상기 리셋기간의 셋업에서 셋다운 시 상기 리셋다운파형 발생부의 구동을 안정되게 하기 위한 다이오드를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And a diode connected between the reset / sustain pulse generator and the reset down waveform generator to stabilize driving of the reset down waveform generator when set down in the setup of the reset period. Drive system. 제 1 항에 있어서,The method of claim 1, 상기 리셋다운 파형 발생부는 상기 리셋다운펄스 발생부 내로 셋다운 신호를 입력시키는 스위치와,The reset down waveform generator comprises a switch for inputting a set down signal into the reset down pulse generator; 상기 스위치와 기저전압원 사이에 접속되어 스위치 작용을 하는 스위치 소자와,A switch element connected between the switch and a ground voltage source to perform a switch action; 상기 스위치와 스위치 소자 사이에 접속되어 리셋다운펄스의 기울기를 제어하는 저항소자와,A resistance element connected between the switch and the switch element to control the inclination of the reset down pulse; 상기 스위치 소자의 게이트와 드레인 사이에 접속되어 상기 저항소자와 더불어 공진회로를 형성하여 공진파형을 생성하게 하는 캐패시터를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And a capacitor connected between the gate and the drain of the switch element to form a resonance circuit together with the resistance element to generate a resonance waveform. 제 1 항에 있어서,The method of claim 1, 상기 리셋다운 파형 발생부는 상기 리셋다운펄스 발생부 내로 셋다운 신호를 입력시키는 스위치와,The reset down waveform generator comprises a switch for inputting a set down signal into the reset down pulse generator; 상기 스위치와 스캔기준전압원 사이에 접속되어 스위치 작용을 하는 스위치 소자와,A switch element connected between the switch and a scan reference voltage source to perform a switch action; 상기 스위치와 스위치 소자 사이에 접속되어 리셋다운펄스의 기울기를 제어하는 저항소자와,A resistance element connected between the switch and the switch element to control the inclination of the reset down pulse; 상기 스위치 소자의 게이트와 드레인 사이에 접속되어 상기 저항소자와 더불어 공진회로를 형성하여 공진파형을 생성하게 하는 캐패시터를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And a capacitor connected between the gate and the drain of the switch element to form a resonance circuit together with the resistance element to generate a resonance waveform. 제 2 항에 있어서,The method of claim 2, 상기 다이오드는 상기 스위치 소자의 게이트와 드레인 사이에 상기 캐패시터와 직렬 연결되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And the diode is connected in series with the capacitor between the gate and the drain of the switch element. 제 2 항에 있어서,The method of claim 2, 상기 다이오드는 상기 리셋/서스테인펄스 발생부와 패널 사이로부터 도출되어 상기 리셋다운펄스 발생부의 사이에 접속되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And the diode is derived from between the reset / sustain pulse generating unit and the panel and is connected between the reset down pulse generating unit. 제 3 항에 있어서,The method of claim 3, wherein 상기 다이오드는 상기 스위치 소자의 게이트와 드레인 사이에 상기 캐패시터와 직렬 연결되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And the diode is connected in series with the capacitor between the gate and the drain of the switch element. 제 3 항에 있어서,The method of claim 3, wherein 상기 다이오드는 상기 리셋/서스테인펄스 발생부와 패널 사이로부터 도출되어 상기 리셋다운펄스 발생부의 사이에 접속되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.And the diode is derived from between the reset / sustain pulse generating unit and the panel and is connected between the reset down pulse generating unit.
KR10-2001-0047704A 2001-08-08 2001-08-08 Driving apparatus of plasma display panel KR100426188B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0047704A KR100426188B1 (en) 2001-08-08 2001-08-08 Driving apparatus of plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0047704A KR100426188B1 (en) 2001-08-08 2001-08-08 Driving apparatus of plasma display panel

Publications (2)

Publication Number Publication Date
KR20030013611A KR20030013611A (en) 2003-02-15
KR100426188B1 true KR100426188B1 (en) 2004-04-06

Family

ID=27718345

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0047704A KR100426188B1 (en) 2001-08-08 2001-08-08 Driving apparatus of plasma display panel

Country Status (1)

Country Link
KR (1) KR100426188B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101886743B1 (en) * 2010-12-20 2018-08-10 삼성디스플레이 주식회사 Pulse Generator and Organic Light Emitting Display Device Using the same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07134566A (en) * 1993-11-10 1995-05-23 Oki Electric Ind Co Ltd Method for driving dc type gas discharge light emitting device
JP2001013912A (en) * 1999-06-30 2001-01-19 Fujitsu Ltd Method and circuit for driving capacitate load
KR20010020049A (en) * 1999-08-31 2001-03-15 구자홍 Active Plasma Display Panel and Method for Driving the same
KR20020094713A (en) * 2001-06-13 2002-12-18 엘지전자 주식회사 Driving Apparatus of Plasma Display Panel

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07134566A (en) * 1993-11-10 1995-05-23 Oki Electric Ind Co Ltd Method for driving dc type gas discharge light emitting device
JP2001013912A (en) * 1999-06-30 2001-01-19 Fujitsu Ltd Method and circuit for driving capacitate load
KR20010020049A (en) * 1999-08-31 2001-03-15 구자홍 Active Plasma Display Panel and Method for Driving the same
KR20020094713A (en) * 2001-06-13 2002-12-18 엘지전자 주식회사 Driving Apparatus of Plasma Display Panel

Also Published As

Publication number Publication date
KR20030013611A (en) 2003-02-15

Similar Documents

Publication Publication Date Title
KR100438907B1 (en) Driving Method of Plasma Display Panel
KR100433213B1 (en) Method and apparatus for driving plasma display panel
JP2004310108A (en) Plasma display panel and its drive method
JP4584924B2 (en) Plasma display panel driving apparatus and method
KR100607511B1 (en) Method of driving plasma display panel
JP2005321804A (en) Plasma display apparatus and its driving method
JP4639070B2 (en) Driving method of plasma display panel
KR100425487B1 (en) Apparatus Of Driving Plasma Display Panel
KR100421672B1 (en) Driving Method for scanning of Plasma Display Panel
JP2005004213A (en) Reset method and device of plasma display panel
JP2004361963A (en) Method for driving plasma display panel
JP2005338842A (en) Plasma display apparatus
KR100493917B1 (en) Method of driving plasma display panel
KR100438914B1 (en) Apparatus Of Driving Plasma Display Panel
KR100426188B1 (en) Driving apparatus of plasma display panel
KR100482340B1 (en) Method And Apparatus Of Driving Plasma Display Panel
JP2005321802A (en) Plasma display apparatus and its driving method
KR100404838B1 (en) Driving Method of Plasma Display Panel and Driving Apparatus of Data Electrode in the Same
KR100467073B1 (en) Methdo and apparatus driving of plasma display panel
KR100433233B1 (en) Method And Apparatus Of Driving Plasma Display Panel
KR100524304B1 (en) Method and apparatus driving of plasma display panel
KR100421674B1 (en) Driving Apparatus in Plasma Display Panel
KR100480173B1 (en) Driving Method Of Plasma Display Panel
KR20030060680A (en) Apparatus Of Driving Plasma Display Panel
KR100488153B1 (en) Method of driving plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091230

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee