KR100377404B1 - 에너지 재생회로를 포함하는 플라즈마 디스플레이 패널의구동장치 - Google Patents

에너지 재생회로를 포함하는 플라즈마 디스플레이 패널의구동장치 Download PDF

Info

Publication number
KR100377404B1
KR100377404B1 KR10-2001-0013669A KR20010013669A KR100377404B1 KR 100377404 B1 KR100377404 B1 KR 100377404B1 KR 20010013669 A KR20010013669 A KR 20010013669A KR 100377404 B1 KR100377404 B1 KR 100377404B1
Authority
KR
South Korea
Prior art keywords
electrode lines
voltage
pulse
switches
switch
Prior art date
Application number
KR10-2001-0013669A
Other languages
English (en)
Other versions
KR20020073807A (ko
Inventor
이준영
윤명중
박정필
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR10-2001-0013669A priority Critical patent/KR100377404B1/ko
Publication of KR20020073807A publication Critical patent/KR20020073807A/ko
Application granted granted Critical
Publication of KR100377404B1 publication Critical patent/KR100377404B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • G09G3/2965Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명에 따른 에너지 재생 회로를 포함하는 플라즈마 디스플레이 패널의 구동 장치는 제1 내지 제4 스위치들(SW1, ..., SW4), 직렬 회로 및 제6 스위치(SW6)를 포함한다. 제1 및 제3 스위치들(SW1, SW3)은, 그 각각의 일단이 서로 연결되어 Y 전극 라인들에 공통 접속된다. 제2 및 제4 스위치들(SW2, SW4)은 그 각각의 일단이 서로 연결되어 X 전극 라인들에 공통 접속된다. 직렬 회로에서는, 전하들의 충방전을 위한 캐패시터(CS)와, 캐페시터와의 공진 인덕턴스를 가진 코일(L)과, 캐패시터와 코일로의 전류 흐름을 제어하기 위한 제5 스위치(SW5)가 서로 직렬로 연결된다. 제6 스위치(SW6)는 교류 펄스의 전압(VS)의 개재 여부를 결정하기 위하여 그 일단이 교류 펄스의 전압(VS)의 양극 단자에 연결된다. 제6 스위치(SW6)의 또다른 일단, 직렬 회로의 일단, 및 제1 및 제4 스위치들(SW1, SW4)의 또다른 일단들은 서로 연결된다. 교류 펄스의 전압(VS)의 음극 단자, 직렬 회로의 또다른 일단, 및 제2 및 제3 스위치들(SW1, SW4)의 또다른 일단들은 서로 연결된다.

Description

에너지 재생 회로를 포함하는 플라즈마 디스플레이 패널의 구동 장치{Apparatus for driving plasma display panel, which comprising energy recovery circuit}
본 발명은, 플라즈마 디스플레이 패널의 구동 장치에 관한 것으로서, 보다 상세하게는, 에너지 재생 회로를 포함하는 플라즈마 디스플레이 패널의 구동 장치에 관한 것이다.
도 1은 일반적인 3-전극형 플라즈마 디스플레이 패널(1)의 구성을 보여준다.
도 1을 참조하면, 일반적인 3-전극형 플라즈마 디스플레이 패널(1)의 앞면 및 뒤쪽 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm), 유전층(11, 15), Y 전극 라인들(Y1, ...Yn), X 전극 라인들(X1, ...Xn), 형광층(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)은 뒤쪽 글라스 기판(13)의 앞면에 일정한 패턴으로 형성된다. 하부 유전층(15)은 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)의 앞에서 전면(全面) 형성된다. 하부 유전층(15)의 앞면에는 격벽(17)들이 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)과 평행한 방향으로 형성된다. 이 격벽(17)들은 각 방전-셀의 방전 영역을 구획하고 각 방전-셀 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광층(16)은 격벽(17)들 사이에 형성된다.
X 전극 라인들(X1, ...Xn)과 Y 전극 라인들(Y1, ...Yn)은 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)과 직교되도록 앞쪽 글라스 기판(10)의 뒷면에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 방전-셀을 규정한다. 상부 유전층(11)은 X 전극 라인들(X1, ...Xn)과 Y 전극 라인들(Y1, ...Yn)의 뒤에서 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 일산화마그네슘(MgO)층(12)은 상부 유전층(11)의 뒷면에 형성된다. 방전 공간(14)에는 플라즈마 형성용 가스가 밀봉된다.
도 2는 도 1의 패널에 인가되는 구동 신호들을 보여준다.
도 2에서 참조부호 SA는 각 어드레스 전극 라인(도 1의 AR1, AG1, ..., AGm, ABm)에 인가되는 구동 신호를, SX는 X 전극 라인들(도 1의 X1, ...Xn)에 인가되는 구동 신호를, 그리고 SY1, ..., SYn은 각 Y 전극 라인(도 1의 Y1, ...Yn)에 인가되는 구동 신호를 가리킨다. 도 2를 참조하면, 단위 서브-필드(SF1)에서의 어드레스 주기(A1)는 리셋 주기(A11, A12, A13)와 주 어드레스 주기(A14)로 구분된다.
디스플레이 방전 주기(S1)에서는, 모든 Y 전극 라인들(Y1, ...Yn)과 X 전극 라인들(X1, ...Xn)에 정극성 전압 VXB보다 높은 전압 VS의 공통 펄스가 교호하게 인가되어, 상응하는 어드레스 주기(A1)에서 벽전하들이 형성된 방전-셀들에서 디스플레이 방전을 일으킨다. 이 디스플레이 방전 주기(S1)에서 최종 펄스가 X 전극 라인들(X1, ...Xn)에 인가되는 경우, 선택되어 표시된 방전-셀들의 X 전극 주위에는전자들이, 그리고 Y 전극 주위에는 양전하들이 형성된다. 이에 따라 제1 리셋 주기(A11)에서는, X 전극 라인들(X1, ...Xn)에 정극성 전압 VXB보다 낮은 전압 VRX가 인가되어, 벽전하들을 일차적으로 소거시키는 방전이 수행된다. 또한, 제2 리셋 주기(A12)에서는, 모든 Y 전극 라인들(Y1, ...Yn)에 전압 VS의 세폭 펄스가 인가되어, 남아있는 벽전하들을 이차적으로 소거시키는 방전이 수행된다. 그리고, 제3 리셋 주기(A13)에서는, X 전극 라인들(X1, ...Xn)에 전압 VRX가 다시 인가되어, 벽전하들을 최종적으로 소거시키는 방전이 수행된다. 이에 따라 방전 공간 내에는 모든 벽전하들이 소거될 수 있고 공간 전하들이 균일하게 분포될 수 있다.
주 어드레스 주기(A14)에서는, 어드레스 전극 라인들(3AR1, AG1, ..., AGm, ABm)에 표시 데이터 신호가 인가됨과 동시에 각 Y 전극 라인(Y1, ...Yn)에 상응하는 주사 펄스가 순차적으로 인가된다. 각 어드레스 전극 라인(AR1, AG1, ..., AGm, ABm)에 인가되는 표시 데이터 신호는 방전-셀을 선택할 경우에 정극성 전압 Va가, 그렇지 않을 경우에 접지 전압인 0 [V]가 인가된다. 각 Y 전극 라인(Y1, ...Yn)에는, 주사되지 않는 시간에 바이어스 전압 VYB가 인가되며, 주사되는 시간에 0 [V]가 인가된다. 이에 따라 0 [V]의 주사 펄스가 인가되는 동안에 전압 Va의 표시 데이터 신호가 인가되면 상응하는 방전-셀에서 어드레스 방전에 의하여 벽전하들이 형성되며, 그렇지 않은 방전-셀에서는 벽전하들이 형성되지 않는다. 여기서, 보다 정확하고 효율적인 어드레스 방전을 위하여, X 전극 라인들(X1, ...Xn)에 전압 VS보다 낮고 VYB보다 높은 전압 VXB가 인가된다.
도 3은 도 2의 구동 신호들을 발생시키는 종래의 구동 장치를 보여준다.
도 3을 참조하면, 종래의 구동 장치는 제어부(2), 어드레스 구동부(3), X-공통 구동부(4), Y-공통 구동부(5) 및 주사 구동부(6)를 포함한다. 제어부(2)는 외부로부터의 영상 신호에 따라 구동 제어 신호들(SCA, SCY, SCX)을 발생시킨다. 어드레스 구동부(3)는, 제어부(2)로부터의 구동 제어 신호들(SCA, SCY, SCX)중에서 어드레스 신호(SCA)를 처리하여 표시 데이터 신호(도 2의 SA)를 발생시키고, 발생된 표시 데이터 신호(SA)를 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)에 인가한다. X-공통 구동부(4)는 제어부(2)로부터의 구동 제어 신호들(SCA, SCY, SCX)중에서 X 구동 제어 신호(SCX)를 처리하여 X 전극 라인들(X1, ...Xn)에 인가한다.
Y-공통 구동부(5) 및 주사 구동부(6)는 제어부(2)로부터의 구동 제어 신호들(SCA, SCY, SCX)중에서 Y 구동 제어 신호(SCY)를 처리하여 Y 전극 라인들(Y1, ...Yn)에 인가한다. 주사 구동부(6)는 어드레스 주기(도 2의 A1)에만 그 구동 신호를 출력하고, Y-공통 구동부(5)는 디스플레이 방전 주기(S1)에만 그 구동 신호를 출력한다.
한편, 구동 전력의 소비량이 높은 플라즈마 디스플레이 패널의 구동 장치에는 에너지 재생 회로가 필수적으로 구비되어야 한다. 이와 같은 에너지 재생 회로는 Y-공통 구동부(5) 및 X-공통 구동부(4)에 구비된다. 즉, Y-공통 구동부(5) 및 X-공통 구동부(4)는, 디스플레이 방전 주기(도 2의 S1)에 있어서, 전압 VS의 디스플레이 방전용 펄스가 X 전극 라인들(X1, ...Xn) 및 Y 전극 라인들(Y1, ...Yn)에 주기적으로 인가될 때에, 현재 펄스 주기에서 표시되는 방전-셀들에 불필요한 전력을 회수하여 다음 펄스 주기에서 표시될 방전-셀들에 인가한다.
도 4를 참조하면, 도 3의 장치의 Y-공통 구동부(5)에는, 충방전 캐페시터(CSY), 4 개의 스위칭 소자들(SW1, ..., SW4), 동조 코일(L) 및 전류 제어 다이오드 등을 포함한다.
디스플레이 방전 주기에서 Y 전극 라인들(Y1, ...Yn)에 디스플레이 방전 전압(VSY)이 인가되기 직전에는 제1 스위칭 소자(SW1)가 온(ON)되어 충방전 캐페시터(CSY)에 수집되었던 전하들이 동조 코일(L) 및 주사 구동부(6)를 통하여 Y 전극 라인들(Y1, ...Yn)에 인가된다. 또한, 제3 스위치(SW3)가 오프(OFF)되는 시점 즉, 디스플레이 방전 전압(VSY)의 인가가 종료되는 시점에서는, 제2 스위칭 소자(SW1)가 온(ON)되어, 플라즈마 디스플레이 패널(1)의 각 방전셀(CP1, CP2,..., CPn-1, CPn)에 불필요하게 남아있는 전하들이 수집된다. 제4 스위칭 소자(SW4)는, Y 전극 라인들(Y1, ...Yn)에 디스플레이 방전 전압이 인가되는 동안에 오프(OFF)되고, X 전극 라인들(X1, ...Xn)에 디스플레이 방전 전압이 인가되는 동안에 온(ON)된다.
도 5를 참조하면, 도 3의 장치의 X-공통 구동부(4)에는, 충방전 캐페시터(CSX), 4 개의 스위칭 소자들(SW5, ..., SW8), 동조 코일(L) 및 전류 제어 다이오드 등을 포함한다.
디스플레이 방전 주기에서 X 전극 라인들(X1, ...Xn)에 디스플레이 방전 전압(VSX)이 인가되기 직전에는 제5 스위칭 소자(SW5)가 온(ON)되어 충방전 캐페시터(CSX)에 수집되었던 전하들이 동조 코일(L)을 통하여 X 전극 라인들(X1, ...Xn)에 인가된다. 또한, 제7 스위치(SW7)가 오프(OFF)되는 시점 즉, 디스플레이 방전 전압(VSX)의 인가가 종료되는 시점에서는, 제6 스위칭 소자(SW6)가 온(ON)되어, 플라즈마 디스플레이 패널(1)의 각 방전셀(CP1, CP2,..., CPn-1, CPn)에 불필요하게 남아있는 전하들이 수집된다. 제8 스위칭 소자(SW8)는, X 전극 라인들(X1, ...Xn)에 디스플레이 방전 전압이 인가되는 동안에 오프(OFF)되고, Y 전극 라인들(Y1, ...Yn)에 디스플레이 방전 전압이 인가되는 동안에 온(ON)된다.
상기와 같은 종래의 구동 장치(미국 특허 제4,866,349호 참조)에 의하면, 동일한 구동 주기에서 서로 유사한 기능만을 수행하는 X-공통 구동부(4) 및 Y-공통 구동부(5)가 별도로 분리되어 있다. 이에 따라, 값비싼 전력 회수 회로가 불필요하게 쓰여져서 비경제적인 문제점이 있다.
본 발명의 목적은, 3-전극 면방전 플라즈마 디스플레이 패널의 구동 장치에 있어서, X-공통 구동부 및 Y-공통 구동부에 사용되는 값비싼 소자들의 개수를 최소화할 수 있는 구동 장치를 제공하는 것이다.
도 1은 일반적인 3-전극형 플라즈마 디스플레이 패널의 구성을 보여주는 내부 사시도이다.
도 2는 도 1의 패널에 인가되는 구동 신호들을 보여주는 타이밍도이다.
도 3은 도 2의 구동 신호들을 발생시키는 종래의 구동 장치를 보여주는 도면이다.
도 4는 도 3의 장치의 Y-공통 구동부의 내부 회로를 보여주는 도면이다.
도 5는 도 3의 장치의 X-공통 구동부의 내부 회로를 보여주는 도면이다.
도 6은 도 2의 구동 신호들을 발생시키는 본 발명에 따른 구동 장치를 보여주는 도면이다.
도 7은 도 6의 장치의 XY-공통 구동부의 일 실시예를 보여주는 도면이다.
도 8은 도 7의 XY-공통 구동부의 동작을 보여주는 제어 타이밍도이다.
도 9는 도 8의 제어 타이밍도의 제1 모드에서의 전류 통로를 보여주는 도면이다.
도 10은 도 8의 제어 타이밍도의 제2 모드에서의 전류 통로를 보여주는 도면이다.
도 11은 도 8의 제어 타이밍도의 제3 모드에서의 전류 통로를 보여주는 도면이다.
도 12는 도 8의 제어 타이밍도의 제4 모드에서의 전류 통로를 보여주는 도면이다.
도 13은 도 8의 한 제어 주기에서 플라즈마 디스플레이 패널에 인가되는 전압 및 전류의 특성을 보여주는 그래프이다.
<도면의 주요 부분에 대한 부호의 설명>
1...플라즈마 디스플레이 패널, 10...앞쪽 글라스 기판,
11...유전층, 12...일산화마그네슘층,
13...뒤쪽 글라스 기판, 14...방전 공간,
16...형광층, 17...격벽,
X1, ...Xn...X 전극 라인, Y1, ...Yn...Y 전극 라인,
AR1, AG1, ..., AGm, ABm...어드레스 전극 라인,
SF1...단위 서브-필드, A1...어드레스 주기,
S1...디스플레이 방전 주기, 7...XY 공통 구동부,
SW1, ..., SW6...스위치, CS...캐패시터,
L...코일.
상기 목적을 이루기 위한 본 발명의 구동 장치는, 뒤쪽 기판의 앞면에 서로 평행하게 정열된 어드레스 전극 라인들; 및 앞쪽 기판의 뒷면에서 상기 어드레스 전극 라인들과 직교하게 정열된 Y 전극 라인들과 X 전극 라인들을 포함한 플라즈마 디스플레이 패널에 대하여, 상기 Y 전극 라인들과 X 전극 라인들 사이에 교류 펄스의 전압을 인가하여 선택된 방전셀들에서 디스플레이 방전을 일으키게 하고, 상기 교류 펄스의 하강 시점에서 상기 방전셀에 남아있는 전하들을 소집하여 상기 교류 펄스의 상승 시점에서 소집된 전하들을 인가하는 에너지 재생 회로를 포함하는 플라즈마 디스플레이 패널의 구동 장치로서, 제1 내지 제4 스위치들(SW1, ..., SW4), 직렬 회로 및 제6 스위치(SW6)를 포함한다.
제1 및 제3 스위치들(SW1, SW3)은, 그 각각의 일단이 서로 연결되어 상기 Y 전극 라인들에 공통 접속된다. 제2 및 제4 스위치들(SW2, SW4)은 그 각각의 일단이 서로 연결되어 상기 X 전극 라인들에 공통 접속된다. 직렬 회로에서는, 상기 전하들의 충방전을 위한 캐패시터(CS)와, 상기 캐페시터와의 공진 인덕턴스를 가진 코일(L)과, 상기 캐패시터와 코일로의 전류 흐름을 제어하기 위한 제5 스위치(SW5)가 서로 직렬로 연결된다. 제6 스위치(SW6)는 상기 교류 펄스의 전압(VS)의 개재 여부를 결정하기 위하여 그 일단이 상기 교류 펄스의 전압(VS)의 양극 단자에 연결된다. 상기 제6 스위치(SW6)의 또다른 일단, 상기 직렬 회로의 일단, 및 상기 제1 및 제4 스위치들(SW1, SW4)의 또다른 일단들은 서로 연결된다. 상기 교류 펄스의 전압(VS)의 음극 단자, 상기 직렬 회로의 또다른 일단, 및 상기 제2 및 제3 스위치들(SW1, SW4)의 또다른 일단들은 서로 연결된다.
본 발명의 상기 구동 장치에 의하면, 상기 제1 내지 제4 스위치들(SW1, ..., SW4), 직렬 회로 및 제6 스위치(SW6)의 결선에 의하여 상기 Y 전극 라인들과 X 전극 라인들에 대한 디스플레이 방전 구동이 통합적으로 수행되므로, X-공통 구동부 및 Y-공통 구동부에 사용되는 값비싼 소자들의 개수를 최소화할 수 있다.
이하, 본 발명에 따른 바람직한 실시예가 상세히 설명된다.
도 6을 참조하면, 본 발명에 따른 구동 장치는, 뒤쪽 기판의 앞면에 서로 평행하게 정열된 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm); 및 앞쪽 기판의 뒷면에서 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)과 직교하게 정열된 Y 전극 라인들(Y1, ...Yn)과 X 전극 라인들(X1, ...Xn)을 포함한 플라즈마 디스플레이 패널(1)을 구동하는 장치이다. 이 장치는 제어부(2), 어드레스 구동부(3), 주사 구동부(6) 및 XY 공통 구동부(7)를 포함한다.
제어부(2)는 외부로부터의 영상 신호에 따라 구동 제어 신호들(SCA, SCY, SCX)을 발생시킨다. 어드레스 구동부(3)는, 제어부(2)로부터의 구동 제어 신호들(SCA, SCY, SCX)중에서 어드레스 신호(SCA)를 처리하여 표시 데이터 신호(도 2의 SA)를 발생시키고, 발생된 표시 데이터 신호(SA)를 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)에 인가한다. 주사 구동부(6)는 어드레스 주기(도 2의 A1)에만 그 구동 신호를 출력하고, Y-공통 구동부(5)는 디스플레이 방전 주기(S1)에만 그 구동 신호를 출력한다. 즉, 주사 구동부(6)는, 제어부(2)로부터의 구동 제어 신호들중에서 Y 구동 제어 신호(SCY)에 의하여 Y 전극 라인들(Y1, ...Yn)을 순차적으로 주사하여, 어드레스 신호(SCA)에 따라 선택된 방전셀들에 벽전하를 형성한다.
XY 공통 구동부(7)는, 제어부(2)로부터의 구동 제어 신호들(SCA, SCY, SCX)중에서 Y 구동 제어 신호(SCY) 및 X 구동 제어 신호(SCX)에 의하여 Y 전극 라인들(Y1, ...Yn)과 X 전극 라인들(X1, ...Xn) 사이에 교류 펄스의 전압을 인가하여, 벽전하가 형성된 방전셀들에서 디스플레이 방전을 일으키게 한다.
도 7을 참조하면, 본 발명에 따른 XY-공통 구동부(도 6의 7)는 제1 내지 제4 스위치들(SW1, ..., SW4), 직렬 회로 및 제6 스위치(SW6)를 포함한다. 제1 및 제3 스위치들(SW1, SW3)은, 그 각각의 일단이 서로 연결되어 Y 전극 라인들(Y1, ...Yn)에 공통 접속된다. 제2 및 제4 스위치들(SW2, SW4)은 그 각각의 일단이 서로 연결되어 X 전극 라인들(X1, ...Xn)에 공통 접속된다. 직렬 회로에서는, 전하들의 충방전을 위한 캐패시터(CS)와, 캐페시터와의 공진 인덕턴스를 가진 코일(L)과, 캐패시터와 코일로의 전류 흐름을 제어하기 위한 제5 스위치(SW5)가 서로 직렬로 연결된다. 제6 스위치(SW6)는 교류 펄스의 전압(VS)의 개재 여부를 결정하기 위하여 그 일단이 교류 펄스의 전압(VS)의 양극 단자에 연결된다. 제6 스위치(SW6)의 또다른 일단, 직렬 회로의 일단, 및 제1 및 제4 스위치들(SW1, SW4)의 또다른 일단들은 서로 연결된다. 교류 펄스의 전압(VS)의 음극 단자, 직렬 회로의 또다른 일단, 및 제2 및 제3 스위치들(SW1, SW4)의 또다른 일단들은 서로 연결된다. 도 7에서 참조부호 CP1, CP2, ..., CPn-1, CPn은 플라즈마 디스플레이 패널(1)의 방전셀들을 가리킨다.
도 8은 도 7의 XY-공통 구동부의 동작을 보여주는 제어 타이밍도이다. 도 8에서, 참조부호 SSW1내지 SSW6은 상응하는 스위치(SW1 내지 SW6)에 각각 인가되는 제어 신호들을 가리킨다. 참조부호 M1 내지 M4는 Y 전극 라인들(Y1, ...Yn)에 한 디스플레이 방전 펄스를 인가하는 과정에서의 각각의 동작 모드를 가리킨다. 이와 같은 동작 모드들(M1 내지 M4)은 X 전극 라인들(X1, ...Xn)에 대해서도 동일한 원리로 적용된다.
도 9는 도 8의 제어 타이밍도의 제1 모드(M1)에서의 전류 통로를 보여준다. 도 13은 도 8의 한 제어 주기에서 플라즈마 디스플레이 패널에 인가되는 전압(VP)및 전류(IP)의 특성을 보여준다.
도 8, 9 및 13을 참조하면, 제1 모드(M1)에서는, 제1, 제2 및 제5 스위치들(SW1, SW2, SW5)만이 온(On) 상태이다. 이에 따라, 충방전을 위한 캐패시터(CS)에 충전되어 있던 전하들이 제5 스위치(SW5), 동조용 코일(L), 제1 스위치(SW1), Y 전극 라인들(Y1, ...Yn), X 전극 라인들(X1, ...Xn) 및 제2 스위치(SW1)를 통하여 캐패시터(CS)로 이동한다. 이와 같은 전류의 흐름에 의하여, 충방전을 위한 캐패시터(CS)에 충전되어 있던 전하들이 방전되어 Y 전극 라인들(Y1, ...Yn) 주위에서 작용할 수 있게 된다.
도 10은 도 8의 제어 타이밍도의 제2 모드(M2)에서의 전류 통로를 보여준다. 도 8, 10 및 13을 참조하면, 제2 모드(M2)에서는, 제1, 제2 및 제6 스위치들(SW1, SW2, SW6)만이 온(On) 상태이다. 이에 따라, Y 전극 라인들(Y1, ...Yn)로부터 X 전극 라인들(X1, ...Xn)로의 디스플레이 방전이 수행된다. 여기서, 전류는, 디스플레이 방전용 전압(VS)의 양극 단자, 제6 스위치(SW6), 제1 스위치(SW1), Y 전극 라인들(Y1, ...Yn), X 전극 라인들(X1, ...Xn) 및 제2 스위치(SW2)를 통하여 디스플레이 방전용 전압(VS)의 음극 단자로 흐른다.
도 11은 도 8의 제어 타이밍도의 제3 모드(M3)에서의 전류 통로를 보여준다. 도 8, 11 및 13을 참조하면, 제3 모드(M3)에서는, 제1, 제2 및 제5 스위치들(SW1,SW2, SW5)만이 온(On) 상태이다. 이에 따라, Y 전극 라인들(Y1, ...Yn) 주위의 전하들이 제1 스위치(SW1), 동조용 코일(L), 제5 스위치(SW5), 충방전을 위한 캐패시터(CS), 및 제2 스위치(SW2)를 통하여 X 전극 라인들(X1, ...Xn)로 이동한다. 이와 같은 전류의 흐름에 의하여, Y 전극 라인들(Y1, ...Yn) 주위의 전하들이 충방전을 위한 캐패시터(CS)에 충전된다. 여기서 캐패시터(CS)에 충전된 전하들은 X 전극 라인들(X1, ...Xn)에 디스플레이 방전용 전압(VS)을 인가하기 직전에 재활용된다.
도 12는 도 8의 제어 타이밍도의 제4 모드(M4)에서의 전류 통로를 보여준다. 도 8, 12 및 13을 참조하면, 제4 모드(M4)에서는, 제2 및 제3 스위치들(SW2, SW3)만이 온(On) 상태이다. 이에 따라, Y 전극 라인들(Y1, ...Yn) 주위에 남아있는 소량의 전하들이 제3 스위치(SW3) 및 제2 스위치(SW2)를 통하여 X 전극 라인들(X1, ...Xn)로 이동하는 과정에서 소멸된다. 이와 같은 과정에 의하여 Y 전극 라인들(Y1, ...Yn)과 X 전극 라인들(X1, ...Xn)은 접지 전위를 가지게 된다.
이상 설명된 바와 같이, 본 발명에 따른 에너지 재생 회로를 포함하는 플라즈마 디스플레이 패널의 구동 장치에 의하면, 제1 내지 제4 스위치들(SW1, ..., SW4), 직렬 회로 및 제6 스위치(SW6)의 결선에 의하여 Y 전극 라인들과 X 전극 라인들에 대한 디스플레이 방전 구동이 통합적으로 수행되므로, X-공통 구동부 및 Y-공통 구동부에 사용되는 값비싼 소자들의 개수를 최소화할 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및 개량될 수 있다.

Claims (1)

  1. 뒤쪽 기판의 앞면에 서로 평행하게 정열된 어드레스 전극 라인들; 및 앞쪽 기판의 뒷면에서 상기 어드레스 전극 라인들과 직교하게 정열된 Y 전극 라인들과 X 전극 라인들을 포함한 플라즈마 디스플레이 패널에 대하여, 상기 Y 전극 라인들과 X 전극 라인들 사이에 교류 펄스의 전압을 인가하여 선택된 방전셀들에서 디스플레이 방전을 일으키게 하고, 상기 교류 펄스의 하강 시점에서 상기 방전셀에 남아있는 전하들을 소집하여 상기 교류 펄스의 상승 시점에서 소집된 전하들을 인가하는 에너지 재생 회로를 포함하는 플라즈마 디스플레이 패널의 구동 장치에 있어서,
    그 각각의 일단이 서로 연결되어 상기 Y 전극 라인들에 공통 접속되는 제1 및 제3 스위치들(SW1, SW3);
    그 각각의 일단이 서로 연결되어 상기 X 전극 라인들에 공통 접속되는 제2 및 제4 스위치들(SW2, SW4);
    상기 전하들의 충방전을 위한 캐패시터(CS)와, 상기 캐페시터와의 공진 인덕턴스를 가진 코일(L)과, 상기 캐패시터와 코일로의 전류 흐름을 제어하기 위한 제5 스위치(SW5)가 서로 직렬로 연결된 직렬 회로; 및
    상기 교류 펄스의 전압(VS)의 개재 여부를 결정하기 위하여 그 일단이 상기 교류 펄스의 전압(VS)의 양극 단자에 연결되는 제6 스위치(SW6)가 포함되고,
    상기 제6 스위치(SW6)의 또다른 일단, 상기 직렬 회로의 일단, 및 상기 제1 및 제4 스위치들(SW1, SW4)의 또다른 일단들이 서로 연결되며,
    상기 교류 펄스의 전압(VS)의 음극 단자, 상기 직렬 회로의 또다른 일단, 및 상기 제2 및 제3 스위치들(SW1, SW4)의 또다른 일단들이 서로 연결되는 구동 장치.
KR10-2001-0013669A 2001-03-16 2001-03-16 에너지 재생회로를 포함하는 플라즈마 디스플레이 패널의구동장치 KR100377404B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0013669A KR100377404B1 (ko) 2001-03-16 2001-03-16 에너지 재생회로를 포함하는 플라즈마 디스플레이 패널의구동장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0013669A KR100377404B1 (ko) 2001-03-16 2001-03-16 에너지 재생회로를 포함하는 플라즈마 디스플레이 패널의구동장치

Publications (2)

Publication Number Publication Date
KR20020073807A KR20020073807A (ko) 2002-09-28
KR100377404B1 true KR100377404B1 (ko) 2003-03-26

Family

ID=27697631

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0013669A KR100377404B1 (ko) 2001-03-16 2001-03-16 에너지 재생회로를 포함하는 플라즈마 디스플레이 패널의구동장치

Country Status (1)

Country Link
KR (1) KR100377404B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0962226A (ja) * 1995-08-28 1997-03-07 Nec Corp 表示パネルの駆動回路
KR20000007603A (en) * 1998-07-04 2000-02-07 Lg Electronics Inc Sustained driving apparatus with low power consumption
KR20000015220A (ko) * 1998-08-27 2000-03-15 구자홍 플라즈마 디스플레이 패널의 에너지 회수장치와 이를 이용한 에너지 회수방법
US6150999A (en) * 1998-10-07 2000-11-21 Acer Display Technology, Inc. Energy recovery driving circuit for driving a plasma display unit

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0962226A (ja) * 1995-08-28 1997-03-07 Nec Corp 表示パネルの駆動回路
KR20000007603A (en) * 1998-07-04 2000-02-07 Lg Electronics Inc Sustained driving apparatus with low power consumption
KR20000015220A (ko) * 1998-08-27 2000-03-15 구자홍 플라즈마 디스플레이 패널의 에너지 회수장치와 이를 이용한 에너지 회수방법
US6150999A (en) * 1998-10-07 2000-11-21 Acer Display Technology, Inc. Energy recovery driving circuit for driving a plasma display unit

Also Published As

Publication number Publication date
KR20020073807A (ko) 2002-09-28

Similar Documents

Publication Publication Date Title
US6862009B2 (en) Plasma display panel and method for driving the same
US20070109228A1 (en) Apparatus and method for driving a plasma display panel
KR100441519B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그 방법
US6215463B1 (en) Driving system for a display panel
US6791514B2 (en) Plasma display and method of driving the same
US6778153B2 (en) Apparatus and method of recovering reactive power of plasma display panel
US20040212563A1 (en) Apparatus for efficiently driving plasma display panel performing address-display mixing driving scheme
KR100363515B1 (ko) 플라즈마 디스플레이 패널의 전력 회수장치
US20060119547A1 (en) Energy recovery circuit and energy recovering method using the same
KR100377404B1 (ko) 에너지 재생회로를 포함하는 플라즈마 디스플레이 패널의구동장치
KR100377403B1 (ko) 에너지 재생 회로를 포함하는 플라즈마 디스플레이 패널의구동 장치
US7271800B2 (en) Apparatus for driving plasma display panel performing address-display mixing driving scheme
KR100573129B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
KR100346376B1 (ko) 플라즈마 표시 패널의 구동 장치
KR100382070B1 (ko) 플라즈마 표시 패널의 구동 장치
KR20010098117A (ko) 플라즈마 표시 패널의 구동장치
KR20040071491A (ko) 스캔 전압 생성회로를 포함하는 플라즈마 디스플레이패널의 구동 회로
KR100647580B1 (ko) 플라즈마 디스플레이 패널의 전력 회수 장치 및 이를구비하는 플라즈마 디스플레이 패널의 구동장치
KR100502348B1 (ko) 플라즈마 디스플레이 패널의 어드레스 구동회로를 위한전력 회생 회로
KR100453170B1 (ko) 고주파 플라즈마 디스플레이 패널의 구동방법 및 장치
US6380691B2 (en) 4-electrodes type plasma display panel, drive method and apparatus therefor
KR100515842B1 (ko) 디스플레이 패널의 어드레스 구동회로 및 그 구동방법
KR100521482B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
US20080036700A1 (en) Plasma display apparatus and method of driving the same
KR100373531B1 (ko) 플라즈마 디스플레이 패널의 전력 회수장치 및 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100302

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee