KR100375915B1 - 교환기에서보드내롬의온라인프로그래밍방법및시스템 - Google Patents

교환기에서보드내롬의온라인프로그래밍방법및시스템 Download PDF

Info

Publication number
KR100375915B1
KR100375915B1 KR10-1998-0038780A KR19980038780A KR100375915B1 KR 100375915 B1 KR100375915 B1 KR 100375915B1 KR 19980038780 A KR19980038780 A KR 19980038780A KR 100375915 B1 KR100375915 B1 KR 100375915B1
Authority
KR
South Korea
Prior art keywords
board
rom
rom data
receiving
programming
Prior art date
Application number
KR10-1998-0038780A
Other languages
English (en)
Other versions
KR20000020253A (ko
Inventor
김철
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-1998-0038780A priority Critical patent/KR100375915B1/ko
Publication of KR20000020253A publication Critical patent/KR20000020253A/ko
Application granted granted Critical
Publication of KR100375915B1 publication Critical patent/KR100375915B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/263Generation of test inputs, e.g. test vectors, patterns or sequences ; with adaptation of the tested hardware for testability with external testers
    • G06F11/2635Generation of test inputs, e.g. test vectors, patterns or sequences ; with adaptation of the tested hardware for testability with external testers using a storage for the test inputs, e.g. test ROM, script files
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1004Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's to protect a block of data words, e.g. CRC or checksum
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1438Restarting or rejuvenating
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/28Error detection; Error correction; Monitoring by checking the correct order of processing

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Hardware Design (AREA)
  • Stored Programmes (AREA)

Abstract

본 발명은 교환기의 개별 보드 내 ROM(Read Only Memory)의 프로그래밍에 관한 것으로, 특히 동일한 프로그램이 필요한 ROM들을 시스템 동작의 중단없이 온라인(On-line) 방식으로 업데이팅(Updating)하도록 한 교환기에서 보드 내 ROM의 온라인 프로그래밍 방법 및 시스템에 관한 것이다.
본 발명에 의해 PC 또는 외부 장치에 의해 임의의 한 보드의 ROM을 업그레이드시킨 후에 해당 임의의 보드와 통신 프로토콜에 의해 연결된 다른 보드로 해당 업그레이드 ROM 데이터를 전송하여 시스템 동작의 중단없이 각 보드 내의 ROM을 업그레이드시켜 줌으로써, ROM 데이터의 교체를 위한 시스템의 정지 시간을 최소화하고 ROM 교체에 수반되는 물리적인 작업을 제거하여 ROM 손상을 막을 수 있고 ROM 데이터 전송 상황을 모니터할 수 있고 오류 발생 시에도 시스템의 동작에는 전혀 영향을 미치지 않는다.

Description

교환기에서 보드 내 롬의 온라인 프로그래밍 방법 및 시스템
본 발명은 교환기의 개별 보드 내 ROM(Read Only Memory)의 프로그래밍에 관한 것으로, 특히 동일한 프로그램이 필요한 ROM들을 시스템 동작의 중단없이 온라인(On-line) 방식으로 업데이팅(Updating)하도록 한 교환기에서 보드 내 ROM의 온라인 프로그래밍 방법 및 시스템에 관한 것이다.
일반적으로, 판독 전용 메모리인 ROM은 처리 장치 중 논리 기능의 일부 실현 수단, 마이크로 프로그램용 메모리, 또는 코드 변환이나 패턴 발생 등으로 사용되어지는 데, 기억 특성이 비휘발성이다.
그리고, 해당 ROM은 전기적으로 서환 불가능한 것으로 변성기 코어에의 권선 관통의 유무를 이용한 것, 직교하는 매트릭스장의 배선 교차점에 자성체나 도체를 나누어주어 전자결합이나 정전결합을 생기게 하는 것, 마스크 ROM 및 프로그래머블 ROM의 IC 메모리로서의 ROM 등이 있다.
해당 전기적으로 서환 불가능한 것으로서는 비파괴 판독 특성을 이용한 자성선이나 MOS형 집적회로의 구조를 이용한 MNOS 또는 FAMOS 등이 있다.
최근에는 논리 IC와 함께 혼재사용할 수 있는 IC에 의한 ROM이 많이 사용되는데, 마스크 ROM은 집적회로 제조 시의 마스크 패턴에 정보를 기록하는 것으로 고속도에 적합한 바이폴라형이 고속처리장치에 사용되며, 대용량화하기 쉬운 MOS형은 마이크로 컴퓨터용의 메모리나 문자 패턴 발생용 등에 사용되며, 프로그래머블 ROM은 바이폴라 집적회로 상에 만들어진 퓨즈나 PN 접합을 외부 단자로부터 전압을 가하여 파괴하는 것으로 주로 기억 정보의 변경이 예정되는 경우 등에 사용된다.
그런데, 해당 ROM을 업데이터(Updata) 및 프로그래밍할 경우에는 반드시 ROM 라이터(Writer)를 사용하는데, 현재 운용 중인 시스템의 동작을 중단시킨 후에 해당 ROM을 수동적으로 교체한 후에 해당 ROM 라이터를 이용하여 실행한다.
다시 말해서, 교환기 내에서 동일한 프로그램이 필요로 하는 ROM을 가진 다수 개의 개별 보드의 내장 시스템(Embedded System)에 있어서, 해당 ROM을 업데이터 및 프로그래밍할 경우에 먼저 파워 오프한 후에 해당 각 보드에서 해당 ROM을 탈장시켜 ROM 라이터를 이용해 각 ROM을 각각 기록하고 다시 해당 기록된 ROM을 장착시켜야 하므로써, 교환기의 동작이 정지되는 시간이 길고 물리적으로 각 개별 보드에서 ROM을 탈장 및 장착하는 과정 중에 해당 ROM이 손상되는 경우가 빈번하였었다.
이와 같이, 종래에는 동일한 프로그램을 필요로 하는 ROM이지만 해당 ROM을 장착한 보드는 개별적으로 존재하므로, 해당 ROM의 업데이터 및 프로그래밍 시에 반드시 시스템을 종료한 후 각 보드에서 탈장시켜 실행시켜야 해 번거로울 뿐만 아니라 해당 ROM에 손상이 입힐 수 있는 문제점이 있었다.
상술한 바와 같은 문제점을 해결하기 위해, 본 발명은 교환기에서 각 개별 보드 내의 ROM 프로그램을 업데이팅하거나 프로그래밍하는 방법 및 시스템에 관한 것으로, 특히 내장 시스템 상의 플래쉬 롬 프로그래밍(Flash ROM Programming) 시에 실제 동작 중인 내장 시스템 내의 ROM 데이터를 시스템 동작의 중단없이 업데이터 및 프로그래밍을 가능하게 함으로써, ROM 데이터 교체를 위한 시스템의 정지 시간을 최소화하고 ROM 교체에 수반되는 물리적인 작업을 제거하여 ROM 손상을 막을 수 있고 ROM 데이터 전송 상황을 모니터(Monitor)할 수 있고 오류 발생 시에도 시스템의 동작에는 전혀 영향을 미치지 않도록 하는 것을 목적으로 한다.
도 1은 본 발명의 실시예에 따른 교환기에서 보드 내 ROM의 온라인 프로그래밍 시스템을 나타낸 구성 블록도.
도 2는 본 발명의 실시예에 따른 교환기에서 보드 내 ROM의 온라인 프로그래밍 방법을 나타낸 플로우차트.
* 도면의 주요부분에 대한 부호의 설명 *
10 : 송신측 보드 20-1 ~ 20-N : 수신측 보드
11, 23-1 ~ 23-N : ROM(Read Only Memory)
12 : ROM 데이터 송신부
13, 22-1 ~ 22-N : RAM(Random Access Memory)
14, 24-1 ~ 24-N : 태스킹부(Tasking Unit)
15, 25-1 ~ 25-N : 제어부
21-1 ~ 21-N : ROM 데이터 수신부
상기와 같은 목적을 달성하기 위한 본 발명의 실시예에 따른 교환기에서 보드 내 ROM의 온라인 프로그래밍 방법은, 송신측 보드에서 업그레이드된 프로그래밍 ROM 데이터를 RAM에 복사하여 수신측 보드로 전송하는 과정과; 상기 수신측 보드에서 상기 송신측 보드로부터 프로그래밍 ROM 데이터를 수신하여 해당 수신 프로그래밍 ROM 데이터의 순서 체크 및 체크섬을 확인하는 과정과; 상기 수신측 보드에서 상기 순서 체크 및 체크섬에 에러가 발생한 경우에 상기 송신측 보드로 상기 프로그래밍 ROM 데이터의 재전송을 요구하는 과정과; 상기 송신측 보드에서 상기 수신측 보드로부터 인가되는 재전송 요구의 유무를 확인하여 상기 RAM에 저장시킨 프로그래밍 ROM 데이터를 재전송하는 과정과; 상기 수신측 보드에서 상기 순서 체크 및 체크섬에 에러가 발생하지 않은 수신 프로그래밍 ROM 데이터를 RAM에 저장시키면서 해당 저장되는 수신 프로그래밍 ROM 데이터가 최종 데이터인지를 확인하는 과정과; 상기 수신측 보드에서 상기 RAM의 수신 프로그래밍 ROM 데이터 저장이 완료되면 보드 부하 상태를 확인하여 상기 RAM에 저장된 수신 프로그래밍 ROM 데이터를 ROM에 복사시켜 시스템을 재시작하는 과정을 포함하여 이루어진 것을 특징으로 한다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명의 실시예에 따른 교환기에서 보드 내 ROM의 온라인 프로그래밍 시스템은, 외부 장치 또는 PC에 의해 업그레이드된 프로그래밍 ROM 데이터를 전송하는 송신측 보드와; 상기 송신측 보드로부터 전송되는 프로그래밍 ROM 데이터를 에러 체크하여 저장하는 다수개의 수신측 보드를 포함하여 이루어진 것을 특징으로 한다.
본 발명은 교환기 상에서 존재하는 개별 보드의 펌웨어 업그레이드(Firmware Upgrade)인 ROM 업그레이드를 ROM 업그레이드 소프트웨어를 이용하여 온라인 프로그래밍(On-line Programming)을 수행하도록 한다.
이하 첨부된 도면을 참고하여 다음과 같이 설명한다.
도 1은 본 발명의 실시예에 따른 교환기에서 보드 내 ROM의 온라인 프로그래밍 시스템을 나타낸 구성 블록도이고, 도 2는 본 발명의 실시예에 따른 교환기에서 보드내 ROM의 온라인 프로그래밍 방법을 나타낸 플로우챠트이다.
본 발명의 실시예에 따른 교환기에서 보드 내 ROM의 온라인 프로그래밍을 위한 시스템은 도 1에 도시된 바와 같이, 크게 송신측 보드(10)와 다수개의 수신측 보드(20-1 ~ 20-N)로 나눌 수 있다. 여기서, 해당 송신측 보드(10)와 각 수신측 보드(20-1 ~ 20-N)는 ROM 데이터의 송수신을 위한 통신 프로토콜(Protocol)을 교환기의 특성 및 종류에 따라 다르게 가지며, 태스킹부(Tasking Unit; 14, 24-1 ~ 24-N)를 각각 구비하여 다중 태스킹(Multi-tasking) 환경을 가지고 있는 ROM 데이터 통신을 수행하도록 한다.
그리고, 상기 송신측 보드(10)는 외부 장치에 의해 미리 저장된 최신 ROM 데이터인 업그레이드 ROM 데이터를 상기 각 수신측 보드(20-1 ~ 20-N)로 전송하는데, ROM(11)과, ROM 데이터 송신부(12)와, RAM(Random Access Memory; 13)과, 제어부(15)를 더 포함하여 이루어진다.
상기 ROM(11)은 상기 각 수신측 보드(20-1 ~ 20-N)를 업데이팅 및 프로그래밍할 ROM 데이터를 저장하고 있다.
상기 ROM 데이터 송신부(12)는 상기 RAM(13)에 저장시킨 업그레이드 ROM 데이터를 상기 태스킹부(14)에 의해 설정된 ROM 데이터 통신을 통해 상기 각 수신측 보드(20-1 ~ 20-N)로 전송한다.
상기 RAM(13)은 상기 제어부(15)의 제어에 따라 상기 ROM(11)의 업그레이드 ROM 데이터를 저장하거나 출력한다.
상기 제어부(15)는 상기 ROM(11)에 저장되어 있는 업그레이드 ROM 데이터를 판독해 상기 RAM(13)에 저장시키며, 상기 RAM(13)의 업그레이드 ROM 데이터 저장 완료를 확인하여 상기 ROM 데이터 송신부(12)의 동작을 제어한다.
또한, 상기 각 수신측 보드(20-1 ~ 20-N)는 상기 송신측 보드(10)로부터 전송되는 업그레이드 ROM 데이터를 에러 체크한 후에 저장하는데, ROM 데이터 수신부(21-1 ~ 21-N)와, RAM(22-1 ~ 22-N)과, ROM(23-1 ~ 23-N)과, 제어부(25-1 ~ 25-N)를 각각 더 포함하여 이루어진다.
상기 ROM 데이터 수신부(21-1 ~ 21-N)는 상기 태스킹부(24-1 ∼ 24-N)에 의해 설정된 ROM 데이터 통신을 통해 상기 송신측 보드(10)로부터 전송되는 업그레이드 ROM 데이터를 수신하여 상기 RAM(22-1 ~ 22-N)에 저장한다.
상기 RAM(22-1 ~ 22-N)은 상기 제어부(25-1 ~ 25-N)의 제어에 따라 상기 ROM 데이터 수신부(21-1 ~ 21-N)에서 수신한 업그레이드 ROM 데이터를 인가받아 저장한다. 상기 ROM(23-1 ~ 23-N)는 상기 제어부(25-1 ~ 25-N)의 제어에 따라 상기 RAM(22-1 ~ 22-N)으로부터 수신 업그레이드 ROM 데이터를 인가받아 저장한다.
상기 제어부(25-1 ~ 25-N)는 상기 ROM 데이터 수신부(21-1 ∼ 21-N)에서의 업그레이드 ROM 데이터 수신을 확인하여 해당 수신된 업그레이드 ROM 데이터의 순서 체크(Sequence Check) 및 체크섬(Checksum)을 확인한 후에 상기 RAM(22-1 ~ 22-N)에 저장시키도록 하며, 상기 RAM(22-1 ~ 22-N)의 수신 업그레이드 ROM 데이터 저장 완료를 확인하여 상기 ROM(23-1 ~ 23-N)에 저장시켜 준다.
본 발명의 실시예에 따른 교환기에서 보드 내 ROM의 온라인 프로그래밍 방법을 도 2에 도시된 플로우챠트를 참고하여 다음과 같이 설명한다.
먼저, 교환기의 특성 및 종류에 따라 다를 수도 있지만 송신측 보드(10)와 다수개의 수신측 보드(20-1 ~ 20-N) 사이에서 ROM 데이터의 송수신을 위한 통신 프로토콜을 해당 각 개별 보드(10, 20-1 ~ 20-N) 내에 구비해야 한다.
예를 들어, 프로젝트 코드(Project Code)가 'BE625E'인 ATM 교환기인 경우, ROM 데이터 통신 프로토콜은 IPC 메카니즘(Inter-Proccess Communication Mechanism)을 그대로 이용하고 정확한 전송을 위하여 헤더 체크섬(Header Checksum)을 이용한다. 그리고, 상기 각 개별 보드(10, 20-1 ~ 20-N)는 태스킹부(14, 24-1 ~ 24-N)를 각각 구비하여 다중 태스킹 환경을 가지고 있는 ROM 데이터 통신을 수행하도록 한다.
그러면, 상기 송신측 보드(10) 내에 구비되어 있는 ROM(11)에 ROM 라이터와 같은 외부 장치에 의해 미리 저장된 최신 ROM 데이터인 업그레이드 ROM 데이터가 저장되어 있다고 할 경우에 상기 각 수신측 보드(20-1 ~ 20-N) 내에 각각 구비되어 있는 ROM(23-1 ~ 23-N)으로 해당 업그레이드 ROM 데이터를 전송하여 업그레이드시켜 주는 과정을 살펴본다.
상기 송신측 보드(10) 내에 구비되어 있는 제어부(15)에서 상기 업그레이드 ROM 데이터의 송신에 대한 모든 동작을 제어하는데, 상기 ROM(11) 내에 저장되어 있는 각 수신측 보드(20-1 ~ 20-N)를 업데이팅 및 프로그래밍할 업그레이드 ROM 데이터를 판독하여 상기 송신측 보드(10) 내에 구비되어 있는 RAM(13)에 저장시켜 준다(단계 S1).
그리고, 상기 ROM(11)의 업그레이드 ROM 데이터를 판독하여 상기 RAM(13)으로 복사하는 동작 수행이 완료되었는지를 확인하며(단계 S2), 상기 ROM(11)에서 상기 RAM(13)으로의 업그레이드 ROM 데이터 복사가 완료되지 않았으면 계속해서 복사를 수행하며, 상기 ROM(11)에서 상기 RAM(13)으로의 업그레이드 ROM 데이터 복사가 완료되면 상기 송신측 보드(10) 내에 구비되어 있는 ROM 데이터 송신부(12)를 제어하여 상기 RAM(13)에 복사시킨 업그레이드 ROM 데이터를 상기 태스킹부(14)에 의해 설정된 IPC 통신 라인을 통해 상기 각 수신측 보드(20-1 ~ 20-N)로 전송한다(단계 S3).
이 때, 상기 RAM(13)에 저장시킨 업그레이드 ROM 데이터를 판독하여 상기 각 수신측 보드(20-1 ∼ 20-N)로 전송하는 동작 수행 도중에 에러의 발생으로 상기 수신측 보드(20-1 ~ 20-N)로부터 재전송 요구를 인가받았는지를 확인하며(단계 S4), 해당 재전송 요구를 인가받았으면 상기 제3단계(S3)의 동작을 다시 수행한다.
그리고, 상기 제4단계(S4)에서 상기 수신측 보드(20-1 ~ 20-N)로부터 재전송 요구를 인가받았지 않았다면, 상기 RAM(13)에 저장시킨 업그레이드 ROM 데이터를판독하여 상기 각 수신측 보드(20-1 ~ 20-N)로 전송하는 동작 수행이 완료되었는지를 확인하며(단계 S5), 상기 RAM(13)의 업그레이드 ROM 데이터 전송이 완료되지 않았으면 계속해서 전송을 수행하며, 상기 RAM(13)의 업그레이드 ROM 데이터 전송이 완료되면 상기 업그레이드 ROM 데이터의 송신에 대한 모든 동작을 종료한다.
한편, 상기 각 수신측 보드(20-1 ~ 20-N) 내에 각각 구비되어 있는 제어부(25-1 ~ 25-N)에서 상기 업그레이드 ROM 데이터의 수신에 대한 모든 동작을 제어하는데, 상기 각 수신측 보드(20-1 ~ 20-N) 내에 각각 구비되어 있는 ROM 데이터 수신부(21-1 ~ 21-N)에서 상기 각 태스킹부(24-1 ~ 24-N)에 의해 설정된 ROM 데이터 통신을 통해 상기 송신측 보드(10)로부터 전송되는 업그레이드 ROM 데이터를 수신한다.
이 때, 상기 각 제어부(25-1 ~ 25-N)에서는 상기 각 ROM 데이터 수신부(21-1 ~ 21-N)로 수신되는 업그레이드 ROM 데이터가 있는지를 확인하며(단계 S6), 해당 수신 업그레이드 ROM 데이터로부터 순서 체크 및 체크섬을 확인한다(단계 S7).
만약, 상기 제7단계(S7)에서 순서 체크 및 체크섬에 에러가 발생하였다면, 상기 송신측 보드(10)로 업그레이드 ROM 데이터 재전송을 요구한다(단계 S8).
반대로, 상기 제7단계(S7)에서 순서 체크 및 체크섬에 에러가 발생하지 않았다면, 상기 송신측 보드(10)로부터 전송되는 업그레이드 ROM 데이터를 상기 각 수신측 보드(20-1 ~ 20-N) 내에 각각 구비되어 있는 RAM(22-1 ~ 22-N)에 저장시키며(단계 S9), 해당 RAM(22-1 ~ 22-N)에 마지막의 수신 업그레이드 ROM 데이터를 저장했는지를 확인한다(단계 S10).
상기 제10단계(S10)에서 상기 RAM(22-1 ~ 22-N)에 마지막의 수신 업그레이드 ROM 데이터를 저장하지 않았다면 계속해서 업그레이드 ROM 데이터를 수신하여 저장하는 동작을 수행하며, 상기 RAM(22-1 ~ 22-N)에 마지막의 수신 업그레이드 ROM 데이터를 저장하였다면 상기 각 수신측 보드(20-1 ~ 20-N) 내에 각각 구비되어 있는 ROM(23-1 ~ 23-N)에 상기 수신 업데이터를 복사할 수 없을 정도로 보드의 부하가 심한지를 확인한다(단계 S11).
상기 제11단계(S11)에서 보드의 부하 상태가 양호하면 상기 RAM(22-1 ~ 22-N)에 저장시킨 수신 업그레이드 ROM 데이터를 상기 ROM(23-1 ~ 23-N)에 복사시켜 주며(단계 S12), 상기 ROM(23-1 ~ 23-N)에 상기 수신 업그레이드 ROM 데이터의 복사가 완료되면 시스템을 재시작하여 정상적으로 수행되는지를 확인한다(단계 S13).
상술한 바와 다르게는, 본 발명의 다른 실시예에 따른 교환기에서 보드 내 ROM의 온라인 프로그래밍 시스템은 PC에 의해 프로그램을 직접 상기 송신측 보드(10) 내에 구비되어 있는 ROM(11)에 업그레이드시킨 후에 ROM 번(Burn) 명령으로써 해당 업그레이드된 ROM(11)에 저장된 ROM 데이터를 상술한 바와 동일한 방법으로 상기 각 수신측 보드(20-1 ~ 20-N) 내에 각각 구비되어 있는 ROM(23-1 ~ 23-N)으로 전송하여 업그레이드시켜 줄 수 있다.
이상과 같이, 본 발명에 의해 PC 또는 외부 장치에 의해 임의의 한 보드의 ROM을 업그레이드시킨 후에 해당 임의의 보드와 통신 프로토콜에 의해 연결된 다른 보드로 해당 업그레이드 ROM 데이터를 전송하여 시스템 동작의 중단없이 각 보드내의 ROM을 업그레이드시켜 줌으로써, ROM 데이터의 교체를 위한 시스템의 정지 시간을 최소화하고 ROM 교체에 수반되는 물리적인 작업을 제거하여 ROM 손상을 막을 수 있고 ROM 데이터 전송 상황을 모니터할 수 있고 오류 발생 시에도 시스템의 동작에는 전혀 영향을 미치지 않는다.

Claims (5)

  1. 송신측 보드에서 업그레이드된 프로그래밍 ROM 데이터를 RAM에 복사하여 수신측 보드로 전송하는 과정과;
    상기 수신측 보드에서 상기 송신측 보드로부터 프로그래밍 ROM 데이터를 수신하여 해당 수신 프로그래밍 ROM 데이터의 순서 체크 및 체크섬을 확인하는 과정과;
    상기 수신측 보드에서 상기 순서 체크 및 체크섬에 에러가 발생한 경우에 상기 송신측 보드로 상기 프로그래밍 ROM 데이터의 재전송을 요구하는 과정과;
    상기 송신측 보드에서 상기 수신측 보드로부터 인가되는 재전송 요구의 유무를 확인하여 상기 RAM에 저장시킨 프로그래밍 ROM 데이터를 재전송하는 과정과;
    상기 수신측 보드에서 상기 순서 체크 및 체크섬에 에러가 발생하지 않은 수신 프로그래밍 ROM 데이터를 RAM에 저장시키면서 해당 저장되는 수신 프로그래밍 ROM 데이터가 최종 데이터인지를 확인하는 과정과;
    상기 수신측 보드에서 상기 RAM의 수신 프로그래밍 ROM 데이터 저장이 완료되면 보드 부하 상태를 확인하여 상기 RAM에 저장된 수신 프로그래밍 ROM 데이터를 ROM에 복사시켜 시스템을 재시작하는 과정을 포함하여 이루어진 것을 특징으로 하는 교환기에서 보드 내 ROM의 온라인 프로그래밍 방법.
  2. 외부 장치 또는 PC에 의해 업그레이드된 프로그래밍 ROM 데이터를 전송하는송신측 보드(10)와;
    상기 송신측 보드(10)로부터 전송되는 프로그래밍 ROM 데이터를 에러 체크하여 저장하는 다수개의 수신측 보드(20-1 ~ 20-N)를 포함하여 이루어진 것을 특징으로 하는 교환기에서 보드 내 ROM의 온라인 프로그래밍 시스템.
  3. 제2항에 있어서,
    상기 송신측 보드(10)와 각 수신측 보드(20-1 ~ 20-N) 간에 프로그래밍 ROM 데이터의 전송을 위한 통신 프로토콜을 교환기의 특성 및 종류에 따라 다르게 구비하는 것을 특징으로 하는 교환기에서 보드 내 ROM의 온라인 프로그래밍 시스템.
  4. 제2항에 있어서,
    상기 송신측 보드(10)는 외부 장치 또는 PC에 의해 업그레이드된 프로그래밍 ROM 데이터를 저장하는 ROM(11)과;
    상기 각 수신측 보드(20-1 ~ 20-N)와 다중 태스킹 환경의 ROM 데이터 통신을 수행하는 태스킹부(14)와;
    상기 각 수신측 보드(20-1 ~ 20-N)로부터 재전송 요구를 인가받고 상기 ROM(11)의 프로그래밍 ROM 데이터 전송을 제어하는 제어부(15)와;
    상기 제어부(15)의 제어에 따라 상기 ROM(11)의 프로그래밍 ROM 데이터를 저장하는 RAM(13)과;
    상기 제어부(15)의 제어에 따라 상기 RAM(13)에 저장된 프로그래밍 ROM 데이터를 상기 태스킹부(14)에 의해 설정된 ROM 데이터 통신을 통해 상기 각 수신측 보드(20-1 ~ 20-N)로 전송하는 ROM 데이터 송신부(12)를 포함하여 이루어진 것을 특징으로 하는 교환기에서 보드 내 ROM의 온라인 프로그래밍 시스템.
  5. 제2항에 있어서,
    상기 각 수신측 보드(20-1 ~ 20-N)는 상기 송신측 보드(10)와 다중 태스킹 환경의 ROM 데이터 통신을 수행하는 태스킹부(24-1 ~ 24-N)와;
    상기 송신측 보드(10)로부터 전송되는 프로그래밍 ROM 데이터를 상기 태스킹부(24-1 ~ 24-N)에 의해 설정된 ROM 데이터 통신을 통해 수신하는 ROM 데이터 수신부(21-1 ~ 21-N)와;
    상기 ROM 데이터 수신부(21-1 ~ 21-N)에서 수신한 프로그래밍 ROM 데이터의 순서체크 및 체크섬을 확인하여 에러 발생 시에 상기 송신측 보드(10)로 프로그래밍 ROM 데이터의 재전송을 요구하며, 해당 수신 프로그래밍 ROM 데이터의 업그레이드를 제어하는 제어부(25-1 ~ 25-N)와;
    상기 제어부(25-1 ~ 25-N)의 제어에 따라 상기 ROM 데이터 수신부(21-1 ~ 21-N)에서 수신한 프로그래밍 ROM 데이터를 저장하는 RAM(22-1 ~ 22-N)과;
    상기 제어부(25-1 ∼ 25-N)의 제어에 따라 상기 RAM(22-1 ~ 22-N)에 저장된 수신 프로그래밍 ROM 데이터로 업그레이드하는 ROM(23-1 ~ 23-N)을 포함하여 이루어진 것을 특징으로 하는 교환기에서 보드 내 ROM의 온라인 프로그래밍 시스템.
KR10-1998-0038780A 1998-09-18 1998-09-18 교환기에서보드내롬의온라인프로그래밍방법및시스템 KR100375915B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-1998-0038780A KR100375915B1 (ko) 1998-09-18 1998-09-18 교환기에서보드내롬의온라인프로그래밍방법및시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-1998-0038780A KR100375915B1 (ko) 1998-09-18 1998-09-18 교환기에서보드내롬의온라인프로그래밍방법및시스템

Publications (2)

Publication Number Publication Date
KR20000020253A KR20000020253A (ko) 2000-04-15
KR100375915B1 true KR100375915B1 (ko) 2003-05-17

Family

ID=19551155

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1998-0038780A KR100375915B1 (ko) 1998-09-18 1998-09-18 교환기에서보드내롬의온라인프로그래밍방법및시스템

Country Status (1)

Country Link
KR (1) KR100375915B1 (ko)

Also Published As

Publication number Publication date
KR20000020253A (ko) 2000-04-15

Similar Documents

Publication Publication Date Title
EP0346946B1 (en) Communication line controller
US5008814A (en) Method and apparatus for updating system software for a plurality of data processing units in a communication network
US7038798B2 (en) Method and apparatus for multi-function processing capable of performing a program downloading using a common single connection, and a medium storing the method
US5416908A (en) Interface between industrial controller components using common memory
KR100375915B1 (ko) 교환기에서보드내롬의온라인프로그래밍방법및시스템
KR100195065B1 (ko) 데이타 통신망 정합장치
CN109995597B (zh) 一种网络设备故障处理方法及装置
KR100325663B1 (ko) 인라인 설비 시스템 및 그 제어 방법
US6724731B1 (en) Radio communication system and control method, and information processing apparatus used therein
US7711862B2 (en) Data processing apparatus and program data setting method thereof
US20040114584A1 (en) Communication system with connectable interface device
KR100195064B1 (ko) 데이타 통신망 정합장치
KR100954899B1 (ko) 인 라인 접속 설정 방법 및 장치 및 그리고 기판 처리 장치및 기판 처리 시스템
US20240184263A1 (en) Effective slave parameter management method and device of communication-based control system
JPH09179947A (ja) Icカード
CN115086579B (zh) 视频矩阵冗余备份方法、装置、终端设备及存储介质
US7529268B1 (en) Multi-point electronic control system protocol
CN101201742A (zh) 主机板在线编程系统及方法
JP3282690B2 (ja) オンライン通信制御ソフトウェア変更方法
KR20030041605A (ko) 통신시스템의 프로그램 원격 업그레이드 장치 및 그 방법
JP3577727B2 (ja) 情報処理装置の管理制御装置
JPH10128693A (ja) ロボット装置の通信インタフェース装置
JPH07230301A (ja) 分散形制御装置
JPH0818572A (ja) 遠方監視制御の端末機アドレス変更方法
CN115964071A (zh) 一种具备历史版本保存功能的软件分区升级方法

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080124

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee