KR100369387B1 - 반도체패키지 및 그 제조방법 - Google Patents
반도체패키지 및 그 제조방법 Download PDFInfo
- Publication number
- KR100369387B1 KR100369387B1 KR10-1999-0065928A KR19990065928A KR100369387B1 KR 100369387 B1 KR100369387 B1 KR 100369387B1 KR 19990065928 A KR19990065928 A KR 19990065928A KR 100369387 B1 KR100369387 B1 KR 100369387B1
- Authority
- KR
- South Korea
- Prior art keywords
- semiconductor chip
- circuit tape
- semiconductor
- input
- semiconductor package
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Wire Bonding (AREA)
Abstract
Description
Claims (10)
- 상면 둘레 근방에 다수의 입출력패드가 구비된 제1반도체칩과;상기 제1반도체칩의 상면에 위치되어 있으며, 상면에 다수의 입출력패드가 구비된 제2반도체칩과;상기 제1반도체칩과 제2반도체칩 사이에 접착된 동시에 그 외주연으로 연장되어 있고, 상기 제2반도체칩의 외주연으로는 일정 크기의 슬롯이 다수 형성되어 있으며, 상기 슬롯의 외주연에는 상기 제1,2반도체칩의 입출력패드와 접속될 수 있도록 다수의 본드핑거가 형성되어 있으며, 상기 본드핑거에 연결되어서는 다수의 볼랜드가 형성된 써킷테이프와;상기 제1,2반도체칩의 입출력패드와 본드핑거를 접속하는 도전성와이어와;상기 제1반도체칩, 제2반도체칩 및 써킷테이프의 윈도우 상면을 봉지하는 봉지재와;상기 써킷테이프의 볼랜드에 융착된 다수의 도전성볼을 포함하여 이루어진 반도체패키지.
- 제1항에 있어서, 상기 제1반도체칩과 제2반도체칩 사이의 써킷테이프에는 상기 제2반도체칩의 넓이만큼 윈도우가 형성된 것을 특징으로 하는 반도체패키지.
- 제1항에 있어서, 상기 슬롯은 내측으로 리드가 연장되어 있고, 상기 리드는제1반도체칩의 입출력패드와 직접 접속되어 있는 것을 특징으로 하는 반도체패키지.
- 제1항에 있어서, 상기 도전성볼은 써킷테이프의 상면 또는 하면에 융착된 것을 특징으로 하는 반도체패키지.
- 제2항에 있어서, 상기 도전성볼이 융착된 면의 반대면인 써킷테이프에는 스티프너가 접착된 것을 특징으로 하는 반도체패키지.
- 제1항 내지 제5항중 어느 한 항에 있어서, 상기 제1반도체칩은 그 측면에도 봉지재가 봉지된 것을 특징으로 하는 반도체패키지.
- 제1항에 있어서, 상기 볼랜드는 써킷테이프의 상면 및 하면으로 오픈된 것을 특징으로 하는 반도체패키지.
- 제7항에 있어서, 상기 반도체패키지는 적어도 2개 이상 적층되어 있되, 첫 번째 반도체패키지의 도전성볼이 두 번째 반도체패키지의 써킷테이프에 형성된 볼랜드에 융착된 것을 특징으로 하는 반도체패키지.
- 중앙에 윈도우가 형성되어 있고, 상기 윈도우의 외주연에는 다수의 리드가형성되고, 상기 리드의 외주연에는 다수의 본드핑거가 형성되며, 상기 리드 및 본드핑거에 연결되어서는 다수의 볼랜드가 형성된 써킷테이프를 제공하는 단계와;상기 써킷테이프의 저면에 제1반도체칩을 접착하고, 상기 제1반도체칩의 입출력패드와 써킷테이프의 리드를 전기적으로 접속하는 단계와;상기 제1반도체칩의 상면인 써킷테이프의 윈도우 중앙에 제2반도체칩을 접착하는 단계와;상기 제2반도체칩의 입출력패드와 써킷테이프의 본드핑거를 도전성와이어로 상호 접속하는 단계와;상기 제1반도체칩, 제2반도체칩 및 써킷테이프의 윈도우 상면을 봉지재로 봉지하는 단계와;상기 써킷테이프의 볼랜드에 다수의 도전성볼을 융착하는 단계를 포함하여 이루어진 반도체패키지의 제조 방법.
- 제9항에 있어서, 상기 제1반도체칩의 입출력패드와 써킷테이프의 리드는 갱본딩 기술에 의해 상호 접속된 것을 특징으로 하는 반도체패키지의 제조 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-1999-0065928A KR100369387B1 (ko) | 1999-12-30 | 1999-12-30 | 반도체패키지 및 그 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-1999-0065928A KR100369387B1 (ko) | 1999-12-30 | 1999-12-30 | 반도체패키지 및 그 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010058578A KR20010058578A (ko) | 2001-07-06 |
KR100369387B1 true KR100369387B1 (ko) | 2003-01-24 |
Family
ID=19633083
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-1999-0065928A KR100369387B1 (ko) | 1999-12-30 | 1999-12-30 | 반도체패키지 및 그 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100369387B1 (ko) |
-
1999
- 1999-12-30 KR KR10-1999-0065928A patent/KR100369387B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR20010058578A (ko) | 2001-07-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6798049B1 (en) | Semiconductor package and method for fabricating the same | |
KR100260997B1 (ko) | 반도체패키지 | |
JP2011101044A (ja) | スタックパッケージ及びその製造方法 | |
KR20030018204A (ko) | 스페이서를 갖는 멀티 칩 패키지 | |
US20060284298A1 (en) | Chip stack package having same length bonding leads | |
KR100369387B1 (ko) | 반도체패키지 및 그 제조방법 | |
KR100401018B1 (ko) | 반도체패키지를 위한 웨이퍼의 상호 접착 방법 | |
KR100400826B1 (ko) | 반도체패키지 | |
KR100443516B1 (ko) | 적층 패키지 및 그 제조 방법 | |
KR100600176B1 (ko) | 반도체패키지 | |
KR20000040586A (ko) | 회로배선이 형성된 기판을 갖는 멀티 칩 패키지 | |
KR100600213B1 (ko) | 반도체패키지 | |
KR100444168B1 (ko) | 반도체패키지 | |
KR100549312B1 (ko) | 반도체패키지 및 그 제조 방법 | |
KR100623317B1 (ko) | 반도체패키지 | |
KR100400827B1 (ko) | 반도체패키지 | |
KR100393101B1 (ko) | 반도체패키지 및 그 제조 방법 | |
KR100729051B1 (ko) | 반도체패키지 및 그 제조 방법 | |
KR100411808B1 (ko) | 반도체패키지 및 그 제조방법 | |
KR100399724B1 (ko) | 반도체패키지 | |
KR100708050B1 (ko) | 반도체패키지 | |
KR100542672B1 (ko) | 반도체패키지 | |
KR100520602B1 (ko) | 반도체칩의 스택킹 구조 | |
KR100542673B1 (ko) | 반도체패키지 | |
KR20020022268A (ko) | 반도체패키지 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130108 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20140103 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20150106 Year of fee payment: 13 |
|
FPAY | Annual fee payment |
Payment date: 20160111 Year of fee payment: 14 |
|
FPAY | Annual fee payment |
Payment date: 20170102 Year of fee payment: 15 |
|
FPAY | Annual fee payment |
Payment date: 20180103 Year of fee payment: 16 |
|
FPAY | Annual fee payment |
Payment date: 20190108 Year of fee payment: 17 |