KR100363428B1 - 적층 투명전극 구조를 구비하는 플라즈마 디스플레이 패널 - Google Patents

적층 투명전극 구조를 구비하는 플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100363428B1
KR100363428B1 KR1019990024944A KR19990024944A KR100363428B1 KR 100363428 B1 KR100363428 B1 KR 100363428B1 KR 1019990024944 A KR1019990024944 A KR 1019990024944A KR 19990024944 A KR19990024944 A KR 19990024944A KR 100363428 B1 KR100363428 B1 KR 100363428B1
Authority
KR
South Korea
Prior art keywords
transparent
dielectric layer
electrode pattern
transparent electrode
electrode
Prior art date
Application number
KR1019990024944A
Other languages
English (en)
Other versions
KR20010004320A (ko
Inventor
박병희
Original Assignee
현대 프라즈마 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 현대 프라즈마 주식회사 filed Critical 현대 프라즈마 주식회사
Priority to KR1019990024944A priority Critical patent/KR100363428B1/ko
Publication of KR20010004320A publication Critical patent/KR20010004320A/ko
Application granted granted Critical
Publication of KR100363428B1 publication Critical patent/KR100363428B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 고정세 PDP에서 투명전극의 면적을 확보하여 휘도를 향상시킬 수 있는 플라즈마 디스플레이 패널에 관한 것으로, 투명기판; 상기 투명기판 상의 각 셀 영역에 분리되어 형성된 제1 투명전극 패턴; 상기 투명전극 상에 형성된 제1 버스전극; 상기 투명기판, 상기 제1 투명전극 패턴 및 상기 제1 버스전극을 덮는 제1 투명 유전층; 상기 제1 투명 유전층 상에 형성되며 상기 제1 투명전극패턴과 중첩되지 않으면서 상기 제1 투명전극패턴을 노출시키는 개구부를 갖고 이웃하는 셀을 연결하는 제2 투명전극 패턴; 상기 제2 투명전극 패턴 상에 형성된 제2 버스전극; 및 상기 제1 투명 유전층, 상기 제2 투명전극 패턴 및 상기 제2 버스전극을 덮는 제2 투명 유전층을 포함하는 플라즈마 디스플레이 패널을 제공한다.

Description

적층 투명전극 구조를 구비하는 플라즈마 디스플레이 패널{PLASMA DISPLAY PANEL HAVING STACKED TRANSPARENT ELECTRODE}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 방전 면적을 보다 증가시킬 수 있는 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널(plasma display panel, 이하 PDP라 함)은 기체 방전시에 발생하는 플라즈마로부터 나오는 빛을 이용하여 문자 또는 그래픽을 표시하는 소자이다. PDP는 현재 활발히 연구되고 있는 LCD(liquid crystal display), FED(field emission display), ELD(electroluminescence display)와 같은 여러 평판형 디스플레이 소자 중에서도 대형화에 가장 적합한 장점을 가지고 있다.
즉, 플라즈마 디스플레이 패널은 40 " 이상의 대형화가 가능하고, 방전에서형성되는 자외선이 형광막을 자극하여 가시광을 발광시키는 포토루미네슨스(photoluminescence) 메카니즘을 이용하기 때문에 CRT 수준의 칼라화가 가능하며, 자기 발광형 표시소자(self-emissive display)로서 160。 이상의 넓은 시야각을 갖는 등 다른 평판 소자에서 찾아볼 수 없는 고유한 장점을 많이 가지고 있다. 이에 따라 차세대 고선명 벽걸이 TV, TV와 PC의 기능이 복합화된 멀티미디어(multimedia)용 대형 표시장치로서 유력시되고 있어, 최근 이에 대한 관심이 고조되고 있다.
PDP는 두께가 3 ㎜ 정도되는 2장의 유리기판을 사용하여 각각의 기판 위에 적당한 전극과 형광체를 도포하고, 두 기판의 간격을 약 0.1 ㎜ 내지 0.2 ㎜로 유지하면서 그 사이의 공간에 플라즈마를 형성하는 방법을 채택하고 있기 때문에 평판으로서 대형화가 가능하다.
또한, PDP에서 가스 방전은 전극간에 전압이 인가되더라도 방전 개시 전압 이하의 인가전압에 대해서는 방전이 일어나지 않는 강한 비선형성을 갖고, 대형 디스플레이의 구동에 필수적인 기능인 기억기능(memory function)이 있어 초대형의 패널에 대해서도 휘도의 저하없이 고화질의 화상을 표현할 수 있다.
플라즈마 디스플레이 패널은 플라즈마를 발생하기 위한 전극이 플라즈마에 직접 노출되어 전도전류(conduction current)가 전극을 통해 직접 흐르는 직류형(DC형)과 전극이 유전체로 덮여 있어 직접 노출되지 않아 변위전류(Displacement Current)가 흐르는 교류형(AC형)으로 구분된다.
종래의 플라즈마 디스플레이 패널은 전면판과 배면판으로 이루어진다.
전면판에는 두개의 평행한 ITO(indium tin oxide) 전극과 ITO 전극의 높은 저항을 보상해 주기 위하여 ITO 전극 상에 저항이 낮은 전극(버스전극)을 형성하고, 이웃하는 ITO 전극 사이의 간격이 큰 곳에는 콘트라스트(contrast)를 높이기 위하여 블랙 스트라이프(black stripe)를 형성한다. 첨부된 도면 도1a 및 도1b는 는 종래의 전면판 전극 형태를 보이는 평면도로서, 도면부호 '10'은 유리 기판, '11'은 ITO 전극, '12'는 버스전극, '13'은 투명 유전층, '14'는 보호막을 나타낸다.
도1a 및 도1b에 도시한 바와 같은 종래의 PDP 구조에서는 고정세 패널 제조시 투명 전극이 차지하는 면적이 작아지게 되므로 휘도가 감소하는 문제점이 있다.
상기와 같은 문제점을 해결하기 위하여 안출된 본 발명은 고정세 PDP에서 투명전극의 면적을 확보하여 휘도를 향상시킬 수 있는 적층 투명 전극을 구비하는 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
도1a는 종래 플라즈마 디스플레이 패널 전면판의 전극 형태를 보이는 평면도,
도1b는 종래 플라즈마 디스플레이 패널 전면판의 전극 형태를 보이는 단면도,
도2a 내지 도2c는 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널 전면판 제조 공정도,
도3은 본 발명의 제2 실시예에 따라 형성된 플라즈마 디스플레이 패널 전면판의 단면도,
도4는 본 발명의 제3 실시예에 따라 형성된 플라즈마 디스플레이 패널 전면판의 단면도,
도5는 본 발명의 제4 실시예에 따라 형성된 플라즈마 디스플레이 패널 전면판의 평면도,
도6은 본 발명의 제5 실시예에 따라 형성된 플라즈마 디스플레이 패널 전면판의 평면도,
도7은 본 발명의 제6 실시예에 따라 형성된 플라즈마 디스플레이 패널 전면판의 평면도,
도8은 본 발명의 제7 실시예에 따라 형성된 플라즈마 디스플레이 패널 전면판의 단면도.
* 도면의 주요부분에 대한 도면 부호의 설명
20: 유리 기판 21, 22: 투명 유전층
A1, A2: 버스 전극 B1, B2: 투명전극
상기와 같은 목적을 달성하기 위한 본 발명은 투명기판; 상기 투명기판 상의 각 셀 영역에 분리되어 형성된 제1 투명전극 패턴; 상기 제1 투명전극 패턴 상에 형성된 제1 버스전극; 상기 투명기판, 상기 제1 투명전극 패턴 및 상기 제1 버스전극을 덮는 제1 투명 유전층; 상기 제1 투명 유전층 상에 형성되며 상기 제1 투명전극패턴과 중첩되지 않으면서 상기 제1 투명전극패턴을 노출시키는 개구부를 갖고 이웃하는 셀을 연결하는 제2 투명전극 패턴; 상기 제2 투명전극 패턴 상에 형성된 제2 버스전극; 및 상기 제1 투명 유전층, 상기 제2 투명전극 패턴 및 상기 제2 버스전극을 덮는 제2 투명 유전층을 포함하는 플라즈마 디스플레이 패널을 제공한다.
상기 제1 투명전극 패턴의 단부는 상기 제2 투명전극 패턴의 단부와 동일면에 위치한다.
상기 제1 투명 유전층 또는 상기 제1 투명유전층 및 상기 제2 투명 유전층 내에 형성된 홀을 더 포함한다.
또한, 상기 목적을 달성하기 위한 본 발명은 투명기판; 상기 투명기판 내에 형성된 제1 버스전극; 상기 제1 버스전극 상의 각 셀 영역에 분리되어 형성된 제1 투명전극 패턴; 상기 투명기판 및 상기 제1 투명전극 패턴을 덮는 제1 투명 유전층; 상기 제2 투명 유전층 내에 형성된 제2 버스전극; 및 상기 제1 투명 유전층 상에 형성되며 상기 제1 투명전극패턴을 노출시키는 개구부를 갖고 이웃하는 셀을 연결하는 제2 투명전극 패턴; 상기 제1 투명 유전층, 상기 제2 투명전극 패턴을 덮는 제2 투명 유전층을 포함하는 플라즈마 디스플레이 패널을 제공한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 전극 구조를 상세히 설명한다.
도2a 내지 도2c를 참조하여 본 발명의 제1 실시예에 따른 PDP 전면판 제조 방법을 상세히 설명한다.
먼저, 도2a 내지 도 2b는 본 발명의 제1실시예에 따른 평면도이고 도 2c는 도 2b의 A-A'선에 따른 단면도로서, 유리 기판(20) 상에 ITO, SnO2등으로 셀 마다 분리된 제1 투명전극(B1) 패턴을 형성하고, 제1 투명전극(B1) 패턴과 상기 유리 기판(20) 상에 제1 버스전극(A1) 패턴을 형성한다.
다음으로, 전체 구조 상에 제1 투명 유전층(21)을 형성하고, 상기 제1 투명 유전층(21) 상에 버스전극 방향으로 이웃하는 셀을 연결하며 제1 투명전극(B1) 패턴과 상기 제2 투명전극 패턴(B2)이 중첩되지 않는 제2 투명전극(B2) 패턴을 형성한다.
이어서, 상기 제2 투명전극 패턴(B2) 상에 제2 버스전극(A2)을 형성한다.
이때, 제1 버스전극(A1)과 제2 버스전극(A2)의 간격이 가능한 크도록 제2 버스전극(A2)의 위치를 고려한다.
이후, 제2 투명유전층(도시하지 않음) 및 보호막(도시하지 않음) 등을 형성하여 전면판 제조 공정을 완료한다.
도3은 본 발명의 제2 실시예에 따라 형성된 플라즈마 디스플레이 패널 전면판의 단면도로서, 투명전극(B1, B2) 형성은 전술한 본 발명의 제1 실시예와 동일하고, 제1 버스전극(A1)은 유리 기판(20) 내에 형성하고, 제2 버스전극(A2)은 제1 투명 유전층(21) 내에 형성한 예를 보이고 있다. 제2 실시예에 따라 투명전극의 형성이 보다 용이해진다. 도3에서 도면부호 '22'는 제2 투명 유전층, '23'은 보호막을 각각 나타낸다.
도4는 본 발명의 제3 실시예에 따라 형성된 플라즈마 디스플레이 패널 전면판의 단면도로서, 투명전극(B1, B2), 버스전극(A1, A2)은 전술한 본 발명의 제2 실시예와 동일하게 형성하고, 제2 투명 유전층(22) 내에 홀(H)을 형성한 상태를 보이고 있다. 이와 같이 투명유전층에 홀을 형성함으로써 방전이 보다 유리기판(20) 가까이에서 일어나도록 할 수 있다. 상기 홀은 제1 투명 유전층(21) 내에도 형성할 수 있다.
도5는 본 발명의 제4 실시예에 따라 형성된 플라즈마 디스플레이 패널 전면판의 평면도로서, 제1 투명전극(B1)을 사각뿐만 아니라 원형 등 다양한 형태로 형성할 수 있음을 보이고 있다.
도6은 본 발명의 제5 실시예에 따라 형성된 플라즈마 디스플레이 패널 전면판의 평면도로서, 전술한 본 발명의 제1 실시예를 보이는 도2b와 같이 투명 전극 및 버스전극을 형성하되, 제1 버스전극(A1) 및 제2 버스전극(A2)을 상, 하 중첩되게 형성하고 제1 버스전극(A1)은 제1 투명전극(B1)과 연결되는 돌출부를 구비하는 예를 보이고 있다.
도7은 본 발명의 제6 실시예에 따라 형성된 플라즈마 디스플레이 패널 전면판의 평면도로서, 사다리 형태의 제2 버스전극(A2)을 형성하여 제2 버스전극의 단선에 따른 문제점을 해결할 수 있는 예를 보이고 있다.
도8은 본 발명의 제7 실시예에 따라 형성된 플라즈마 디스플레이 패널 전면판의 단면도로서, 제1 투명전극(B1) 패턴 단부와 제2 투명전극(B2) 패턴 단부가 동일면에 형성된 상태를 보이고 있다. 제1 투명전극(B1) 패턴 단부와 제2 투명전극(B2) 패턴 단부가 중첩될 수도 있으며, 이에 따라 투명전극의 방전면적을 극대화시키는 것이 가능하다.
이상에서 설명한 본 발명의 실시예에서 제1 및 제2 투명전극은 ITO 또는SnO2등으로 형성한다.
전술한 바와 같이 이루어지는 본 발명은 종래 보다 투명전극의 방전 면적을 증가시킬 수 있어 이에 따른 휘도 증가를 기대할 수 있다. 또한, 이웃하는 셀과 동일한 전극을 갖게 되므로 전기적 반발력에 의해 이웃 셀의 크로스 토크(cross talk)를 자동으로 방지할 수 있다.
이상에서 설명한 본 발명은 전술한 실시예 및 첨부된 도면에 의해 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
상기와 같이 이루어지는 본 발명은 방전 면적의 증가로 인한 휘도 증가를 기대할 수 있다. 또한 이웃하는 셀간의 크로스 토크를 효과적으로 방지할 수 있으며 고정세 패널에서 셀 크기의 감소에도 방전 면적의 변화 없이 개구율을 증가시킬 수 있다.

Claims (12)

  1. 플라즈마 디스플레이 패널에 있어서,
    투명기판;
    상기 투명기판 상의 각 셀 영역에 분리되어 형성된 제1 투명전극 패턴;
    상기 제1 투명전극 패턴상에 형성된 제1 버스전극;
    상기 투명기판, 상기 제1 투명전극 패턴 및 상기 제1 버스전극을 덮는 제1 투명 유전층;
    상기 제1 투명 유전층 상에 형성되며 상기 제1 투명전극패턴과 중첩되지 않으면서 상기 제1 투명전극 패턴을 노출시키는 개구부를 갖고 이웃하는 셀을 연결하는 제2 투명전극 패턴;
    상기 제2 투명전극 패턴 상에 형성된 제2 버스전극; 및
    상기 제1 투명 유전층, 상기 제2 투명전극 패턴 및 상기 제2 버스전극을 덮는 제2 투명 유전층
    을 포함하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 제2 버스전극은 사다리 형상을 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    상기 제1 버스전극 및 상기 제2 버스전극은 서로 중첩하며, 상기 제1 버스전극은 상기 제1 투명전극 패턴과 연결되는 돌출부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,
    상기 제1 투명전극 패턴의 단부는 상기 제2 투명전극 패턴의 단부와 동일면에 위치하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 4 항에 있어서,
    상기 제1 투명 유전층 또는 상기 제1 투명유전층 및 상기 제2 투명 유전층 내에 형성된 홀을 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 플라즈마 디스플레이 패널에 있어서,
    투명기판;
    상기 투명기판 내에 형성된 제1 버스전극;
    상기 제1 버스전극 상의 각 셀 영역에 분리되어 형성된 제1 투명전극 패턴;
    상기 투명기판 및 상기 제1 투명전극 패턴을 덮는 제1 투명 유전층;
    상기 제2 투명 유전층 내에 형성된 제2 버스전극; 및
    상기 제1 투명 유전층 상에 형성되며 상기 제1 투명전극패턴을 노출시키는 개구부를 갖고 이웃하는 셀을 연결하는 제2 투명전극 패턴;
    상기 제1 투명 유전층, 상기 제2 투명전극 패턴을 덮는 제2 투명 유전층
    을 포함하는 플라즈마 디스플레이 패널.
  7. 제 6 항에 있어서,
    상기 제2 버스전극은 사다리 형상을 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제 6 항에 있어서,
    상기 제1 버스전극 및 상기 제2 버스전극은 서로 중첩하며, 상기 제1 버스전극은 상기 제1 투명전극 패턴과 연결되는 돌출부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  9. 제 6 항 내지 제 8 항에 있어서,
    상기 제1 투명전극 패턴의 단부는 상기 제2 투명전극 패턴의 단부와 동일면에 위치하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  10. 제 9 항에 있어서,
    상기 제1 투명 유전층 또는 상기 제1 투명유전층 및 상기 제2 투명 유전층 내에 형성된 홀을 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  11. 제 6 항에 있어서,
    상기 제1 투명전극 패턴은 사각 또는 원 형상을 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  12. 제 6 항에 있어서,
    상기 제1 투명전극 패턴의 단부와 상기 제2 투명전극 패턴의 단부가 중첩되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1019990024944A 1999-06-28 1999-06-28 적층 투명전극 구조를 구비하는 플라즈마 디스플레이 패널 KR100363428B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990024944A KR100363428B1 (ko) 1999-06-28 1999-06-28 적층 투명전극 구조를 구비하는 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990024944A KR100363428B1 (ko) 1999-06-28 1999-06-28 적층 투명전극 구조를 구비하는 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20010004320A KR20010004320A (ko) 2001-01-15
KR100363428B1 true KR100363428B1 (ko) 2002-11-30

Family

ID=19596385

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990024944A KR100363428B1 (ko) 1999-06-28 1999-06-28 적층 투명전극 구조를 구비하는 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100363428B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100892345B1 (ko) * 2006-12-06 2009-04-08 한국전자통신연구원 투명 전자소자용 배선구조물

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04345733A (ja) * 1991-05-22 1992-12-01 Fujitsu Ltd 面放電型プラズマディスプレイパネル
JPH05242811A (ja) * 1992-02-04 1993-09-21 Nec Corp プラズマディスプレイパネル
JPH09167565A (ja) * 1995-12-14 1997-06-24 Pioneer Electron Corp 面放電型プラズマディスプレイパネル
JPH09259767A (ja) * 1996-03-19 1997-10-03 Fujitsu Ltd Ac型pdp及びその駆動方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04345733A (ja) * 1991-05-22 1992-12-01 Fujitsu Ltd 面放電型プラズマディスプレイパネル
JPH05242811A (ja) * 1992-02-04 1993-09-21 Nec Corp プラズマディスプレイパネル
JPH09167565A (ja) * 1995-12-14 1997-06-24 Pioneer Electron Corp 面放電型プラズマディスプレイパネル
JPH09259767A (ja) * 1996-03-19 1997-10-03 Fujitsu Ltd Ac型pdp及びその駆動方法

Also Published As

Publication number Publication date
KR20010004320A (ko) 2001-01-15

Similar Documents

Publication Publication Date Title
US20060226779A1 (en) Plasma display panel
US6445120B1 (en) Plasma display panel with improved structure of discharge electrode and dielectric layer
JP4397865B2 (ja) ディスプレイ装置
KR100363428B1 (ko) 적층 투명전극 구조를 구비하는 플라즈마 디스플레이 패널
US20030020404A1 (en) Method of fabricating a plasma display panel and a front plate of the plasma display panel
US20060255733A1 (en) Plasma display panel
KR100520391B1 (ko) 전극의 단선을 보상할 수 있는 플라즈마 디스플레이 패널
KR100362057B1 (ko) 플라즈마 디스플레이 패널
KR20010058562A (ko) 플로팅 투명 전극을 구비하는 교류형 플라즈마 디스플레이패널
KR100323695B1 (ko) 플라즈마 디스플레이 패널의 전극구조
KR20010058561A (ko) 플로팅 투명 전극을 구비하는 교류형 플라즈마 디스플레이패널
KR100310466B1 (ko) 플라즈마 디스플레이 패널
US6335592B1 (en) Plasma display panel with specific electrode structures
KR100333691B1 (ko) 방전전압감소를위한투명전극을구비하는플라즈마디스플레이패널
KR20010039338A (ko) 플라즈마 디스플레이 패널의 배면판 형성방법
KR20010004095A (ko) 플라즈마 디스플레이 패널의 방전전극
KR100312029B1 (ko) 정전법을이용한플라즈마디스플레이패널의봉착방법
KR100335094B1 (ko) 플라즈마 디스플레이 패널
KR100323696B1 (ko) 플라즈마 디스플레이 패널의 버스전극 구조
KR100829512B1 (ko) 개선된 전극 구조를 갖는 플라즈마 디스플레이 패널 및 그제조방법
KR100447173B1 (ko) 플라즈마 디스플레이 패널
KR20010004100A (ko) 유지구간 중의 휘도 저하를 방지할 수 있는 플라즈마 디스플레이 패널
KR20010004231A (ko) 플라즈마디스플레이패널의 전면판 전극구조
KR20000044670A (ko) 플라즈마 디스플레이 패널 형성 방법
KR20010004313A (ko) 역 버스전극 구조를 갖는 플라즈마 디스플레이 패널 및 그 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20051111

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee