KR100356097B1 - 에러보정하기위한자동턴오프/온장치 - Google Patents

에러보정하기위한자동턴오프/온장치 Download PDF

Info

Publication number
KR100356097B1
KR100356097B1 KR1019950023807A KR19950023807A KR100356097B1 KR 100356097 B1 KR100356097 B1 KR 100356097B1 KR 1019950023807 A KR1019950023807 A KR 1019950023807A KR 19950023807 A KR19950023807 A KR 19950023807A KR 100356097 B1 KR100356097 B1 KR 100356097B1
Authority
KR
South Korea
Prior art keywords
power
peripheral unit
control means
peripheral
coupled
Prior art date
Application number
KR1019950023807A
Other languages
English (en)
Other versions
KR960009756A (ko
Inventor
마이클데이빗랜디스
가브리엘알프레드에드
데이빗마이클브라우닝
Original Assignee
톰슨 콘슈머 일렉트로닉스, 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 톰슨 콘슈머 일렉트로닉스, 인코포레이티드 filed Critical 톰슨 콘슈머 일렉트로닉스, 인코포레이티드
Publication of KR960009756A publication Critical patent/KR960009756A/ko
Application granted granted Critical
Publication of KR100356097B1 publication Critical patent/KR100356097B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
    • G06F1/305Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations in the event of power-supply fluctuations
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B33/00Constructional parts, details or accessories not provided for in the other groups of this subclass
    • G11B33/10Indicating arrangements; Warning arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/142Reconfiguring to eliminate the error
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/36Monitoring, i.e. supervising the progress of recording or reproducing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Quality & Reliability (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Power Sources (AREA)
  • Debugging And Monitoring (AREA)
  • Television Receiver Circuits (AREA)

Abstract

전자 장치에서 자동 에러 보정을 달성하기 위하여, 상기 전자 장치는 제어기(100)를 포함하는데, 상기 제어기(100)는 통신 버스(135)를 통해 적어도 하나의 주변 유닛(105;110;115;120;130)에 결합되어 상기 주변 유닛과 양방향으로 통신하고, 메모리 회로(125)에 결합되어 상기 주변 유닛의 동작 상태 표시 데이타를 저장하며, 전원(140;150)에 결합되어 상기 주변 유닛에 전력을 공급한다. 상기 제어기는 상기 주변 유닛으로부터 동작 상태 데이타를 판독하고 에러 상태를 검출하여 상기 메모리 회로에 상태 표시 데이타를 기록하며(210), 소정의 시간 동안 상기 주변 유닛으로부터 전력을 제거한 다음(220), 상기 전력의 재인가를 후속시킨다. 상기 전원 자체는 또한 모니터되어, 전원 출력에서 에러가 검출되는 경우에, 상기 전원은 상기 문제를 클리어하려는 시도로 턴 오프 및 턴온된다. 상기 방법으로, 외부 리셋 핀을 갖지 않는 주변 유닛은 일시적인 간섭에 기인된 문제들을 클리어하도록 제어기에 의해 리셋될 수 있다. 문제를 클리어하기 위한 소정 회수의 시도(230) 후에도 상기 문제가 존속한다면, 상기 전자 장치는 자동적으로 멈추게 된다(270).

Description

에러 보정하기 위한 자동 턴 오프/온 장치
본 발명은 버스-제어 텔레비전 수상기에 관한 것이다.
현대의 텔레비전 수상기의 설계에는 영상 처리, 영상내 영상(PIP) 처리 및 오디오 처리와 같은 많은 상이한 기능들을 제어하기 위해 디지탈 방식으로 제어되는 칩(즉, 집적 회로)을 점점 더 많이 사용한다. 이 칩들은 통신 버스를 통해 제어기(마이크로프로세서, 마이크로컴퓨터 또는 전용 제어 IC 일 수 있음)에 접속된다. 제어기는 칩으로부터 상태 정보를 판독하고, 칩에 제어 파라메터를 기록하는 기능을 갖는다. 이 방법은 각각의 칩이 주기적으로 판독 또는 기록되는 프로그램 가능한 레지스터를 포함하기 때문에, 제어기와 주변 칩들 사이에서 대량의 데이타 통신을 야기한다. 불행하게도, 상기 레지스터에 저장되는 데이타는 정전기 방전(ESD), 고주파 간섭(RFI), 영상관(키네 아크(Kine arc))내의 고전압 아크, 전원 스파이크(spike) 등과 같은 다양한 소스에 의해 변조(corruption)되기 쉽다. 상기 변조원들 중 어떤 것은 칩이 데이타에 대한 요구에 응답할 때까지 제어기가 대기할 경우 전자 장치가 명령(즉, 록-업(lock-up))에 응답하지 못하게 할 수도 있다. 상기 변조의 다른 결과는 예측할 수 없는 동작을 야기하기 쉬운 무효 데이타를 생성한다.
컴퓨터 업계에서, 특정 종류의 록-업 즉, 마이크로컴퓨터 자체가 프로그램 명령 포인터의 부정확한 계수치에 기인하여 자체의 프로그램 명령에 더 이상 따르지 않는 록업을 방지하기 위해 워치-독(watch-dog) 타이머로 공지된 회로를 사용하는 것이 잘 알려져 있다. 워치-독 타이머는 프리셋 주기를 갖는 하드웨어 타이머이다. 만약 마이크로컴퓨터가 프리셋 주기가 종료하기 전에 워치-독 타이머를 리셋하도록 복귀하지 않으면, 소정의 프로그램 위치에서 마이크로 컴퓨터를 재개하도록 내부 리셋이 개시된다.
많은 칩들은 칩들을 공지 상태에 있게 하기 위해 외부 펄스를 인가하는 리셋 핀을 포함한다는 것 또한 잘 알려져 있다. 불행하게도, 오늘날의 칩들은 매우 복잡하고, 특정 기능을 달성하기 위해 많은 핀들(즉, 단자들)을 요구한다. 상기 칩에서, 핀들은 제조 비용을 가중시키고 일부 제조업자들은 어느 한 핀을 리셋 기능에 전용하는 것을 꺼린다.
자동차용 전자 업계에서, 수선공에게 도움을 주는 진단으로써, 다양한 자동차 제조 공정을 모니터하고 발견된 문제를 표시하는 에러 코드를 저장하는 것도 공지되어 있다.
에러 검출 및 에러 코드 시스템이 전자 수선공에게 데이타를 제공하기 위하여 전자 장치에서 사용될 때, 상기 변조에 의해 기인되는 에러들을 검출하기 쉽고, 상기 정보는 상기 문제를 "클리어"하고자 할 때 제어기에서 사용될 수 있으며, 따라서 수선공에게 서비스 콜할 필요가 없게 한다는 것이 인식되어 있다. 즉, 문제들을 인식하기 위해 사용될 수 있는 상태 데이타는 변질된 칩에 리셋 명령을 발하므로써 "클리어"될 수 있다. 불행하게도 상기한 바와 같이, 현재의 많은 칩들은 외부에서 발생되는 리셋 신호를 수신하기 위하여 리셋 핀과 같은 임의의 수단을 제공하지 않는다.
전자 장치에서 자동 에러 보정을 달성하기 위하여, 상기 장치는 통신 버스를 통해 적어도 하나의 주변 유닛에 결합되어 상기 주변 유닛과 양방향으로 통신하고, 비휘발성 메모리에 결합되어 상기 주변 유닛의 상태 표시 데이타를 저장하며, 전원에 결합되어 상기 주변 유닛에 전력을 공급하는 제어 수단을 포함한다.
상기 제어 수단은 상기 주변 유닛으로부터 상태 데이타를 판독하고, 에러 상태 검출시 상기 메모리 수단에 상기 상태 표시 데이타를 기록하며, 상기 주변 유닛으로부터 소정의 시간 동안 전력을 제거한 다음 상기 전력을 재인가 한다. 상기 제어 수단은 상기 전력이 중단될 때마다 메모리 회로에 저장된 계수치를 증가시키고, 소정의 계수치에 도달될 때, 상기 제어 수단은 상기 장치가 파워 오프 상태로 유지되게 한다.
상기 제어 수단은 또한 전원 자체를 모니터하고, 전원 출력에서 에러를 검출할 때 전원이 파워-온으로부터 파워-오프까지 순환하게 하며 문제를 클리어 하고자 시도할 때 파워-온에 복귀되게 한다.
제1도의 전자 장치는 예컨대 텔레비전 수상기일 수 있지만 본 발명은 이것에 제한되지 않는다. 여기에 사용되는 텔레비전 수상기는 디스플레이 스크린(통칭 TV 세트)을 갖는 텔레비전 수상기일 수도 있고, VCR(비디오 카세트 레코더), VCP(비디오 카세트 플레이어) 및 비디오 디스크 플레이어와 같은 디스플레이 스크린이 없는 텔레비전 수상기일 수도 있다. 제1도의 텔레비전 수상기는 통신 버스(135)를 통해 튜너(105), 비디오 처리 유닛(110), 오디오 처리 유닛(115), PIP 유닛(120), EEPROM(125) 및 편향 유닛(130)과 통신하는 제어기(100)를 포함한다. 튜너(105), 비디오 처리 유닛(110), 오디오 처리 유닛(115) 및 PIP 유닛(120)은 동작 전원 (140)(가끔 런(run) 전원으로 칭해지는)으로부터 전력을 수용한다. 동작 전원 모니터 유닛(145)에 의해 모니터되는 동작 전원(140)의 출력은 라인(146)을 통해 동작 전원(140)의 상태를 표시하는 신호를 제어기(100)에 인가한다. EEPROM(125) 및 편향 유닛(130)은 제어 라인(131)을 통해 제어기(100)의 제어하에 동작하는 이중 스위치(SW1a 및 SW1b)의 정상 폐쇄 접촉부(normally-closed contacts)를 통해 예비 전원(150)으로부터 전력을 수용한다. 스위치(SW1)의 분리부를 사용하는 것은 전류가 EEPROM(135)과 편향 유닛(140) 사이에서 흐르는 것을 방지하며, 리셋 작용을 방해할 수도 있다. 스위치 부를 분리한 다른 이유는 EEPROM(135) 및 편향 유닛(140)이 일부 장치 들에서 상이한 공급 전압으로부터 동작될 수 있다는 것일 수 있다.당업자는 SW1a 및 SW1b가 단순화를 위한 기계적인 스위치로 도시되어 있지만 실제로는 전자식 스위치라는 것을 빨리 인식할 것이다. 예비 전원(150)의 출력은 예비 전원 모니터(155)에 의해 모니터되고, 라인(156)을 통해 제어기(100)에 예비 전원의 상태를 표시하는 신호를 인가한다.
예비 전원(150)은 수신기가 AC 전력 라인에 플러그 접속될 때 전원 전압을 생성한다. 동작 전원은 제어 라인(141)을 통해 턴 오프 및 턴 온 될 수 있지만, 상기 제어 라인(141)이 예비 전원(150)에 대해서는 존재하지 않는다는 것을 주목해라. 그 이유는 제어기(100)가 비록 전원 라인이 단순화를 위해 도시되지 않지만 예비 전원(150)에 의해 또한 전력 공급되고, 따라서 제어기(100)가 예비 전원(150)을 턴 오프함으로써 자체로부터 전력을 제거하게 되기 때문이다. 제어 라인(156)은 인입 AC 전력 라인의 파손을 검출하기 위해 사용된다. 즉, 만약 예비 전원(150)의 출력이 AC 전력 라인 파손에 응답하여 낮아지기 시작하면, 제어기(100)는 라인(156)을 통해 신호를 수신하고 수신기의 순차적인 중단에 대한 임계 데이타를 저장함으로써 응답한다. 제어기(100)는 자체의 전원 라인이 기억 커패시터(도시 생략)에 의해 짧은 시간 동안 지속되기 때문에, AC 전력 파손의 온셋(onset)에서 임계 데이타를 저장하기에 충분한 시간을 갖는다.
제2도는 제어기(100)의 제어 프로그램의 플로우차트이다. 동작 중에, 주변 장치로의 각각의 통신은 수신 장치로부터 확인을 요구한다. 만약 제어기(100)에서 확인이 검출되지 않는다면, 또는 만약 잘못된 데이타가 검출되면, 제2도의 루틴은 단계 200에 들어간다. 대응 에러 코드는 단계 210에서 EEPROM(125)에 기록되고, 모든 장치에 전력을 턴 오프시킴으로써 칩들을 리셋하도록 동작된다(단계 220). 단계 230에서 에러 계수치가 소정의 회수(예컨대, 2) 보다 큰지에 관하여 결정된다. 만약 에러 계수치가 소정의 회수보다 크지 않다면, NO 경로가 취해지고, 에러 계수치가 증가하며(단계 240), 상기 루틴은 전력이 정상 턴온 시퀀스를 통해 모든 장치에 재인가되는 단계 250으로 나아간다. 만약 단계 230에서 에러 계수치가 소정의 회수 보다 크다면, 에러 계수가 0으로 리셋되는 단계 260에서 YES 경로가 취해지고, 루틴은 수신기가 예비 모드로 유지되는 단계 270으로 나아간다.
상기한 바와 같이, 동작 전원(140)의 출력이 또한 모니터 된다. 동작 전원(140)에서 검출된 에러 상태는 또한 제2도의 루틴을 단계 200으로 들어가게 할 것이다. 동작의 한 가지 차이점은 상이한 에러 코드가 저장될 거라는 것이다.
상기 실시예에서, 모든 검출 에러들은 세가지 리셋 시도의 시퀀스로 야기되고, 그 후 상기 리셋 시도가 모든 칩들의 적절한 동작을 복구시키는 데 실패한다면 수신기의 중단을 종료시킨다. 선택적으로, 임의의 에러들이 덜 격변하게 될 수도 있고, 계속해서, 상기 칩들을 리셋하는 세가지 시도 후에, 수신기가 멈추지 않을 거라는 것을 인식할 수 있다. 상기 문제들은 부정확한 PIP 컬러 또는 PIP 틴트(tint), 또는 부정확한 베이스 또는 트레블(treble) 세팅과 같은 오디오 문제들과 같이 사소한 것일 수도 있다. 따라서, 검출된 문제들의 2 레벨 분류는 시청자가 문제를 갖는 수신기를 계속해서 사용할 수 있을지 또는 없을지, 또는 수신기가 전체적으로 중단되어질 수 있는 오상태에 있는지를 검출하도록 셋업될 수 있다.
상기 실시예에서, EEPROM은 상태 데이타를 저장하기 위해 사용되었다. 상기장치가 바람직하게 될 수도 있지만, 그것은 에러를 검출하고 상기 기구를 레셋하기 위해 본 발명에 따른 장치에 대하여 필요한 요소는 아니다.
여기에서 사용되는 용어들 마이크로콘트롤러, 마이크로 프로세서 및 제어기는 본 발명의 목적에 따라 상호 변경될 수 있고 동등한 것으로 생각할 수 있다.
제1도는 본 발명에 따른 전자 장치를 도시하는 블록도.
제2도는 제1도의 제어기용 일부의 제어 프로그램의 플로우차트.
< 도면의 주요 부분에 대한 부호의 설명 >
131,141,156 : 제어 라인
146 : 라인

Claims (7)

  1. 신호들을 처리하는 주변 유닛(105;110;115;120;130)과;
    통신 버스(135)를 통해 상기 주변 유닛(105;110:115:120;130)에 결합되어 상기 주변 유닛과 양방향으로 통신하는 제어 수단(100)을 포함하는 전자 장치에 있어서,
    상기 제어 수단에 결합되고 상기 주변 유닛(105;110;115;120;130)에 결합되어 상기 주변 유닛에 전력을 공급하는 전원 수단(140;150)과;
    상기 제어 수단(100)에 결합되어 상기 주변 유닛의 동작 상태 표시 데이타를 저장하는 메모리 수단(125)을 포함하고,
    상기 제어 수단(100)은 상기 통신 버스(135)를 통한 통신을 통해 상기 주변 유닛(105;110;115;120;130)의 상기 동작 상태 데이타를 결정하고, 에러 상태를 검출할 때 상기 메모리 수단(125)에 상기 동작 상태 표시 데이타를 기록하며;
    상기 제어 수단(100)은 소정의 시간 동안 상기 주변 유닛(105;110;115;120;130)에 대한 전력 공급을 중단한 다음 상기 주변 유닛에 대한 상기 전력의 재인가를 후속시키고;
    상기 제어 수단(100)은 상기 전자 장치의 상기 전력이 중단된 회수의 계수치(에러 계수치)를 상기 메모리 수단(125)에 저장하고;
    상기 제어 수단(100)은 상기 계수치(에러 계수치)가 소정의 회수에 도달할 때 상기 전자 장치를 전력 오프 상태로 유지하도록 하는 것을 특징으로 하는 전자장치.
  2. 제1항에 있어서,
    상기 전원(140;150)은 동작 전원(140)인 것을 특징으로 하는 전자 장치.
  3. 제1항에 있어서,
    상기 전원(140;150)은 예비 전원(150)이고;
    상기 전자 장치는 상기 제어 수단(100)에 결합되는 제어 입력 및 상기 예비 전원(150)과 상기 주변 유닛(130) 사이에 결합되는 주 전도 경로(SW1b)를 구비하고 상기 제어 수단의 제어하에 예비 전력을 상기 주변 유닛(130)에 전달하거나 상기 주변 유닛으로부터 예비 전력을 분리하는 스위치(SW1)를 추가로 포함한 것을 특징으로 하는 전자 장치.
  4. 제3항에 있어서,
    상기 주변 유닛(105,110;115;120;130)은 편향 신호 처리 유닛(130)인 것을 특징으로 하는 전자 장치.
  5. 제1항에 있어서,
    상기 전원 수단(140;150) 및 상기 통신 버스(135)에 또한 결합되는 제2 주변 유닛(105;110;115;120)을 추가로 포함하고;
    상기 제어기(100)는 상기 제2 주변 유닛(105;110;115;120)의 에러 상태를 검출할 때 상기 제2 주변 유닛의 동작 상태 표시 데이타를 저장하게 하고, 상기 계수치가 소정의 회수에 도달할 때 상기 제어 수단은 소정 시간 동안 상기 주변 유닛에 대한 전력 중단 동작을 중단하고, 상기 전력을 상기 제2 주변 유닛으로 재인가하여 후속시키며, 상기 전자 장치를 전력 오프 상태로 유지시키지 않는 것을 특징으로 하는 전자 장치.
  6. 신호를 처리하는 주변 유닛(105;110;115;120)과;
    통신 버스를 통해 상기 주변 유닛에 결합되어 상기 주변 유닛과 양방향으로 통신하는 제어 수단(100)을 포함하는 전자 장치에 있어서,
    상기 제어 수단에 결합되고 상기 주변 유닛(105;110;115;120)에 결합되어 상기 주변 유닛에 전력을 공급하는 전원 수단(140)을 포함하고;
    상기 제어 수단(100)은 상기 통신 버스(135)를 통한 통신을 통해 상기 주변 유닛(105;110;115;120)의 상기 동작 상태 데이타를 결정하고;
    상기 제어 수단(100)은 에러 상태의 검출에 응답하여 소정의 시간 동안 상기 주변 유닛에 대한 전력 공급을 중단시키고 그 다음에 상기 주변 유닛에 대한 상기 전력의 재인가를 후속시키고;
    상기 제어 수단(100)은 상기 전자 장치의 상기 전력이 중단된 회수의 계수치(에러 계수치)를 상기 메모리 수단(125)에 저장하고;
    상기 제어 수단(100)은 상기 계수치(에러 계수치)가 소정의 회수에 도달할때 상기 전자 장치를 전력 오프 상태로 유지하도록 하는 것을 특징으로 하는 전자 장치.
  7. 신호를 처리하는 주변 유닛(105;110;115;120)과;
    통신 버스를 통해 상기 주변 유닛에 결합되어 상기 주변 유닛과 양방향으로 통신하는 제어 수단(100)과;
    상기 제어 수단에 결합되고 상기 주변 유닛(105;110;115;120)에 결합되어 상기 주변 장치에 전력을 공급하는 전원 수단(140)을 포함하는 전자 장치 내에서 상기 주변 유닛을 초기화하는 방법에 있어서,
    상기 주변 유닛(105;110;115;120)의 동작 상태를 결정하는 단계와;
    a) 소정의 시간 동안 상기 주변 유닛에 대한 상기 전력 공급을 중단하고, b) 상기 주변 유닛에 대한 상기 전력 공급을 재개하며, c) 동작 상태 에러 상태가 아직 존재하는 가를 결정하고 상기 에러 상태가 아직까지 존재할 경우 상기 a) 및 b) 단계를 소정 회수 반복함으로써 동작 상태 에러 상태에 응답하는 단계와;
    상기 소정 회수 이후에 상기 동작 상태 에러 상태가 아직 존재할 때 예비 모드로 스위칭하는 단계를 포함하는 것을 특징으로 하는 전자 장치의 주변 유닛 초기화 방법.
KR1019950023807A 1994-08-05 1995-08-02 에러보정하기위한자동턴오프/온장치 KR100356097B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/286,472 US5528749A (en) 1994-08-05 1994-08-05 Automatic instrument turn off/on for error correction
US08/286,472 1994-08-05

Publications (2)

Publication Number Publication Date
KR960009756A KR960009756A (ko) 1996-03-22
KR100356097B1 true KR100356097B1 (ko) 2002-12-16

Family

ID=23098758

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950023807A KR100356097B1 (ko) 1994-08-05 1995-08-02 에러보정하기위한자동턴오프/온장치

Country Status (6)

Country Link
US (1) US5528749A (ko)
JP (1) JPH08153012A (ko)
KR (1) KR100356097B1 (ko)
CN (1) CN1089461C (ko)
GB (1) GB2292238B (ko)
SG (1) SG46948A1 (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2886093B2 (ja) * 1994-07-28 1999-04-26 株式会社日立製作所 障害処理方法および情報処理システム
US6032271A (en) * 1996-06-05 2000-02-29 Compaq Computer Corporation Method and apparatus for identifying faulty devices in a computer system
DE19624140A1 (de) * 1996-06-17 1997-12-18 Philips Patentverwaltung System zum Übertragen von Daten
US6000043A (en) * 1996-06-28 1999-12-07 Intel Corporation Method and apparatus for management of peripheral devices coupled to a bus
US5825708A (en) * 1997-11-18 1998-10-20 Western Digital Corporation Control system for allowing multiple chips of a disk drive to safely assert and de-assert a reset signal on a reset line
DE10121935A1 (de) * 2001-05-05 2002-11-07 Philips Corp Intellectual Pty Rücksetz-Anordnung für einen Mikrokontroller
US20030158700A1 (en) * 2002-11-27 2003-08-21 Forler Joseph Wayne Watchdog arrangement
US7656867B2 (en) * 2003-11-25 2010-02-02 Marcon International, Inc. Serial bus identification circuit for a computer chip enclosed in a stainless steel can
KR100620604B1 (ko) * 2004-07-01 2006-09-19 삼성전자주식회사 텔레비젼 및 그 제어방법
CN100447752C (zh) * 2005-12-06 2008-12-31 联发科技股份有限公司 电子系统以及恢复方法
US8782461B2 (en) * 2010-09-24 2014-07-15 Intel Corporation Method and system of live error recovery
WO2013076530A1 (en) 2011-11-23 2013-05-30 Freescale Semiconductor, Inc. Microprocessor device, and method of managing reset events therefor
CN102521106A (zh) * 2011-12-08 2012-06-27 四川长虹电器股份有限公司 系统故障的监测方法
US9262270B2 (en) 2012-12-28 2016-02-16 Intel Corporation Live error recovery
JP6253277B2 (ja) 2013-06-28 2017-12-27 キヤノン株式会社 画像形成装置
CN109710465A (zh) * 2018-12-29 2019-05-03 出门问问信息科技有限公司 智能手表及其定位模块的初始化方法、装置及电子设备
CN113946532B (zh) * 2021-08-26 2024-05-03 西安空间无线电技术研究所 一种星载1553b控制总线失效保护方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4654821A (en) * 1984-09-26 1987-03-31 Q-Com, Inc, Automatic restart apparatus for a processing system
JP2761924B2 (ja) * 1989-06-08 1998-06-04 キヤノン株式会社 ユニット間通信装置
US5230074A (en) * 1991-01-25 1993-07-20 International Business Machines Corporation Battery operated computer power management system
US5345583A (en) * 1992-05-13 1994-09-06 Scientific-Atlanta, Inc. Method and apparatus for momentarily interrupting power to a microprocessor to clear a fault state
JP3226623B2 (ja) * 1992-09-21 2001-11-05 日本電気株式会社 周辺制御装置、電源制御装置および情報処理システム

Also Published As

Publication number Publication date
SG46948A1 (en) 1998-03-20
CN1119305A (zh) 1996-03-27
US5528749A (en) 1996-06-18
JPH08153012A (ja) 1996-06-11
GB2292238B (en) 1999-05-05
CN1089461C (zh) 2002-08-21
KR960009756A (ko) 1996-03-22
GB2292238A (en) 1996-02-14
GB9515105D0 (en) 1995-09-20

Similar Documents

Publication Publication Date Title
KR100356097B1 (ko) 에러보정하기위한자동턴오프/온장치
KR100190479B1 (ko) 전기/전자스위치의기능감시장치
CN111063290B (zh) 一种驱动电路及驱动方法、显示面板
EP4206697A1 (en) Self-locking and detection circuit and apparatus, and control method
US5831347A (en) Apparatus for determining if the duration of a power failure exceeded predetermined limits
US6363493B1 (en) Method and apparatus for automatically reintegrating a module into a computer system
EP0697791B1 (en) Apparatus for determining if the duration of a power failure exceeded predetermined limits
US5363122A (en) System for controlling a display provided on a car stereo
JPH10105422A (ja) 保護装置の制御回路
KR0181318B1 (ko) 마이크로프로세서의 폭주 방지 회로
JP2000165420A (ja) バスシステム
US6122604A (en) Digital protection circuit for CRT based display systems
CN114464145B (zh) 一种驱动控制电路、移动终端及方法
KR960011281B1 (ko) 불휘발성 메모리 제어 장치
KR0159407B1 (ko) 마이콤 정전 감지 장치
KR0116713Y1 (ko) Dpms가 채용된 모니터의 에러방지회로
KR100344803B1 (ko) 티브이 시스템에서 주변 집적회로부의 리세트 방법
JP3435994B2 (ja) リセット回路
JPH0782096B2 (ja) 使用時間記録装置
KR20020008722A (ko) 순간 정전시 영상 표시 기기의 안정화 방법
CN113470585A (zh) 一种防止lcd屏持续黑屏保护电路及方法
KR200153222Y1 (ko) 카오디오 마이컴의 오동작검출 자동리세트회로
JPH0363782A (ja) Icカードの保護装置
KR20030023925A (ko) 집적회로 구동 제어장치 및 방법
JPH10191192A (ja) 部品交換時期報知装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120903

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20130902

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20140901

Year of fee payment: 13

EXPY Expiration of term