KR100345399B1 - 협대역 종합정보통신망용 시스템 통합 칩 - Google Patents

협대역 종합정보통신망용 시스템 통합 칩 Download PDF

Info

Publication number
KR100345399B1
KR100345399B1 KR1019990062385A KR19990062385A KR100345399B1 KR 100345399 B1 KR100345399 B1 KR 100345399B1 KR 1019990062385 A KR1019990062385 A KR 1019990062385A KR 19990062385 A KR19990062385 A KR 19990062385A KR 100345399 B1 KR100345399 B1 KR 100345399B1
Authority
KR
South Korea
Prior art keywords
data
isdn
channel
bus
peripheral
Prior art date
Application number
KR1019990062385A
Other languages
English (en)
Other versions
KR20010064235A (ko
Inventor
황대환
이종형
박종훈
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR1019990062385A priority Critical patent/KR100345399B1/ko
Publication of KR20010064235A publication Critical patent/KR20010064235A/ko
Application granted granted Critical
Publication of KR100345399B1 publication Critical patent/KR100345399B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • H04L12/40032Details regarding a bus interface enhancer
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • H04L12/40013Details regarding a bus controller

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Telephonic Communication Services (AREA)

Abstract

본 발명은 교환기 이후 단에서 사용자에게 요구되는 대부분의 하드웨어적인 구성요소를 하나의 단일 칩으로 집적화 시키는 협대역 ISDN용 시스템 통합 칩에 관한 것으로, 전체 시스템을 관할하는 프로세서 모듈을 중심으로 ISDN 망 접속을 위한 모듈, 음성 처리를 위한 오디오 코덱 모듈 그리고 외부 PC와 데이터를 교환하기 위한 PC 인터페이스 모듈이 구성되며, ISDN 네트워크 인터페이스 모듈은 ISDN S 참조점과 U 참조점의 규격 및 신호를 처리하는 기능을 갖는 S 인터페이스 정합부와 U 인터페이스 정합부 그리고 ISDN D 및 2개의 B 채널에 직렬 데이터를 전송하기 위한 HDLC 처리부로 구성된다. 오디오 코덱 모듈을 ITU-T G.711 A/u law 64Kbps PCM 음성 신호를 처리할 수 있는 음성 코덱과 DTMF 신호를 처리하는 톤 (Tone) 처리부를 갖는다. PC 인터페이스 모듈은 UART 제어부와 USB 제어부로 이루어진다. 프로세서 모듈은 각각의 모듈을 관장하는 기능을 갖으며, 서비스 응용에 따르는 프로그램 수행을 위한 캐쉬 (Cache), 메모리 제어부, DMA 제어부, 인터럽트 제어부 및 타이머 등으로 구성된다.

Description

협대역 종합정보통신망용 시스템 통합 칩{System union chip for Narrow Band Integrated Services Digital Network}
본 발명은 협대역 종합정보 통신망의 종단말 장치의 제어 시스템에 관한 것으로 특히, 교환기 이후 단에서 사용자에게 요구되는 대부분의 하드웨어적인 구성요소를 하나의 단일 칩으로 집적화 시키는 협대역 ISDN용 시스템 통합 칩에 관한 것이다.
일반적으로, 전자 통신분야의 눈부신 발전에 힘입어, 전 세계는 인터넷이라는 대단위 사이버 네트워크로 연결되고 있으며, 이러한 사이버 네트워크는 정보의 공유라는 차원을 벗어나 점차 생활의 일부분으로 자리잡아 나가고 있는 실정이다.
상술한 인터넷의 교량 역할을 수행하는 것이 통신망인데, 공중 통신망 혹은 PSTN(Public Switched Telephone Network)으로 지칭되는 종래의 통신방식에서 점차 음성 및 데이터의 통합 제공이 가능한 네트워크인 협대역 ISDN (Narrow Band Integrated Services Digital Network: 이후 N-ISDN으로 칭 함)은 현재 국내외에서 기간 망으로서의 역할을 상당 부분 수행하고 있다.
특히, 일본과 유럽 등지에서는 이 네트워크 기반 위에서의 상용 서비스가 안정되게 제공되고 있는 실정이다. 또한 국내의 경우도 N-ISDN 네트워크가 일부 구축되어 있으며, 현재 기존 전화와 모뎀 (modem)서비스를 대체하기 위한 상용 서비스가 개시되고 있는 실정이다.
이러한, 국제 표준 네트워크인 ISDN은 망 접속을 통해 동시에 두개의 64Kbps의 음성 및 데이터 통신이 가능하며, 하나의 가입자 인터페이스에 최대 8개까지의 단말을 연결하여 사용할 수 있는데, 일반적으로 음성통신의 경우 아날로그 신호는 단말 또는 네트워크를 통해 8비트의 PCM 신호로 변환되며, 그 8비트의 신호는 64Kbps의 대역을 갖고, ISDN의 기본 가입자 접속 규격(BRI: Basic Rate Interface)인 2xB 채널 중 하나의 64Kbps 채널로 실리게 된다.
따라서, 사용자가 N-ISDN상에서 통신 서비스를 제공받기 위해서는 첨부한 도 1에 도시되어 있는 바와 같은 네트워크 접속 관련 기능이 구현되는 단말기를 사용하여야 하는데, 각 기능 참조점(functional reference point)의 특징을 살펴보면 다음과 같다.
첨부한 도 1에서 "U"로 표시되는 기능 참조점은 교환기와 가입자가 직접 접속하는 부분으로 데이터의 신호 감쇄 보상, 망 동기 등과 같은 물리적인 계층에 관련된 내용을 담당하며, "S"로 표시되는 기능 참조점은 물리계층, 데이터의 올바른 전송 그리고 라우팅 (routing) 기능 등에 해당하는 ISO의 계층1, 2 그리고 3의 기능을 담당한다.
상기 S 참조점을 통해 N-ISDN용 통신단말이 직접 접속되며, 기존 PSTN 전화 G3 팩스와 같은 N-ISDN용이 아닌 단말은 "R"로 표시되는 기준점을 통해 접속되는 구조를 갖는다.
즉, 첨부한 도 1에서 보듯이, N-ISDN에서 통신을 하기 위해서는 네트워크의 기능 참조점에 관련된 개별 기능을 구현하여야 하며, 그 외, 사용자의 요구에 따라 제 1단말장치(TE1: terminal equipment 1) 또는 터미널 어덥터(TA: terminal adapter) 기능을 별도로 갖고 있어야 한다.
N-ISDN에서 통신 서비스를 제공하는 기존의 방법은 교환기와 사용자 통신단말간의 접속 기능을 갖는 망 종단장치(NT: Network termination)를 별도의 하드웨어로 구성하고, 상기 망 종단장치(NT)의 S 참조점에 N-ISDN 전화 또는 데이터 단말에 해당하는 장치를 접속하여, 통신을 하는 것이다.
그 외 현재 대부분의 사용자가 보유하고 있는 일반 전화 같은 비 N-ISDN용 단말을 사용하기 위해서는 R 참조점에 해당하는 기능을 아울러 갖고 있어야 유연한 통신 서비스가 가능하다.
그러나, 현재 국내외에 이와 관련된 기술 및 장치는 각 참조점에 따르는 기능을 별도의 하드웨어를 사용하여 구성하는 방식을 채택하고, 각 기능을 구현하기 위해 개별 소자로 상용화된 칩을 사용하여 설계, 제작하고 있으며, 이와 같은 종래의 방식은 각 기능에 따르는 장치를 구현할 때, 장치의 중복 및 기능 최적화가 어려워 사용자 측면에서 최적의 기능을 저렴한 가격에 공급하는 장치의 개발이 어려운 단점을 갖고 있다.
또한, 사용자의 측면에서 전화 및 인터넷과 같은 데이터 통신 서비스를 제공하기 위해 필요한 장치의 구성요소는 상기에 언급한 개별 망 접속 기능, 단말장치(TE1) 기능과 터미널 어덥터(TA)의 기능 등이 필요하며, 특히 데이터 범용 PC를 사용한 통신 서비스를 지원하기 위해서는 PC와 데이터를 교환할 수 있는 기능 역시 내장하고 있어야 한다.
따라서, N-ISDN에서 일반 전화 및 인터넷 서비스를 포함하는 데이터 통신을 지원하기 위한 N-ISDN 단말의 하드웨어 구성은 현재 단말 구성을 위한 개별 소자를 이용하여, 원하는 서비스 시스템을 설계 및 구현하고 있다.
그러나, 이와 같은 구현 방법은 일반적인 용도로 제작 및 양산된 칩을 사용함에 따라 전체 단말 시스템의 가격 측면에서 단점을 갖고, 그 기능 역시 최적화 되기 힘들다는 문제점을 내포하고 있다.
상술한 바와 같은 종래 기술의 문제점을 해소하기 위한 본 발명의 목적은 교환기 이후 단에서 사용자에게 요구되는 대부분의 하드웨어적인 구성요소를 하나의 단일 칩으로 집적화 시키는 협대역 ISDN용 시스템 통합 칩을 제공하는 데 있다.
도 1은 기능 참조점에 따른 N-ISDN의 통신 요소,
도 2는 본 발명에 따른 N-ISDN 시스템 통합 칩의 구성 예시도,
도 3은 N-ISDN용 시스템 통합 칩의 응용 예시도,
도 4는 복합형 ISDN 전화모드(인터넷, ISDN 전화 및 기존 PSTN 통신 단말 사용)를 위한 칩의 응용 예시도,
도 5는 ISDN 종 단말기 어덥터로서의 응용을 위한 구성 예시도,
도 6은 NT(Network Terminator)으로 시스템 통합 칩을 사용하는 응용 예시도이다.
이하, 첨부한 도면을 참조하여 본 발명에 따른 바람직한 실시예를 살펴보기로 한다.
도 2는 본 발명에 따른 N-ISDN 시스템 통합 칩의 구성 예시도로서, 시스템 버스(SB)상에서 데이터의 전달시 충돌을 방지하기 위한 시스템 버스제어를 담당하는 버스 중개기(200)와, 상기 시스템 버스(SB)에 연결되어 있으며 내부와 외부에 구비되는 메모리(1)를 억세스하여 쓰기 및 읽기 동작을 수행하는 메모리 제어부(2)와, 상기 시스템 버스(SB)에 연결되어 있으며 상기 메모리 제어부(2)를 통해 억세스되어진 각종 데이터 및 운영프로그램에 의해 시스템을 제어하는 CPU(100)와, 특정 조건의 발생시 상기 CPU(100)의 동작을 중지 혹은 취소시키는 데이터를 연결되어 있는 시스템 버스(SB)를 통해 상기 CPU(100)측으로 전달하는 인터럽트 제어부(110)와, 외부의 주변기기들과 데이터 송수신을 위한 주변버스(PB)와 상기 시스템 버스(SB)간의 데이터 송수신을 위한 점점 기능을 수행하는 주변기기 접속부(3)와, 상기 주변버스(PB)에 연결되며 외부에 구비되어 있는 컴퓨터와 내부 구성요소들간의 데이터 통신을 수행하도록 하는 PC접속부(4)와, 상기 주변버스(PB)에 연결되며 외부에 구비되어 있는 핸드셋과 같은 특정 장비와 데이터 통신을 수행하기 위한 핸드셋 접속부(6)와, 통상적인 시분할 방식의 통신장치(화상전화기, 다이얼링 톤 데이터 발생장치, POTS 전화기)가 연결되는 TDM(Time Division Multiplexing) 버스 제어부(600)와, ISDN교환기와 연결되며 ISDN망을 통한 데이터의 송수신을 담당하는 기능 참조점 접속부(7), 및 상기 주변버스(PB)와 기능 참조점 접속부(7)사이에 연결되어 상기 주변버스(PB)를 통해 전달되는 데이터를 상기 기능 참조점 접속부(7)측으로 전달하고 역으로 상기 기능 참조점 접속부(7)에서 수신되는 ISDN망 통신 데이터를 상기 주변버스(PB)를 통해 각 주변기기측으로 전달하며, 상기 TDM 버스 제어부(600)와 핸드셋 접속부(6)에 연결되어 있는 주변장치와 ISDN망을 연결할 수 있도록 데이터의 변환을 수행하는 ISDN통신 채널 제어부(5)로 구성되어 있다.
상술한 바와 같이 구성되는 본 발명에 따른 N-ISDN 시스템 통합 칩의 구성에서 블록으로 처리된 각 부분의 세부 블록 구성을 살펴보면, 참조번호 1로 표시되는 메모리는 통상 EPROM(10)과 DRAM(11)으로 구성되며, 참조번호 2로 지칭되는 메모리 제어부는 상기 시스템 버스(SB)와 상기 EPROM(10)과 DRAM(11)으로 구성되는 메모리(1) 사이에 연결되며 상기 메모리(1)의 데이터 억세스상태를 제어하는 외부메모리 제어부(12)와, 직접 메모리 엑세스 보드(이하, DMA라 칭함) 제어부(130) 및 고속 메모리인 캐쉬(13)로 구성된다.
또한, 참조번호 3으로 지칭되는 주변기기 접속부는 외부의 모니터 혹은 키패드 등과 같은 입출력장치와 연결되는 주변 인터페이스 제어부(300)와, 상기 주변버스(PB)와 시스템 버스(SB)간의 데이터 송수신을 위한 점점 기능을 수행하는 주변 버스 브릿지(210)로 구성되어 진다.
또한, 참조번호 4로 지칭되는 PC접속부는 PC와 직렬 데이터 통신을 통한 데이터의 송수신을 담당하는 USB(Universal Serial Bus)(510)와, PC와 비동기 통신 방식을 통한 데이터의 송수신을 담당하는 UART(Universal Asynchronous Receiver/Transmitter)(520)으로 구성된다.
또한, 참조번호 6으로 지칭되는 핸드셋 접속부는 주변접속기기가 표준안 G.711에 따른 데이터 처리를 요하는 경우 ISDN망 관련 데이터의 포맷과 표준안 G.711에 따른 데이터 포맷간의 데이터 변환을 수행하는 G.711 코덱(710)과, 다이얼링 톤을 발생시키는 톤 발생부(700)로 구성된다.
또한, 참조번호 7로 지칭되는 기능 참조점 접속부(7)는 회선 인터페이스로 S 인터페이스 및 U 인터페이스를 모두 제공하도록, 'U' 기능 참조점의 역할을 수행하는 U 전송기(310)와, 'S/T' 기능 참조점의 역할을 수행하는 S/T 전송기(320)로 구성된다.
마지막으로, 참조번호 5로 지칭되는 ISDN통신 채널 제어부는 2B+D 채널로 표시되는 ISDN채널 중 제 1사용자 데이터 채널(B1)의 HDLC(High Level Data Link Control) 기능을 제공하는 B1채널 HDLC(412)와, 제 2사용자 데이터 채널(B2)의 HDLC 기능을 제공하는 B2채널 HDLC(413)와, 상기 B1채널 HDLC(412)와 B2채널 HDLC(413)의 동작을 제어하며 상기 TDM 버스 제어부(600)와 G.711 코덱(710)을 통한 데이터 송수신시 채널을 할당하기 위한 B채널 스위칭부(410)와, 호 제어용Q.931데이터를 포함하는 D 채널 데이터들에 대한 HDLC 기능을 제공하는 D채널 HDLC(411), 및 상기 기능 참조점 접속부(7)와 B채널 스위칭부(410)와 D채널 HDLC(411) 및 주변버스(PB)등에 연결되어 있으며 2B+D 채널에 실리는 데이터 및 각종 통신 데이터를 다중화하는 채널 데이터 다중화부(400)로 구성된다.
상기와 같이 구성되는 본 발명에 따른 N-ISDN 시스템 통합 칩의 구성상의 특징은 상기 UART(520)와 USB(510)에서 요구하는 데이터 참조 클럭 신호와 CPU(100)에서 사용하는 클럭은 별도의 기능 군의 동작을 위한 기준 클럭이나, 본 고안은 다수 클럭의 사용으로 인한 구성의 복잡도를 낮춰, 효율적으로 구성하기 위해, 48MHz의 클럭을 CPU(100)와 UART(520) 그리고, USB(510)에서 공유하여, 사용 처리하도록 한 것이다.
이 48MHz 클럭은 12Mbits/s 고속의 데이터 직렬 전송을 위해 USB가 필요로 하는 기준 클럭이며, 이 클럭을 UART(520)를 사용할 경우, 비동기 통신 방식을 사용하는 UART(520)의 전송 오차를 만족하여, 최대 230.4Kbits/s로 PC와 데이터 직렬 교환이 가능하다. 즉 이와 같이 UART(520) 또는 USB(510)를 통해 입력된 사용자 데이터는 통합 칩에 포함된 상기 처리부(510, 520)를 통해, 8비트 병렬 데이터로 변환되며, 이 데이터는 인터럽트 방식에 의해 CPU(100)가 갖고 있는 DRAM(11)에 저장된다.
이때, 다양한 기능을 처리하는 CPU(100)의 부하를 경감시키기 위해, DMA를 사용할 수 있도록 한다. CPU(100)와 DMA제어부(130)를 통해 DRAM(11)에 저장된 사용자 정보는 접속된 채널의 수에 따라, 하나의 B 채널 또는 2개의 B 채널 모두를 사용할 수 있으며, 접속된 채널 정보에 따라 사용자 정보는 B1, B2 HDLC(412, 413)를 통해 직렬 데이터의 형태로 변환된 후, 참조번호 310과 320으로 지칭되는 기능 참조점 접속부(7)를 통해 전송된다. 이때, DRAM(11)에 저장된 사용자 정보는 CPU(100) 또는 DMA제어부(130)를 이용하여, 개별 HDLC로 전달할 수 있다.
그 외 시스템 통합 칩은 동작 모드에 따라 송수화 갑, TDM 버스 제어부(600) 그리고 PC 등에서 입력되는 다수의 사용자 정보를 N-ISDN의 2B + D 채널에 실어 보내기 위한 B 채널 스위치(410)와 채널 데이터 다중화부(400)를 갖고 있다.
또한, 고안한 칩을 사용하여, 최소한의 구성요소로 N-ISDN 통신단말을 설계할 수 있도록 통신단말에서 요구하는 일반적인 구성요소인 인터럽트 제어기(110), 타이머(120), GPIO(General Purpose Input/Output; 미도시) 그리고, EPROM(10), SRAM(13), DRAM(11) 등을 직접 연결하여 사용할 수 있는 외부 메모리 제어부(12)를 갖는다.
또한, CPU(100)의 동작의 효율적인 운용을 위해 메모리, DMA 같은 고속의 데이터 교환이 필요한 부분은 시스템 버스를 사용하고, 그 외는 별도의 버스를 구성하여, 파이프라인 방식으로 데이터가 처리되도록 하였다.
이하에서는 첨부한 도면을 참조하여 본 발명을 적용한 사례를 살펴보기로 한다.
도 3은 N-ISDN용 시스템 통합 칩의 응용 예시도 이고, 도 4는 복합형 ISDN 전화모드(인터넷, ISDN 전화 및 기존 PSTN 통신 단말 사용)를 위한 칩의 응용 예시도이며, 도 5는 ISDN 종 단말기 어덥터로서의 응용을 위한 구성 예시도이고, 도 6은 NT(Network Terminator)으로 시스템 통합 칩을 사용하는 응용 예시도이다.
첨부한 도면중 도 3과 도 4에서 ''로 묶인 참조번호는 첨부한 도 2에 도시되어 있는 구성요소의 참조번호이며, 주변장치와 연결관계를 나타내기 위한 것이다. 첨부한 도면중 도 5와 6에는 동일하게 적용되므로 생략한다.
따라서, 첨부한 도 3 내지 도 6에 도시되어 있는 바와 같이 종래 복잡한 장치 및 구성 요소가 필요하였던, N-ISDN 통신 장치는 극히 간단한 형상을 갖게 된다.
이와 같은 기능을 제공하는 N-ISDN용 시스템 통합 칩을 사용하여 가능한 통신의 유형과 접속 가능한 단말의 형태는 다음과 같다.
첫번째는 N-ISDN 전화기로 기존 PSTN 음성 전화와 같은 음질(3.4KHz, 64Kbits/s, A/u law PCM) 통화를 위해 전화 송수화 갑만을 연결하여 통신이 가능하다. 또한, 기존 전화 및 팩스는 본 특허에 따르는 장치가 갖고 있는 R 참조점에 해당 장치를 직접 접속하여, 음성 통화 및 팩스의 통신이 가능하다. 마지막으로 N-ISDN의 기본 가입자 정합 속도 (BRI: Basic Rate Interface, 2xB, 128Kbits/s)로 인터넷 등의 데이터 통신을 위해 범용 PC가 접속되며, PC와 시스템 칩간의 직렬 데이터 교환 경로를 통해, 사용자는 자신의 PC에서 인터넷을 포함하는 모든 데이터 통신 서비스를 제공받을 수 있다.
또한, PC나 핸드셋 등등 각종 주변 디바이스들이 본 발명에 따른 N-ISDN 통합칩의 단자에 직접 연결되는 것만으로도 ISDN 통신망과 결합되는 것을 알 수 있다.
이하에서는 통합칩의 개별 기능 블록의 동작을 통신 서비스 유형에 따라 설명하면 다음과 같다.
첫 번째 단순 전화 통화를 하는 경우이다. 이 전화통신 모드는 접속되는 장치의 유형에 따라 단순 전화 송수화 갑(handset)만을 연결하는 N-ISDN 전화 모드와 기존 전화기를 연결하여 사용하는 모드가 있다.
N-ISDN 전화모드는 도 2에 도시되어 있는 바와 같이 전화 송수화 갑이 G.711 코덱(710)에 연결되어 아날로그 음성신호를 디지털 신호로 변환하며, 역으로 상대 통신단말에서 입력된 디지털 PCM(Pulse Code Modulation) 신호를 아날로그로 변환하여 송수화 갑으로 전달한다.
이때의 전체 동작은 우선 사용자가 통화를 위해 후크 오프(Hook off) 한 후, G.711 코덱(710)에 연결된 톤 발생부(tone generator)(700)에서 발신음을 생성한다. 이 발신음을 들은 사용자는 통합칩의 주변 장치 제어부(peripheral interface controller)(300)에 연결되는 키패드를 사용하여 전화번호를 입력하면, 이 전화번호는 입력되는 순서에 따라 동일한 접속부에 연결되는 LCD를 통해 표시된다.
전화번호의 입력이 완료되면, 해당 전화번호는 전체 시스템을 관할하는 CPU(100)에 의해 해석 및 처리되어, 네트워크간의 ITU-T Q.921/Q.931 호 처리를 위해 칩 내부의 D채널 HDLC(411)로 보내진다. 상기 D채널 HDLC(411)는 단-대-망(end to network) 호 처리를 위한 데이터 링크 계층의 정보를 전송하는 기능을 갖으며, 직렬 동기 통신을 위한 시작/종결 플래그(flag) 생성 기능, 전송 오류 제어 처리를 위한 CRC-16 처리 기능과 제로 비트 삽입 및 축출 기능에 따라 병렬 데이터를 표준안 Q.921에 따르는 데이터 형태로 변환 처리하는 기능을 갖는다.
단-대-망 호 처리 후, 교환기를 통해 상대 단말과 접속이 완료되면, 송수화 갑을 통해 음성 통화가 이루어진다. 이것은 통합 칩을 사용하여 N-ISDN 전화를 사용하는 예로, 그 외 PSTN 기존 전화의 사용은 t/r인터페이스(820)를 통해 접속되며, 기존 전화를 통해 입출력되는 아날로그 신호는 통합 칩 외부의 코덱(810)을 통해 TDM(Time Division Multiplexor) 버스 제어부(600)에 연결된다.
이 TDM 버스는 64Kbits/s의 대역폭을 갖는 음성 신호를 N-ISDN이 갖는 2B+D 채널에 접속하는 기능을 갖으며, 기존 전화에서 입력되는 전화 번호는 DTMF (Dual-Tone Multi-Frequency) 신호 해석을 거쳐, CPU(100)에서 D 채널을 사용하는 단-대-망 호처리 정보로 변환된다. 그 외 음성 신호의 경로는 N-ISDN 전화의 경우와 동일하다.
통합 칩이 갖는 TDM 버스 제어부(600)는 상기에 기술되었듯이 N-ISDN이 아닌 통신 장치를 접속하는 기능 이외에 다른 용도로 사용할 수 있다. 즉, 이 경로는 POTS(Plain Old Telephone service) 전화기 이외에 G3 팩스 등을 연결하여 사용할 수 있으며, 최대 128Kbits/s의 전체 대역을 사용하는 A/V(Audio/Visual) 코덱(830)을 연결하여 영상 전화를 구성하는데도 사용할 수 있다.
영상전화의 사용은 외부에 연결된 영상 및 오디오 처리부에서 생성된 신호를 ITU-T의 H.221 다중화 규격에 부합되는 신호 형태로 접속하여 이루어지며, 사용자의 요구에 따라 B채널 하나에 해당하는 64Kbits/s 또는 2xB (128Kbits/s) 모두를 사용할 수 있다. 하나의 H.221 프레임 형태로 다중화된 오디오 및 영상 신호는 TDM버스의 경로를 통해 하나 또는 2개의 B 채널에 신호가 실려, 네트워크를 통해 연결된 상대 단말에 전송된다.
인터넷과 같은 데이터 통신을 의해 본 고안은 범용 PC와 데이터를 교환하기 위한 접속 처리부(4)를 갖으며, PC에서 지원하는 직렬 통신장치의 유형에 따라 UART(520), USB(510)를 선택적으로 사용할 수 있다.
일반 PC와 연동하여 데이터 통신을 하기 위해 고안한 통합칩의 구성요소가 동작하는 행태는 다음과 같다. 인터넷, 전자 우편과 같은 데이터 서비스를 요구하는 사용자는 자신이 보유한 PC에 내장된 직렬 통신기 (UART 또는 USB)를 통해 데이터 통신을 위한 접속을 요구한다.
접속 요구는 직렬 통신기로부터 입력된 착신 단말의 전화 번호 및 착신 식별자 정보이며, 이것은 통합칩의 CPU에서 해석을 거쳐, 위에 기술한 전화 접속 형태와 동일하게 네트워크 회선 요구 및 접속을 위한 Q.921/Q.931 단-대-망 호 처리 절차가 D 채널 제어기와 N-ISDN 접속 처리부인 S 인터페이스(320)와 U 인터페이스(310)를 통해 이루어진다.
상기 D채널을 통한 회선 접속은 사용자의 통신 대역폭 요구에 따라 B (64Kbits/s), 2xB (128Kbits/s)를 사용할 수 있다. 최대 128Kbits/s에 해당하는 비교적 고속의 데이터 통신을 위해 본 고안이 포함하고 있는 UART(520)는 최대 230.4Kbits/s의 직렬 데이터 송수신을 처리하도록 하며, USB(510)는 기타 N-ISDN의 통신과 별도의 독단적인 데이터 교환 응용을 고려하여, 최대 12Mbits/s까지의 버스트 데이터 교환이 가능한 경로를 제공한다.
상술한 바와 같이 동작하는 본 발명에 따른 협대역 ISDN용 시스템 통합 칩을 제공하면, 전체 통신단말의 구성이 대폭 단순화되는 효과를 갖으며, 저가의 통신단말을 구현할 수 있으며, N-ISDN 통신에 필요한 기능이 최적화된 단말을 구성할 수 있다는 이점을 갖는다.

Claims (6)

  1. 시스템 버스 상에서 데이터의 전달시 충돌을 방지하기 위한 시스템 버스제어를 담당하는 버스 중개기와;
    상기 시스템 버스에 연결되어 있으며 내부와 외부에 구비되는 메모리를 억세스하여 쓰기 및 읽기 동작을 수행하는 메모리 제어부와;
    상기 시스템 버스에 연결되어 있으며 상기 메모리 제어부를 통해 억세스되어진 각종 데이터 및 운영프로그램에 의해 시스템을 제어하는 CPU와;
    특정 조건의 발생시 상기 CPU의 동작을 중지 혹은 취소시키는 데이터를 연결되어 있는 시스템 버스를 통해 상기 CPU측으로 전달하는 인터럽트 제어부와;
    외부의 주변기기들과 데이터 송수신을 위한 주변버스와 상기 시스템 버스간의 데이터 송수신을 위한 점점 기능을 수행하는 주변기기 접속부와;
    상기 주변버스에 연결되며 외부에 구비되어 있는 컴퓨터와 내부 구성요소들간의 데이터 통신을 수행하도록 하는 PC접속부와;
    상기 주변버스에 연결되며 외부에 구비되어 있는 핸드셋과 같은 특정 장비와 데이터 통신을 수행하기 위한 핸드셋 접속부와;
    통상적인 시분할 방식의 통신장치가 연결되는 TDM 버스 제어부와;
    ISDN교환기와 연결되며 ISDN망을 통한 데이터의 송수신을 담당하는 기능 참조점 접속부; 및
    상기 주변버스와 기능 참조점 접속부사이에 연결되어 상기 주변버스를 통해 전달되는 데이터를 상기 기능 참조점 접속부측으로 전달하고 역으로 상기 기능 참조점 접속부에서 수신되는 ISDN망 통신 데이터를 상기 주변버스를 통해 각 주변기기측으로 전달하며, 상기 TDM 버스 제어부와 핸드셋 접속부에 연결되어 있는 주변장치와 ISDN망을 연결할 수 있도록 데이터의 변환을 수행하는 ISDN통신 채널 제어부를 포함하여 하나의 단일 칩에 내장되는 것을 특징으로 하는 협대역 ISDN용 시스템 통합 칩.
  2. 제 1 항에 있어서,
    상기 주변기기 접속부는 외부의 모니터 혹은 키패드 등과 같은 입출력장치와 연결되는 주변 인터페이스 제어부와;
    상기 주변버스와 시스템 버스간의 데이터 송수신을 위한 점점 기능을 수행하는 주변 버스 브릿지로 구성되는 것을 특징으로 하는 협대역 ISDN용 시스템 통합 칩.
  3. 제 1 항에 있어서,
    상기 PC접속부는 PC와 직렬 데이터 통신을 통한 데이터의 송수신을 담당하는 USB(Universal Serial Bus)와;
    PC와 비동기 통신 방식을 통한 데이터의 송수신을 담당하는 UART(UniversalAsynchronous Receiver/Transmitter)으로 구성되는 것을 특징으로 하는 협대역 ISDN용 시스템 통합 칩.
  4. 제 1 항에 있어서,
    상기 핸드셋 접속부는 주변접속기기가 표준안 G.711에 따른 데이터 처리를 요하는 경우 ISDN망 관련 데이터의 포맷과 표준안 G.711에 따른 데이터 포맷간의 데이터 변환을 수행하는 G.711 코덱과;
    상기 G.711 코덱의 동작시점 이전에 상기 주변기기 접속부를 통해 입력되는 키패드 신호를 입력받아 다이얼링 톤 신호를 생성하는 톤 발생부로 구성되는 것을 특징으로 하는 협대역 ISDN용 시스템 통합 칩.
  5. 제 1 항에 있어서,
    상기 기능 참조점 접속부는 회선 인터페이스로 S 인터페이스 및 U 인터페이스를 모두 제공하도록, 'U' 기능 참조점의 역할을 수행하는 U 전송기와;
    'S/T' 기능 참조점의 역할을 수행하는 S/T 전송기로 구성되는 것을 특징으로 하는 협대역 ISDN용 시스템 통합 칩.
  6. 제 1 항에 있어서,
    ISDN통신 채널 제어부는 2B+D 채널로 표시되는 ISDN채널 중 제 1사용자 데이터 채널의 HDLC 기능을 제공하는 B1채널 HDLC와;
    제 2사용자 데이터 채널의 HDLC 기능을 제공하는 B2채널 HDLC와;
    상기 B1채널 HDLC와 B2채널 HDLC의 동작을 제어하며 상기 TDM 버스 제어부와 G.711 코덱을 통한 데이터 송수신시 채널을 할당하기 위한 B채널 스위칭부와;
    호 제어용 Q.931데이터를 포함하는 D 채널 데이터들에 대한 HDLC 기능을 제공하는 D채널 HDLC; 및
    상기 기능 참조점 접속부와 B채널 스위칭부와 D채널 HDLC 및 주변버스 등에 연결되어 있으며 2B+D 채널에 실리는 데이터 및 각종 통신 데이터를 다중화하는 채널 데이터 다중화부로 구성되는 것을 특징으로 하는 협대역 ISDN용 시스템 통합 칩.
KR1019990062385A 1999-12-27 1999-12-27 협대역 종합정보통신망용 시스템 통합 칩 KR100345399B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990062385A KR100345399B1 (ko) 1999-12-27 1999-12-27 협대역 종합정보통신망용 시스템 통합 칩

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990062385A KR100345399B1 (ko) 1999-12-27 1999-12-27 협대역 종합정보통신망용 시스템 통합 칩

Publications (2)

Publication Number Publication Date
KR20010064235A KR20010064235A (ko) 2001-07-09
KR100345399B1 true KR100345399B1 (ko) 2002-07-26

Family

ID=19629931

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990062385A KR100345399B1 (ko) 1999-12-27 1999-12-27 협대역 종합정보통신망용 시스템 통합 칩

Country Status (1)

Country Link
KR (1) KR100345399B1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06343112A (ja) * 1991-06-29 1994-12-13 Samsung Electron Co Ltd Isdn端末機用isdn接続ボード
JPH10322473A (ja) * 1997-05-20 1998-12-04 Masao Yoshida 通信装置及びその実装方法
JPH1117832A (ja) * 1997-06-24 1999-01-22 Sony Corp Isdnターミナルアダプタのアナログポート制御用のインターフェイス回路
JPH1174991A (ja) * 1997-08-29 1999-03-16 Masao Yoshida 通信装置及びその制御方法
US5959996A (en) * 1996-09-05 1999-09-28 Lucent Technologies System for interfacing numerous ISDN data connecting to a data network through the telephone network

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06343112A (ja) * 1991-06-29 1994-12-13 Samsung Electron Co Ltd Isdn端末機用isdn接続ボード
US5959996A (en) * 1996-09-05 1999-09-28 Lucent Technologies System for interfacing numerous ISDN data connecting to a data network through the telephone network
JPH10322473A (ja) * 1997-05-20 1998-12-04 Masao Yoshida 通信装置及びその実装方法
JPH1117832A (ja) * 1997-06-24 1999-01-22 Sony Corp Isdnターミナルアダプタのアナログポート制御用のインターフェイス回路
JPH1174991A (ja) * 1997-08-29 1999-03-16 Masao Yoshida 通信装置及びその制御方法

Also Published As

Publication number Publication date
KR20010064235A (ko) 2001-07-09

Similar Documents

Publication Publication Date Title
JP2635190B2 (ja) 電話回線網に対する個人用コンピュータの接続装置
US5625685A (en) Network termination unit
EP0659007A2 (en) System and method for communicating with digital and analog devices via a single digital interface
US4532377A (en) Data call transfer
KR0125573B1 (ko) 시분할 스위칭 시스템
US6215799B1 (en) Analog telephone to ISDN interface apparatus and method therefor
KR100345399B1 (ko) 협대역 종합정보통신망용 시스템 통합 칩
US6215868B1 (en) Connection apparatus for connecting a digital or analog subscriber line of communication network to communication device
KR100288690B1 (ko) 종합정보통신망에 연결하여 팩스데이터 송/수신 및 데이터통신이 가능한 복합기
JP2894319B2 (ja) 移動体データ通信方式
JP2631801B2 (ja) アナログ回線用非同期転送モード加入者回路
KR100248225B1 (ko) 인터페이스장치를 내장한 팩시밀리장치
KR100288711B1 (ko) 외부출력장치가 연동되는 종합정보통신망 팩시밀리 시스템
KR100268349B1 (ko) 프로토콜 분석 시스템
KR20010046270A (ko) 넘버.세븐 신호 방식을 제공하는 인터넷 텔레포니게이트웨이 시스템
KR920009341B1 (ko) Isdn 텔리텍스 단말기
JP2618350B2 (ja) ファクシミリ装置
JP3037214B2 (ja) ターミナルアダプタ装置
JP3156640B2 (ja) G4ファクシミリアダプタ
KR950003716B1 (ko) 팁/링과 v-계열 인터페이스에 대한 터미널 어댑터
KR200187078Y1 (ko) 인터넷 전화, 팩스 통신장치
KR100349726B1 (ko) 사설교환기간의 개선된 신호 전송을 위한 장치
KR100535272B1 (ko) 사설 교환기의 톤 및 디지트 제공 장치
KR19990011673A (ko) 단말장치를 내장한 팩시밀리장치
KR100214340B1 (ko) *팩시밀리를 공중회선 교환망과 종합정보 통신망에 접속하는 회로와 방법, 공중회선 교환망과 종합정보 통신망에 접속가능하는 팩시밀리

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100701

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee