KR100329637B1 - 시스템클럭의듀티비보상이가능한이동통신시스템내기지국용채널카드 - Google Patents

시스템클럭의듀티비보상이가능한이동통신시스템내기지국용채널카드 Download PDF

Info

Publication number
KR100329637B1
KR100329637B1 KR1019970014090A KR19970014090A KR100329637B1 KR 100329637 B1 KR100329637 B1 KR 100329637B1 KR 1019970014090 A KR1019970014090 A KR 1019970014090A KR 19970014090 A KR19970014090 A KR 19970014090A KR 100329637 B1 KR100329637 B1 KR 100329637B1
Authority
KR
South Korea
Prior art keywords
system clock
base station
duty ratio
channel card
compensating
Prior art date
Application number
KR1019970014090A
Other languages
English (en)
Other versions
KR19980077119A (ko
Inventor
강홍구
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1019970014090A priority Critical patent/KR100329637B1/ko
Publication of KR19980077119A publication Critical patent/KR19980077119A/ko
Application granted granted Critical
Publication of KR100329637B1 publication Critical patent/KR100329637B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • H04W56/003Arrangements to increase tolerance to errors in transmission or reception timing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • H04W56/001Synchronization between nodes
    • H04W56/002Mutual synchronization

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

본 발명은 시스템 클럭 듀티비 보상부를 이용하여 기지국용 채널카드에 공급되는 시스템 클럭의 듀티비 변화시 이를 보상하여 줌으로써 채널카드내 기지국 모뎀 ASIC의 오동작을 방지할 수 있도록 한 시스템 클럭의 듀티비 보상이 가능한 이동통신 시스템내 기지국용 채널카드에 관한 것으로, GPS의 10㎒ 및 1PPS의 클럭을 이용하여 TFCA에서 발생된 시스템 클럭을 아날로그 공통카드를 통해 이동통신 시스템의 기지국용 채널카드에 출력하는 경우, 상기 기지국용 채널카드가, 상기 아날로그 공통카드를 통해 전송되는 19.6608㎒의 시스템 클럭을 수신하는 시스템 클럭 수신부와, 상기 시스템 클럭 수신부와 기지국 모뎀 ASIC사이에 추가 구성되어, 싸이프레스(CYPRESS)사의 CY7B9910 부품을 사용하여 상기 시스템 클럭 수신부에 수신된 19.6608㎒의 시스템 클럭의 듀티비를 약 50%로 보상하는 시스템 클럭 듀티비 보상부와, 상기 시스템 클럭 듀티비 보상부에서 듀티비가 약 50%로 보상된 19.6608㎒의 시스템 클럭을 입력받아 기지국의 모뎀으로서 동작하는 기지국 모뎀 ASIC로 구성되는 것을 특징으로 한다.

Description

시스템 클럭의 듀티비 보상이 가능한 이동통신 시스템내 기지국용 채널카드
본 발명은 시스템 클럭의 듀티비 보상이 가능한 이동통신 시스템내 기지국용 채널카드에 관한 것으로, 특히 시스템 클럭 듀티비 보상부를 이용하여 기지국용 채널카드에 공급되는 시스템 클럭의 듀티비 변화시 이를 보상하여 줌으로써 채널카드내 기지국 모뎀 ASIC의 오동작을 방지할 수 있도록 한 시스템 클럭의 듀티비 보상이 가능한 이동통신 시스템내 기지국용 채널카드에 관한 것이다.
도 1은 종래 CDMA(Code Division Multiple Access) 이동통신 시스템내 기지국용 채널카드의 블록 구성도로서, 채널카드(4)는 아날로그 공통카드(3)에서 전송되는 시스템 클럭을 수신하는 시스템 클럭 수신부(4a)와, 상기 시스템 클럭 수신부(4a)에 수신된 시스템 클럭을 입력받아 기지국의 모뎀으로서 동작하는 기지국 모뎀 ASIC(4b)으로 구성된다.
즉, 종래 기지국내 GPS(Global Position System)(1)는 10㎒ 및 1PPS(Pulse Per Second)의 클럭을 발생하고, 이어 TFCA(Time and Frequency Card Assembly)(2)는 상기 GPS(1)에서 발생된 10㎒ 및 1PPS의 클럭을 이용하여 채널카드(4)내 기지국 모뎀 ASIC(4b)에서 사용할 19.6608㎒의 시스템 클럭과 2PPS의 클럭을 발생한다.
그리고, 상기 아날로그 공통카드(3)는 상기 TFCA(2)에서 발생된 19.6608㎒의 시스템 클럭을 2PPS 클럭에 동기시켜 백보드를 통해 채널카드(4)내 시스템 클럭 수신부(4a)로 전송한다.
이에 따라, 상기 채널카드(4)내 시스템 클럭 수신부(4a)는 상기 아날로그 공통카드(3)에서 전송되는 19.6608㎒의 시스템 클럭을 2PPS 클럭에 동기시켜 상기 기지국 모뎀 ASIC(4b)로 출력한다.
상기와 같이 시스템 클럭을 발생하기 위한 GPS(1)의 10㎒ 및 1PPS의 클럭이 TFCA(2)에서 발생되는 19.6608㎒의 시스템 클럭 형태로 채널카드(4)내 기지국 모뎀 ASIC(4b)에 전송되기까지는 여러 개의 블록 구성들을 통과하게 된다.
이때, 하나의 블록 구성을 통과할 때마다 시스템 클럭의 듀티비가 조금씩 변화하게 되고, 실제로 상기 채널카드(4)내 기지국 모뎀 ASIC(4b)에서는 시스템 클럭의 입력 조건을 겨우 만족하게 된다.
결국, 종래에는 각각의 블록 구성들을 통과함에 따라 시스템 클럭의 듀티비가 변화하거나 각각의 블록 구성들을 오래동안 사용하는 경우 50%의 듀티비를 갖지 않은 시스템 클럭의 입력으로 상기 채널카드(4)내 기지국 모뎀 ASIC(4b)가 오동작하게 되는 문제점이 있었다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 그 목적은 채널카드내 시스템 클럭 수신부와 기지국 모뎀 ASIC 사이에 시스템 클럭 듀티비 보상부를 추가 구성하여 기지국용 채널카드에 공급되는 시스템 클럭의 듀티비 변화시 이를 보상하여 줌으로써 채널카드내 기지국 모뎀 ASIC의 오동작을 방지할 수 있도록 한 시스템 클럭의 듀티비 보상이 가능한 이동통신 시스템내 기지국용 채널카드를 제공하는 데에 있다.
이러한 목적을 달성하기 위한 본 발명의 시스템 클럭의 듀티비 보상이 가능한 이동통신 시스템내 기지국용 채널카드는, GPS의 10㎒ 및 1PPS의 클럭을 이용하여 TFCA에서 발생된 시스템 클럭을 아날로그 공통카드를 통해 이동통신 시스템의 기지국용 채널카드에 출력하는 경우, 상기 기지국용 채널카드가, 상기 아날로그 공통카드를 통해 전송되는 19.6608㎒의 시스템 클럭을 수신하는 시스템 클럭 수신부와, 상기 시스템 클럭 수신부와 기지국 모뎀 ASIC 사이에 추가 구성되어, 싸이프레스(CYPRESS)사의 CY7B9910 부품을 사용하여 상기 시스템 클럭 수신부에 수신된19.6608㎒의 시스템 클럭의 듀티비를 약 50%로 보상하는 시스템 클럭 듀티비 보상부와, 상기 시스템 클럭 듀티비 보상부에서 듀티비가 약 50%로 보상된 19.6608㎒의 시스템 클럭을 입력받아 기지국의 모뎀으로서 동작하는 기지국 모뎀 ASIC로 구성되는 것을 특징으로 한다.
도 1은 종래 CDMA 이동통신 시스템내 기지국용 채널카드의 블록 구성도,
도 2는 본 발명의 시스템 클럭의 듀티비 보상이 가능한 이동통신 시스템내 기지국용 채널카드의 블록 구성도,
〈도면의 주요 부분에 대한 부호의 설명〉
1 : GPS 2 : TFCA
3 : 아날로그 공통카드 4 : 채널카드
4a : 시스템 클럭 수신부 4b : 기지국 모뎀 ASIC
4c : 시스템 클럭 듀티비 보상부
이하, 첨부된 도면을 참고하여 본 발명의 시스템 클럭의 듀티비 보상이 가능한 이동통신 시스템내 기지국용 채널카드의 구성 및 동작을 상세히 설명한다.
도 2는 본 발명의 시스템 클럭의 듀티비 보상이 가능한 이동통신 시스템내 기지국용 채널카드의 블록 구성도로서, 채널카드(4)는 아날로그 공통카드(3)에서 전송되는 19.6608㎒비 시스템 클럭을 수신하는 시스템 클럭 수신부(4a)와, 상기 시스템 클럭 수신부(4a)에 수신된 19.6608㎒의 시스템 클럭의 듀티비를 약 50%로 보상하는 시스템 클럭 듀티비 보상부(4c)와, 상기 시스템 클럭 듀티비 보상부(4c)에서 듀티비가 보상된 19.6608㎒의 시스템 클럭을 입력받아 기지국의 모뎀으로서 동작하는 기지국 모뎀 ASIC(4b)으로 구성된다.
상기 시스템 클럭 듀티비 보상부(4c)는 상기 시스템 클럭 수신부(4a)와 기지국 모뎀 ASIC(4b) 사이에 추가 구성되며, 싸이프레스(CYPRESS)사의 CY7B9910 부품을 사용한다.
상기와 같이 구성되는 본 발명의 시스템 클럭의 듀티비 보상이 가능한 이동통신 시스템내 기지국용 채널카드의 동작을 설명하면 다음과 같다.
먼저, 기지국내 GPS(1)는 10㎒ 및 1PPS의 클럭을 발생하고, 이어 TFCA(2)는상기 GPS(1)에서 발생된 10㎒ 및 1PPS의 클럭을 이용하여 채널카드(4)내 기지국 모뎀 ASIC(4b)에서 사용할 19.6608㎒의 시스템 클럭과 2PPS의 클럭을 발생한다.
이어, 아날로그 공통카드(3)는 상기 TFCA(2)에서 발생된 19.6608㎒의 시스템 클럭을 2PPS 클럭에 동기시켜 백보드를 통해 채널카드(4)내 시스템 클럭 수신부(4a)로 전송한다.
그리고 나서, 상기 채널카드(4)내 시스템 클럭 수신부(4a)는 상기 아날로그 공통카드(3)에서 전송되는 19.6608㎒의 시스템 클럭을 2PPS 클럭에 동기시켜 상기 기지국 모뎀 ASIC(4b)로 출력하기 전에 시스템 클럭 듀티비 보상부(4c)로 출력한다.
이때, 상기 시스템 클럭 듀티비 보상부(4c)는 싸이프레스(CYPRESS)사의 CY7B9910 부품을 통해 상기 시스템 클럭 수신부(4a)에 수신된 19.6609㎒의 시스템 클럭의 듀티비를 약 50%로 보상해 주게 된다.
이후, 상기 시스템 클럭 듀티부 보상부(4c)에서는 듀티비가 약 50%로 보상된 19.6608㎒의 시스템 클럭을 기지국 모뎀 ASIC(4b)로 출력한다.
결국, 각각의 블록 구성들을 통과함에 따라 시스템 클럭의 듀티비가 변화된 경우 상기 시스템 클럭 듀티비 보상부(4c)내 싸이프레스(CYPRESS)사의 CY7B9910 부품을 통해 약 50%로 보상해 줌으로써 시스템 클럭에 대한 상기 기지국 모뎀 ASIC(4b)의 입력 조건을 항상 만족시킬 수 있게 된다.
이상, 상기에서 설명한 바와 같이, 본 발명은 채널카드내 시스템 클럭 수신부와 기지국 모뎀 ASIC 사이에 시스템 클럭 듀티비 보상부를 추가 구성하여 기지국용 채널카드에 공급되는 시스템 클럭의 듀티비 변화시 이를 보상하여 줌으로써 채널카드내 기지국 모뎀 ASIC의 오동작을 방지할 수 있게 되는 효과가 있다.

Claims (1)

  1. GPS(1)의 10㎒ 및 1PPS의 클럭을 이용하여 TFCA(2)에서 발생된 시스템 클럭을 아날로그 공통카드(3)를 통해 이동통신 시스템의 기지국용 채널카드(4)에 출력하는 경우,
    상기 기지국용 채널카드(4)가,
    상기 아날로그 공통카드(3)를 통해 전송되는 19.6608㎒의 시스템 클럭을 수신하는 시스템 클럭 수신부(4a)와,
    상기 시스템 클럭 수신부(4a)와 기지국 모뎀 ASIC(4b) 사이에 추가 구성되어, 싸이프레스(CYPRESS)사의 CY7B9910 부품을 사용하여 상기 시스템 클럭 수신부(4a)에 수신된 19.6608㎒의 시스템 클럭의 듀티비를 약 50%로 보상하는 시스템 클럭 듀티비 보상부(4c)와,
    상기 시스템 클럭 듀티비 보상부(4c)에서 듀티비가 약 50%로 보상된 19.6608㎒의 시스템 클럭을 입력받아 기지국의 모뎀으로서 동작하는 기지국 모뎀 ASIC(4b)로 구성되는 것을 특징으로 하는 시스템 클럭의 듀티비 보상이 가능한 이동통신 시스템내 기지국용 채널카드.
KR1019970014090A 1997-04-16 1997-04-16 시스템클럭의듀티비보상이가능한이동통신시스템내기지국용채널카드 KR100329637B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970014090A KR100329637B1 (ko) 1997-04-16 1997-04-16 시스템클럭의듀티비보상이가능한이동통신시스템내기지국용채널카드

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970014090A KR100329637B1 (ko) 1997-04-16 1997-04-16 시스템클럭의듀티비보상이가능한이동통신시스템내기지국용채널카드

Publications (2)

Publication Number Publication Date
KR19980077119A KR19980077119A (ko) 1998-11-16
KR100329637B1 true KR100329637B1 (ko) 2002-08-21

Family

ID=37479146

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970014090A KR100329637B1 (ko) 1997-04-16 1997-04-16 시스템클럭의듀티비보상이가능한이동통신시스템내기지국용채널카드

Country Status (1)

Country Link
KR (1) KR100329637B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100306375B1 (ko) * 1998-12-21 2001-11-30 서평원 코드분할다중접속이동통신시스템의왈시코드채널관리장치및방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930024288A (ko) * 1992-05-16 1993-12-22 문정환 클럭 듀티 검출 및 조정회로

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930024288A (ko) * 1992-05-16 1993-12-22 문정환 클럭 듀티 검출 및 조정회로

Also Published As

Publication number Publication date
KR19980077119A (ko) 1998-11-16

Similar Documents

Publication Publication Date Title
IL156800A0 (en) Local oscillator leakage control in direct conversion processes
KR950703820A (ko) 통신 시스템에서 기지국들의 동기를 제공하기 위한 장치와 방법(apparratus and method for providing synchronization of base-stations in a communication system)
CN102388320A (zh) 基准信号产生系统、定时信号供给装置及基准信号产生装置
HK1049745A1 (en) Apparatus for doppler correction in a wireless communications system.
MY120762A (en) Arrangement and method for radio communication
ATE173867T1 (de) Schaltungsanordnung für einen taktgenerator
KR960028380A (ko) 위상동기루프회로의 클럭지연보상 및 듀티제어 장치
KR100329637B1 (ko) 시스템클럭의듀티비보상이가능한이동통신시스템내기지국용채널카드
MX9701577A (es) Modelo de corriente de conmutacion para un sintetizador de frecuencia de bucle de enganche de fase y dispositivo de comunicacion que utiliza el mismo.
US20070053474A1 (en) Clock transmission apparatus for network synchronization between systems
KR100293413B1 (ko) 기준동기시간 지터 보상회로
KR100337839B1 (ko) 디지탈교환기의동기클럭제어회로
KR960027548A (ko) 코드분할다중접속 이동통신 시스템에서의 티에프유
KR100253797B1 (ko) 무선 가입자망에서 다중 사용자국내 클럭동기 장치
KR100389472B1 (ko) 타이밍 클럭 발생기
KR100389742B1 (ko) Imt-2000 제어국 시스템내 gps 수신기 이상시주파수 보상 장치
KR200295537Y1 (ko) 이동통신기지국의 기준클럭생성장치
KR100405171B1 (ko) 기지국 시스템의 아이에프 보드내 클럭 분배장치
KR20000007200A (ko) 무선가입자망 시스템의 디지털 클럭 공급장치로부터의클럭 수신장치
JP2001203632A (ja) 第1の種類の局と第2の種類の局を含む伝送システム及び同期方法
KR100259913B1 (ko) 데이터통신시스템의가변클럭제공회로및방법
KR0162827B1 (ko) 주파수도약/스프레드스펙트럼방식 시스템에서 이동국간 직접 통화시의 망동기 유지장치
KR20010059948A (ko) 망동기 보드의 위상동기루프 테스트 장치
KR20000055946A (ko) 무선가입자망 시스템의 기지국내 기준클럭 공급장치
JPH09139989A (ja) 網クロック同期回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070308

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee