KR100326566B1 - 비동기 전송 모드 셀의 다중화/역다중화 장치 및 방법 - Google Patents

비동기 전송 모드 셀의 다중화/역다중화 장치 및 방법 Download PDF

Info

Publication number
KR100326566B1
KR100326566B1 KR1020000032730A KR20000032730A KR100326566B1 KR 100326566 B1 KR100326566 B1 KR 100326566B1 KR 1020000032730 A KR1020000032730 A KR 1020000032730A KR 20000032730 A KR20000032730 A KR 20000032730A KR 100326566 B1 KR100326566 B1 KR 100326566B1
Authority
KR
South Korea
Prior art keywords
aal2
atm cell
value
type
counter
Prior art date
Application number
KR1020000032730A
Other languages
English (en)
Other versions
KR20010111948A (ko
Inventor
정용원
Original Assignee
송문섭
주식회사 현대큐리텔
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 송문섭, 주식회사 현대큐리텔 filed Critical 송문섭
Priority to KR1020000032730A priority Critical patent/KR100326566B1/ko
Publication of KR20010111948A publication Critical patent/KR20010111948A/ko
Application granted granted Critical
Publication of KR100326566B1 publication Critical patent/KR100326566B1/ko

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)

Abstract

본 발명은 국간 ATM 통신을 수행하는 망에 있어서 AAL2' 형태의 ATM 셀을 AAL2 형태의 ATM 셀로 다중화하고 AAL2 형태의 ATM 셀을 AAL2' 형태의 ATM 셀로 역다중화하여 데이터의 전송 효율을 극대화할 수 있도록 한 ATM 셀의 다중화/역다중화 장치 및 방법에 관한 것으로, ATM 셀의 다중화 및 역다중화를 위한 각종 카운터의 초기값을 설정하는 레지스터부와, UTOPIA 버스로부터 AAL2' 형태의 ATM 셀을 받아들여 정합하고 역다중화부에서 역다중화된 AAL2' 형태의 ATM 셀을 정합하여 UTOPIA 버스로 출력하는 제1 UTOPIA 정합부와, 상기 제1 UTOPIA 정합부를 통해 입력되는 AAL2' 형태의 다수 ATM 셀을 하나의 AAL2 형태의 ATM 셀로 다중화하는 다중화부와, 상기 다중화부의 ATM 셀 다중화를 위해 헤더 및 페이로드 영역의 데이터를 저장하는 제1 FIFO와, 상기 다중화부에서 다중화된 AAL2 형태의 ATM 셀을 정합하여 UTOPIA 버스로 출력하고 UTOPIA 버스로부터 AAL2 형태의 ATM 셀을 받아들여 정합하는 제2 UTOPIA 정합부와, 상기 제2 UTOPIA 정합부를 통해 입력되는 하나의 AAL2 형태의 ATM 셀을 AAL2' 형태의 다수 ATM 셀로 역다중화하는 역다중화부와, 상기 역다중화부의 ATM 셀 역다중화를 위해 헤더 및 페이로드 영역의 데이터를 저장하는 제2 FIFO로 구성되는 것을 특징으로 한다.

Description

비동기 전송 모드 셀의 다중화/역다중화 장치 및 방법 {MULTIPLE AND REVERSE MULTIPLE APPARATUS OF ATM CELL}
본 발명은 비동기 전송 모드(Asynchronous Transfer Mode ; 이하, 'ATM'이라 칭함) 셀의 다중화/역다중화 장치 및 방법에 관한 것으로, 특히 국간 ATM 통신을수행하는 망에 있어서 AAL2'(ATM Adaptation Layer 2') 형태의 ATM 셀을 AAL2 형태의 ATM 셀로 다중화하고 AAL2 형태의 ATM 셀을 AAL2' 형태의 ATM 셀로 역다중화하여 데이터의 전송 효율을 극대화할 수 있도록 한 ATM 셀의 다중화/역다중화 장치 및 방법에 관한 것이다.
종래 국간 데이터 전송 방식으로는 주로 PCM 데이터를 E1/T1의 전송로에 실어 전송하는 방식이 있었으며, 그리고 국간 ATM 통신을 수행하는 망에 있어서 여러 유저 데이터(User Data)를 다중화시켜 전송하지 못하고 하나의 유저 데이터만으로 53 바이트(Byte)의 ATM 셀을 구성하여 전송하는 방식이 있었다.
이때, 상기 국간 ATM 통신을 수행하는 망에 있어서 53 바이트의 ATM 셀을 구성하여 전송하는 방식은 53 바이트의 ATM 셀중 실제 데이터가 작은 경우에 더미(Dummy)로 널 데이터(Null Data)를 실어 전송하였다.
이에 따라, 데이터 전송시 실제 페이로드(Payload) 영역에 널 페이로드 영역이 부가되어지는 비효율적인 구조가 생성되게 되는 문제점이 있었다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 그 목적은 국간 ATM 통신을 수행하는 망에 있어서 모노 유저 셀(Mono User Cell)의 AAL2' 형태인 ATM 셀을 멀티 유저 셀(Multi User Cell)의 AAL2 형태인 ATM 셀로 다중화하고 AAL2 형태의 ATM 셀을 AAL2' 형태의 ATM 셀로 역다중화하여 데이터의 전송 효율을 극대화함으로써 제한된 전송 대역폭을 최대로 활용할 수 있도록 한 ATM 셀의 다중화/역다중화 장치 및 방법을 제공하는 데에 있다.
도 1은 본 발명에 의한 ATM 셀의 다중화/역다중화 장치의 블록 구성도,
도 2는 본 발명에 의한 ATM 셀의 다중화 방법을 보인 동작 흐름도,
도 3은 본 발명에 의한 ATM 셀의 역다중화 방법을 보인 동작 흐름도,
도 4의 (가)∼(다)는 AAL2' 및 AAL2 형태의 ATM 셀 포맷 및 변환을 보인 도면.
<도면의 주요부분에 대한 부호의 설명>
11 : 레지스터부 12 : 제1 UTOPIA 정합부
13 : 다중화부 14 : 제1 FIFO
15 : 제2 UTOPIA 정합부 16 : 역다중화부
17 : 제2 FIFO
이러한 목적을 달성하기 위한 본 발명의 ATM 셀의 다중화/역다중화 장치는, ATM 셀의 다중화 및 역다중화를 위한 각종 카운터의 초기값을 설정하는 레지스터부와, UTOPIA 버스로부터 AAL2' 형태의 ATM 셀을 받아들여 정합하고 역다중화부에서 역다중화된 AAL2' 형태의 ATM 셀을 정합하여 UTOPIA 버스로 출력하는 제1 UTOPIA 정합부와, 상기 제1 UTOPIA 정합부를 통해 입력되는 AAL2' 형태의 다수 ATM 셀을 하나의 AAL2 형태의 ATM 셀로 다중화하는 다중화부와, 상기 다중화부의 ATM 셀 다중화를 위해 헤더 및 페이로드 영역의 데이터를 저장하는 제1 FIFO와, 상기 다중화부에서 다중화된 AAL2 형태의 ATM 셀을 정합하여 UTOPIA 버스로 출력하고 UTOPIA 버스로부터 AAL2 형태의 ATM 셀을 받아들여 정합하는 제2 UTOPIA 정합부와, 상기 제2 UTOPIA 정합부를 통해 입력되는 하나의 AAL2 형태의 ATM 셀을 AAL2' 형태의 다수 ATM 셀로 역다중화하는 역다중화부와, 상기 역다중화부의 ATM 셀 역다중화를 위해 헤더 및 페이로드 영역의 데이터를 저장하는 제2 FIFO로 구성되는 것을 특징으로 한다.
그리고 본 발명의 ATM 셀의 다중화/역다중화 방법은, 초기값 설정 후, 입력되는 AAL2' 형태의 ATM 셀중 헤더 영역의 데이터를 제1 FIFO에 저장하면서 카운터의 값을 1증가시키는 헤더 영역 데이터 저장 단계와, 상기 헤더 영역 데이터 저장 단계에서 카운터의 값이 5이상으로 헤더 영역 데이터가 제1 FIFO에 저장되었으면 STF 값을 제1 FIFO에 저장하면서 카운터의 값을 1증가시키는 STF 값 저장 단계와, 상기 STF 값 저장 단계 수행 후, AAL2' 형태의 ATM 셀중 길이 영역으로부터 실제데이터의 길이를 검출하고, 길이 영역의 데이터를 포함한 실제 데이터를 제1 FIFO에 저장하면서 카운터의 값을 1증가시키고 상기 검출된 길이를 1감소하는 실제 데이터 저장 단계와, 상기 실제 데이터 저장 단계에서 카운트된 카운터의 값이 53이상이라면 제1 FIFO에 저장된 53 바이트의 AAL2 형태의 ATM 셀을 UTOPIA 버스로 출력하는 AAL2 형태의 ATM 셀 전송 단계와, 상기 실제 데이터 저장 단계에서 카운트된 카운터의 값이 53이상이 아니라면 다음 AAL2' 형태의 ATM 셀 입력이 있는가를 판단하여, 다음 AAL2' 형태의 ATM 셀 입력이 있다면 상기 실제 데이터 저장 단계로 진행하여 이후 단계를 반복 수행하고, 다음 AAL2' 형태의 ATM 셀 입력이 없다면 AAL2 형태의 ATM 셀중 페이로드 영역에 대해 널 데이터를 부가하여 패딩 처리하면서 카운터의 값을 1증가시킨 후 상기 AAL2 형태의 ATM 셀 전송 단계로 진행하여 이하 단계를 반복 수행하는 패딩 처리 단계로 이루어지는 ATM 셀 다중화 과정과;
초기값 설정후, 입력되는 AAL2 형태의 ATM 셀중 헤더 영역의 데이터에 대해 입력을 제거하면서 헤더 카운터의 값을 1증가시킨 후, 헤더 카운터의 값이 5이상이면 STF내 OSF 값을 검출하고 헤더 카운터의 값을 0으로 초기화하는 OSF 검출 단계와, 상기 OSF 검출 단계에서 검출한 OSF 값이 0이라면 AAL2 형태의 ATM 셀중 헤더 영역의 데이터를 제2 FIFO에 저장하면서 카운터의 값을 1증가시키는 헤더 영역 데이터 저장 단계와, 상기 헤더 영역 데이터 저장 단계에서 카운터의 값이 5이상으로 헤더 영역 데이터가 제2 FIFO에 저장되었으면 AAL2 형태의 ATM 셀중 길이 영역으로부터 실제 데이터의 길이를 검출하고, 길이 영역 데이터를 포함한 실제 데이터를 제2 FIFO에 저장하면서 카운터의 값을 1증가시키고 상기 검출된 길이를 1감소하는실제 데이터 저장 단계와, 상기 실제 데이터 저장 단계에서 감소된 길이의 값이 0이고 카운터의 값이 53이상이라면 제2 FIFO에 저장된 53 바이트의 AAL2' 형태의 ATM 셀을 UTOPIA 버스로 출력하는 AAL2' 형태의 ATM 셀 전송 단계와, 상기 실제 데이터 저장 단계에서 감소된 길이의 값이 0이 아니면 상기 실제 데이터 저장 단계로 진행하여 이후 단계를 반복 수행하고, 길이의 값이 0이면서 카운터의 값이 53이상이 아니라면 AAL2' 형태의 ATM 셀중 페이로드 영역에 대해 널 데이터를 부가하여 패딩 처리하면서 카운터의 값을 1증가시킨 후 카운터의 값이 53이상인지를 재확인하면서 이하 단계를 반복 수행하는 패딩 처리 단계와, 상기 OSF 검출 단계에서 검출한 OSF 값이 0이 아니라면 상기 실제 데이터 저장 단계로 직접 진행하여 이하 단계를 반복 수행하는 단계로 이루어지는 ATM 셀 역다중화 단계로 구성되는 것을 특징으로 한다.
이하, 첨부된 도면을 참고하여 본 발명에 의한 ATM 셀의 다중화/역다중화 장치 및 방법을 상세히 설명한다.
도 1은 본 발명에 의한 ATM 셀의 다중화/역다중화 장치의 블록 구성도로서, ATM 셀의 다중화 및 역다중화를 위한 각종 카운터의 초기값을 설정하는 레지스터부(11)와, UTOPIA 버스로부터 모노 유저 셀의 AAL2' 형태인 ATM 셀을 받아들여 정합하고 역다중화부에서 역다중화된 AAL2' 형태의 ATM 셀을 정합하여 UTOPIA 버스로 출력하는 제1 UTOPIA 정합부(12)와, 상기 제1 UTOPIA 정합부(12)를 통해 입력되는 AAL2' 형태의 다수 ATM 셀을 멀티 유저 셀의 AAL2 형태인 하나의 ATM 셀로 다중화하는 다중화부(13)와, 상기 다중화부(13)의 ATM 셀 다중화를 위해 헤더 및페이로드 영역의 데이터를 저장하는 제1 FIFO(14)와, 상기 다중화부(13)에서 다중화된 AAL2 형태의 ATM 셀을 정합하여 UTOPIA 버스로 출력하고 UTOPIA 버스로부터 멀티 유저 셀의 AAL2 형태인 ATM 셀을 받아들여 정합하는 제2 UTOPIA 정합부(15)와, 상기 제2 UTOPIA 정합부(15)를 통해 입력되는 하나의 AAL2 형태의 ATM 셀을 모노 유저 셀의 AAL2' 형태인 다수 ATM 셀로 역다중화하는 역다중화부(16)와, 상기 역다중화부(16)의 ATM 셀 역다중화를 위해 헤더 및 페이로드 영역의 데이터를 저장하는 제2 FIFO(17)로 구성된다.
상기 다중화부(13)는 데이터를 선로에 전송시키기 전에 53 바이트의 ATM 셀 안에 가능한 많은 유저 데이터를 실어 전송하기 위해 다수의 AAL2' 형태의 모노 유저 셀을 모아 하나의 AAL2 형태의 멀티 유저 셀로 다중화하고, 역다중화부(16)는 다중화부(13)와 반대로 하나의 AAL2 형태의 멀티 유저 셀로 다중화된 수신 데이터를 분리하여 다수의 AAL2' 형태의 모노 유저 셀로 역다중화한다.
그리고, 상기 제1,2 FIFO(14,17)는 최소 8비트 형태의 포트 핀(Port Pin)을 제공하고 있으며, 깊이(Depth)는 클수록 좋다.
상기와 같이 본 발명에 의한 ATM 셀의 다중화/역다중화 장치에서는 ATM 기술중 AAL2 형태의 ATM SAR(Segmentation AND Reassembly) 기술을 이용한다.
도 2는 본 발명에 의한 ATM 셀의 다중화 방법을 보인 동작 흐름도이고, 도 3은 본 발명에 의한 ATM 셀의 역다중화 방법을 보인 동작 흐름도이며, 도 4의 (가)∼(다)는 AAL2' 및 AAL2 형태의 ATM 셀 포맷 및 변환을 보인 도면이다.
상기 도 4의 (가)는 AAL2' 형태의 ATM 셀 포맷을 보인 도면으로서, 5 바이트의 헤더 영역과 실제 데이터에 널 데이터를 부가한 48바이트의 페이로드 영역으로 구성되고, (나)는 OSF 값이 0인 AAL2 형태의 ATM 셀 포맷을 보인 도면이고, (다)는 OSF 값이 임의의 값을 갖는 AAL2 형태의 ATM 셀 포맷을 보인 도면으로서, 5 바이트의 헤더 영역과 실제 데이터 이외에 STF를 포함한 48바이트의 페이로드 영역으로 구성된다.
상기와 같이 구성된 본 발명에 의한 ATM 셀의 다중화/역다중화 장치의 동작을 도 2 내지 도 4를 참고하여 설명하면 다음과 같다.
먼저, 레지스터부(11)에서 ATM 셀의 다중화/역다중화를 위해 각종 카운터의 초기값과 변수값을 설정한 후, ATM 셀의 다중화/역다중화를 수행한다.
즉, ATM 셀을 다중화하는 경우는 다음과 같이 진행된다.
레지스터부(11)에서 카운터, STF(STart Field), 타임 아웃 비트(Time Out Bit)의 초기값들을 설정하면(S1), 다중화부(13)에서는 제1 UTOPIA 정합부(12)로부터 AAL2' 형태의 ATM 셀 입력이 있는가를 판단하여(S2) AAL2' 형태의 ATM 셀 입력이 타임 아웃 비트에 설정된 일정 시간 이내에 없다면(S3) 셀 폐기 처리하고(S4), 도 4의 (가)에 도시된 바와 같은 AAL2' 형태의 ATM 셀 입력이 있다면 AAL2' 형태의 ATM 셀중 헤더 영역의 데이터를 제1 FIFO(14)에 저장하면서 카운터의 값을 1증가시킨다(S5).
이어, 카운터의 값이 5이상인가를 확인하여(S6) 5 바이트의 헤더 영역 데이터가 제1 FIFO(14)에 모두 저장되었는지를 확인하고, 이때 카운터의 값이 5이상이라면 상기 단계(S1)에서 설정한 STF 값을 제1 FIFO(14)에 저장하고 카운터의 값을1증가시킨다(S7).
이때, AAL2 프로토콜상에서는 페이로드의 시작 부분에 상기 8비트의 STF를 두고, 이 STF내에는 6비트의 OSF(OffSet Field)와 SN(Sequence Number), P(Protection)를 각각 두게 되는데, 상기 OSF는 AAL2 형태의 ATM 셀내에 처음의 AAL2' 형태의 ATM 셀 헤더의 위치를 알려주는 역할을 하고, 이는 다중화부(13)에서 계산하여 부가하게 된다.
그리고 나서, AAL2' 형태의 ATM 셀중 페이로드 영역의 실제 데이터중 1 바이트의 길이 영역 데이터를 확인하여 실제 데이터의 길이를 검출한 후(S8), 길이 영역 데이터를 포함한 실제 데이터를 제1 FIFO(14)에 저장하면서 카운터의 값을 1증가시키고 상기 단계(S8)에서 검출된 길이를 1감소한다(S9).
상기 단계(S9)까지 카운트된 카운터의 값이 53이상인지를 확인하여(S10), 53이상이라면 도 4의 (나) 또는 (다)에 도시된 바와 같이 제1 FIFO(14)에 저장된 53 바이트의 멀티 유저 셀의 AAL2 형태인 ATM 셀을 제2 UTOPIA 정합부(15)를 통해 UTOPIA 버스로 출력한다(S11).
이때, 도 4의 (나)는 OSF 값이 0인 AAL2 형태의 ATM 셀 포맷을 보인 도면이고, 도 4의 (다)는 OSF 값이 임의의 값을 갖는 AAL2 형태의 ATM 셀 포맷을 보인 도면이다.
반면에, 상기 단계(S10)에서 53이상이 아니라면 다음 AAL2' 형태의 ATM 셀 입력이 있는가를 판단하고(S12), 다음 AAL2' 형태의 ATM 셀 입력이 있다면 상기 단계(S8)로 진행하여 AAL2' 형태의 ATM 셀중 페이로드 영역의 실제 데이터중 1 바이트의 길이 영역 데이터를 확인하여 실제 데이터의 길이를 검출한 후, 이후 단계를 반복 수행한다.
그리고, 상기 단계(S12)의 판단 결과 다음 AAL2' 형태의 ATM 셀 입력이 타임 아웃 비트에 설정된 일정 시간 이내에 없다면(S13) AAL2 형태의 ATM 셀중 나머지 페이로드 영역에 대해 널 데이터를 부가함으로써 패딩(Padding) 처리하고 카운터의 값을 1증가시킨 후(S14) 상기 단계(S10)로 진행하여 지금까지 카운트된 카운터의 값이 53이상인지를 재확인하면서 이하 단계를 반복 수행한다.
상기와 같이 ATM 셀을 다중화함에 있어서, UTOPIA 버스로부터 입력되는 ATM 셀의 형태를 구분하여 AAL5 형태의 ATM 셀인 경우에는 바이패스(Bypass)시키고, 모노 유저인 AAL2' 형태의 ATM 셀인 경우에는 이를 축출하여 다중화시키게 된다.
즉, 입력되는 AAL2' 형태의 ATM 셀중 5바이트의 헤더 영역 데이터를 제1 FIFO(14)에 저장하고, 페이로드 영역중 길이 영역 데이터를 확인하여 실제 데이터의 길이를 검출한 후, 검출된 길이만큼 실제 데이터를 제1 FIFO(14)에 저장하고 나머지 패딩 바이트인 널 영역은 버린다.
이때, 제1 FIFO(14)에 저장되는 데이터의 바이트 수를 카운트하여 53 바이트가 되면 53 바이트의 AAL2 형태인 ATM 셀이 구성되게 된다.
상기 53 바이트의 AAL2 형태인 ATM 셀은 멀티 유저 데이터를 수용한 ATM 셀로서 전송로상에 전송하면 ATM 셀에 널 데이터가 없는 순수한 데이터만을 실어 전송함으로써 전송 효율이 극대화되고, 정해진 대역폭을 보다 더 많은 유저에게 할당하여 대역폭을 증대시킬 수 있다.
그리고, 상기와 같이 53 바이트의 AAL2 형태인 ATM 셀을 구성한 후 전송하고 남은 ATM 셀은 다음 53 바이트의 AAL2 형태인 ATM 셀에 부가되어 전송된다.
다음으로, ATM 셀을 역다중화하는 경우는 다음과 같이 진행된다.
레지스터부(11)에서 카운터, 헤더 카운터, STF, 타임 아웃 비트의 초기값들을 설정하면(S21), 역다중화부(16)에서는 제2 UTOPIA 정합부(12)로부터 AAL2 형태의 ATM 셀 입력이 있는가를 판단하여(S22) AAL2 형태의 ATM 셀 입력이 타임 아웃 비트에 설정된 일정 시간 이내에 없다면(S23) 셀 폐기 처리하고(S24), 도 4의 (나) 또는 (다)에 도시된 바와 같은 AAL2 형태의 ATM 셀 입력이 있다면 입력을 제거하면서 AAL2 형태의 ATM 셀중 헤더 영역의 데이터에 대해 헤더 카운터의 값을 1증가시킨다(S25).
이어, 헤더 카운터의 값이 5이상인가를 확인하여(S26) 헤더 카운터의 값이 5이상이면 STF내 OSF 값을 검출하고 헤더 카운터의 값을 0으로 초기화한다(S27).
상기 단계(S27)에서 검출한 OSF 값이 0인지를 판단하여(S28) 0이라면 AAL2 형태의 ATM 셀중 헤더 영역의 데이터를 제2 FIFO(17)에 저장하면서 카운터의 값을 1증가시킨다(S29).
이어, 카운터의 값이 5이상인가를 확인하여(S30) 5 바이트의 헤더 영역 데이터가 제2 FIFO(17)에 저장되었는지를 확인하고, 이때 카운터의 값이 5이상으로 5 바이트의 헤더 영역 데이터가 제2 FIFO(17)에 저장되었으면 AAL2 형태의 ATM 셀중 페이로드 영역의 실제 데이터중 1 바이트의 길이 영역 데이터를 확인하여 실제 데이터의 길이를 검출한 후(S31), 길이 영역 데이터를 포함한 실제 데이터를 제2FIFO(17)에 저장하면서 카운터의 값을 1증가시키고 상기 단계(S31)에서 검출된 길이를 1감소한다(S32).
상기 단계(S32)에서 감소된 길이의 값이 0인지를 판단하여(S33) 0이 아니라면 상기 단계(S32)로 진행하고, 0이 라면 상기 단계(S32)까지 카운트된 카운터의 값이 53이상인지를 확인한다(S34).
상기 단계(S34)의 확인 결과, 53이상이라면 도 4의 (가)에 도시된 바와 같이 제2 FIFO(17)에 저장된 53 바이트의 모노 유저 셀의 AAL2' 형태인 ATM 셀을 제1 UTOPIA 정합부(12)를 통해 UTOPIA 버스로 출력하고(S35), 53이상이 아니라면 AAL2 형태의 ATM 셀중 나머지 페이로드 영역에 대해 널 데이터를 부가함으로써 패딩 처리하고 카운터의 값을 1증가시킨 후(S36) 상기 단계(S34)로 진행하여 지금까지 카운트된 카운터의 값이 53이상인지를 재확인하면서 이하 단계를 반복 수행한다.
그리고, 상기 단계(S28)에서 OSF 값이 0이 아니라면 상기 단계(S32)로 직접 진행하여 이전에 AAL2 형태로 전송된 ATM 셀의 일부 데이터이므로 제2 FIFO(17)중 해당하는 영역의 ATM 셀 페이로드에 실제 데이터를 저장한 후 이하 단계를 반복 수행한다.
상기와 같이 ATM 셀을 역다중화함에 있어서, 여러 유저 데이터를 53 바이트의 ATM 셀로 다중화시켜 전송되어 온 ATM 셀을 하나의 유저 ATM 셀로 분리함으로써 역다중화하게 된다.
즉, OSF의 위치에서부터 길이 영역 만큼의 데이터를 제2 FIFO(17)에 저장하고 53 바이트를 맞추기 위해 더미로 널 데이터를 삽입시켜서 53 바이트를 저장하도록 한다.
이때, 하나의 유저 셀이 두 개의 셀에 걸쳐 들어오는 경우에는 다음 셀의 OSF 필드-1 만큼의 데이터를 앞에서의 데이터에 합병시켜주면 된다.
한편, 본 발명에서는 ATM 셀 형태의 데이터에 대한 다중화 및 역다중화 이외에 패킷 형태의 데이터중 서비스의 길이가 짧은 데이터의 서비스를 정합할 수도 있으므로 실제적인 ATM 기술중 AAL2 형태의 ATM SAR 기능을 수행하도록 정합할 수 있다.
이상, 상기 설명에서와 같이 본 발명은, 국간 ATM 통신을 수행하는 망에 있어서 AAL2' 형태의 ATM 셀을 AAL2 형태의 ATM 셀로 다중화하고 AAL2 형태의 ATM 셀을 AAL2' 형태의 ATM 셀로 역다중화하여 데이터를 송수신함으로써 제한된 대역폭을 통한 데이터의 전송 효율을 극대화할 수 있고, 이에 따라 제한된 전송 대역폭을 최대로 활용할 수 있게 되는 효과가 있다.
그리고, 동일한 전송로를 통해 보다 많은 실제 데이터를 전송할 수 있으므로 다수의 유저에게 서비스를 제공하는 측면에서 매우 경제적인 장점이 있다.

Claims (2)

  1. ATM 셀의 다중화 및 역다중화를 위한 각종 카운터의 초기값을 설정하는 레지스터부와, UTOPIA 버스로부터 AAL2' 형태의 ATM 셀을 받아들여 정합하고 역다중화부에서 역다중화된 AAL2' 형태의 ATM 셀을 정합하여 UTOPIA 버스로 출력하는 제1 UTOPIA 정합부와, 상기 제1 UTOPIA 정합부를 통해 입력되는 AAL2' 형태의 다수 ATM 셀을 하나의 AAL2 형태의 ATM 셀로 다중화하는 다중화부와, 상기 다중화부의 ATM 셀 다중화를 위해 헤더 및 페이로드 영역의 데이터를 저장하는 제1 FIFO와, 상기 다중화부에서 다중화된 AAL2 형태의 ATM 셀을 정합하여 UTOPIA 버스로 출력하고 UTOPIA 버스로부터 AAL2 형태의 ATM 셀을 받아들여 정합하는 제2 UTOPIA 정합부와, 상기 제2 UTOPIA 정합부를 통해 입력되는 하나의 AAL2 형태의 ATM 셀을 AAL2' 형태의 다수 ATM 셀로 역다중화하는 역다중화부와, 상기 역다중화부의 ATM 셀 역다중화를 위해 헤더 및 페이로드 영역의 데이터를 저장하는 제2 FIFO로 구성되는 것을 특징으로 하는 비동기 전송 모드 셀의 다중화/역다중화 장치.
  2. 초기값 설정 후, 입력되는 AAL2' 형태의 ATM 셀중 헤더 영역의 데이터를 제1 FIFO에 저장하면서 카운터의 값을 1증가시키는 헤더 영역 데이터 저장 단계와,
    상기 헤더 영역 데이터 저장 단계에서 카운터의 값이 5이상으로 헤더 영역 데이터가 제1 FIFO에 저장되었으면 STF 값을 제1 FIFO에 저장하면서 카운터의 값을 1증가시키는 STF 값 저장 단계와,
    상기 STF 값 저장 단계 수행 후, AAL2' 형태의 ATM 셀중 길이 영역으로부터 실제 데이터의 길이를 검출하고, 길이 영역의 데이터를 포함한 실제 데이터를 제1 FIFO에 저장하면서 카운터의 값을 1증가시키고 상기 검출된 길이를 1감소하는 실제 데이터 저장 단계와,
    상기 실제 데이터 저장 단계에서 카운트된 카운터의 값이 53이상이라면 제1 FIFO에 저장된 53 바이트의 AAL2 형태의 ATM 셀을 UTOPIA 버스로 출력하는 AAL2 형태의 ATM 셀 전송 단계와,
    상기 실제 데이터 저장 단계에서 카운트된 카운터의 값이 53이상이 아니라면 다음 AAL2' 형태의 ATM 셀 입력이 있는가를 판단하여, 다음 AAL2' 형태의 ATM 셀 입력이 있다면 상기 실제 데이터 저장 단계로 진행하여 이후 단계를 반복 수행하고, 다음 AAL2' 형태의 ATM 셀 입력이 없다면 AAL2 형태의 ATM 셀중 페이로드 영역에 대해 널 데이터를 부가하여 패딩 처리하면서 카운터의 값을 1증가시킨 후 상기 AAL2 형태의 ATM 셀 전송 단계로 진행하여 이하 단계를 반복 수행하는 패딩 처리 단계로 이루어지는 ATM 셀 다중화 과정과;
    초기값 설정후, 입력되는 AAL2 형태의 ATM 셀중 헤더 영역의 데이터에 대해 입력을 제거하면서 헤더 카운터의 값을 1증가시킨 후, 헤더 카운터의 값이 5이상이면 STF내 OSF 값을 검출하고 헤더 카운터의 값을 0으로 초기화하는 OSF 검출 단계와,
    상기 OSF 검출 단계에서 검출한 OSF 값이 0이라면 AAL2 형태의 ATM 셀중 헤더 영역의 데이터를 제2 FIFO에 저장하면서 카운터의 값을 1증가시키는 헤더 영역데이터 저장 단계와,
    상기 헤더 영역 데이터 저장 단계에서 카운터의 값이 5이상으로 헤더 영역 데이터가 제2 FIFO에 저장되었으면 AAL2 형태의 ATM 셀중 길이 영역으로부터 실제 데이터의 길이를 검출하고, 길이 영역 데이터를 포함한 실제 데이터를 제2 FIFO에 저장하면서 카운터의 값을 1증가시키고 상기 검출된 길이를 1감소하는 실제 데이터 저장 단계와,
    상기 실제 데이터 저장 단계에서 감소된 길이의 값이 0이고 카운터의 값이 53이상이라면 제2 FIFO에 저장된 53 바이트의 AAL2' 형태의 ATM 셀을 UTOPIA 버스로 출력하는 AAL2' 형태의 ATM 셀 전송 단계와,
    상기 실제 데이터 저장 단계에서 감소된 길이의 값이 0이 아니면 상기 실제 데이터 저장 단계로 진행하여 이후 단계를 반복 수행하고, 길이의 값이 0이면서 카운터의 값이 53이상이 아니라면 AAL2' 형태의 ATM 셀중 페이로드 영역에 대해 널 데이터를 부가하여 패딩 처리하면서 카운터의 값을 1증가시킨 후 카운터의 값이 53이상인지를 재확인하면서 이하 단계를 반복 수행하는 패딩 처리 단계와,
    상기 OSF 검출 단계에서 검출한 OSF 값이 0이 아니라면 상기 실제 데이터 저장 단계로 직접 진행하여 이하 단계를 반복 수행하는 단계로 이루어지는 ATM 셀 역다중화 단계로 구성되는 것을 특징으로 하는 비동기 전송 모드 셀의 다중화/역다중화 방법.
KR1020000032730A 2000-06-14 2000-06-14 비동기 전송 모드 셀의 다중화/역다중화 장치 및 방법 KR100326566B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000032730A KR100326566B1 (ko) 2000-06-14 2000-06-14 비동기 전송 모드 셀의 다중화/역다중화 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000032730A KR100326566B1 (ko) 2000-06-14 2000-06-14 비동기 전송 모드 셀의 다중화/역다중화 장치 및 방법

Publications (2)

Publication Number Publication Date
KR20010111948A KR20010111948A (ko) 2001-12-20
KR100326566B1 true KR100326566B1 (ko) 2002-03-12

Family

ID=45936545

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000032730A KR100326566B1 (ko) 2000-06-14 2000-06-14 비동기 전송 모드 셀의 다중화/역다중화 장치 및 방법

Country Status (1)

Country Link
KR (1) KR100326566B1 (ko)

Also Published As

Publication number Publication date
KR20010111948A (ko) 2001-12-20

Similar Documents

Publication Publication Date Title
US6839352B1 (en) SONET physical layer device having ATM and PPP interfaces
KR20000005332A (ko) 데이터 셀 생성 방법과 장치, 데이터 패킷 전송 방법과 장치,통신 시스템
EP0975189A2 (en) AAL Receiving circuit and method of processing ATM cells
US6996109B2 (en) ATM cell transmitting/receiving device of ATM switching system
EP0942617B1 (en) Short cell multiplexing apparatus and method
GB2305084A (en) Control of simultaneously-occurring messages in communications systems.
KR100314219B1 (ko) 에이에이엘5 타입 에이티엠 셀 역다중화 및 에이에이엘2타입 에이티엠 셀변환 장치
KR100326566B1 (ko) 비동기 전송 모드 셀의 다중화/역다중화 장치 및 방법
US7095745B2 (en) Communication apparatus and system comprising the same
US6795436B1 (en) Method to generate data cells, data cell generating arrangement, and data cell receiving arrangement
KR20020049359A (ko) 입력 및 출력, 타임 큐(Queue)를 갖는 AAL2스위치 방법 및 시스템
US7068665B2 (en) System and method for switching cells in a communications network
KR100314217B1 (ko) 에이티엠 스위치의 에이에이엘2 타입 에이티엠 셀라우터용 라인 정합 장치
KR100480042B1 (ko) Atm 교환시스템의 atm셀 수신장치
KR100967951B1 (ko) 비동기 전송모드를 이용하는 cdma 시스템에서의 음성통화를 위한 aal0 구조
KR100428315B1 (ko) 에이티엠셀 송수신장치
JP2773689B2 (ja) Atmアダプテーションレイヤにおけるデータ変換方式
JP3014619B2 (ja) 非同期転送モード通信システムおよびそのセル分解装置ならびに非同期転送モード通信方式
KR100354178B1 (ko) 다중 가입자 링크 정합용 에이티엠 셀 다중화 장치
KR100703296B1 (ko) 비동기전송모드 적응 계층 2를 사용하는 비동기 전송 모드시스템에서 비동기 전송 모드 셀 전송방법
JP3528693B2 (ja) Ipパケット転送方法及び装置及びipパケット転送プログラムを格納した記憶媒体
KR100378587B1 (ko) 시분할 채널 변조된 신호와 비동기 전송 모드 셀 상호변환 장치
KR0169644B1 (ko) Atm-mss의 정합 모듈
KR19990004964A (ko) Atm 교환기의 프레임 릴레이 가입자 정합장치
WO1997004566A1 (en) Converting between an internal cell and multiple standard asynchronous transfer mode cells

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120131

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20130205

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee