KR20020049359A - 입력 및 출력, 타임 큐(Queue)를 갖는 AAL2스위치 방법 및 시스템 - Google Patents

입력 및 출력, 타임 큐(Queue)를 갖는 AAL2스위치 방법 및 시스템 Download PDF

Info

Publication number
KR20020049359A
KR20020049359A KR1020000078516A KR20000078516A KR20020049359A KR 20020049359 A KR20020049359 A KR 20020049359A KR 1020000078516 A KR1020000078516 A KR 1020000078516A KR 20000078516 A KR20000078516 A KR 20000078516A KR 20020049359 A KR20020049359 A KR 20020049359A
Authority
KR
South Korea
Prior art keywords
input
cps packet
output
queue
cps
Prior art date
Application number
KR1020000078516A
Other languages
English (en)
Other versions
KR100364745B1 (ko
Inventor
최상준
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020000078516A priority Critical patent/KR100364745B1/ko
Priority to CNB011444975A priority patent/CN1152523C/zh
Priority to US10/021,439 priority patent/US7443863B2/en
Priority to US10/060,256 priority patent/US20020089991A1/en
Publication of KR20020049359A publication Critical patent/KR20020049359A/ko
Application granted granted Critical
Publication of KR100364745B1 publication Critical patent/KR100364745B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
    • H04L2012/5653Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL]
    • H04L2012/5656Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL] using the AAL2
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
    • H04L2012/566Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM layer
    • H04L2012/5661Minicells

Abstract

본 발명은 차세대 이동통신 시스템에 관한 것으로, 특히 논 블로킹(Non Blocking)과 리얼타임 라우팅(Real-Time Routing), 확장성, 시험성을 고려하여 스위치의 성능을 향상시키고 테스트와 용량 확장이 용이하도록 하는 입력 및 출력, 타임 큐(Queue)를 갖는 AAL2 스위치 방법 및 시스템에 관한 것으로, 비동기 전송 모드 셀이 입/출력 FIFO부에 입력되는 단계와, 상기 입력된 비동기 전송 모드 셀이 어셈블리 프로세싱부에서 CPS 패킷으로 분리되는 단계와, 상기 분리된 CPS 패킷이 제1 기준값에 따라 입/출력 큐에 저장되고 상기 CPS 패킷이 저장된 입/출력 큐의 번호가 타임 큐에 저장되는 단계와, 상기 타임 큐에 저장된 상기 입/출력 큐 번호에 따라 CPS 패킷 스위칭부가 상기 입/출력 큐에 저장된 CPS 패킷을 읽는 단계와, 상기 CPS 패킷이 제2 기준값에 따라 입/출력 큐에 저장되고 이 입/출력 큐의 번호가 타임 큐에 저장되는 단계와, 리어셈블리 프로세싱부에서 상기 타임 큐에 저장된 출력 큐 번호의 CPS 패킷을 읽어 비동기 전송 모드 셀로 생성된 후 입/출력 FIFO부로 출력되는 단계로 구성된다.

Description

입력 및 출력, 타임 큐(Queue)를 갖는 AAL2 스위치 방법 및 시스템{ Method for switch having input, output and time queue in ATM Adaptation Layer 2 and system for the same }
본 발명은 차세대 이동통신 시스템에 관한 것으로, 특히 논 블로킹(Non Blocking)과 리얼타임 라우팅(Real-Time Routing), 확장성, 시험 가능성을 고려하여 스위치의 성능을 향상시키고 테스트와 용량 확장이 용이하도록 하는 입력 및 출력, 타임 큐(Queue)를 갖는 AAL2 스위치 방법에 관한 것이다.
도 1은 종래 기술에 따른 스위칭 시스템 의 구조를 나타내는 도면이다.
상기 도 1을 참조하면, 크게 다중화된 AAL2 셀을 역다중화시키거나 다중화시키는 AAL2 수신/송신부(10)와, 상기 AAL2 셀을 53바이트 ATM 셀 변환 레벨로 스위칭하는 ATM 스위치(20)로 구성된다.
도 1의 구성에 따른 동작 설명은 다음과 같다.
현재까지 ATM 스위치는 AAL2 패킷을 따로 스위칭할 수 없었다.
그래서 상기 도 1에서와 같이 먼저 AAL2로 다중화된 셀이 AAL2 수신부(10)에전송되어 역다중화된다.
상기 역다중화된 AAL2 셀은 ATM 레벨로 스위칭하기 위하여 AAL2 패킷을 53바이트 ATM 셀로 변환을 해줘야 한다.
이와 같은 변환은 상기 도 1의 AAL2 수신 및 송신부(10)와 ATM 스위치(20)사이의 내부 형식을 통해 이루어진다.
이렇게 ATM 셀로 변환된 패킷은 ATM 스위치에서 스위칭되며 상기 스위칭된 ATM 셀은 다시 AAL2 패킷으로 역변환되어 AAL2 송신부(10)에서 다중화가 수행된 후 원하는 목적지로 전송되어진다.
그러나, 도 1에서와 같이 패킷을 스위칭하기 위해 내부 형식으로 변환한 후에 스위칭을 수행한 후 다시 패킷으로 역변환해야 하는 복잡성이 있다.
상기 내부 형식은 여러 제조업체 나름대로 구현되어 호환성에 문제가 될 수 있으며 셀의 지연 전송 등 품질을 저하시키며 효율성을 저하하는 문제점이 있다.
따라서, 본 발명의 목적은 이상에서 언급한 종래 기술의 문제점을 감안하여 안출한 것으로서, 논 블로킹(Non Blocking)과 리얼타임 라우팅(Real-Time Routing), 확장성, 시험성을 고려하여 스위치의 성능을 향상시키고 테스트와 용량 확장이 용이하도록 하는 입력 및 출력, 타임 큐(Queue)를 갖는 AAL2 스위치 방법을 제공하기 위한 것이다.
이상과 같은 목적을 달성하기 위한 본 발명의 일 특징에 따르면, 비동기 전송 모드 셀이 입/출력 FIFO부에 입력되는 단계와, 상기 입력된 비동기 전송 모드셀이 어셈블리 프로세싱부에서 CPS 패킷으로 분리되는 단계와, 상기 분리된 CPS 패킷이 제1 기준값에 따라 입/출력 큐에 저장되고 상기 CPS 패킷이 저장된 입/출력 큐의 번호가 타임 큐에 저장되는 단계와, 상기 타임 큐에 저장된 상기 입/출력 큐 번호에 따라 CPS 패킷 스위칭부가 상기 입/출력 큐에 저장된 CPS 패킷을 읽는 단계와, 상기 CPS 패킷이 제2 기준값에 따라 입/출력 큐에 저장되고 이 입/출력 큐의 번호가 타임 큐에 저장되는 단계와, 리어셈블리 프로세싱부에서 상기 타임 큐에 저장된 출력 큐 번호의 CPS 패킷을 읽어 비동기 전송 모드 셀로 생성된 후 입/출력 FIFO부로 출력되는 단계로 이루어진다.
본 발명의 다른 목적, 특징 및 이점들은 첨부한 도면을 참조한 실시예들의 상세한 설명을 통해 명백해질 것이다.
도 1은 종래 기술에 따른 스위칭 시스템 구조를 나타내는 도면
도 2는 본 발명에 따른 스위칭 시스템 구성을 나타내는 도면
도 3a는 본 발명에 따른 AAL2 타입의 ATM 셀의 구성을 나타내는 도면
도 3b는 본 발명에 따른 AAL2 타입의 CPS 패킷의 구성을 나타내는 도면
도 3c는 본 발명에 따른 AAL2 타입의 프로세싱 과정을 나타내는 도면
도 4는 본 발명에 따른 다중의 CPS 라우터의 연결을 나타내는 도면
도 5a는 본 발명에 따른 가상 경로/가상 채널에 대한 입력 큐 값을 나타내는 도면
도 5b는 본 발명에 따른 가상 경로/가상 채널에 대한 출력 큐 값을 나타내는 도면
도 5c는 본 발명에 따른 AAL2 타입의 전송 과정을 나타내는 도면
도 6은 본 발명에 따른 스위칭 시스템 구조를 나타내는 도면
* 도면의 주요 부분에 대한 부호의 설명 *
100 : 제1 어셈블리/리어셈블리 프로세싱부
101 : 제2 어셈블리/리어셈블리 프로세싱부
200 : 제1 입/출력 큐 201 : 제2 입/출력 큐
301, 302 : 제1 타임 큐 300, 303 : 제2 타임 큐
400 : 중앙처리장치 인터페이스 500 : CPS 패킷 스위칭부
600 : CPS 패킷 라우터 700 : 제1 입/출력 FIFO부
800 : 제2 입/출력 FIFO부
이하 본 발명의 바람직한 일 실시 예에 따른 구성 및 작용을 첨부된 도면을 참조하여 설명한다.
도 2는 본 발명에 따른 스위칭 시스템 구조를 나타내는 도면이다.
상기 도 2를 참조하면, 제1,제2 입/출력 FIFO부(700,800)에서 가상 경로/가상 채널을 갖는 AAL2 타입의 ATM 셀에서 복수개의 입/출력 큐(200,201)의 임의의 입력 큐에 CPS 패킷을 저장하거나, CPS 패킷 스위칭부에서 전송되어 복수개의 입/출력 큐(200,201)의 임의의 출력 큐에 저장된 CPS 패킷이 입력되면, 입력된 상기 CPS 패킷에 AAL2 타입의 ATM 셀에 덧붙이는 제1 어셈블리/리어셈블리 프로세싱부(100)와 제2 어셈블리/리어셈블리 프로세싱부(101)와, 상기 제1 입/출력큐(200)에서 CPS 패킷을 읽어 가상 경로/가상 채널 값을 참조하여 제2 입/출력 큐(201)에 저장하거나, 제2 입/출력 큐(201)에서 출력된 CPS 패킷에 가상 경로/가상 채널 값을 포함하여 제1 입/출력 큐(200)에 저장하는 CPS 패킷 스위칭부(500)와, CPS 패킷이 저장되는 제1 입/출력 큐(200)와 제2 입/출력 큐(201)와, CPS 패킷을 중앙처리장치와 송수신이 가능하도록 하는 중앙처리장치 인터페이스(400)와, 입/출력 큐의 번호를 저장하는 제1 타임 큐(301,302)와 제2 타임 큐(300,303)와, 다른 CPS 패킷 라우터와 연결되고 각 AAL2 스위치 사이의 CPS 패킷 스위칭을 담당하는 CPS 패킷 라우터 인터페이스(600)와, AAL2 타입의 ATM 셀이 입출력되는 제1 입/출력 FIFO부(First In First Out)(700)와 제2 입/출력 FIFO부(800)로 구성된다.
도 2의 구성에 따른 동작 설명은 다음과 같다.
도 3a에서와 같은 각기 다른 가상 경로/가상 채널을 갖는 AAL2 타입의 ATM셀이 AAL2 리 어셈블리 프로세싱부(100)로 입력되면 도 3b의 AAL2 타입의 CPS 패킷 형식을 참조하여 CPS 패킷을 분리하고 도 5a의 제1 기준값을 참조하여 이를 각각의 가상 경로/가상 채널에 해당되는 입력 큐(200)에 분리된 패킷이 저장된다.
상기 도 3a는 AAL2 타입의 ATM 셀을 나타내며 도 3b는 AAL2 타입의 ATM 셀의 CPS 패킷의 형태를 나타내는 도면인데, CID(Channel Identifier)는 채널 식별자를 나타내며 LI(Length Indicator)는 페이로드에 살린 데이터의 식별 정보를 나타낸다,
또한 UUI(User to User Indication)는 사용자간 식별 정보를 나타내며, HEC(Header Error Control)은 헤더 에러 제어를 나타낸다.
즉, 상기 AAL2 타입의 ATM 셀의 CPS 패킷은 상기 CID와 LI와 UUI와 HEC를 포함하는 패킷 헤더 부분과 CPS 정보를 포함하는 패킷 페이로드로 구성되어 있다.
상기 가상 경로가 1이고 가상 채널이 2인 AAL2 타입의 ATM 셀과 가상 경로가 1이고 가상 채널이 3인 AAL2 타입의 ATM 셀이 입력 FIFO부(700)를 통해 입력된다고 할 때 상기 입력 FIFO부(700)에 먼저 가상 경로가 1이고 가상 채널이 2인 AAL2 타입의 ATM 셀이 먼저 입력되었다면 도 3b에서와 같이 CPS 패킷을 분리하고 도 5a의 제1 기준값을 참조하여 상기 가상 경로가 1이고 가상 채널이 2인 AAL2 타입의 ATM 셀의 상기 CPS 패킷을 입력 큐(200) 1번에 저장하고 제1 타임 큐(302)에는 상기 입력 큐(200) 번호 1이 저장된다.
그리고 이어서 가상 경로가 1이고 가상 채널이 3인 AAL2 타입의 ATM 셀이 입력되면 도 3b에서와 같이 CPS 패킷을 분리하고 상기와 마찬가지로 도 5a의 제1 기준값을 참조하여 상기 가상 경로가 1이고 가상 채널이 3인 AAL2 타입의 ATM 셀의 상기 CPS 패킷을 입력 큐(200) 7번에 저장하고 제1 타임 큐(302)에는 상기 입력 큐(200) 번호 7이 저장된다.
그리고 상기 제1 타임 큐(302)에 한 개의 큐 번호가 저장되는 즉시 CPS 패킷 스위칭부(500)에서는 상기 제1 타이핑 큐(302)에 있는 큐 번호를 읽어 해당 큐에 들어 있는 CPS 패킷을 읽어 스위칭 작업을 실행한다.
즉, 상기 제1 타임 큐(302)는 상기 CPS 패킷 스위칭 부에게 어셈블리/리어셈블리 프로세싱부(100)에서 저장된 입력 큐들 중에서 상기 큐들에 저장된 CPS 패킷의 처리 순서를 결정하게 된다.
상기처럼 제1 타임 큐(302)를 이용하여 CPS 패킷이 분리되는 순서대로 처리할 수 있으며 또한 상기 순서에 따라 바로 처리할 수 있다.
상기 CPS 패킷 스위칭 부(500)는 입력 큐(200)에서 CPS 패킷을 읽어 들인 후 도 5b의 제2 기준값을 참조하여 해당되는 출력 큐(201)에 저장된다.
즉 상기 도 5b의 제2 기준값에서 가상 경로가 1이고 가상 채널이 2인 AAL2 타입의 ATM 셀에서 분리된 채널 식별자(Channel Identifier) 3을 가지는 CPS 패킷을 채널 식별자 7로 바꾼 다음 출력 큐(201) 번호 3에 저장한다.
그리고 상기 도 5b의 제2 기준값에서 가상 경로가 1이고 가상 채널이 2인 AAL2 타입의 ATM 셀에서 분리된 채널 식별자 5를 가지는 CPS 패킷은 채널 식별자 3으로 바꾼 다음 출력 큐(201) 번호 1에 저장한다.
상기와 마찬가지로 CPS 패킷 스위칭부(500)에서 출력 큐(201)에 저장할 경우도 상기 출력 큐(201)에 CPS 패킷을 저장한 다음 제2 타임 큐(303)에 해당하는 큐 번호를 저장한다.
상기 출력 큐(201)에 CPS 패킷이 저장되면 어셈블리 프로세싱부(101)는 제2 타임 큐(303)를 읽어 해당 큐를 알아낸 다음 CPS 패킷을 읽어서 AAL2 타입의 ATM 셀로 만든 다음 출력 FIFO부(800)에 저장한다.
또한 테스트를 위해서 입력된 CPS 패킷을 다시 원래대로 돌려줄 수 있다.
즉 가상 경로가 3이고 가상 채널이 4인 AAL2 타입의 ATM 셀에 채널 식별자 3을 가지는 CPS 패킷이 들어온 다음에 상기 CPS 패킷 스위칭부(500)에서 가상 경로가 3이고 가상 채널이 4인 AAL2 타입의 ATM 셀에 다시 실어서 보낼 수 있다.
또한 중앙처리장치 인터페이스를 제공하여 CPS 패킷을 상기 중앙처리장치와 송수신할 수 있도록 함으로써 테스트나 시그널링(signaling) 또는 ATM 터미널(terminal)에서 AAL2 타입의 한 종단으로 사용할 수 있다.
그리고 도 4에서 보는 바와 같이 AAL2 스위치의 확장성을 고려하여 CPS 패킷 라우터 인터페이스(600)를 두어 그 스위치에서 처리될 수 없는 CPS 패킷이 상기 CPS 패킷 라우터(600)를 통해 다른 AAL2 스위치로 보내져 스위칭이 되도록 한다.
도 6은 본 발명에 따른 스위치 시스템의 구조를 나타내는 도면이다.
상기 도 6에서 알 수 있듯이 AAL셀이 AAL2 스위칭이 된 후 53 바이트 ATM 셀로 변환되어 원하는 목적지로 전송되어진다.
이상의 설명에서와 같이 본 발명을 통한 입력 및 출력, 타임 큐(Queue)를 갖는 AAL2 스위치 방법은 AAL2 스위칭이 가능함으로써 상기 시스템의 ATM 스위치에 걸리는 트래픽을 줄이고 AAL2 스위치 내에 루프 백 경로(Loop Back Path)를 두고 중앙처리장치 인터페이스를 설치하여 테스트가 용이하며 CPS 패킷 라우터를 통한 확장성을 제공하여 AAL2 스위치의 용량 확장이 용이하도록 하여 전체 시스템의 성능을 향상시키는 효과가 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술 사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 실시예에 기재된 내용으로 한정하는 것이 아니라 특허 청구 범위에 의해서 정해져야 한다.

Claims (4)

  1. 비동기 전송 모드 셀이 입/출력 FIFO부에 입력되는 단계와;
    상기 입력된 비동기 전송 모드 셀이 어셈블리 프로세싱부에서 CPS 패킷으로 분리되는 단계와;
    상기 분리된 CPS 패킷이 제1 기준값에 따라 입/출력 큐에 저장되고 상기 CPS 패킷이 저장된 입/출력 큐의 번호가 타임 큐에 저장되는 단계와;
    상기 타임 큐에 저장된 상기 입/출력 큐 번호에 따라 CPS 패킷 스위칭부가 상기 입/출력 큐에 저장된 CPS 패킷을 읽는 단계와;
    상기 CPS 패킷이 제2 기준값에 따라 입/출력 큐에 저장되고 이 입/출력 큐의 번호가 타임 큐에 저장되는 단계와;
    리어셈블리 프로세싱부에서 상기 타임 큐에 저장된 출력 큐 번호의 CPS 패킷을 읽어 비동기 전송 모드 셀로 생성된 후 입/출력 FIFO부로 출력되는 단계로 구성되는 것을 특징으로 하는 입력 및 출력, 타임 큐를 갖는 비동기 전송 모드 적응 2 계층 스위치 방법.
  2. 제 1 항에 있어서, 상기 입력된 비동기 전송 모드 셀이 어셈블리 프로세싱부에서 CPS 패킷으로 분리되는 단계는,
    상기 CPS 패킷은 식별자와 페이로드에 실린 데이터의 길이 정보와 사용자간 정보와 헤더 에러 제어를 포함하는 CPS 패킷 헤더와 CPS 정보를 포함하는 CPS 패킷레이로드로 구성됨을 특징으로 하는 입력 및 출력, 타임 큐를 갖는 비동기 전송 모드 적응 2 계층 스위치 방법.
  3. 비동기 전송 모드 적응 2 계층 타입의 비동기 전송 모드 셀을 입력하거나 출력하는 제1 입/출력 FIFO부 또는 제2 입/출력 FIFO부와;
    상기 입력 FIFO부로 입력된 비동기 전송 모드 셀에서 CPS 패킷을 분리하거나 상기 출력 FIFO부에서 출력된 비동기 전송 모드 셀에 CPS 패킷을 첨부하는 비동기 전송 모드 적응 2 계층 셀 어셈블리/리 어셈블리 프로세싱부와;
    상기 셀 어셈블리 프로세싱부에서 분리된 CPS 패킷을 저장하거나 상기 리 어셈블리 프로세싱부에서 첨부되는 CPS 패킷을 저장하는 입력 또는 출력 큐와;
    상기 CPS 패킷과 중앙처리장치 사이에서 송수신을 수행하는 중앙처리장치 인터페이스와;
    상기 CPS 패킷이 저장되는 입력 또는 출력 큐의 번호를 저장하는 타임 큐와;
    서로 다른 비동기 전송 모드 적응 2 계층 스위치 사이의 CPS 패킷 스위칭을 담당하는 CPS 패킷 라우터 인터페이스로 구성되는 것을 특징으로 하는 입력 및 출력, 타임 큐를 갖는 비동기 전송 모드 적응 2 계층 스위치 시스템.
  4. 제 3 항에 있어서, 상기 CPS 패킷은 채널 식별자와, 페이로드에 실린 데이터의 식별 정보, 사용자간 식별 정보와 헤더 에러 제어로 구성된 패킷 헤더부와;
    정보를 싣는 패킷 페이로드로 구성되는 것을 특징으로 하는 입력 및 출력,타임 큐를 갖는 비동기 전송 모드 적응 2 계층 스위치 시스템.
KR1020000078516A 2000-12-19 2000-12-19 입력 및 출력, 타임 큐(Queue)를 갖는 AAL2스위치 방법 및 시스템 KR100364745B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020000078516A KR100364745B1 (ko) 2000-12-19 2000-12-19 입력 및 출력, 타임 큐(Queue)를 갖는 AAL2스위치 방법 및 시스템
CNB011444975A CN1152523C (zh) 2000-12-19 2001-12-19 信元交换方法及信元交换系统
US10/021,439 US7443863B2 (en) 2000-12-19 2001-12-19 Cell switching method and system
US10/060,256 US20020089991A1 (en) 2000-12-19 2002-02-01 Cell switching method and system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000078516A KR100364745B1 (ko) 2000-12-19 2000-12-19 입력 및 출력, 타임 큐(Queue)를 갖는 AAL2스위치 방법 및 시스템

Publications (2)

Publication Number Publication Date
KR20020049359A true KR20020049359A (ko) 2002-06-26
KR100364745B1 KR100364745B1 (ko) 2002-12-16

Family

ID=19703260

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000078516A KR100364745B1 (ko) 2000-12-19 2000-12-19 입력 및 출력, 타임 큐(Queue)를 갖는 AAL2스위치 방법 및 시스템

Country Status (3)

Country Link
US (2) US7443863B2 (ko)
KR (1) KR100364745B1 (ko)
CN (1) CN1152523C (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100641633B1 (ko) * 2004-12-02 2006-11-06 한국전자통신연구원 다수의 공유 저장장소를 이용한 효율적인 스위칭 장치 및그 방법
US8050280B2 (en) 2004-12-02 2011-11-01 Electronics And Telecommunications Research Institute Efficient switching device and method for fabricating the same using multiple shared memories

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100446234B1 (ko) * 2000-12-21 2004-08-30 엘지전자 주식회사 차세대 통신 시스템에서 멀티 캐스트용 aal2 스위치
KR100408044B1 (ko) * 2001-11-07 2003-12-01 엘지전자 주식회사 Atm교환기의 트래픽 제어 장치 및 방법
CN1310466C (zh) * 2003-08-06 2007-04-11 华为技术有限公司 传输系统任意级联业务净荷位置判决的asic实现方法
CN100403700C (zh) * 2004-01-05 2008-07-16 华为技术有限公司 异步传输模式反向复用的测试方法及设备
CN100356745C (zh) * 2004-09-04 2007-12-19 华为技术有限公司 基于信令异步传输模式适配层的数据传输方法及其应用
US7860101B2 (en) * 2005-06-28 2010-12-28 Nokia Corporation End-to end connections in a switched network

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2322515A (en) * 1997-02-21 1998-08-26 Northern Telecom Ltd Adaptation layer switching
US5953339A (en) * 1997-04-14 1999-09-14 Lucent Technologies Inc. Logical link connection server
US6449276B1 (en) * 1998-05-20 2002-09-10 Nokia Telecommunications Oy Method and apparatus for efficient switching of partial minicells in ATM adaptation layer 2
JP3065026B2 (ja) * 1998-06-02 2000-07-12 日本電気株式会社 Aal2パケット交換装置
EP1032242A3 (en) * 1999-02-26 2003-09-10 Hitachi, Ltd. Switching method, switching equipment and switching network
JP2000332781A (ja) * 1999-05-19 2000-11-30 Hitachi Ltd 可変長パケットスイッチ
JP3583025B2 (ja) * 1999-06-28 2004-10-27 沖電気工業株式会社 交換装置
KR100390424B1 (ko) * 2000-12-04 2003-07-07 엘지전자 주식회사 Aal2 스위치
KR100446234B1 (ko) * 2000-12-21 2004-08-30 엘지전자 주식회사 차세대 통신 시스템에서 멀티 캐스트용 aal2 스위치
KR100419413B1 (ko) * 2002-02-09 2004-02-21 삼성전자주식회사 비동기 전송 방식 적응계층 2 교환 장치 및 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100641633B1 (ko) * 2004-12-02 2006-11-06 한국전자통신연구원 다수의 공유 저장장소를 이용한 효율적인 스위칭 장치 및그 방법
US8050280B2 (en) 2004-12-02 2011-11-01 Electronics And Telecommunications Research Institute Efficient switching device and method for fabricating the same using multiple shared memories

Also Published As

Publication number Publication date
CN1152523C (zh) 2004-06-02
US20030026266A1 (en) 2003-02-06
KR100364745B1 (ko) 2002-12-16
US7443863B2 (en) 2008-10-28
US20020089991A1 (en) 2002-07-11
CN1360421A (zh) 2002-07-24

Similar Documents

Publication Publication Date Title
EP0858240B1 (en) Cell assembly and multiplexing device, and demultiplexing device
US6148001A (en) Multipoint-to-point system which multiplexes complete packets comprised of ATM cells on to a single virtual channel connection
EP0823162B1 (en) Telecommunication system and method for transferring microcells therein
JP4602794B2 (ja) Atmデータをリアルタイムで再組立するシステム、方法、およびプログラム
US5379295A (en) Cross-connect system for asynchronous transfer mode
JPH06335079A (ja) Atm網におけるセル多重化装置
US8948201B2 (en) Packet transfer apparatus
WO2000030304A1 (en) Aal2 processing device and method for atm network
US6829248B1 (en) Integrated switching segmentation and reassembly (SAR) device
KR100633379B1 (ko) 에이티엠 큐로부터의 조정된 셀 방출
KR100364745B1 (ko) 입력 및 출력, 타임 큐(Queue)를 갖는 AAL2스위치 방법 및 시스템
US6603767B1 (en) Cell exchanging device
US6597696B1 (en) Variable length packet switch
US6393025B1 (en) Time-sensitive packet processor for an ATM switch
US6628659B1 (en) ATM cell switching system
KR100314219B1 (ko) 에이에이엘5 타입 에이티엠 셀 역다중화 및 에이에이엘2타입 에이티엠 셀변환 장치
US8780898B2 (en) Processor for packet switching between cell streams with optional virtual channel and channel identification modification
EP0979566B1 (en) Data suppression and regeneration
US7072302B1 (en) Data cell traffic management
KR100359914B1 (ko) Aal5 atm 셀을 aal2 atm 셀로 변환시키는 장치
JP2005516476A (ja) 可変ビットレートリアルタイムサービス用のatmアダプテーションレイヤ2の実装方法
KR100362640B1 (ko) Aal2 atm 셀을 이용한 데이터 전송 장치
KR100354163B1 (ko) 이동 통신 시스템에서 다중 가상 채널을 지원하는 aal2 프로토콜 구현 장치 및 방법
KR100379377B1 (ko) 비동기전송모드 셀 라우팅 장치 및 라우팅 방법
KR100380998B1 (ko) 에이티엠 적응 계층 2에서 동적 결합 사용타이머(Timer_CU) 기반의 호 연결 제어 방법

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081201

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee