KR100321015B1 - 제1및제2주신호성분을송수신하는송수신기 - Google Patents

제1및제2주신호성분을송수신하는송수신기 Download PDF

Info

Publication number
KR100321015B1
KR100321015B1 KR1019950702727A KR19950702727A KR100321015B1 KR 100321015 B1 KR100321015 B1 KR 100321015B1 KR 1019950702727 A KR1019950702727 A KR 1019950702727A KR 19950702727 A KR19950702727 A KR 19950702727A KR 100321015 B1 KR100321015 B1 KR 100321015B1
Authority
KR
South Korea
Prior art keywords
signal
input
output
control signal
signals
Prior art date
Application number
KR1019950702727A
Other languages
English (en)
Other versions
KR960700581A (ko
Inventor
테오필루돌프워너텐케이트
Original Assignee
요트.게.아. 롤페즈
코닌클리케 필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 요트.게.아. 롤페즈, 코닌클리케 필립스 일렉트로닉스 엔.브이. filed Critical 요트.게.아. 롤페즈
Publication of KR960700581A publication Critical patent/KR960700581A/ko
Application granted granted Critical
Publication of KR100321015B1 publication Critical patent/KR100321015B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/66Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for reducing bandwidth of signals; for improving efficiency of transmission
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/00007Time or data compression or expansion
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/00992Circuits for stereophonic or quadraphonic recording or reproducing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Reduction Or Emphasis Of Bandwidth Of Signals (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

적어도 제 1 및 제 2 주신호 성분(L+R)을 전송하는 송신기로서, 적어도 2 개의 입력 신호를 수신하는 적어도 2 개의 입력 단자(1, 90)를 가지고 있는 송신기가 공개된다. 이 송신기는 매트릭싱 수단(13')의 제 1 입력(11')과 비트 레이트 감소수단(BRR1)의 입력에 대한 적어도 2 개의 입력 신호를 다중화하는 멀티플렉서 수단 (111')을 구비하고 있다. 제 1 비트 레이트 감소 수단은 입력에 인가된 신호에 대해서 데이타 감소 단계를 수행하고 데이타 감소된 형태를 출력에 공급하기 위한 것이다. 신장 수단(7')은 제 1 비트 레이트 감소 수단(BRR1)에 접속된 입력을 가지며, 출력에서 비트 레이트 감소 수단의 입력에 인가된 신호의 복제 신호를 얻기 위해 그 입력에 인가된 데이타 정보에 대해 데이타 신장을 수행하기 위한 것이다. 상기 출력은 매트릭싱 수단(13')의 제 2 입력 (12')에 접속되어 있다. 매트릭싱 수단(13')의 출력(14')은 제 2 비트 레이트 감소 수단(BRR2)을 거쳐서 신호 조합 수단 (29)에 접속되어 있다. 또한 비트 레이트 감소 수단의 출력은 조합 수단(29)에 접속되어 있다. 이 신호 조합 수단(29)은 출력 신호들을 전송할 수 있도록 하기 위해서 신호들을 조합하도록 되어 있다. 변환 수단(SPL2, SPL3)은 입력 신호들을 대응하는 부신호들 예컨대 부대역 신호들(제 6 도)로 변환하기 위해서 입력 단자들(1, 90)과 멀티플렉서 수단(111')의 입력들 사이에 설치되어 있다. 또한 전송매체를 통해 송신기에 의해 송신된 신호를 수신하는 수신기가 공개되어 있다(제 7 도). 조합 수단에 의해 공급된 신호들은 기록 매체(193)에 기록 될 수 있다(제 10도).

Description

제 1 및 제 2 주신호 성분을 송수신하는 송수신기
발명의 분야
본 발명은 적어도 제 1 및 제 2 주신호 성분을 송신하는 송신기에 관한 것으로, 매트릭싱(matrixing)과 비트 레이트 감소의 접속 사용이 수행된다. 또한 본 발명은 송신기에 의해 전송되는 신호를 수신하는 수신기, 송신기에서 사용되는 보상 수난, 및 기록 매체(record carrier)에 관한 것이다.
발명의 배경
매트릭싱은 제 1 주신호 성분(스테레오 신호의 좌측 신호 성분 L), 제 2 주신호 성분(우측 신호 성분 R) 및 보조 성분(중앙 신호 성분 C)을 전송할 때 수행되어, L+a.C와 동일한 제 1 신호 성분(Lc)을 얻고 R+a.C와 동일한 제 2 신호 성분 (Rc)을 얻고 신호(Lc, Rc. C)를 전송한다. 대응하는 디매트릭싱 회로(dematrixing circuit)가 제공되지 않은 표준형 수신기로 수신할 때 신호 성분(Lc 및 Rc)이 2 개의 스테레오 스피커를 통해 청취자에게 공급하기 위해 사용된다. 따라서, 청취자는 표준형 수신기를 가지고 있더라도 더불어 전송되는 C 성분을 감지할 수 있다.
보다 복잡한 매트릭싱 구성은 J.A.E.S., Vol.40, No.5, May 1992, pp.376-382와, W,R,Th 외 다수의 논문 "비트 레이트가 감소된 오디오 신호의 매트릭싱(Matrixing of bit rate reduced audio signals)"(Proc. of the ICASSP, 1992. March 23-26, San Francisceo, Vol.2, pp Ⅱ-205 내지 Ⅱ-208) 및 참조 리스트의 자료(1a, 2a)에 기재되어 있다.
신호를 비트 레이트 감소시키기 위한 압축 수단은 공개된 유럽 특허 출원 제 457.390A1 호 (PHN 13.328) 및 제 457,391A1호(PHN 13.329) 및 참고 리스트의 자료 (7a, 7b)에 각각 설명되어 있다. 상기 압축 수단에 의한 상기 신호(L. R 및 C)의 비트 레이트 감소는 양자화 잡음이 섞인 신호로 된다. 상기 압축 수단의 목적은 양자화 잡음을 청취 한계치 이하로 유지하는 것이다. 양자화된 신호의 송수신 후에 신호(R, L 및 C)의 복제 신호(replica)를 얻기 위해 양자화된 신호는 수신기에서 역양자화된다. 원신호 성분은 역양자화된 신호(Lc, Rc 및 C)를 디매트릭싱함으로써 검색된다. 수신된 스테레오 신호는 들을 수 있게 된 양자화 잡음에 의해 때때로 영향받는 것으로 보인다. 전술의 ICASSP 공보는 사전 양자화(Pre quantization)와 해당 역양자화가 신호 성분중 한 신호 성분을 수행한다는 점에서 이 문제에 대한 해법을 보였다. 하지만, 상기 공보에서 설명된 송신기에서는 전송특성이 열화된다.
발명의 개요
본 발명의 목적은 수신기에서 복호화시에 전술의 단점을 극복할 수 있도록 제 1 및 제 2 주신호 성분과 적어도 하나의 보조 신호 성분을 부호화할 수 있는 매트릭스 수단과 압축 수단을 포함하는 송신기를 제공하는데 있다.
전송 매체를 통해 적어도 제 1 및 제 2 주신호 성분을 송신하는 송신기에 있어서, 상기 제 1 및 제 2 주신호 성분을 수신하는 적어도 제 1 및 제 2 입력 단자와, 각각 상기 입력 단자들의 대응하는 단자에 접속되는 입력과 출력을 가지며, 입력에 인가된 입력 신호를 M 부신호들로 변환하고 상기 M 부신호들을 출력에 인가하도록 되어 있는 적어도 제 1 및 제 2 신호 변환 수단과, 상기 적어도 2 개의 신호 변환 수단의 출력들, 적어도 제 1 및 제 2 출력 및 제어 신호 입력에 접속된 적어도 제 1 및 제 2 입력을 가지는 멀티플렉서 수단과, 상기 멀티플렉서 수단의 적어도 제 2 출력에 접속된 입력을 가지며, 제 1 마스킹 제어 신호에 응답하여 입력에 인가된 신호에 대해 데이타 감소 단계를 수행하고 데이타 압축된 신호를 출력에 인가하도록 되어 있는 제 1 압축 수단과, 상기 제 1 압축 수단에 대한 제 1 마스킹 제어 신호를 발생하고 상기 제 1 마스킹 제어 신호는 상기 제 1 압축 수단의 입력에 인가된 신호의 마스킹 임계치와 관련 있는 마스킹 제어 신호 발생기 수단과, 입력 및 출력을 가지며, 상기 압축 수단의 입력에 인가된 신호의 복제 신호를 얻기 위해서 입력에 인가된 신호에 대해 데이타 신장을 수행하고 상기 복제 신호를 출력에 공급하도록 되어 있고,, 상기 입력은 상기 제 1 압축 수단에 접속되는 제 1 신장 수단과. 적어도 제 1 및 제 2 입력을 가지고 출력 신호를 공급하는 출력을 더 가지며, 상기 출력 신호를 얻기 위해 제 1 입력에 인가되는 신호와 제 2 입력에 인가되는 신호를 조합하도록 되어 있고, 상기 제 1 입력은 상기 멀티플렉서 수단의 제 1 출력에 접속되고 상기 제 2 입력은 상기 제 1 신장 수단의 출력에 접속되는 매트릭싱 수단과, 상기 매트릭싱 수단의 출력에 접속된 입력 및 출력을 가지며, 제2 마스킹 제어 신호에 응답하여 상기 입력에 인가된 신호에 대해 데이타 감소 단계를 수행하고 데이타 감소된 출력 신호를 상기 출력에 공급하도록 되어 있고. 상기 마스킹 제어 신호 발생기 수단은 제 2 마스킹 제어 신호를 발생하도록 되어 있으며, 상기 제 2 마스킹 제어 신호는 상기 매트릭싱 수단의 제 1 입력에 인가된 신호의 마스킹 임계치와 관련 있는 제 2 압축 수단과, 적어도 제 1 및 제 2 지시 신호를 발생하며, 상기 제 1 지시 신호는 상기 제 1 압축 수단의 입력에 인가된 신호의 복제 신호를 얻기 위해 상기 제 1 압축 수단의 데이타 감소된 출력 신호에 대해 수신기에서 신장을 가능케하도록 발생 되고, 상기 제 2 지시 신호는 상기 매트릭싱 수단의 출력 신호의 복제 신호를 얻기 위해 상기 제 2 압축 수단의 데이타 감소된 출력 신호에 대해서 상기 수신기에서 신장을 가능케 하도록 발생되는 지시 신호 발생기 수단과, 상기 멀티플렉서 수단에 대한 제어 신호를 발생하는 제어 신호 발생기 수단 및. 출력 신호들을 전송할 수 있도록 하기 위해서 적어도 상기 제 1 및 제 2 압축 수단의 출력 신호 및 상기 제 1 및 제 2 지시 신호와 상기 제어 신호를 조합하는 신호 조합 수단을 구비한다.
전송 매체를 통해 적어도 제 1 및 제 2 주신호 성분과 적어도 하나의 보조 신호 성분을 송신하는 송신기에 있어서, 상기 3 신호 성분을 수신하는 적어도 입력 단자와, 각각 상기 입력 단자들의 대응하는 단자에 접속되는 입력과 출력을 가지며, 입력에 인가된 입력 신호를 M 부신호들로 변환하고 상기 M 부신호들을 출력에 인가하도록 되어 있는 적어도 3 신호 변환 수단과, 상기 적어도 3 개의 신호 변환 수단의 출력들, 적어도 제 1, 제 2 및 제 3 출력 및 제어 신호 입력에 접속된적어도 제 1, 제 2 및 제 3 입력을 가지는 멀티플렉서 수단과, 상기 멀티플렉서 수단의 적어도 제 3 출력에 접속된 입력을 가지며, 제 1 마스킹 제어 신호에 응답하여 입력에 인가된 신호에 대해 데이타 감소 단계를 수행하고 제 1 의 데이타 압축된 신호를 출력에 인가하도록 되어 있는 제 1 압축 수단과, 상기 제 1 압축 수단에 대한 제 1 마스킹 제어 신호를 발생하고 상기 제 1 마스킹 제어 신호는 상기 제 1 압축 수단의 입력에 인가된 신호의 마스킹 임계치와 관련 있는 마스킹 제어 신호 발생기 수단과, 입력 및 출력을 가지며, 상기 제 1 압축 수단의 입력에 인가된 신호의 복제 신호를 얻기 위해서 입력에 인가된 신호에 대해 데이타 신장을 수행하고 상기 복제 신호를 출력에 공급하도록 되어 있고, 상기 입력은 상기 제 1 압축 수단에 접속되는 제 1 신장 수단과, 적어도 제 1, 제 2 및 제 3 입력을 가지고 제 1 및 제 2 출력 신호를 공급하는 제 1 및 제 2 출력을 더 가지며, 상기 제 1 주신호 성분과 상기 적어도 하나의 보조 신호 성분의 조합과 관련 있는 제 1 신호 출력과, 상기 제 2 주신호 성분과 상기 적어도 하나의 보조 신호 성분의 조합과 관련있는 제 2 출력 신호를 얻기 위해 입력에 인가된 신호들을 조합하도록 적용되고 상기 제 1 및 제 2 입력은 상기 매트릭싱 수단의 상기 제 1 및 제 2 출력에 각각 접속되고 상기 제 3 입력은 상기 신장 수단의 출력에 접속되는 매트릭싱 수단과, 상기 매트릭싱 수단의 상기 제 1 및 제 2 출력에 각각 접속된 입력 및 출력을 가지며, 제 2 및 제 3 마스킹 제어 신호애 응답하여 상기 입력에 인가된 신호에 대해 데이타 감소 단계를 수행하고 데이타 감소된 제 1 및 제 2 출력 신호를 상기 출력에 공급하도록 되어 있고, 상기 마스킹 제어 신호 발생기 수단은 제 2 마스킹 제어 신호를발생하도록 되어 있으며 상기 제 2 마스킹 제어 신호는 상기 매트릭싱 수단의 제 1 입력에 인가된 신호의 마스킹 임계치와 관련되어 있고 상기 제 3 매트릭싱 신호는 상기 매트릭싱 수단의 제 2 입력에 인가된 신호의 마스킹 임계치와 관련되어 있는 제 2 및 제 3 압축 수단과, 적어도 제 1, 제 2 및 제 3 지시 신호를 발생하며, 상기 제 1 지시 신호는상기 제 1 압축 수단의 입력에 인가된 신호의 복제 신호를 얻기 위해 상기 제 1 압축 수단의 데이타 감소된 출력 신호에 대해 수신기에서 신장이 가능하도록 발생되고, 상기 제 2 지시 신호는 상기 매트릭싱 수단의 출력 신호의 복제 신호를 얻기 위해 상기 제 2 압축 수단의 데이타 감소된 출력 신호에 대해서 상기 수신기에서 신장을 가능케 하도록 발생되며 상기 제 3 지시 신호는 상기 매트릭싱 수단의 출력 신호의 복제 신호를 얻기 위해 상기 제 3 압축 수단의 데이타 감소된 출력 신호에 대해서 상기 수신기에서 신장을 가능케 하도록 발생되는 지시 신호 발생기 수단과, 상기 멀티플렉서 수단에 대한 제어 신호를 발생하는 제어 신호 발생기 수단 및, 출력 신호들을 전송할 수 있도록 하기 위해서 적어도 상기 제 1, 제 2 및 제 3 압축 수단의 출력 신호 및 상기 제 1, 제 2 및 제 3 지시 신호와 상기 제어 신호를 조합하는 신호 조합 수단을 구비한다.
본 발명은 다음의 인식을 근거로 한다. 본 발명에 따른 송신기는 매트릭싱과 비트 레이트 감소 이전에 적어도 2 개의 입력 신호에 대해 다중화하는 방법을 제공한다.
2 개의 신호 (L 및 R)가 전송되는 경우 이것은 L 신호 성분이 매트릭싱 수단의 제 1 입력에 인가되고 R 신호 성분이 매트릭싱 수단의 제 2 입력에 인가되거나L 신호 성분이 매트릭싱 수단의 제 2 입력에 인가되고 R 신호 성분이 매트릭싱 수단의 제 1 입력에 인가되게 된다.
3 개의 신호(L, R 및 C)만이 전송되는 경우, (a) L 및 R 신호 성분이 매트릭싱 수단의 제 1 및 제 2 입력에 인가되어 사전양자화 및 대응 역양자화 후에 C 신호 성분이 매트릭싱 수단의 제 3 입력에 인가되거나, (b) L 및 C 신호 성분이 매트릭싱 수단의 제 1 및 제 2 입력에 인가되어 사전양자화 및 대응 역양자화 후에 R 신호 성분이 매트릭싱 수단의 제 3 입력에 인가되거나, (c) C 및 R 신호 성분이 매트릭싱 수단의 제 1 및 제 2 입력에 인가되어 사전양자화 및 대응 역양자화후에 L 신호 성분이 매트릭싱 수단의 제 3 입력에 인가되게 된다.
적어도 3 개의 신호 성분의 등시간 신호부분에 대해 매트릭싱 수단의 제 1 및 제 2 입력에 인가될 때 송신기에 인가된 적어도 3 개의 입력 신호로부터의 두 신호의 조합은 얻을 수 있는 최대의 데이타 감소로 된다.
결과적으로, 매트릭싱 수단 및 비트 레이트 감소 수단의 임의의 입력에 인가된 신호들간의 스위칭은 송신기에 인가된 적어도 3 개의 신호 성분의 등시간 신호 부분의 각 후속 신호 블럭에 대해 멀티플렉서 수단에서 발생한다. 그러나, 이 스위칭은 수신기에서의 재구성 후에 얻어진 신호들에서의 스위칭 지연 및 신호들의 열화로 접속된다.
상기 신호들의 광대역 영역에서 발생된 신호들 간의 스위칭은 열화의 주된 요인이었음이 확인되었다. 본 발명에 의하면 이제 스위칭은 부신호 영역에서, 즉 신호들이 부신호로 변환된(코드화 신호로 변환되든 부대역 코드화 신호로 변환된든) 후에 발생한다.
송신기가 기록 매체에 신호를 기록하는 장치인 경우 이와 같이 얻어진 기록 매체는 그 기록 매체가 트랙에 기록된 신호 조합 수단의 출력 신호를 구비하고 상기 출력 신호는 적어도 제 1, 제 2 및 제 3 신호를 구비하는 것을 특징으로 한다.
도면의 간단한 설명
이하, 다음의 도면 설명을 참고하여 본 발명을 설명한다.
제 1A 도는 선행 특허 출원의 제 4A도에 설명된 송신기의 실시예이다.
제 1B 도는 선행 특허 출원의 제 4B도에 설명된 대응 수신기의 실시예이다.
제 2 도는 신호 L, R 및 C 의 시간 함수로서의 신호 파형이다.
제 3A 도는 매트릭스 수단의 입력 중 한 입력에 공급되는 시간 함수로서의 신호 파형이다.
제 3B 도는 압축 수단의 하나에 공급되는 시간 함수로서의 신호 파형이다.
제 4A 도는 수신 및 신장후의 제 3A 도의 신호 파형이다.
제 4B 도는 수신 및 신장후의 제 3B 도의 신호 파형이다.
제 5 도는 수신, 신장 및 재구성 후 얻어진 신호 L 및 C의 사본의 시간 함수로서의 파형이다.
제 6 도는 송신기의 제 1 실시예이다.
제 7 도는 수신기의 제 1 실시예이다.
제 8 도는 송신기의 제 2 실시예이다.
제 9 도는 수신기의 제 2 실시예이다.
제 10 도는 신호를 기록 매체위에 기록하긴 위한 레코딩 배열 형태의 송신기이다.
제 11 도는 전술의 송신기에 사용되는 보상 회로의 실시예이다.
제 12 도는 송신기에서 다른 방식으로 사용되는 보상 회로의 도면이다.
제 13 도는 제 1 및 제 2 주신호 성분을 전송하기 위한 송신기의 실시예이다.
제 14 도는 제 13 도의 송신기에 의한 전송되는 제 1 및 제 2 주신호 성분을 수신하기 위한 수신기의 실시예이다.
제 14A 도는 제 14 도의 디매트릭싱 및 스위칭 수단의 상세한 실시예이다.
제 15 도는 2 채널형의 부신호 레벨 다중화의 설명도이다.
제 16 도는 3채널형의 부신호 레벨 다중화의 설명도이다.
실시예의 설명
제 1A도는 참고 리스트의 자료(2)인 기출원된 미국 특허 출원 제 32,915 호 (PHQ 93-002)에서 제 4A도를 참고하여 설명되어 있는 송신기의 실시예를 도시하고 있다. 제 1B 도는 상기 기출원된 미국 특허 출원에서 제 4B도를 참고하여 설명되어 있는 대응 수신기를 도시하고 있다. 제 1A도의 송신기는 제 1 및 제 2 주신호성분, 예컨대 스테레오 오디오 신호의 좌 및 우측 신호 성분(L 및 R)과, 보조 신호, 예컨대 중앙 오더오 신호인 C 를 전송 매체(TRMM)를 거쳐서 전송하도록 설계되어 있다. 디지탈화된 형태의 좌측 신호 성분(L)은 제 1 입력(1)로 공급되고 디지탈 형태의 우측 신호 성분(R)은 제 2 입력 단자(90)로 공급되며 중앙 신호(C)는 단자(2)로 공급된다. 단자(1 및 90)는 스위칭 수단(111)에 내장된 스위치(70 및 110)의 a 단자에 접속된다. 단자(2)는 스위칭 수단(111)에 있는 스위치(71')의 b 단자에 접속된다. 또한, 단자(1)는 스위치(71')의 c 단자에 접속되고 단자(90)는 스위치(71')의 a 단자에 접속되며 단자(2)는 스위치(70 및 110)의 c 단자에 접속된다,
스위치(70)의 b 단자는 매트릭싱 수단(13)의 제 1 입력 (11)에 접속되고 스위치(110)의 b 단자는 매트릭싱 수단(13)의 (제 3) 입력(91)에 접속되며 스위치 (71')의 이 단자는 CM1로 표기된 제 1 압축 수단(3)의 입력(4)에 접속된다.
제 1 압축 수단(3)에서 BRR1로 표기된 요소에서의 비트 레이트 감소는 비트 레이트 감소기(BRR1)의 제어 신호 입력으로 공급되는 제 1 마스킹 제어 신호(mcsl)에 응답하여 입력(4)에 공급된 신호에 대해서 수행된다. 압축 수단(3)의 가능한 실시예가 전술의 공개된 유럽 특허출원 제 457,390A1호(PHN 13,328)와 제 457,391A1호(PHN 13,329), 및 참고 리스트의 자료(7a 및 7b))에서 광범위하게 설명되었다. 이 실시예는 SPL1로 표시된 부대역 분할기(subband splitter)를 구비하고 있고, 이 부대역 분할기를 구비 하고 있으며, 이 부대역 분할기는 입력 신호를 다수의 M 부대역 신호로 부대역 분할하여 연속의 부대역을 발생시킨다. 각 부대역에서의 q 개의 표본의 등시간 신호 블럭(time equivalent signal blocks)에 대해 비트 할당 정보(nm)는 여러 부대역에 있는 부대역 신호(SBm)의 신호 내용으로부터 도출된다. nm의 범위는 1 내지 M이다. 비트 할당 정보는 마스킹 제어 신호이며, 부대역 분할기9SPL1)에 의해 발생된 부대역 신호를 기초로 GEN1로 표기된 블럭에서 도출된다. 획득된 부대역 신호는 GEN1 및 BRR1로 표기된 블럭으로 공급된다. 양자화는 비트 할당 정보(nm)에 응답하여 M 부대역에서의 부대역 신호의 등시간 신호블록에서 (예컨대) 적어도 16 비트의 정밀도를 갖는 q개의 표본에 관하여 (블럭 BRR1에서) 수행된다. 여기서는 부대역 신호(SBm)의 신호 블럭에서 q개의 양자화된 표본이 nm비트로 표현된다. nm에 대응하는 M 값으로 평균된 nm의 값이 예컨대 4인경우 이는 표본이 16 비트의 원래의 정밀도를 갖는다면 인자 4의 데이타 감소 (16/4)를 얻었음을 뜻한다. 비트 레이트 감소된 신호(즉 양자화된 부대역 신호)는 압축 수단(3)의 출력(5)으로 공급된다. 더욱이 비트 할당 정보 n1내지 nM은 출력(6)으로 공급된다. 수행된 비트 레이트 감소는 마스킹 효과에 근거한다.
여기서 임의의 주파수와 임의의 진폭을 갖는 주파수 성분은 인접 주파수 성분에 대해 특정 레벨의 마스킹 효과를 낳는다. 마스킹 레벨보다 낮은 진폭을 갖는 인접 주파수 성분은 들을 수 없으므로 고려될 필요가 없다. 다수의 부대역의 마스킹 레벨은 비트 할당 정보, 즉 값 n1내지 nM과 관련이 있다. 따라서. 이 비트 할당 정보는 이미 나타낸 바와 같이 마스킹 제어 신호 발생기(GEN1)에 의해 발생되는 제 1 마스킹 제어 신호(mcs1)로 고려되어야 한다.
통상 M 부대역 신호의 q 표본의 각 등시간 신호 블럭에 대한 스케일 인자는 블럭 BRR1에서 데이타 감소 단계를 수행하기 전에 등시간 신호 블럭을 정규화하도록 도출된다. 그러나, 이 시점에서 비례인자은 발생기 GEN1에서 도출되고 또한 마스킹 제어 신호는 그 비례 인자을 포함하고 있다고 가정한다.
압축 수단(3)에 의해 공급된 압축 데이타는 DEQ로 표기된 신장 수단(7)의 입력(8)으로 공급된다. 또한, 마스킹 제어 신호(mcs1)는 제 1 명령 신호로서의 비례인자 정보를 신장 수단(7)의 제어 신호 입력(10)으로 공급하기도 한다. 입력(10)에 공급된 명령 신호(is1)에 응답해서 신장 수단(7)은 입력(8)에 공급된 양자 신호를 역양자화하여 입력(4)에 공급된 원신호 성분의 복제 신호를 발생한다. 이것은 M 부대역 신호에서의 등시간 신호 블럭에 대해 표본들이 입력(8)을 거쳐서 수신된 압축 데이타로부터 검색되며 부대역 신호(SBm)의 qnm비트 표본들이 16 비트 표본들로 재변환됨을 의미한다. 이렇게 획득된 부대역 신호는 부대역 접속기에서 접속되어 광대역의 원신호 성분의 복제 신호를 얻는다.
부대역 분할기 및 해당 부대역 접속기는 종래 기술, 예컨대 유럽 특허출원 제 400.755호(PHQ 89.018A) 및 참고 목록의 자료(6)에 광범위하게 설명되어 있다.
이제, 발생기(GEN1, GEN2, GEN3)에서의 비트 할당 정보(마스킹 제어 신호)는 부대역 신호로부터 도출될 필요가 없음을 인식하여야 한다. 또한, 고속 푸리에 변환(FFT)을 이용하여 광대역 신호로부터 비트 할당 정보를 도출할 수 있다.
또한, 이제 전술된 바와 같은 비트 레이트 감소는 광대역 디지탈 오디오 신호를 협대역 부대역 신호로 분할한 후 부대역 신호 영역에서 수행된다. 그러나 데이타 감소가 수행되는 주파수 성분을 얻도록 광대역 신호의 변환 부호화를 수행함으로써 비트 레이트 감소를 실현할 수도 있다.
또한, 신장 수단(7)은 압축 수단(3)의 출력(5)에 반드시 접속되어야 할 필요는 없지만 비트 레이트 감소기(BRR1)의 내부 단자에 대체 접속될 수 있음이 인식되어야 한다. 다음은 그 일예이다.
비트 레이트 감소기(BRR1)의 입력 신호의 비트 레이트 감소는 부대역(m)에서의 부대역 신호의 신호 블럭의 16 비트 (예컨대) 표본에 대해 수행되어야 할 다음 단계들을 의미한다. 먼저, 신호 블럭의 q 표본은 스케일 인자를 사용하여 정규화 단계에서 정규화된다. 신장기(7)에 nm비트수를 공급하는 것은 스케일 인자와 비트 할당 정보(nm값)가 신장기(7)로 공급되는 것을 필요로 한다.
그러나 nm비트수를 식별하는 것 대신에 "라운드된(rounded)" 표본을 신장기 (7)로 공급할 수도 있다. 이 "라운드된" 표본은 아직 16 비트 정밀도로 표현된다. 이 상황에서 신장기(7)의 입력은 "라운드된" 표본이 가능한 비트 레이트 감소기 (BRR1) 내부의 단자에 접속된다. 또한, 비트 레이트 감소기(BRR1)의 입력 신호의 복제 신호를 얻기 위해 스케일 인자만을 신장기(7)로 공급할 필요가 있다.
신장 수단(7)의 출력(9)은 매트릭싱 수단(13)의 제 2 입력(12)에 접속된다.
매트릭싱 수단(12)은 각각 출력(14 및 92)에서 각각 제 1 및 제 2 출력 신호 (Lc, Rc)를 발생하며 다음 식을 만족한다.
Lc = L + a.C
Rc = R + a.C
스위칭 수단(111)의 스위치(70, 110 및 71')의 위치에 따라 다음 상황이 가능하다.
(a) tm 위치(70 및 110)가 a-b 위치에 있고 스위치(71')가 b-d 위치에 있으면 L 신호는 매트릭싱 수단(13)의 입력(11)에 인가되고 R 신호는 매트릭싱 수단 (13)의 입력(91)에 인가되며 C 신호는 비트 레이트 감소기(3)의 입력(4)에 인가된다.
(b) 스위치(70)가 a-b 위치에 있고 스위치(110)가 c-b 위치에 있으며 스위치 (71')가 a-d 위치에 있으면 L 신호는 매트릭싱 수단(13)의 입력(11)에 인가되고 C 신호는 매트릭싱 수단(13)의 입력(91)에 인가되며 R 신호는 비트 레이트 감소기(3)의 입력(4)에 인가된다.
(c) 스위치(70)가 c-b 위치에 있고 스위치(110)가 a-b 위치에 있으며 스위치 (71')이 c-d 위치에 있으면 C 신호는 매트릭싱 수단(13)의 입력(11)에 인가되고 R 신호는 매트릭싱 수단(13)의 입력(91)에 인가되며 L 신호는 비트 레이트 감소기(3)의 입력(4)에 인가된다.
그러나, 모든 경우에 있어서 매트릭싱 수단(13)은 상기 방정식에 따라 신호가 입력(11, 91, 12)에 인가되는 것에 대해 출력 신호(Lc, Rc)를 발생함에 주의한다.
그것은 전술한 상황(a)에서 전술의 방정식의 C 신호는 실제로 C 신호의 복제신호이고 이 신호는 매트릭싱 수단(13)의 입력(12)에 인가됨을 의미한다. 전술의 상황(b)에서 R 신호는 전술의 방정식의 R 신호가 실제로 신장 수단(7)에 의해 공급되는 R 신호의 복제 신호가 되도록 매트릭싱 수단의 입력(12)에 인가된다. 전술의상황(c)에서 전술의 방정식의 L 신호는 L 신호의 복제 신호이며 그 신호는 신장 수단(7)에 의해 입력(12)에 공급된다.
매트릭싱 수단(13)의 출력(14)은 CM2로 표기된 제 2 압축 수단(21)의 입력 (17)에 접속된다. 제 2 압축 수단은 제어 신호 입력(20)에 인가된 제 2 마스킹 제어 신호(mcs2)의 영향하에서 BRR2로 표기된 요소(18)의 신호 Lc 에 관해 비트 레이트 감소를 수행하도록 되어 있다. 압축 수단(21)은 제 2 마스킹 제어 신호(mcs2)를 발생하는 제 2 마스킹 제어 신호 발생기 수단(GEN2)을 구비하며 그 신호는 비트 레이트 감소 요소(BRR1)의 제어 신호 입력(20)에 인가된다. 마스킹 제어 신호는 전술한 바와 같이 다시 비트 할당 정보값(n1내지 nM)형태로 될 수 있다. 신호 (Lc)에 의해 수행된 압축은 압축 수단(CM1)에서의 비트 레이트 감소가 수행되는 방식과 같다. 그것은 부대역 분할기 SPL2 는 마스킹 제어 신호(mcs2)를 도출하도록 부대역 신호를 요소(GEN2)로 공급하기 위해 존재함을 의미한다. 또한, 부대역 분할기 SPL4는 요소 BRR2에서의 비트 레이트 단계시 Lc로부터 부대역 신호를 얻기 위해 존재한다. 데이타 압축 신호는 비트 레이트 감소기(18)에 의해 출력(19)으로 인가된다. 더욱이 제 2 마스킹 제어 신호 mcs2 및 스케일 인자 정보를 포함하고 있는 제 2 지시 신호 is2는 출력(23)에 인가된다.
압축 수단 CM2은 발생기GEN3를 더 구비하며, 발생기 GEN3는 발생기 GEN2와 같은 방법으로 기능하고 매트릭싱 수단(13)의 입력(91)에 인가되는 신호로부터 마스킹 제어 신호 mcs3를 도출한다. 또한, 비트 레이트 감소기 BRR2와 같은 방법으로 기능하고 신호 Rc로부터의 데이타 압축 신호를 도출하며 데이타 압축 신호가 출력에 인가되는 비트 레이트 감소기 요소 BRR3가 존재한다. 부대역 분할기 SPL3는 발생기 GEN3에 대한 부대역 신호를 얻기 위해 존재하고 부대역 분할기 SPL5는 신호 Rc로부터의 부대역 신호를 얻기 위해 존재하며 그 부대역 신호들은 비트 레이트 감소기 BRR3에 공급된다. 마스킹 제어 신호 mcs3는 지시 신호 is3으로서 스케일 인자 정보와 함께 출력(23')에 인가된다.
2 개의 마스킹 제어 신호 mcs2 및 mcs3는 2 개의 요소 GEN2 및 GEN3에서 독립적으로 도출된다. 그러나 두 마스킹 제어 신호는 매트릭싱 수단(13)의 입력(11 및 91)에 인가된 두 신호로부터 접속된 순서에서 도출될 수 있음을 유의한다.
이에 대해서는 자료(7a)와 유럽 특허 공개번호 제 457,390A1 호(PHN 13,328)를 참조한다.
또한 제 2 압축 수단 CM2에서 비트 레이트를 더 감소하기 위해서 제 1 및 제 2 출력 신호에서 대응 부대역 신호의 등시간 신호 블럭에 관한 스테레오 강도 모드 코딩을 제공할 수 있음에 유의한다. 스테레오 신호의 스테레오 강도 모드 코딩에 대해서는 자료(3)인 유럽 특허 공개 번호 제 402,973A1 호(PHN 13.241)와, 자료(4)인 유럽 특허 공개 번호 제 497,413A1호(PHN 13,581)에 폭넓게 설명되어 있다. 2개 이상의 신호에 대해서도 스테레오 강도 코딩을 제공할 수 있다.
압축 신호 Lc 및 Rc는 신호 조합 수단(29)의 입력(25 및 93) 각각에 인가된다. 또한. 압축 수단 CM1의 출력(5)에 존재하는 압축 신호는 조합 수단(29)의 입력(26)에 인가된다. 또한. 지시 신호 is1, is2 및 is3은 조합 수단(29)의 각 입력 (27, 28, 94)에 인가된다.
조합 수단(29)은 압축 신호와 지시 신호(비트 할당 정보)를 접속하여 출력 (30)을 거쳐서 전송 매체 TRMM에 인가되는 직렬 데이타 스트림을 얻는다.
유럽 특허 공개 번호 제 402,973 호(PHN 13,241), 즉 자료(3)에는 정보의 직렬 데이타 스트림을 얻기 위해 압축 신호와 비트 할당 정보를 접속하는 방법에 대해서 폭넓게 설명하고 있다. 다양한 신호 성분을 접속하는 다른 방법은 잠복 채널기법(hidden channel technique)을 제공하는 것이다. 이에 대해서는 전술한 J.A.E.S 공보. 즉 자료(1a)를 참고한다.
제 1a도의 송신기는 계산 수단(65)을 더 포함하고 있다. 계산 수단(65)은 3가지 데이타 감소비들을 계산한다. 제 1 데이타 감소비는 제 1 주신호 성분 L이 매트릭싱 수단(13)의 입력(11)에 인가되고 R 신호 성분이 단자(91)에 인가된 경우 제 1 및 제 2 압축 수단 CM1 및 CM2에 의해서 실현된 데이타 감소량의 측정값이다. 이 경우, 마스킹 제어 신호 mcs2 및 mcs3는 신호 L 및 R 로부터 도출된다. 제 2 데이타 감소비는 L 신호 성분이 매트릭싱 수단(13)의 입력(11)에 인가되고 C 신호성분이 입력(91)에 입력된 경우 압축 수단 CM1 및 CM2에 의해 실현된 데이타 감소량과 관련되어 있다. 이 경우, 마스킹 제어 신호 mcs2 및 mcs3은 신호 L 및 C로부터 도출된다. 제 3 데이타 감소비는 C 신호 성분이 매트릭싱 수단(13)의 입력(11)에 인가되고 R 신호 성분이 입력(91)에 인가된 경우 압축 수단 CM1 및 CM2에 의해 얻어진 데이타 감소량과 관련되어 있다. 그 경우, 마스킹 제어 신호 mcs2 및 mcs3는 신호 C 및 R로부터 도출된다.
2 개의 압축수단 CM1 및 CM2에서 도출되고 전술된 비트 할당 정보는 데이타감소비애 대한 측정값이며 n1내지 nM에 대한 값이 낮으면 낮을수록 데이타 감소비는 높다. 계산 수단(65)은 좌신호성분 L에 대해서는 비트 할당 정보 n1l내지 nMl를 결정할 수 있고 우신호 성분 R에 대해서는 비트 할당 정보 n1r내지 nMr를 결정할 수 있으며 C 신호에 대해서는 비트할당정보 n1c내지 nMc를 결정할 수 있다. 그 목적을 위해 3 신호 성분은 모두 수단(65)의 입력에 인가된다.
따라서 3 세트의 값 n1l내지 nMl, n1r내지 nMr및 n1c내지 nMc의 계산은 3 신호 성분(L, R 및 C)의 부대역 신호의 q 표본의 등시간 신호블럭에 대해 매시간 수행된다. 이어서, 3 데이타 감소비(또는 값)가 결정된다. 제 1 경우는 제 1 압축수단 CM1이 C 신호 성분을 압축하고 제 2 압축 수단 CM2이 신호 Lc 및 Rc를 압축하는 경우이며 이때 제 2 압축수단에 대한 마스킹 곡선은 L 및 R 신호 성분으로부터 도출된다. 제 2 경우는 제 1 압축 수단 CM1이 R 신호 성분을 압축하고 제 2 압축수단 CM2이 신호 Lc 및 Rc를 압축하는 경우이며 이때 제 2 압축 수단에 대한 마스킹 곡선은 L 및 C 신호 성분으로부터 도출된다. 제 3 경우는 제 1 압축수단 CM1이 L 신호성분을 압축하고 제 2 압축수단 CM2이 신호 Rc 및 Lc를 압축하는 경우이며 이때 압축 수단에 대한 마스킹 곡선은 R 및 C 신호 성분으로부터 도출된다.
제 1 데이타 감소비가 가장 높으면 제 1 제어 신호가 출력(69)에 인가된다. 수단(65)에 의해 발생된 제 1 제어 신호는 좌우신호성분 L 및 R이 최대 마스킹 파워를 실현하여 2 개의 압축 수단 CM1 및 CM2이 최대의 데이타 압축량을 실현함을 나타낸다. 제 2 데이타 압축비가 가장 높으면 제 2 제어 신호가 출력(69)에 인가된다. 수단(65)에 의해 발생된 제 2 제어 신호는 좌우 신호 성분 L 및 C 신호 성분이 최대 마스킹 파워를 실현하여 2 개의 압축수단 CM1 및 CM2이 최대 데이타 압축량을 실현함을 나타낸다. 제 3 데이타 감소비가 가장 높으면 제 3 제어 신호가 출력(69)에 인가된다. 수단(65)에 의해 발생된 제 3 제어 신호는 우신호 성분 R 및 C 신호 성분이 최대 마스킹 파워를 실현하여 2 개의 압축수단 CM1 및 CM2가 최대 데이타 압축량을 실현함을 나타낸다. 그 결과, 항상 압축 수단 CM1의 입력(4)에 인가되는 신호에 대해 최대 채널 용량이 가능하다.
제 1, 2 또는 3 제어 신호는 3 개의 스위치(70, 71' 및 110)를 구비하는 스위칭 수단(111)에 인가된다. 제 1 제어 신호에 응답하여 스위치(70)는 위치 a-b 에서 스위치되고 스위치(110)는 위치 a-b에서 스위치되며 스위치(71')는 위치 b-d에서 스위치되어 L, R 및 C 신호가 매트릭싱 수단(13)의 입력(11, 91 및 12)에 각각 인가된다. 제 2 제어 신호에 응답하여 스위치(70)는 위치 a-b에서 스위치되고 스위치(110)는 위치 c-b 에서 스위치되며 스위치(71')은 위치 a-d에서 스위치되어 L, C 및 R 신호가 매트릭스 수단(13)의 입력(11, 91 및 12)에 각각 인가된다. 제 3 제어 신호에 응답하여 스위치(70)는 위치 c-b에서 스위치되고 스위치(110)는 위치 a-b에서 스위치되며 스위치(71')는 c-d에서 스위치되어 C, R 및 L 신호는 매트릭싱 수단(13)의 입력(11, 91 및 12)에 각각 인가된다.
계산 수단(65)의 출력(69)은 매트릭싱 수단(13)의 제어 신호 입력(115)에 접속된다. 입력(115)에 인가된 제 1, 2 또는 3 제어 신호에 응답하여 매트릭싱 수단 (13)은 전술의 방정식에 따라 3 신호 L, R 및 C가 인가되는 입력(11, 91, 12)의 그것에 대해 제 1 및 제 2 출력신호 Lc 및 Rc를 발생한다. 또한, 계산 수단(65)에 의해 발생된 제어 신호는 조합 수단(29)의 입력(73)에 인가되어 전송 매체 TRMM을 거쳐서 제어 신호를 전송할 수 있다.
제 1, 제 2 또는 제 3 제어 신호를 발생하기 위해 계산 수단(65)은 3 세트의 비트 할당 정보. 즉 값 n1l내지 nMl, 값 n1r내지 nMr, 및 값 n1c내지 nMc를 계산하였음을 유의한다. 같은 세트의 값들이 발생기(GEN1, GEN2 및 GEN3)에서 결정되었다. 따라서, 계산 수단(65) 및 압축 수단 CM1 및 CM2에 대해서 그들 발생기들이 공통일수 있다.
제 1b 도는 전송 매체 TRMM을 거쳐서 제 1a 도의 송신기에 의해 전송된 압축 신호를 수신 및 복호하는 수신기를 도시하고 있다. 직렬 데이타 스트림은 복조기 (41)의 입력(40)에 인가되고 복조기(41)는 직렬 데이타 스트림의 정보를 출력(43)에 인가되는 표본인 신호 Lc의 원래 양자화, 출력(44)에 인가되는 표본인 신호 Rc의 원양자화 표본, 양자화된 L, R 또는 C 신호 중 어느 한 신호이고 표본이 출력 (101)에 인가되는 전송된 제 3 신호의 원양자화 표본, 출력(45)에 인가되는 제 1 지시 신호 is1, 출력(42)에 인가되는 제 2 지시 신호 is2, 그리고 출력(102)에 인가되는 제 3 지시신호 is3으로 분할된다. 출력(43. 44 및 101)은 신장 수단(역양자화기 DEQ)(48, 49 및 50)의 신호 입력에 각각 인가된다. 출력(42, 45 및 102)은 양자화기(48, 49 및 50)의 제어 신호 입력에 각각 접속되어 지시 신호를 역양자화기에 인가할 수 있다. 역양자화기(48. 49 및 50)는 제 1a 도의 송신기에서의 억양자화기(7)의 같은 기능을 한다. 따라서, 역양자화기(48)는 출력(51)에 공급되는신호 Lc의 복제 신호 L'c을 발생한다. 이어서, 역양자화기(49)는 출력(52)에 공급되는 신호성분 Rc의 복제 신호 R'c을 발생한다. 이어서 역양자화기(50)는 신호성분 L의 복제 신호 L' 또는 신호성분 R의 복제 신호 R' 또는 신호성분 C의 복제 신호 C' 중 어느 한 복제 신호인 양자화된 제 3 신호의 복제 신호를 발생하며 그 복제 신호는 출력(53)에 인가된다. 출력(51, 52 및 53)은 디매트릭싱 수단(57)의 입력(55, 56 및 58)에 각각 접속된다. 디멀티플렉서 수단(41)은 제 1a 도의 송신기의 계산수단(65)에 의해 발생된 제 1, 제 2 또는 제 3 제어 신호를 공급하기 위한 부가 출력(120)을 갖는다. 디매트릭싱 수단(57)은 복조기 수단(41)의 출력(120)에 접속되어 있는 부가의 제어 신호 압력단(121)을 갖는다. 제어신호 입력(121)에 인가된 제어 신호가 제 1 제어 신호라면 이것은 매트릭싱 수단(57)의 입력(56)에 인가된 신호가 C 신호의 복제 신호임을 의미한다. 그 경우 수신기는 L 및 R 신호의 복제 신호가 출력(105 및 106) 그리고 단자(60 및 125)에 각각 인가되도록 기능한다. 제어신호 입력(121)에 인가된 제어신호가 제 2 제어 신호라면 이것은 매트릭싱 수단(57)의 입력(56)에 인가된 신호는 R 신호의 복제 신호임을 의미한다. 그 경우 디매트릭싱 수단(57)은 L 및 C 신호의 복제 신호가 출력(105 및 106) 그리고 단자(60 및 125)에 각각 인가되도록 기능한다. 제어 신호 입력(121)에 인가된 제어신호가 제 3 제어신호라면 이것은 매트릭싱 수단(57)의 입력(56)에 인가된 신호는 L 신호의 복제 신호임을 의미한다. 그 경우, 디매트릭싱 수단(57)은 C 및 R 신호의 복제 신호가 단자(60 및 125)에 인가되도록 기능한다.
수신기는 스위치(77, 123 및 78')를 구비하는 제어형 스위칭 수단(122)을 더구비한다. 스위칭 수단(122)에 인가된 제 1 제어신호에 응답하여 스위치(77)는 위치 a-b에 스위치되고 스위치(123)는 위치 a-b에 스위치되며 스위치(78')는 위치 b-d에 스위치되고 복제 신호 L', R' 및 C'은 단자(126, 127 및 128)에 각각 인가된다. 스위칭 수단(122)에 인가된 제 2 제어 신호에 응답하여 스위치(77)는 위치 a-b 에 스위치되고 스위치(123)는 위치 c-b에 스위치되며 스위치(78')는 위치 c-d 에 스위치되어 복제 신호 L', R' 및 C'가 다시 단자(126, 127 및 128)에 각각 인가된다. 스위칭 수단(122)에 인가된 제 3 제어 신호에 응답하여 스위치(77)는 위치 c-b에 스위치되고 스위치(123)는 위치 a-b에 스위치되며 스위치(78')는 위치 a-d에 스위치되어 복제 신호 L', R' 및 C' 이 다시 단자(126, 127 및 128)에 각각 인가된다.
디매트릭싱 수단(57)과 스위칭 수단(122)은 3 개의 출력을 갖는 1 개의 조합된 디매트릭싱 수단으로 조합되며 그것은 그 조합된 디매트릭싱 수단에 인가된 제어 신호에 응답하여 제 1 및 제 2 주신호 성분 L' 및 R'를 제 1 및 제 2 출력으로 그리고 보조 신호 C'를 제 3 출력에 공급함이 분명하다.
제 1a 도의 송신기에 관한 설명으로부터 광대역 영역에서 3 신호 성분간의 스위칭 발생함을 알 수 있다. 이것은 다음의 단점이 있다.
제 2 도는 제 1a 도의 송신기의 각 단자(1, 90 및 2)에 인가된, 시간함수로서의 3 신호 L, R 및 C 의 파형의 일예를 도시한다. 순시 t = ts 이전에는 계산수단(65)에 의해서 제 1 제어신호가 발생된다고 가정한다. 즉 L 및 R 신호는 각각 매트릭싱 수단(13)의 입력(11 및 91)에 인가되고 C 신호는 압축수단(3)의 입력(4)에 인가된다. 또한 순시 t = ts후에는 계산수단(65)에 의해 제 3 제어 신호가 발생된다고 가정한다. 그것도 C 신호가 매트릭싱 수단(13)의 입력(11)에 인가되고 R 신호가 매트릭싱 수단(13)의 입력(91)에 인가되며 L 신호가 압축수단(3)의 입력(4)에 인가됨을 의미한다. 제 3a 도는 매트릭싱 수단(13)의 입력(11)에 인가된 신호의 시간함수로서의 파형을 도시하며 제 3b 도는 압축수단(3)의 입력(4)에 인가된 신호의 파형을 도시한다. 두 파형에서 볼 수 있는 바와 같이 스위칭 지연은 순시 t = ts일 때 발생한다.
이 지연은 고주파 내용을 가지며 그 지연이 원 신호에 속하는 것처럼 송신기에서 부호화된다. 그결과 발생기 GEN1 및 GEN2에서의 마스킹 제어신호의 계산은 고주파범위에서의 마스킹 효과가 과대 평가됨에 따라 완전히 정정되지 않으므로 제 1b 도의 수신기에서의 신장 수단(48 및 49)의 출력에서의 지연은 왜곡되고 제 4a 도 및 제 4b 도에 각각 도시된 바와 같이 시간 함수로서의 파형을 갖는다. 스위칭 수단(122)에 의한 재변환의 결과 제 5 도에 도시된 바와 같이 시감 함수로서의 파형을 가지는 신호 L' 및 C'는 출력(126 및 128)에서 나타난다. 제 5 도의 신호 L' 및 C' 는 t = ts의 스위칭 순간의 위치에서 제 2 도의 각 신호 L 및 C와는 크게 상이하다.
제 6 도는 이 문제에 대한 해법이 제공된다. 사실 이 해법은 스위칭이 부대역 신호 영역에서 발생하며 광대역 신호 영역에서는 발생하지 않는다는 인식에 근거를 두고 있다. 특히 스위칭은 부대역 신호의 q 표본의 신호 블럭의 경계에서 발생한다.
제 6 도의 송신기는 각 신호 L, R 및 C가 각 부대역 분할기 SPL1, SPL2 및 SPL3에 접속되어 공급되는 입력(1, 90 및 2)을 갖는다. 획득된 부대역 신호는 다중화기(111')의 각 입력(150, 151 및 152)에 공급된다. 다중화기(111')는 광대역신호 대신에 부대역 신호를 다중화하는 사실을 제외하고 제 1a 도의 스위칭 수단 (111)과 같은 기능을 갖는다. 다중화기 (111')의 출력(154 및 155)은 매트릭싱 수단(13')의 각 입력 (11' 및 91')에 접속된다. 매트릭싱 수단(13')은 광대역 신호 대신에 부대역 신호를 매트릭싱하는 사실을 제외하고 제 1a 도의 매트릭싱 수단 (13)과 같은 기능을 갖는다. 다중화기(111')의 출력(156)은 제 1a 도의 비트 레이트 감소수단 BRR1 과 같은 기능을 갖는 비트 레이트 감소 수단 BRR1의 입력에 접속된다. 비트 레이트 감소수단 BRR1 의 출력은 신장수단(DEQ)(7')의 입력과 신호 조합 수단(29)의 입력(26)에 접속된다. 신장수단(7')의 출력은 매트릭싱 수단(13')의 입력(12')에 접속된다. 신장수단(7')은 부대역 신호를 광대역 신호로 접속하기 위해 부대역 합성 필터를 포함하고 있지 않는 사실을 제외하고 제 1a 도의 신장 수단(7)과 동일한 기능을 갖는다.
제 1 도의 비트 레이트 감소기 BRR1와 신장기(7)간의 협동과 상호접속의 관계가 있었던 것은 제 6 도의 비트레이트 감소기 BRR1와 신장기(7')간의 협동과 상호접속에 대해서도 유효하다.
그것은 신장기(7')가 비트레이트 감소기 BRR1를 형성하는 완전 부호화 데이타 감소 정보를 수신하고 이 경우 신장기(7')가 비트 할당정보 및 스케일 인자를필요로 함을 의미한다. 예컨대 신장(7')의 입력은 "라운드된" 표본만 유용한 비트레이트 감소기 BRR1 내부의 단자에 접속될 수도 있다. 이 경우에, 신장기(7')는 스케일 인자를 필요로 할뿐이다. 스케일 인자 및/또는 비트할당정보를 신장기(7')에 공급하는 것은 비트 레이트 감소기 BRR1의 신장기(7') 사이의 분리된 상호 접속에 의해 개략적으로 제공될 뿐이다.
매트릭싱 수단(13')의 출력(14' 및 92')은 각 비트 레이트 감소수단 BRR2 및 BRR3을 거쳐서 조합 수단(29)의 각 입력(25 및 93)에 접속된다. 비트레이트 감소수단 BRR2 및 BRR3은 제 1a 도에서의 각 비트레이트 감소 수단 BRR2 및 BRR3과 같은 기능을 갖는다.
계산 수단(65')도 존재한다. 계산 수단(65')은 그 출력(69)에서 제 1, 제 2 또는 제 3 제어 신호를 발생한다는 점에서 제 1a 도에서의 계산 수단(65)과 같은 기능을 한다. 이 제어신호는 제 1a 도에서 도시되고 설명된 바와 같은 방식, 같은 이유로 다중화기(111')의 제어 신호 입력(158), 매트릭싱 수단(13')의 제어 신호 입력(115) 및 조합 수단(29)의 입력(73)에 인가된다. 계산 수단(65')은 압축수단 CM1 및 CM2에 포함된 바와 같이 제 1a 도에 도시된 발생기 GEN1, GEN2 및 GEN3가 이제는 계산 수단(65')에 포함되어 있다는 점에서 제 1a 도의 계산 수단(65)과 약간 상이하다. 제 6 도에서의 계산 수단(65')의 회로도는 출력(69)에서 발생된 제 1, 제 2 또는 제 3 제어 신호가 유닛(160)에서 각 발생기 GEN2, GEN3 및 GEN1에 의해 3 광대역 신호 L, R 및 C로부터 도출된 비트 할당 정보 마스킹 제어신호)로부터 도출됨을 나타낸다. 발생기 GEN1, GEN2 및 GEN3 에 의해서 발생된 마스킹 제어신호는 제 2 다중화기(162)의 각 입력(161.3, 161.1 및 161.2)에 공급된다. 출력 (164.1, 164.2 및 164.3)에서는 각 마스킹 제어신호 mcs1, mcs2 및 mcs3이 유용하다.
발생기 GEN1, GEN2 및 GEN3가 푸리에 변환을 사용하여 마스킹 제어신호를 얻으려면 그 마스킹 제어신호는 비트 할당정보(nm값)를 구비할 뿐이다. 이 경우, 다양한 부대역에서의 스케일인자는 다양한 비트레이트 감소기(부대역 신호가 가용한 곳)에서 도출된다.
마스킹 제어신호 mcs1는 비트레이트 감소수단 BRR1 에 인가된다. 또한 마스킹 제어 신호가 스케일인자를 포함하고 있다면 마스킹 제어 신호는 직접 지시 신호 is1로서 조합 수단(29)의 입력(27)에 인가된다. 마스킹 제어신호 mcs2는 비트레이트 감소 수단 BRR2에 인가된다. 또한, 마스킹 제어신호 mcs2가 스케일 인자를 포함하고 있다면 마스킹 제어 신호는 직접 지시신호 is2로서 신호 조합 수단(29)의 입력(28)에 인가된다. 마스킹 제어신호 mcs3은 비트레이트 감소수단 BRR3에 인가되며 마스킹 제어신호 mcs3가 스케일 인자를 포함하고 있다면 마스킹 제어신호는 직접 지시신호 is3로서 조합수단(29)의 입력(94)에 인가된다.
제 6 도에서 알 수 있는 바와 같이 마스킹 제어신호는 비트 할당 정보를 포함하고 있을 뿐이라 스케일 인자는 비트레이트 감소가 BRR1, BRR2 및 BRR3에서 도출되었다고 가정한다. 그 비트레이트 감소기에서는 스케일 인자를 마스킹 제어신호에 더하여 지시 신호를 형성한다. 지시신호는 조합수단(29)에 인가된다. 지시신호는 또한 전술의 스케일 인자뿐만 아니라 다른 정도도 들어 있을 수 있으며 예컨대 전술된 강도 코딩 기술에 관련된 정보가 지시 신호안에 들어 있을 수도 있다.
입력(158)에 인가된 제 1 제어 신호에 응답하여 다중화기(111')는 L, R 및 C 신호의 부대역 신호가 매트릭싱 수단(13')의 각 입력(11', 91' 및 12')에 인가되는 것과 같은 위치에서 스위치된다. 또한 다중화기(162)는 발생기 GEN1에 의해 발생된 매트릭싱 제어 신호가 제 1 마스킹 제어신호 mcs1이고 발생기 GEN2에 의해 발생된 마스킹 제어 신호가 제 2 마스킹 제어신호 mcs2이며 발생기 GEN3에 의해 발생된 마스킹 제어신호가 제 3 마스킹 제어신호 mcs3인 것과 같은 위치에서 스위치된다.
제 2 제어신호에 응답하여 다중화기(111')는 L, C 및 C 신호의 부대역 신호가 매트릭싱 수단(13')의 각 입력(11', 91' 및 12')에 인가되는 것과 같은 위치에서 스위치된다. 또한, 다중화기(162)는 발생기 GEN3에 의해서 발생된 마스킹 제어신호가 제 1 마스킹 제어 신호이고 발생기 GEN2에 의해서 발생된 마스킹 제어 신호가 제 2 마스킹 제어신호 mcs2이며 발생기 GEN1에 의해서 발생된 마스킹 제어 신호가 제 3 마스킹 제어신호 mcs3인 것과 같은 위치에서 스위치된다.
제 3 신호에 응답하여 다중화기(111')는 C, R 및 L 신호의 부대역 신호가 매트릭싱 수단(13')의 각 입력(11', 91' 및 12')에 인가되는 것과 같은 위치에서 스위치된다. 또한 다중화기(162)는 발생기 GEN1 에 의해서 발생된 마스킹 제어신호가 제 2 마스킹 제어신호 mcs2이고 발생기 GEN2 에 의해서 발생된 마스킹 제어 신호가 제 1 마스킹 제어신호 mcs1이며 발생기 GEN3 에 의해서 발생된 마스킹 제어신호가 제 3 마스킹 제어신호 mcs3인 것과 같은 위치에서 스위치된다.
이미 제 1a 도를 참고하여 설명한 바와 같이 매트릭싱 수단은 제어 신호 입력(115)에 인가된 제어신호에 응답하여 출력(14')에서 부대역 신호 Lci를 출력 (92')에서 부대역 신호 Rci를 발생하며, 제어신호 입력(115)에 인가되는 제 1. 제 2 또는 제 3 제어신호에 무관하게 다음식
Lci = Li + a. Ci
Rci = Ri + a. Ci
를 만족한다. 여기서 Li, Ri 및 Ci는 신호 L, R 및 C 가 각각 분할기 SPL2, SPL3 및 SPL1 에서 분할될 때의 부대역 신호이다.
제 7 도는 제 6 도의 송신기에 의해서 전송되는 신호를 수신하는 수신기의 구체예이다. 제 7도의 수신기는 제 1b 도의 수신기가 상당히 유사하다. 복조기 수단(41)은 제 1b 도와 같다. 복조기 수단(41)의 출력(43, 101 및 44)은 각각 신장수단(48', 50' 및 49')에 접속된다. 신장 수단(48', 50' 및 49')은 복수의 부대역 신호를 팡대역 신호에 조합하도록 부대역 합성필터를 포함하고 있지 않은 사실을 제외하고 제 1b 도의 신장수단(48, 50 및 49)과 같은 기능을 갖는다. 신장수단 (48', 50' 및 49')의 각 출력(51', 53' 및 52')은 디매트릭싱 수단(57')의 각 입력 (55', 58' 및 56')에 접속된다. 디매트릭싱 수단(57')은 광대역 신호 대신에 부대역 신호를 디매트릭스하고 스위치하는 사실을 제외하고 제 1b 도의 매트릭싱 수단 (57)과 스위치 수단(122)의 기능을 접속한다. 디매트릭싱 수단(57')은 이제 각각 출력부(167, 168 및 169)에 존재하는 신호 L, R 및 C 의 부대역 신호를 갖는다. 출력 (160. 161 및 162)은 각각 합성 필터수단 SYNTH2, SYNTH3 및 SYNTH1 을 통해 각각 출력(126, 127 및 1278)에 접속되며 합성 필터수단은 각각 원래 신호 L, R 및C 의 복제 신호 L', R' 및 C'를 얻기 위해서 부대역 신호들을 접속한다.
시스템이 백워드 호환(backward compatible)되므로 출력(51' 및 53')의 신호는 광대역 스테레오 오디오 신호를 얻기 위해서 표준 스테레오 복호기에 사용된다.
제 8 도는 적어도 4 개의 신호 성분, 즉 이미 언급된 L, R 및 C 신호 성분과 부가의 S 신호 성분을 송신하는 송신기의 실시예를 도시한다. 제 8 도의 송신기는 제 6 도의 송신기와 상당히 유사하다. S 신호 성분은 청취자 뒤쪽의 좌우에 배치된 2 개의 스피커에 대한 서라운드 신호 성분으로서 고려될 수 있다. 입력 단자 (130)는 제 4 분할기 수단 SPL4 에 접속되며, 이때 S 신호는 부대역 신호들로 분할된다. 또한 단자는 계산 수단(65")에 접속되며, 이때는 S 신호로부터 비트 할당 정보(마스킹 제어신호)를 발생하는 발생기 GEN4가 더 제공된다. 이 정보는 유닛 (160') 및 제 2 다중화기(162')에 인가된다.
상기 분할기(SPL4)의 출력은 제 1 멀티플렉서 수단(111")의 입력(171)에 접속된다. 멀티플렉서 수단(111")에는 신장 수단(172)의 입력 및 조합수단(29')의 입력(131)에 접속된 출력을 갖는 제 4 비트 레이트 감소수단 BRR4의 입력에 접속되는 다른 출력(170)이 존재한다. 신장 수단(172)의 출력은 매트릭싱 수단(13')의 입력(135)에 접속된다.
제 1 마스킹 제어 수단 mcs1은 BRR1에 인가된다. 제 1 지시신호 is1는 조합수단(29')의 입력(131)에 인가된다.
제 2 마스킹 제어 신호 mcs2은 BRR2에 인가된다. 제 2 지시 신호 is2는 조합수단(29')의 입력(28)에 인가된다.
제 3 마스킹 제어 신호 mcs3는 BRR3에 인가된다. 제 3 지시 신호 is3는 조합 수단(29')의 입력(94)에 인가된다.
제 4 마스킹 제어 신호 is4는 BRR4에 인가된다. 제 4 지시 신호 is4는 조합수단(29')의 입력(132)에 인가된다.
비트레이트 감소기 BRR4 및 신장기 172간의 협동과 상호 접속은 비트 레이트감소기 BRR1 및 신장기(7')간의 협동과 상호 접속에 대한 전술한 바와 같다.
계산기 수단(65")은 멀티플렉서 수단이 L 신호를 출력 (154)으로, R 신호를 출력(155)으로, C 신호를 출력(156)으로, 그리고 S 신호를 출력(170)으로 인가할 때의 상황에서 출력(69)에서 제 1 제어 신호를 발생할 수 있다. 그것은 제 1 마스킹 제어 신호 mcs1은 발생기 GEN1에 의해 얻어지고 제 2 마스킹 제어 신호 mcs2는 발생기 GEN2에 의해 얻어지며 제 3 마스킹 제어 신호 mcs3는 발생기 GEN3에 의해 발생되고 그리고 제 4 마스킹 제어 신호 mcs4는 발생기 GEN4에 의해 발생됨을 의미한다.
또한, 계산 수단(65")은 다중화기가 L신호를 출력(154)으로, C 신호를 출력 (155)으로, R 신호를 출력(156)으로 그리고 S 신호를 출력(170)으로 인가할 때의 경우에 출력(69)에서 제 2 제어 신호를 발생할 수 있다. 그것은 제 1 마스킹 제어신호 mcs1는 발생기 GEN3에 의해 얻어지고 제 2 마스킹 제어 신호 mcs2는 발생기 GEN2에 의해 얻어지며 제 3 마스킹 제어 신호 mcs3은 발생기 GEN1에 의해서 발생되고 그리고 제 4 마스킹 제어 신호 mcs4는 발생기 GEN4에 의해 발생됨을 의미한다.
계산기 수단(65")은 멀티플렉서 수단이 L 신호를 출력(156)으로, C 신호를출력(154)으로, R 신호를 출력(155)으로, 그리고 S 신호를 출력(170)으로 인가할 때의 상황에서 출력(69)에서 제 3 제어 신호를 발생할 수 있다. 그것은 제 1 마스킹 제어 신호 mcs1는 발생기 GEN2에 의해서 얻어지고 제 2 마스킹 제어 신호 mcs2는 발생기 GEN1에 의해 얻어지며 제 3 마스킹 제어 신호 mcs3은 발생기 GEN3에 의해서 발생되고 그리고 제 4 마스킹 제어 신호 mcs4는 발생기 GEN4에 의해서 발생됨을 의미한다.
계산기 수단(65")은 멀티플렉서 수단이 L신호를 출력(54)으로, S 신호를 출력(155)으로, C 신호를 출력(156)으로, 그리고 R 신호를 출력(170)으로 인가할 때의 상황에서 출력(69)에서 제 4 제어 신호를 발생할 수 있다. 그것은 제 1 마스킹제어 신호 mcs1은 발생기 GEN1에 의해 얻어지고 제 2 마스킹 제어 신호 mcs2는 발생기 GEN2에 의해서 얻어지며 제 3 마스킹 제어 신호 mcs3은 발생기 GEN4에 의해서 발생되고 그리고 제 4 마스킹 제어 신호 mcs4는 발생기 GEN3에 의해서 발생됨을 의미한다.
계산기 수단(65")은 멀티플렉서 수단이 L 신호를 출력(170)으로, S 신호를 출력(154)으로, C 신호를 출력(156)으로, 그리고 R 신호를 출력(155)으로 인가할 때의 상황에서 출력(69)에서 제 5 제어 신호를 발생할 수 있다. 그것은 제 1 마스킹 제어 신호 mcs1는 발생기 GEN1에 의해서 얻어지고 제 2 마스킹 제어 신호 mcs2는 발생기 GEN4에 의해서 얻어지며 제 3 마스킹 제어 신호 mcs3는 발생기 GEN3에 의해서 발생되고 그리고 제 4 마스킹 제어 신호 mcs4는 발생기 GEN2에 의해서 발생됨을 의미한다.
매트릭싱 수단(13")은 각각 출력(14' 및 92')에서 각각 제 1 및 제 2 출력 신호 Lcs를 발생하며 제어 신호 입력(115)에 인가된 제 1, 제 2, 제 3 또는 제 4 제어 신호와 무관하게 다음 식,
Lcs = L + a.C + b.S
Rcs = R + a.C + b.S
를 만족한다.
두 신호 Lcs 및 Rcs는 각각 압축 수단 BRR2 및 BRR3에 인가된다.
제 1. 제 2. 제 3 또는 제 4 제어 신호는 전술의 4 개의 신호의 5 가지 순열의 그것이 최대 압축비를 실현하는 것에 의존하여 계산 수단(65")에서 유닛(160')에 의해 발생된다.
제 9 도는 제 8 도의 송신기에 의해 송신된 신호들을 수신하는 수신기의 실시예를 도시한다. 제 9도의 수신기는 제 7도의 수신기와 상당히 유사하다. 복조기 수단(41')은 세 4 지시 신호 is4를 공급하기 위한 출력(180), 데이타 감소 정보를 다른 신장 수단 DEQ(182)에 공급하기 위한 출력(181)을 더 가진다. 신장 수단(182)의 출력은 디매트릭싱 수단(57")의 다른 입력(183)에 접속된다. 디매트릭싱 수단(57")은 제 7 도의 디매트릭싱 수단(57')과 같은 기능을 한다. 디매트릭싱 수단(57")은 그의 입력에 인가된 신호를 디매트릭스하고 L, R, C 및 S 신호에 대응하는 부대역 신호가 각각 출력(167, 168. 169 및 184)에 존재하는 방식으로 얻어진 신호들을 스위치한다. 부대역 합성 필터 SYNTH2, SYNTH3, SYNTH1 및 SYNTH4에서의 부대역 신호 접속 후 각각 신호 L, R, C 및 S의 복제 신호 L', R', C' 및S'은 각각 출력(126, 127. 128 및 185)에 존재한다.
5 개의 신호가 송신기에 인가되는 상황에 있어서 매트릭싱 수단은 제 1 및 제 2 출력 신호 L'cs 및 R'cs를 발생하며, 다음 식
Lcs = L + a.C + b.S1+ c.Sr
Rcs = R + a.C + b.S1+ c.Sr
를 만족한다.
전술의 5 개의 신호를 부호화 및 송신하기 위한 송신기의 다른 설명으로부터 그리고 전술의 다섯 신호를 수신 및 복호화하기 위한 수신기의 다른 설명으로부터 전술의 정보와 함께 이러한 송신기 및 수신기가 이미 언급된 송신기 및 수신기의 다른 발전으로서 억제된다. 숙련자라면 그의 기술을 사용하여 어떠한 창작적 활동을 필요로 하지 않고서도 이러한 송신기 및 수신기의 실시예를 발전시킬 수 있다.
5 개 이상의 신호 전송으로 확장할 수 있음을 더 유의해야 한다. 6 개의 신호 전송에 있어서 제 6 신호는 유효 신호일 수 있고 이 신호는 영화 재생에서 잘 알려져 있다.
송신기는 기록 매체에서 신호 조합 수단(29 및 29')에 의해 공급된 신호를 기록하는 장치에 사용된다. 제 10 도는 이러한 기록 장치를 개략적으로 도시하고 있다. (190)으로 표기된 블럭은 전술된 송신기들중 하나이다. (191)로 표기된 블럭은 채널 부호화기이며 여기에서는 그 입력(192)에 인가된 신호가 예컨대 리드 솔로몬(Reed-Solomon) 부호화기 및 인터리버(interleaver)에서 부호화되어 수신기에서 에러 정정이 수행될 수 있다. 또한, 다시 예컨대 기술상 공지된 참고 자료(5)의 8 대 10 변조가 수행된다. 이렇게 얻어진 신호는 자기 또는 광기록 매체와 같은 기록 매체(193)에 있는 트랙에 자기 또는 광 헤드(195)와 같은 기록 수단(194)에 의해서 기록된다.
(도면에 도시되지 않은) 수신기는 상기 기록 매체로부터 제 1 및 제 2 주 신호성분 및 적어도 하나의 보조 신호 성분을 재생하는 장치에 사용될 수 있다. 신호 처리를 기록 중에 신호 처리에 반대인 재생 정보에 대해 수행되어야 한다. 즉, 10 대 8 역 변환이 수행되어야 하며 이어서 에러 정정과 역 인터리빙이 뒤따른다. 이것은 제 7 또는 제 9 도의 회로와 같은 회로에 의해 행해진다.
제 11 도는 제 1 도, 제 6 도 및 제 8 도의 송신기의 다른 실시예이다. 제 6 도의 송신기에서 제 3 제어 신호는 계산 수단(65)에 의해서 공급되고 상수는 0 이라고 가정한다. 그 결과 신호 Lc, Rc 및 L은 양자화 후에 송신된다. 즉 (L+C)신호는 마스킹 제어 신호 mcs2의 영향하에서 양자화 후에 C로부터의 GEN1에 의해서 도출되고, 이때 L은 양자화되었다. 즉, 원신호 L 신호인 양자화 복제 신호는 (L+C) 신호를 발생하는데 사용된다. (R+C) 신호는 마스킹 제어 신호 mcs3 의 영향하에서 양자화 후에 R 로부터의 GEN3에 의해 도출된다. L 신호는 마스킹 제어 신호 mcs1의 영향하에서 양자화 후에 L로부터의 GEN2에 의해 도출된다.
수신기에서, C 및 R 신호는 3 전송 신호의 디매트릭싱에 의해 결정되어야 한다. C는 수신된 (L+C) 신호와 L 신호로부터 얻는다. (L+C)를 양자화 할 때 취해지는 측정값, 즉 L의 전양자화와 C 신호로부터 도출되고 있는 마스킹 제어 신호로인해 그렇게 계산된 C 의 복제 신호의 양자화 왜곡은 자료(1b 및 2)에서 설명된 바와 같이 마스크된 채 남아있다.
그러나 R 신호의 복제 신호를 계산할 때 이것은 보장되지 않는다. R 신호의 복제 신호는 전술한 바와 같이 얻어진 C 신호를 사용하여 수신된 (R+C) 신호로부터 계산된다. (R+C) 신호는 R 신호로부터 도출된 마스킹 제어 신호의 영향하에서 양자화되었지만 (R+C) 신호의 C 신호 부분은 전양자화되지 않았다. 이것은 물론 자료(1b 및 2)에서 설명된 바와 같은 방법과 유사한 방법으로 사용되었다. 그러나 이 해법은 더 복잡한 구조로 접속된다.
이를 사용하기 위한 더 간단한 구조가 제 11 도에 있다.
제 11 도의 보상 회로(210)는 매트릭싱 수단(13' 또는 13")의 출력(14' 및 92')과 신호 조합 수단(29 또는 29')의 입력(25 및 93)의 사이에 삽입된다.
제 11 도에서 알 수 있는 바와 같이 보상 회로(210)는 신장 수단(200)을 포함하며 이것은 동일 지시신호 is2의 영향하에서 비트 레이트 감소기 BRR2에 의해서 공급된 데이타 감소 신호에 대해 신장을 수행한다. 이렇게 신장 수단(200)에서 얻어진 역양자화 부대역 신호는 뺄셈기 회로(201)의 입력(202)에 공급된다. 또한, 출력(14')에서 매트릭싱 수단에 의해 공급된 부대역 신호는 뺄셈기 회로(201)의 제 2 입력(203)에 공급된다. 뺄셈기 회로(201)에서 매트릭싱 수단(13')에 의해 공급된 M 부대역 신호의 각 부대역 신호는 신장수단(200)에 의해서 공급된 M 부대역 신호의 대응 부대역 신호로부터 감산되어 M 보상 신호를 얻는다. 그 보상 신호는 덧셈기 회로 (205)의 제 2 입력(206)에 공급된다. 매트릭싱 수단(13')의 출력(92')은 덧셈기 회로(205)의 제 2 입력(206)에 접속되고 덧셈기 회로의 출력은 비트레이트 감소기 BRR3의 입력에 접속된다. 각 M 보상 신호는 매트릭싱 수단(13')에 의해 인가된 M 부대역 신호중 한 대응 신호에 더해지고 그렇게 획득된 신호는 비트레이트 감소기 BRR3에 인가된다.
비트레이트 감소기 BRR2와 신장기(200) 사이의 협동과 상호 접속은 비트레이트 감소기 BRR1와 신장기(7') 사이의 협동과 상호 접속에 대해 전술한 것과 같다.
신호 조합 회로(201 및 205)는 각각 뺄셈기와 덧셈기의 형태이다. 그러나 신호 조합 회로(201 및 205)중 한 회로에 인가된 신호중 한 신호가 음극성이라면 덧셈기는 뺄셈기로 반전하고 그 역도 성립함에 유의한다. 또한, 2 개의 회로(201 및 205)는 3 개의 입력(202, 203 및 206)과 단 1 개의 출력, 즉 회로(205)의 출력과 함께 하나의 신호 조합 유닛으로 접속될 수 있었음이 분명하다.
회로(210)의 요소(200 및 201)에 의해 비트 레이트 감소기 BRR2의 출력에 존재하는 (L+C) 신호에서의 양자화 왜곡은 결정되고 요소(205)에 의해 (R+C) 신호에 더해진다. 이렇게 획득된 신호는 R 신호로부터 도출된 마스킹 제어 신호(mcs3)의 영향하에서 양자화된다. (R+C) 신호에 더해진 왜곡은 C 신호에 의해 마스크되고 또한 그것은 (R+C) 신호에 의해 마스크됨에 유의한다.
수신기측에서 C 신호는 디매트릭싱 수단(57')에서 (L+C) 신호와 L 신호로부터 도출된다. (L+C) 신호에서의 L 성분은 수신된 L 신호와 같은 것이므로 그렇게 도출된 C 신호는 따라서 수신된 (L+C) 신호와 같은 양자화 왜곡을 정확히 포함한다. 또한, 이 왜곡은 현재 수신되는 (R+C) 신호에 존재하며 따라서 R+C 에서 C를뺌으로써 R 성분을 도출할 때 제거된다. 현재 계산되고 있는 R 신호에 남아있는 유일한 양자화 왜곡은 (R+C)의 양자화로 인한 것이다. 이 양자화 성분은 R로부터 도출된 마스킹 제어 신호 mcs3에 근거를 두었으며 이어서 마스크된다.
R 신호가 Lc 및 Rc 신호와 함께 전송되는 제 3 신호라면 제 12 도의 "미러된 (mirrored)" 회로는 제 11 도의 회로 대신에 사용될 수 있어야 한다.
어느 회로도 호환가능한 신호 Lc 및 Rc에서 혼합되는 신호가 이들 호환 가능한 신호(상기 예에서의 C 와 같이)로부터 수신기에 의해 계산되면 사용될 필요가 있다. 제 11 도 또는 제 12 도의 어느 회로가 호환 가능한 쌍의 신호에 따라 인가되는지의 여부의 선택은 그 공통 신호로부터 도출된 마스킹 제어 신호의 영향 하에서 양자화된다. 상기 예에서 이것은 (L+C) 신호이고, 따라서 제 11 도가 사용되었다.
구체적으로, 제 6 도의 실시예에서 (L+C) 신호, (R+C) 신호 및 C 신호가 전송되면 제 11 도 또는 제 12 도의 보상 회로는 사용되지 않는다. (L+C) 신호, (R+C) 신호 및 R 신호가 전송되면 제 12 도의 회로가 사용된다.
제 8 도의 실시예에서 (L+C+S) 신호, (R+C+S) 신호, C 신호 및 S 신호가 전송되면 제 11 도 또는 제 12 도의 보상 회로는 사용되지 않는다. (L+C+S) 신호, (R+C+S) 신호, L 신호 및 S 신호가 전송되면 제 11 도의 회로가 사용된다. (L+C+S) 신호, (R+C+S) 신호, R 신호 및 S 신호가 전송되면 제 12 도의 회로가 사용된다. (L+C+S) 신호, (R+C+S) 신호, L 신호 및 C 신호가 전송되면 제 11 도의 회로가 사용된다. (L+C+S) 신호, (R+C+S) 신호, R 신호 및 C 신호가 전송되면 제12 도의 회로가 사용된다. 따라서 송신기는 신호 전송에 따라 제 11 도에서 도시된 방법(모드 1)으로 또는 제 12 도에서 도시된 방법(모드 2)으로 제 6 도 및 제 8 도의 송신기 회로로 스위치되는 1개의 상기 보상 회로가 제공될 수 있다. 스위칭수단(도시되지 않음)은 송신기 회로로(모드 1 및 2 에서) 또는 송신기 회로로부터 (제 3 모드)의 보상 회로의 스위칭을 실현할 수 있어야 한다. 스위칭 수단은 제 8 도의 실시예를 참조하여 전술된 제 1 내지 제 5 제어 신호에 응답하여 또는 제 6 도의 실시예를 참조하여 전술된 제 1, 제 2 또는 제 3 제어 신호에 응답하여 보상회로를 다양한 모드로 스위치할 수 있다.
또한 제 11 도 및 제 12 도에서 설명된 보상 회로는 이미 또는 제 1 도의 송신기에서 언급된 미국 특허출원 번호 제 32,915 호에 설명된 공지의 송신기에서 사용될 수 있다.
제 13 도에는 송신기 장치의 또 다른 실시예가 도시되어 있다.
제 13 도의 송신기는 입력(1 및 2)을 가지며 그 단자들에는 신호들(L, R)이 각각 공급된다. 그 입력 단자들은 각각 부대역 분할가 SPL2및 SPL1에 접속된다. 획득된 부대역 신호는 각각 다중화기(111a)의 입력(150 및 152)에 공급된다. 다중화기(111a)는 2 개의 신호 성분만을 다중화 하는 사실을 제외하고 제 6 도의 스위칭 수단(111')과 같은 기능을 한다. 다중화기(111a)의 출력(156)은 비트 레이트 감소수단 BRR1에 접속된다. 비트 레이트 감소수단 BRR1의 출력은 신장 수단 (DEQ)(7')의 입력 및 신호 조합수단(29a)의 입력(26)에 접속된다. 신장 수단(7')의 출력은 매트릭싱 수단(13a)의 입력(12')에 접속된다.
제 1 도에서의 비트레이트 감소기 BRR1와 신장기(7) 간의 협동과 상호 접속에 관련된 것은 제 13 도에서의 비트 레이트 강소기 BRR1와 신장기(7')에 대해서도 동등하게 유효하다.
매트릭싱 수단(13a)은 입력(11' 및 12')에 인가된 신호들의 합에 비례하는 출력(14')에서의 출력 신호 M를 얻도록 기능한다. 매트릭싱 수단(3a)의 출력(14')은 비트레이트 감소수단 BRR2을 거쳐서 조합수단(29a)의 입력(29)에 접속된다.
계산 수단(65a)이 존재한다. 계산 수단(65a)은 그 출력(69)에서만 제 1 및 제 2 제어 신호를 발생한다는 점에서 제 6 도에서의 계산 수단(65')과 동등한 방법으로 기능한다. 이 제어 신호는 다중화기(111a)의 제어 신호 입력(158), 다중화기 (162a)의 제어 신호 입력, 매트릭싱 수단(13a)의 제어 신호 입력(115) 그리고 조합수단(29a)의 입력(73)에 인가된다. 계산 수단(65a)은 발생기 GEN1 및 GEN2를 구비한다. 발생기 GEN1 및 GEN2에 의해 발생된 마스킹 제어 신호는 각각 입력(161.3 및 161.1)에 공급된다. 출력(164.1 및 164.2)에서 각각 마스킹 제어 신호 mcs1 및 mcs2가 유효하다.
마스킹 제어 신호 mcs1은 비트레이트 감소수단 BRR1에 인가된다. 마스킹 제어 수단 mcs2은 비트레이트 감소수단 BRR2에 인가된다.
입력(158)에 인가된 제 1 제어 신호에 응답하여 다중화기(111a)는 L 및 R 신호의 부대역 신호가 매트릭싱 수단(13a)의 각각 입력(11' 및 12')에 인가되는 위치에서 스위치된다. 또한, 다중화기(162a)는 발생기 GEN1에 의해서 발생된 마스킹 제어 신호가 제 1 마스킹 제어 신호 mcs1이고 발생기 GEN2 에 의해서 발생된 마스킹 제어 신호가 제 2 마스킹 제어 신호 mcs2인 위치에서 스위치된다.
제 2 제어 신호에 응답하여 다중화기(111a)는 L 및 R 신호의 부대역 신호가 매트릭싱 수단(13a)의 각각 입력(12' 및 11')에 인가되는 위치에서 스위치된다. 또한 다중화기(162a)는 발생기 GEN2 에 의해서 발생된 마스킹 제어 수단이 제 1 마스킹 제어 신호 mcs1이고 발생기 GEN1 에 의해서 발생된 마스킹 제어 신호가 제 2 마스킹 제어 신호 mcs2인 위치에서 스위치된다.
이미 설명한 바와 같이 매트릭싱 수단(13a)은 제어 신호 입력(115)에 인가된 제어 신호에 응답하여 출력(14')에서 다음 식, Mi = a.Li + b.Ri을 만족하는 부대역 신호 Mi를 발생한다. 상수 a 및 b가 서로 같으면 제어 신호 입력(115)에 인가된 수신하는 제어 신호 A는 분배될 수 있다.
제 14 도는 제 13 도의 송신기에 의해 송신된 신호를 수신하는 수신기의 실시예를 도시한다. 복조기 수단(41a)의 출력(43 및 44)은 각각 신장 수단(48' 및 49')에 접속된다. 신장 수단(48' 및 49')의 출력은 매트릭싱 및 스위칭 수단(57a)의 각각 입력(55' 및 56')에 접속된다. 이제 디매트릭싱 및 스위칭 수단(57a)의 각각 출력(167 및 168)은 합성 필터 수단 SYNTH1 및 SYNTH2 각각을 통해 각각 출력단자(126 및 127)에 접속되며 합성 필터는 부대역 신호을 접속하여 원신호 L 및 R의 각각 복제 신호 L' 및 R'을 얻는다.
제 14a 도는 제 14 도의 디매트릭싱 및 스위칭 수단(57a)의 상세도를 도시한다. 여기서 상기 방정식의 상수 a 및 b는 1이라고 가정한다. 수단(57a)은 입력 (55')에 인가되는 두 신호 성분에 따라 입력(55' 및 56')에 인가된 신호를 접속하고 L 또는 R 신호 성분을 발생한다. 또한, 제어형 스위치는 수단(57a)의 제어 신호 입력(121)에 인가된 제어 신호에 응답하여 다시 입력(55')에 인가되는 R 및 L 신호 성분에 따라 출력(167 및 168)을 디매트릭싱 유닛의 출력과 입력(55') 또는 주변의 다른 방법 중 어느 하나에 접속하도록 존재한다.
GEN으로 표기된 블럭은 데이타 압축 신호가 압축되어야 할 신호에 대한 압축을 수행할 수 있는 비트 할당 정보를 발생한다는 것을 위에서 설명하였다. 그 발생기 블록 GEN은 대개 부대역에서 신호 파워를 결정하거나 주파수 함수로서의 신호파워를 결정하는 파워 결정 수단을 구비한다. 또한, 마스킹값 결정 수단은 파워 결정 수단에 의해 얻어진 파워 정보를 사용하여 각 부대역에서의 마스킹 파워를 결정하거나 주파수 함수로서의 마스킹 파워를 결정하기 위해 존재한다. 또한 비트 할당 결정 수단은 비트 할당 정보(등시간 블럭에서의 표본들에 대해서 표본당 비트수. 각 부대역에서의 한 신호 블럭)를 결정하기 위해 존재한다.
다중화기(111')에서의 스위칭이 그들 신호 블럭의 경계에서 발생하면 예컨대 제 6 도에서와 같이 3 발생기의 비트 할당 수단은 다중화기(162) 뒤의 위치로 이동시킬 수도 있다. 이것은 파워 정보가 블럭(160)에 대해 제어 신호를 도출하기 충분하기 때문이다.
다른 실시예에서 단자(90 및 2)는 직접 다중화기(162)의 입력(161.1, 161.2 및 161.3)에 접속되었다. 제어 신호는 전술의 파워 결정 수단을 거쳐서 그 블럭의 입력을 입력 단자에 접속함으로써 블럭(160)에 의해 얻을 수 있다. 발생기 GEN1, GEN2 및 GEN3은 다중화기(162) 바로 다음에 삽입되어 마스킹 제어 신호 mcsl, mcs2및 mcs3을 얻었다.
앞에서, 예컨대 제 6 도에서의 다중화기(111')에 의해 완전한 신호 성분들이 다중화기 되는 방법에 대해서 설명하였다. 이것은 한 신호 성분의 모든 M 개의 부신호가 동일 출력(154, 155 또는 156)에 다중화기 되는 것을 의미한다. 그러나 다른 실시예에서 다른 출력들에 대해 대응하는 부신호 또는 부신호군을 다중화할 수도 있다. 이것은 각각 제 6 도, 제 8 도 및 제 13 도에서의 유닛(160, 160', 160a)에 의해 발생된 제어 신호(A)가 다중 성분 제어 신호이고 각 부신호군에 대한 신호군이 다중화됨을 의미한다. 이러한 실시예가 두 채널 신호 L 및 R을 전송하는 기능은 제 15 도를 참고하여 더 설명하며 그 다른 용도는 제 13 도의 실시예이다.
제 15 도의 (a)에서 좌신호 성분 L의 주파수 범위는 4 개의 부신호 주파수 대역으로 분할되어 4 부신호를 얻는다고 가정한다. 제 13 도에서의 다중화기 (111a)에서 다중화하는 경우 2 개의 최고 주파수 대역은 함께 (같은) 군으로 된다. 그 결과 3 군의 주파수 대역 G1, G2및 G3가 존재한다. 숫자 3, 4, 6 및 4는 좌신호성분에서의 4 부신호를 데이타 압축하는데 필요한 표본당 비트수를 나타낸다. 같은 방식으로 제 15 도에서 (b)는 숫자 2, 5, 8 및 1 에 의해서 두 신호 성분 R 에서의 4 부신호를 데이타 압축하는데 필요한 표본당 비트수를 나타낸다. 그 수들은 공지의 방법으로 얻었다.
좌우 신호 성분의 많은 부신호에 대해서 표본당 비트수를 비교할때 부신호군이 다중화기(111a)의 출력에 공급되도록 판정될 수 있다. 표본당 최고 비트수를 갖는 부신호군은 다중화기(111a)의 출력(154)에 인가된다. 그 결과 제 15 도의(C)에 도시된 바와같이 L 신호 성분의 부신호군 G1과 R 신호 성분의 부신호군 G2이 출력(154)에 공급된다. 부신호군 G3에 대한 판정은 상기 군에서 어느 합이 더 큰지를 판정할 때 L 신호와 R 신호의 두 부신호에 대한 표본상 비트수를 더하는 것에 근거를 두고 있다. 그 결과 다중화기의 출력(156)은 보상 부신호를 나타낸다(제 15 도의 (d)를 참조). 이것은 제어 입력(158)에 인가된 3 성분 제어 신호 A에 응답시에 발생한다.
위에서 제시한 판정 규칙이 최적의 스위칭 설정을 산출하는지 않음을 유의한다. 보다 낮은 설정은 스위칭이 각 부신호군에서의 파워를 근거로 하는 경우에 얻어진다. 위에서 제시된 이 판정 규칙은 설명의 명확성을 위해 사용되었다.
매트릭싱 수단(13a)의 출력(14')에서 각 군에서의 부신호의 합은 제 15 도의 (e)에 도시된 바와 같이 유효하다. BRR1에서의 비트 레이트 감소에 필요한 표본당 비트수는 제 15 도의 (f)에서 주어지며 R 신호 성분의 부신호군 G1및 G2와 L 신호성분의 부신호군 G2은 비트 레이트 감소 유닛 BRR1에 공급되는 사실로부터 바로 이어진다.
비트 레이트 감소기 BRR2에 대한 표본당 비트수는 다음과 같이 얻어진다. 합신호 L + R에 대한 각각의 네 주파수 대역에서의 신호 파워 Pi는 공지 방식으로 도출된다. 또한 각각의 네 주파수 대역에서의 마스킹 임계치 MT1는 다음과 같이 도출된다. MT1은 제 1 주파수 대역에서의 L 신호 성분의 마스킹 임계치이고. MT2는제 2 주파수 대역에서의 R 신호 성분의 마스킹 임계치이며, MT3및 MT4는 2 개의 최고 주파수 대역에서의 L 신호 성분의 마스킹 임계치이다(제 15 도의 (C) 참조). 다음에 각 부신호 주파수 대역에서의 비트 요구(bitneed)는 그 비트 요구가 Pi - Mi 에 비례함에 따라서 Pi - Mi로부터 도출될 수 있다. 4 비트 수, 각각의 4 주파수 대역증 한대역, mcs2 정보)는 공지 방식으로 얻어진다.
제어 신호 A의 변형같은 L 및 R 신호 성분의 복제 신호를 얻기 위해 디매트릭싱 및 스위칭 유닛(57a)에서 정정 부신호를 접속하기 위해 수신기에서 요구됨이 분명하다.
다음에 3 채널형이 제 6 도와 조합하여 제 6 도를 참고로 설명된다.
제 6 도의 (a)에서 4 주파수 대역으로 분할된 좌신호 성분 L의 주파수 대역이 도시되었다. 또한 4 부신호는 완전한 주파수 스펙트럼을 커버하도록 가정된다. 제 6 도에서의 다중화기(111')에서 다중화하는 경우 2 개의 최고 주파수 대역은 함께 (같은) 군으로 된다. 그결과 3 군의 주파수 대역 G1, G2및 G3이 존재한다. 숫자 2, 5, 7, 및 3은 좌신호 성분에서의 4 부신호를 데이타 압축하는데 필요한 표본상 비트수를 나타낸다. 마찬가지로 제 16 도의 (b)는 숫자 3, 4, 1 및 2 에 의해서 우신호 성분 R 에서의 4 부신호를 데이타 압축하는데 필요한 표본당 비트수를 제 16 도의 숫자 5, 3, 8 및 1 에 의해서 C 신호 성분을 데이타 압축하는데 필요한 표본당 비트수를 나타낸다. 그 수들은 공지 방식으로 얻었다.
L, R 및 C 신호 성분의 많은 부신호에 대해 표본당 비트수를 비교할 때 부신호군이 다중화기(111')의 출력에 공급되도록 판정될 수 있다. 또한, 설명의 편의를 위해 판정 규칙은 표본당 최고 비트수를 갖는 부신호군이 다중화기(111')의 출력(156)에 인가되는 것으로 사용된다. 그 결과 제 16 도의 (f)에 도시된 바와 같이 L 신호 성분의 부신호군 G1과 C 신호 성분의 부신호군 G2및 R 신호 성분의 부신호출 G3이 출력(156)에 공급된다. 제 16 도의 (d)는 부신호 성분이 출력(154)에 인가됨을 나타내고 제 16 도의 (e)는 부신호 성분이 다중화기(111')의 출력(155)에 인가됨을 나타낸다. 이것은 제어 입력(158)에 인가되는 3 성분 제어 신호 A에 응답하여 나타낸다.
매트릭싱 수단(13')의 출력(14')에서 각 군에서의 부신호 L + C의 합은 제 16 도의 (h)에서 도시되는 바와 같이 유효하다. 매트릭싱 수단(13')의 출력(92')에서 각 군에서의 부신호 R + C 의 합은 제 16 도의 (i)에서 도시되는 바와 같이 유효하다. BRR1에서의 비트 레이트 감소에 필요한 표본당 비트수는 제 16 도의 (g)에서 주어지며 L 신호 성분의 군 G1에서의 부신호, C 신호 성분의 군 G2에서의 부신호 및 R 신호 성분의 군 G3에서의 부신호는 비트 레이트 감소 유닛 BRR1에 공급된다는 사실로부터 직접 이어진다.
비트 레이트 감소에 BRR2에 대한 표본당 비트수는 다음과 같이 얻는다. 합신호 L + C에 대한 각각의 4 주파수 대역에서의 신호 파워 Pi 는 공지 방식으로 도출된다. 또한 각각의 4 주파수 대역의 마스킹 임계치 MT1는 다음과 같이 도출된다.MT1은 제 1 주파수 대역에서의 C 신호 성분의 마스킹 임계치이고 MT2, MT3및 MT4는 제 2, 제 3 및 제 4 주파수 대역에서의 L 신호 성분의 마스킹 임계치이다(제 6 도의 (d) 참조). 다음에 비트 요구는 Pi - Mi로부터 다시 도출된다. 비트 요구에 대한 이들 4 값을 사용하여 비트 할당 정보(표본당 4 비트수, 각각의 4 주파수 대역중 한대역, mcs2 정보)는 공지 방식으로 얻어진다.
비트 레이트 감소에 BRR3에 대한 표본당 비트수는 다음과 같이 얻는다. 합신호 R + C 에 대한 각각의 4 주파수 대역에서의 신호 파워 Pi 는 공지 방식으로 도출된다. 또한 각각의 4 주파수 대역의 마스킹 임계치 MTi 는 다음과 같이 도출된다. MT1및 MT4는 제 1 및 제 2 주파수 대역에서의 R 신호 성분의 마스킹 임계치이고 MT3및 MT4는 제 3 및 제 4 주파수 대역에서의 C 신호 성분의 마스킹 임계치 이다 (제 6 도의 (e) 참조). 다음에 비트 요구는 Pi - Mi로부터 다시 도출된다. 비트 요구에 대한 이들 4 값을 사용하여 비트 할당 정보(표본당 4 비트수, 각각의 4 주파수 대역중 한대역, mcs3 정보)는 공지 방식으로 얻어진다.
제어 신호 A의 변형판은 L, R 및 C 신호 성분을 얻기 위해 디매트릭싱 및 스위칭 유닛에서 정정 부신호를 조합하도록 수신기에서 요구됨이 분명하다. 또한 스위칭 수단 예컨대 제 14a 도의 스위칭 수단과 출력을 정정하기 위해 복수의 부신호 (군)를 스위칭할 수 있어야 한다.
참고 문헌
특허 문서의 초록에 인쇄된 관련 문헌 목록
(1a) J.A.E.S Vol.40, No.5, May 1992, pp.376 - 382,
(1b) W.R.Th. the Kate 공저 "비트 레이트 감소된 오디오 신호의 매트릭싱 (Matrixing of bitrate reduced audio signals)"(Proc. of the ICASSP, 1992년 3월 23 - 26일, San Francisco. Vol.2, pp.Ⅱ-205 내지 Ⅱ-208).
(2) 미국 특히 출원 제 32,915 호(PHQ 93-002).
(3) 유럽 특허 출원 제 402,973 호(PHN 13,241).
(4) 유럽 특허 출원 제 497,413A1 호(PHN 13,518).
(5) 미국 특히 제 4,620,311 호(PHN 11,117).
(6) 유럽 특허 출원 제 400,755 호(PHQ 89.018A).
(7a) 유럽 특허 출원 제 457,390 호(PHN 13,328).
(7b) 유럽 특허 출원 제 457,391 호(PHN 13,329).

Claims (25)

  1. 전송 매체를 통해 적어도 제 1 및 제 2 주신호 성분을 송신하는 송신기에 있어서,
    - 상기 제 1 및 제 2 주신호 성분을 수신하는 적어도 제 1 및 제 2 입력 단자와;
    - 상기 입력 단자중 대응하는 입력 단자에 접속된 입력, 및 출력을 각각 가지고 있는 적어도 제 1 및 제 2 신호 변환 수단으로서, 입력에 인가된 입력 신호를 M 개의 부신호로 변환하고 이 M 개의 부신호를 출력에 인가하도록 되어 있는 적어도 제 1 및 제 2 신호 변환 수단과;
    - 상기 적어도 2 개의 신호 변환 수단의 출력에 접속된 적어도 제 1 및 제 2 입력. 적어도 제 1 및 제 2 출력 및 제어 신호 입력을 가지고 있는 멀티플렉서 수단과;
    - 상기 멀티플렉서 수단의 적어도 제 2 출력에 접속된 입력을 가지고 있는 제 1 압축 수단으로서, 제 1 마스킹 제어 신호에 응답하여 입력에 인가된 신호에 대해 데이타 감소 단계를 수행하고 데이타 압축된 신호를 출력에 인가하도록 되어있는 제 1 압축 수단과;
    - 상기 제 1 압축 수단에 대해 제 1 마스킹 제어 신호를 발생하는 마스킹 제어 신호 발생기 수단으로서, 상기 제 1 마스킹 제어 신호가 상기 제 1 압축 수단의 입력에 인가된 신호의 마스킹 임계치와의 관계를 가지고 있는 마스킹 제어 신호 발생기 수단과;
    - 입력 및 출력을 가지고 있는 제 1 신장 수단으로서, 상기 입력이 상기 제 1 압축 수단에 접속되어 있고, 상기 제 1 압축 수단의 입력에 인가된 신호의 복제 신호를 얻어 상기 복제 신호를 출력에 공급하기 위해, 입력에 인가된 신호에 대해 데이타 신장을 수행하도록 되어 있는 제 1 신장 수단과;
    - 적어도 제 1 및 제 2 입력을 가지고 있는 매트릭싱 수단으로서, 상기 제 1 입력은 상기 멀티플렉서 수단의 제 1 출력에 접속되고 상기 제 2 입력은 상기 제 1 신장 수단의 출력에 접속되며, 출력 신호를 공급하는 출력을 더 가지고 있고, 상기 출력 신호를 얻기 위해 제 1 입력에 인가되는 신호와 제 2 입력에 인가되는 신호를 조합하도록 되어 있는 매트릭싱 수단과;
    - 상기 매트릭싱 수단의 출력에 접속된 입력 및 출력을 가지고 있는 제 2 압축 수단으로서, 제 2 마스킹 제어 신호에 응답하여 상기 입력에 인가된 신호에 대해 데이타 감소 단계를 수행하고 데이타 감소된 출력 신호를 상기 출력에 공급하도록 되어 있고, 상기 마스킹 제어 신호 발생기 수단이 상기 제 2 압축 수단에 대해 제 2 마스킹 제어 신호를 발생하도록 되어 있으며, 상기 제 2 마스킹 제어 신호가 상기 매트릭싱 수단의 제 1 입력에 인가된 신호의 마스킹 임계치와의 관련을 가지고 있는 제 2 압축 수단과;
    - 적어도 제 1 및 제 2 지시 신호를 발생하는 지시 신호 발생기 수단으로서, 상기 제 1 압축 수단의 입력에 인가된 신호의 복제 신호를 얻기 위해, 상기 제 1 지시 신호는 상기 제 1 압축 수단의 데이타 감소된 출력 신호에 대해 수신기에서신장이 가능하도록 발생되고, 상기 제 2 지시 신호는 상기 매트릭싱 수단의 출력 신호의 복제 신호를 얻기 위해 상기 제 2 압축 수단의 데이타 감소된 출력 신호에 대해 상기 수신기에서 신장이 가능하도록 발생되는 지시 신호 발생기 수단과:
    - 상기 멀티플렉서 수단에 대해 제어 신호를 발생하는 제어 신호 발생기 수단과;
    - 출력 신호의 전송이 가능하도록 적어도 상기 제 1 및 제 2 압축 수단의 출력 신호과 상기 제 1 및 제 2 지시 신호와 상기 제어 신호를 조합하는 신호 조합 수단을 구비한 것을 특징으로 하는 송신기.
  2. 전송 매체를 통해 제 1 및 제 2 주신호 성분과 적어도 하나의 보조 신호 성분을 송신하는 송신기에 있어서,
    - 적어도 3 개의 상기 신호 성분을 수신하는 적어도 3 개의 입력 단자와;
    - 상기 입력 단자 중 대응하는 입력 단자에 접속된 입력, 및 출력을 가지고 있는 적어도 3 개의 신호 변환 수단으로서, 상기 입력에 인가된 입력 신호를 M 개의 부신호로 변환하고 상기 M 개의 부신호를 상기 출력에 인가하도록 되어 있는 적어도 3 개의 신호 변환 수단과;
    - 상기 적어도 3 개의 신호 변환 수단의 출력에 접속된 제 1, 제 2, 및 제 3 입력, 적어도 제 1, 제 2 및 제 3 출력 및 제어 신호 입력을 가지고 있는 멀티플렉서 수단과;
    - 상기 멀티플렉서 수단의 적어도 제 3 출력에 접속된 입력을 가지고 있고,제 1 마스킹 제어 신호에 응답하여 상기 입력에 인가된 신호에 대해 데이타 감소 단계를 실행하고 제 1 데이타 압축 신호를 출력에 인가하도록 되어 있는 제 1 압축 수단과;
    - 상기 제 1 압축 수단에 대해 제 1 마스킹 제어 신호를 발생하고. 상기 제 1 마스킹 제어 신호가 상기 제 1 압축 수단의 입력에 인가된 신호의 마스킹 임계치와의 관계를 가지고 있는 마스킹 제어 신호 발생기 수단과;
    - 입력 및 출력을 가지고 있는 제 1 신장 수단으로서, 이 입력이 상기 제 1 압축 수단에 접속되어 있고, 상기 제 1 압축 수단의 입력에 인가된 신호의 복제 신호를 얻고 이 복제 신호를 상기 출력에 공급하기 위해 상기 입력에 인가된 신호에 대해 데이타 신장을 실행하도록 되어 있는 제 1 신장 수단과;
    - 적어도 제 1, 제 2 및 제 3 입력을 가지고 있는 매트릭싱 수단으로서, 상기 제 1 및 제 2 입력은 상기 매트릭싱 수단의 상기 제 1 및 제 2 출력에 각각 접속되어 있고, 상기 제 3 입력은 상기 신장 수단의 출력에 접속되어 있으며, 제 1 및 제 2 출력 신호를 공급하는 제 1 및 제 2 출력을 가지고 있고, 상기 제 1 주신호 성분과 적어도 상기 하나의 보조 신호 성분의 조합과의 관계를 가지고 있는 제 1 신호 출력 신호, 및 상기 제 2 주신호 성분과 상기 적어도 하나의 보조 신호 성분의 조합과의 관계를 가지고 있는 제 2 출력 신호를 얻기 위해 상기 입력에 인가된 신호들을 조합하도록 되어 있는 매트릭싱 수단과;
    - 상기 매트릭싱 수단의 상기 제 1 및 제 2 출력에 접속된 입력 및 출력을 각각 가지고 있는 제 2 및 제 3 압축 수단으로서, 제 2 및 제 3 마스킹 제어 신호에 응답하여 상기 입력에 인가된 신호에 대해 데이타 감소 단계를 실행하고 데이타 압축된 제 1 및 제 2 출력 신호를 상기 출력에 공급하도록 되어 있고, 상기 마스킹 제어 신호 발생기 수단은 상기 제 2 압축 수단에 대해 제 2 마스킹 제어 신호를 발생하도록 되어 있고, 상기 제 3 압축 수단에 대해 상기 제 3 마스킹 제어 신호를 발생하도록 되어 있으며, 상기 제 2 마스킹 제어 신호는 상기 매트릭싱 수단의 제 1 입력에 인가된 신호의 마스킹 임계치와의 관계를 가지고 있고. 상기 제 3 매트릭싱 신호는 상기 매트릭싱 수단의 제 2 입력에 인가된 신호의 마스킹 임계치와의 관계를 가지고 있는 제 2 및 제 3 압축 수단과;
    - 적어도 제 1. 제 2 및 제 3 지시 신호를 발생하는 지시 신호 발생기 수단으로서, 상기 제 1 지시 신호는 상기 제 1 압축 수단의 입력에 인가된 신호의 복제 신호를 얻기 위해 상기 제 1 압축 수단의 데이타 감소된 출력 신호에 대해 수신기에서 신장이 가능하도록 하기 위해 발생되고, 상기 제 2 지시 신호는 상기 매트릭싱 수단의 제 1 출력 신호의 복제 신호를 얻기 위해 상기 제 2 압축 수단의 데이타 감소된 줄력 신호에 대해 상기 수신기에서 신장이 가능하도록 하기 위해 발생되며, 상기 제 3 지시 신호는 상기 매트릭싱 수단의 제 2 출력 신호의 복제 신호를 얻기 위해 상기 제 3 압축 수단의 데이타 감소된 출력 신호에 대해 상기 수신기에서 신장이 가능하도록 하기 위해 발생되는 지시 신호 발생기 수단과;
    - 상기 멀티플렉서 수단에 대한 제어 신호를 발생하는 제어 신호 발생기 수단과;
    - 출력 신호를 전송할 수 있도록 하기 위해, 상기 제 1, 제 2 및 제 3 압축수단의 출력 신호, 및 상기 제 1, 제 2 및 제 3 지시 신호와 상기 제어 신호를 조합하는 신호 조합 수단을 구비한 것을 특징으로 하는 송신기.
  3. 제 2 항에 있어서,
    상기 제어 신호 발생기는 적어도 3 개의 데이타 감소비, 즉, 제 1 주신호 성분이 상기 매트릭스 수단의 제 1 입력에 공급되고 상기 제 2 주신호 성분이 상기 매트릭스 수단의 제 2 입력에 공급되며 적어도 하나의 보조 신호 성분이 상기 제 1 압축 수단의 입력에 인가된 경우에, 상기 제 1, 제 2 및 제 3 압축 수단 모두에 의해 실현된 데이타 감소량과 관련된 제 1 데이타 감소비: 상기 제 1 주신호 성분이 상기 매트릭스 수단의 제 1 입력에 공급되고 적어도 하나의 보조 신호 성분이 상기 매트릭스 수단의 제 2 입력에 공급되며 상기 제 2 주신호 성분이 상기 제 1 압축 수단의 입력에 공급된 경우에, 상기 제 1, 제 2 및 제 3 압축 수단 모두에 의해 실현된 데이타 감소량에 관련된 제 2 데이타 감소비; 및 적어도 하나의 보조 신호 성분이 상기 매트릭스 수단의 제 1 입력에 공급되고 제 2 주신호 성분이 상기 매트릭스 수단의 제 2 입력에 공급되며 제 1 주신호 성분이 상기 제 1 압측 수단의 입력에 공급된 경우에, 제 1, 제 2 및 제 3 압축 수단 모두에 의해 실현된 데이타 감소량에 관련된 제 3 데이타 감소비를 계산하는 계산 수단을 구비하고 있고,
    상기 멀티플렉서 수단은 상기 제 1 데이타 감소비가 다른 데이타 감소비보다 클 경우 제 1 입력이 제 1 출력에 접속되고 제 2 입력이 제 2 출력에 접속되며 제 3 입력이 제 3 출력에 접속되는 방식으로, 제 2 데이타 감소비가 다른 데이타 감소비보다 클 경우 제 1 입력이 제 1 출력에 접속되고 제 2 입력이 제 3 출력에 접속되며 제 3 입력이 제 2 출력에 접속되는 방식으로, 제 3 데이타 감소비가 다른 데이타 감소비보다 클 경우에는 제 3 입력이 제 1 출력에 접속되고 제 2 입력이 제 2 출력에 접속되며 제 1 입력이 제 3 출력에 접속되는 방식으로, 입력을 출력에 상호 접속하도록 되어 있으며;
    상기 제어 신호 발생기는 다른 데이타 감소비보다 큰 제 1 데이타 감소비에 응답하여 제 1 제어 신호를 발생하고, 다른 데이타 감소비보다 큰 제 2 데이타 감소비에 응답하여 제 2 제어 신호를 발생하며, 다른 데이타 감소비보다 큰 제 3 데이타 감소비에 응답하여 제 3 제어 신호를 발생하도록 되어 있고,
    상기 신호 조합 수단은 적어도 3 개의 상기 제어 신호를 수신하여 이들 제어 신호를 전송할 수 있도록 되어 있는 것을 특징으로 하는 송신기.
  4. 제 3 항에 있어서,
    상기 매트릭싱 수단은 적어도 제 1, 제 2, 제 3 제어 신호를 수신하기 위한 제어 신호 입력을 구비한 것을 특징으로 하는 송신기.
  5. 제 2 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 마스킹 제어 신호 발생기 수단은, 적어도
    상기 제 1 마스킹 제어 신호를 발생하는 제 1 마스킹 제어 신호 발생기와,
    상기 제 2 마스킹 제어 신호를 발생하는 제 2 마스킹 제어 신호 발생기와,
    상기 제 3 마스킹 제어 신호를 발생하는 제 3 마스킹 제어 신호 발생기를 구비하고 있고,
    상기 발생기는 제 2 멀티플랙서 수단의 입력에 각각 접속되어 있으며,
    상기 제 2 밀티플렉서 수단의 적어도 3 개의 출력은 상기 마스킹 제어 신호 발생기 수단의 출력을 형성하고,
    상기 제 2 멀티플렉서 수단은 상기 제어 신호 발생기 수단으로부터 상기 제어 신호를 수신하는 제어 신호 입력을 가지고 있는 것을 특징으로 하는 송신기.
  6. 제 2 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 전송 매체를 통해 제 1 및 제 2 주신호 성분과 적어도 제 1 및 제 2 보조 신호 성분을 전송하며,
    - 적어도 상기 제 2 보조 신호 성분을 수신하는 제 4 입력 단자와;
    - 상기 제 4 입력 단자와 출력에 접속된 입력을 가지고 있는 제 4 신호 변환수단으로서, 입력에 인가된 상기 제 2 보조 신호를 M 개의 보조 신호로 변환하고, 상기 M 개의 보조 신호를 출력에 인가하도록 되어 있고, 상기 멀티플렉서 수단이 상기 제 4 신호 변환 수단의 출력에 접속된 제 4 입력, 및 제 4 출력을 가지고 있는 제 4 신호 변환 수단과;
    - 상기 멀티플렉서 수단의 제 4 출력에 접속된 입력을 가지고 있고, 제 4 마스킹 제어 신호에 응답하여 입력에 인가된 신호에 대해 데이타 감소 단계를 실행하고, 제 4 데이타 압축 신호를 출력에 공급하도록 되어 있는 제 4 압축 수단과;
    - 상기 제 4 압축 수단에 대해 상기 제 4 압축 수단의 입력에 인가된 마스킹 임계 신호와의 관계를 가지고 있는 마스킹 제어 신호를 발생하도록 되어 있는 마스킹 제어 신호 발생기 수단과;
    - 상기 제 4 압축 수단에 접속되는 입력, 및 출력을 가지고 있는 제 2 신장수단으로서, 상기 제 4 압축 수단의 입력에 인가된 신호의 복제 신호를 얻고 이 복제 신호를 상기 출력에 공급하기 위해 상기 입력에 인가되는 신호에 대해 신장을 실행하도록 되어 있는 제 2 신장 수단과;
    - 상기 제 2 신장 수단의 출력에 접속된 제 4 입력을 가지고 있는 매트릭싱 수단으로서, 제 1 주신호 성분과 적어도 제 1 및 제 2 보조 신호 성분의 조합과 관계를 가지고 있는 상기 제 1 출력 신호, 및 상기 제 2 주신호 성분과 적어도 제 1 및 제 2 보조 신호 성분의 조합과 관계를 가지고 있는 상기 제 2 출력 신호를 얻기위하여, 상기 입력에 인가된 신호들을 조합하도록 되어 있는 매트릭싱 수단과;
    - 상기 제 4 압축 수단의 입력에 인가된 신호의 복제 신호를 얻기 위해, 상기 제 4 압축 수단의 데이타 감소 출력 신호에 대해 수신기에서 신장이 가능하도록 하는 제 4 지시 신호를 발생하도록 되어 있는 지시 신호 발생기 수단과;
    - 상기 신호의 전송이 가능하도록 상기 제 4 압축 수단과 상기 제 4 지시 신호를 조합하도록 되어 있는 신호 접속 수단을 더 구비한 것을 특징으로 하는 송신기.
  7. 제 6 항에 있어서,
    상기 제어 신호 발생기는 적어도 5 개의 데이타 감소비, 즉 상기 제 1 주신호 성분이 상기 매트릭싱 수단의 제 1 입력에 인가되고 상기 제 2 주 신호 성분은 상기 매트릭싱 수단의 제 2 입력에 인가되며 상기 제 1 보조 신호 성분은 상기 매트릭싱 수단의 제 3 입력에 인가되고 상기 제 2 보조 신호 성분은 상기 매트릭싱 수단의 제 4 입력에 인가되는 경우에, 상기 제 1, 제 2, 제 3 및 제 4 압축 수단 모두에 의해 실현된 데이타 감소량과 관련된 제 1 데이타 감소비; 상기 제 1 주신호 성분은 상기 매트릭싱 수단의 제 1 입력에 인가되고 상기 제 1 보조 신호 성분은 상기 매트릭싱 수단의 제 2 입력에 인가되며 상기 제 2 주신호 성분은 상기 매트릭싱 수단의 제 3 입력에 인가되고 상기 제 2 보조 신호 성분은 상기 매트릭싱 수단의 제 4 입력에 인가되는 경우에, 상기 제 1, 제 2, 제 3 및 제 4 압축 수단에 의해 실현된 데이타 감소량과 관련된 제 2 데이터 감소비; 상기 제 1 보조 신호 성분은 상기 매트릭스 수단의 제 1 입력에 인가되고 상기 제 2 주신호 성분은 상기 매트릭싱 수단의 제 3 입력에 인가되며 상기 제 2 보조 신호 성분은 상기 매트릭싱 수단의 제 4 입력에 인가되는 경우에, 상기 제 1, 제 2, 제 3 및 제 4 압축 수단에 의해 실현된 데이타 감소량과 관련된 제 3 데이타 감소비; 상기 제 1 주신호 성분은 상기 매트릭싱 수단의 제 1 입력에 인가되고 상기 제 2 보조 신호 성분은 상기 매트릭싱 수단의 제 2 입력에 인가되며 상기 제 1 보조 신호 성분은 상기 매트릭싱 수단의 제 3 입력에 인가되고 상기 제 2 주신호 성분은 상기 매트릭싱 수단의 제 4 입력에 인가되는 경우에, 상기 제 1, 제 2. 제 3 및 제 4 압축 수단에 의해 실현된 데이타 감소량과 관련된 제 4 데이타 감소비; 및 상기 제 2 보조 신호 성분은 상기매트릭싱 수단의 제 1 입력에 인가되고 상기 제 2 주신호 성분은 상기 매트릭싱 수단의 제 2 입력에 인가되며 상기 제 1 보조 신호 성분은 상기 매트릭싱 수단의 제 3 입력에 인가되고 상기 제 1 주신호 성분은 상기 매트릭싱 수단의 제 4 입력에 인가되는 경우에, 상기 제 1, 제 2, 제 3 및 제 4 압축 수단에 의해 실현된 데이타 감소량과 관련된 제 5 데이타 감소비를 계산하는 계산 수단을 구비하고 있고,
    상기 제어 신호 발생기는 상기 제 1 데이타 감소비가 다른 데이타 감소비보다 클 때 제 1 제어 신호를 발생하고, 상기 제 2 데이타 감소비가 다른 데이타 감소비보다 클 때 제 2 제어 신호를 발생하며, 상기 제 3 데이타 감소비가 다른 데이타 감소비보다 클 때 제 3 제어 신호를 발생하고, 상기 제 4 데이타 감소비가 다른 데이타 감소비보다 클 때 제 4 제어 신호를 발생하도록 되어 있으며,
    상기 멀티플렉서 수단은 상기 제 1 제어 신호에 응답하여 제 1 입력이 제 1 출력에 접속되고 제 2 입력이 제 2 출력에 접속되며 제 3 입력이 제 3 출력에 접속되고 제 4 입력이 제 4 출력에 접속되며; 상기 제 2 제어 신호에 응답하여 제 1 입력이 제 1 출력에 접속되고 제 2 입력이 제 3 출력에 접속되며 제 3 입력이 제 2 출력에 접속되고 제 4 입력이 제 4 출력에 접속되며; 상기 제 3 제어 신호에 응답하여 제 3 입력은 제 4 출력에 접속되고 제 2 입력은 제 2 출력에 접속되며 제 1 입력은 제 3 출력에 접속되고 제 4 입력은 제 4 출력에 접속되며; 상기 제 4 제어 신호에 응답하여 제 1 입력은 제 1 출력에 접속되고, 제 4 입력은 제 2 출력에 접속되며 제 3 입력은 제 3 출력에 접속되고, 제 2 입력은 제 4 출력에 접속되며; 상기 제 5 제어 신호에 응답하여 제 4 입력은 제 1 출력에 접속되고, 제 2 입력은 제2 출력에 접속되며, 제 3 입력은 제 3 출력에 접속되고, 제 1 입력은 제 4 출력에 접속되는 방식으로, 입력을 출력에 상호 접속하도록 되어 있는 것을 특징으로 하는 송신기.
  8. 제 7 항에 있어서,
    상기 매트릭스 수단은 적어도 제 1, 제 2, 제 3, 제 4, 및 제 5 제어 신호를 수신하기 위한 제어 신호 입력을 구비한 것을 특징으로 하는 송신기.
  9. 제 6 항에 있어서,
    상기 마스킹 제어 신호 발생기 수단은 제 4 마스킹 제어 신호를 발생하는 적어도 하나의 제 4 마스킹 제어 신호 발생기를 더 구비하고 있고,
    상기 제 4 마스킹 제어 신호 발생기는 상기 제 2 멀티플렉서 수단의 제 4 입력에 접속된 출력을 가지고 있으며,
    상기 제 2 멀티플렉서 수단의 적어도 4 개의 출력은 상기 마스킹 제어 신호 발생기 수단의 출력을 형성하고,
    상기 제 2 멀티플렉서 수단은 상기 제어 신호 발생기 수단으로부터 상기 제어 신호를 수신하기 위한 제어 신호 입력을 가지고 있는 것을 특징으로 하는 송신기.
  10. 제 2 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 송신기는 보상 수단을 더 구비하고 있고,
    상기 보상 수단은,
    제 1, 제 2, 및 제 3 입력 단자 및 하나의 출력 단자와;
    입력 신호를 수신하기 위해 상기 제 1 입력 단자에 접속된 입력, 및 신장된 출력 신호를 공급하기 위한 출력을 가지고 있는 제 3 신장 수단과;
    상기 제 3 신장 수단의 출력에 접속된 제 1 입력, 상기 보상 수단의 제 2 입력 단자에 접속된 제 2 입력, 상기 보상 수단의 제 3 입력 단자에 접속된 제 3 입력, 및 상기 보상 수단의 출력 단자에 접속된 출력을 가지고 있는 제 2 신호 접속 수단을 가지고 있는 것을 특징으로 하는 송신기.
  11. 제 10 항에 있어서,
    상기 제 2 신호 접속 수단은 상기 제 2 입력에 인가된 신호를 상기 제 1 입력에 인가된 신호에 감산 방식으로 부가하고, 상기 제 3 입력에 인가된 신호를 가산 방식으로 부가하도록 되어 있는 것을 특징으로 하는 송신기.
  12. 제 10 항에 있어서,
    상기 송신기는 스위칭 수단을 구비하고 있고,
    상기 스위칭 수단은,
    - 제 1 모드에서, 상기 보상 수단의 제 1 입력 단자를 상기 제 2 압축 수단에, 상기 압축 수단의 제 2 입력 단자를 상기 매트릭스 수단의 제 1 출력에, 상기보상 수단의 제 3 입력 단자를 상기 매트릭스 수단의 제 2 출력에, 상기 보상 수단의 출력 단자를 상기 제 3 압축 수단의 입력에 접속하고,
    - 제 2 모드에서, 상기 보상 수단의 제 1 입력 단자를 상기 제 3 압축 수단에, 상기 보상 수단의 제 2 입력 단자를 상기 매트릭스 수단의 제 2 출력에, 상기 보상 수단의 제 3 입력 단자를 상기 매트릭스 수단의 제 1 출력에, 상기 보상 수단의 출력 단자를 상기 제 2 압축 수단의 입력에 접속하며,
    - 제 3 모드에서 상기 보상 수단을 접속하는 것을 특징으로 하는 송신기.
  13. 전송 매체를 통해 제 1 및 제 2 주신호 성분과 적어도 하나의 보조 신호 성분을 송신하는 송신기에 있어서,
    - 적어도 상기 3 개의 신호 성분을 수신하는 적어도 3 개의 입력 단자와;
    - 상기 적어도 3 개의 입력 단자에 접속된 적어도 제 1, 제 2, 제 3 입력, 적어도 제 1, 제 2, 제 3 출력, 및 제어 신호를 수신하기 위한 제어 신호 입력을 가지고 있는 멀티플렉서 수단과;
    - 상기 멀티플렉서 수단의 적어도 제 3 출력에 접속된 입력을 가지고 있는 제 1 압축 수단으로서, 제 1 마스킹 제어 신호에 응답하여, 상기 입력에 인가된 신호에 대해 데이타 감소 단계를 수행하고, 제 1 데이타 압축 신호를 출력에 공급하도록 되어 있는 제 1 압축 수단과;
    - 상기 제 1 압축 수단에 대해 제 1 마스킹 제어 신호를 발생하는 마스킹 제어 신호 발생기 수단으로서, 상기 제 1 압축 수단의 입력에 인가된 신호 성분으로부터 상기 마스킹 제어 신호를 구하도록 되어 있는 마스킹 제어 신호 발생기 수단과;
    - 입력 및 출력을 가지고 있는 제 1 신장 수단으로서, 상기 제 1 압축 수단의 입력에 인가된 신호 성분의 복제 신호 성분을 얻고 이 복제 신호 성분을 상기 출력에 공급하기 위해 상기 입력에 인가된 신호에 대해 데이타 신장을 수행하도록 되어 있는 제 1 신장 수단과;
    - 적어도 제 1, 제 2 및 제 3 입력을 가지고 있는 매트릭싱 수단으로서, 상기 제 1 및 제 2 입력은 상기 멀티플렉서 수단의 상기 제 1 및 제 2 출력에 각각 접속되어 있고, 상기 제 3 입력은 상기 신장 수단의 출력에 접속되어 있으며, 제 1 및 제 2 출력 신호를 공급하는 제 1 및 제 2 출력을 더 가지고 있고, 상기 제 1 출력 신호를 얻기 위해서 상기 제 1 주신호 성분 및 상기 적어도 하나의 보조 신호 성분을 조합하도록 되어 있고, 상기 제 2 출력 신호를 얻기 위해서 상기 제 2 주신호 성분 및 상기 적어도 하나의 보조 신호 성분을 조합하도록 되어 있는 매트릭싱 수단과;
    - 상기 매트릭싱 수단의 제 1 및 제 2 출력에 각각 접속된 입력을 각각 가지고 있는 제 2 및 제 3 압축 수단으로서, 제 2 및 제 3 마스킹 제어 신호에 응답하여 상기 입력에 인가된 신호에 대해 데이타 감소 단계를 수행하고 데이타 압축된 제 1 및 제 2 출력 신호를 상기 출력에 공급하도록 되어 있는 제 2 및 제 3 압축 수단과;
    - 상기 제 2 압축 수단에 대해 제 2 마스킹 제어 신호를 발생하도록 되어 있고, 상기 제 3 압축 수단에 대해 제 3 마스킹 제어 신호를 발생하도록 되어 있는 제 2 마스킹 제어 신호 발생기 수단으로서, 상기 매트릭싱 수단의 제 1 입력에 인가된 상기 신호 성분으로부터 상기 제 2 마스킹 제어 신호를 구하도록 되어 있고, 상기 매트릭싱 수단의 제 2 입력에 인가된 신호 성분으로부터 제 3 마스킹 제어 신호를 구하도록 되어 있는 제 2 마스킹 제어 신호 발생기 수단과;
    - 적어도 제 1, 제 2 및 제 3 지시 신호를 발생하는 지시 신호 발생기 수단으로서, 상기 제 1 지시 신호는 상기 제 1 압축 수단의 입력에 인가된 신호 성분의 복제 신호 성분을 얻기 위해 상기 제 1 압축 수단의 데이타 감소된 출력 신호에 대해 수신기에서의 신장을 가능하게 하기 위해 발생되고, 상기 제 2 지시 신호는 상기 매트릭싱 수단의 제 1 출력 신호의 복제 출력 신호를 얻기 위해 상기 제 2 압축 수단의 데이타 감소된 출력 신호에 대해 상기 수신기에서의 신장을 가능하게 하기위해 발생되며, 상기 제 3 지시 신호는 상기 매트릭싱 수단의 제 2 출력 신호의 복제 출력 신호를 얻기 위해 상기 제 3 압축 수단의 데이타 감소된 출력 신호에 대해 서 상기 수신기에서의 신장을 가능하게 하기 위해 발생되는 지시 신호 발생기 수단과;
    - 상기 멀티플렉서 수단에 대해 상기 제어 신호를 발생하는 제어 신호 발생기 수단과;
    - 출력 신호를 전송할 수 있도록 하기 위해 상기 제 1, 제 2 및 제 3 압축 수단의 출력 신호, 상기 제 1, 제 2 및 제 3 지시 신호 및 상기 제어 신호를 조합하는 신호 조합 수단을 구비하고 있고,
    상기 송신기는 제 10 항의 보상 수단을 구비한 것을 특징으로 하는 송신기.
  14. 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
    상기 송신기는 상기 신호 조합 수단의 출력 신호를 기록 매체 상에 기록하기 위한 장치의 형태인 것을 특징으로 하는 송신기.
  15. 제 14 항에 청구된 송신기에 의해 얻어진 기록 매체에 있어서,
    상기 트랙에 기록된 상기 신호 조합 수단의 출력 신호를 포함하고 있고,
    상기 출력 신호는 적어도 하나의 제어 신호를 포함하고 있는 기록 매체.
  16. 전송 매체를 통해 송신기에 의해 전송된 적어도 제 1 및 제 2 주신호 성분을 수신하는 수신기에 있어서,
    - 상기 전송 매체로부터 수신된 정보 신호로부터 제 1 및 제 2 명령 신호, 압축된 제 1 및 제 2 신호 및 제어 신호를 구하고, 상기 명령 신호와 상기 제 1 및 제 2 신호를 공급하는 디멀티플렉서 수단과;
    - 적어도 2 개의 출력을 가지고 있는 신장 수단으로서, 원래의 압축되지 않은 제 1 신호의 복제 신호를 얻고 이 복제 신호를 상기 적어도 두 출력중 제 1 출력에 공급하기 위해, 상기 제 1 명령 신호에 응답하여 상기 제 1 압축 신호에 대해 데이타 신장을 행하고. 원래의 압축되지 않은 제 2 신호의 복제 신호를 얻고 이 복제 신호를 상기 적어도 두 출력중 제 2 출력에 제공하기 위해 상기 제 2 명령 신호에 응답하여 상기 제 2 압축 신호에 대해 데이타 신장을 행하도록 되어 있는 신장 수단과;
    - 상기 신장 수단의 적어도 제 1 및 제 2 출력에 각각 접속된 적어도 제 1 및 제 2 입력, 및 적어도 하나의 출력을 가지고 있는 디매트릭싱 수단으로서, 적어도 하나의 출력의 출력 신호에 대응하는 M 개의 부신호를 얻기 위해 상기 입력에 인가되는 신호들을 조합하도록 되어 있는 디매트릭싱 수단과;
    - 상기 제어 신호를 수신하기 위한 제어 신호 입력을 가지고 있는 스위칭 수단으로서, 상기 매트릭싱 수단의 출력 신호 및 상기 신장 수단의 출력 신호중 하나의 출력 신호를 수신하도록 되어 있고, 상기 제어 신호에 응답하여, 상기 디매트릭싱 수단의 출력 신호의 제 n 부신호를 제 1 출력에 공급하거나 상기 신장 수단의 상기 하나의 출력 신호의 제 m 부신호를 상기 제 1 출력에 공급하도록 되어 있는 스위칭 수단과;
    - 상기 스위칭 수단의 제 1 출력에 접속된 입력, 및 상기 제 1 주신호 성분의 복제 신호를 제공하기 위해 제 1 출력 단자에 접속된 출력을 가지고 있는 제 1 재변환 수단으로서, m이 정수인 제 1 재변환 수단을 구비한 것을 특징으로 하는 수신기.
  17. 제 16 항에 있어서,
    상기 스위칭 수단은, 상기 제어 신호에 응답하여, 상기 신장 수단의 상기 하나의 출력 신호의 제 n 부신호를 상기 제 1 출력에 공급하거나 상기 디매트릭싱 수단의 출력 신호의 제 n 부신호를 상기 제 1 출력에 공급하도록 되어 있고, n은 m과 동일하지 않는 정수인 것을 특징으로 하는 수신기.
  18. 제 16 항에 있어서,
    상기 스위칭 수단은, 상기 제어 신호에 응답하여, 상기 디매트릭싱 수단의 출력 신호의 M 개의 부신호를 공급하거나, 상기 신장 수단의 상기 하나의 출력 신호의 M 개의 부신호를 상기 제 1 출력에 제공하도록 되어 있는 것을 특징으로 하는 수신기.
  19. 제 16 항에 있어서,
    상기 스위칭 수단은, 상기 제어 신호에 응답하여, 상기 신장 수단의 상기 하나의 출력 신호의 제 m 부신호를 제 2 출력에 공급하거나 상기 디매트릭스 수단의 출력 신호의 제 m 부신호를 상기 제 2 출력에 공급하도록 되어 있고,
    상기 수신기는, 상기 스위칭 수단의 제 2 출력에 접속된 입력, 및 상기 제 2 출력 단자에 접속되어 상기 제 2 주신호 성분의 복제 신호를 제공하는 출력을 가지고 있는 제 2 재변환 수단을 더 구비한 것을 특징으로 하는 수신기.
  20. 제 19 항에 있어서,
    상기 스위칭 수단은, 상기 제어 신호에 응답하여, 상기 신장 수단의 상기 하나의 출력 신호의 제 n 부신호를 상기 제 2 출력에 공급하거나, 상기 디매트릭스수단의 출력 신호의 제 n 부신호를 상기 제 2 출력에 공급하도록 되어 있고. n은 m과 동일하지 않은 정수인 것을 특징으로 하는 수신기.
  21. 제 19 항에 있어서,
    상기 스위칭 수단은, 상기 제어 신호에 응답하여, 상기 신장 수단의 상기 하나의 출력 신호의 M 개의 부신호를 상기 제 2 출력에 공급하거나, 상기 디매트릭싱 수단의 출력 신호의 M 개의 부신호를 상기 제 2 출력에 공급하도록 되어 있는 것을 특징으로 하는 수신기.
  22. 전송 매체를 통해 송신기에 의해 전송된 제 1 및 제 2 주신호 성분 및 적어도 제 1 보조 신호 성분을 수신하는 수신기에 있어서,
    제 1, 제 2, 및 제 3 명령 신호, 및 상기 전송 매체로부터 수신된 정보 신호로부터 압축된 제 1, 제 2, 및 제 3 신호를 구하고, 이들 신호를 공급하는 디멀티플렉서와;
    적어도 3 개의 출력을 가진 신장 수단으로서, 원래의 압축되지 않은 제 1 신호의 복제 신호를 구하고 이 복제 신호를 상기 적어도 3 개의 출력중 제 1 출력에 공급하기 위해 상기 제 1 명령 신호에 응답하여 상기 제 1 압축 신호에 대해 데이타 신장을 실행하고, 상기 원래의 압축되지 않은 제 2 신호의 복제 신호를 얻고 상기 복제 신호를 상기 적어도 3 개의 출력중 적어도 제 2 출력에 공급하기 위해 상기 제 2 명령 신호에 응답하여 상기 제 2 압축 신호에 대해 데이타 신장을 실행하며, 상기 원래의 압축되지 않은 제 3 신호의 복제 신호를 얻고 이 복제 신호를 상기 적어도 3 개의 출력중 제 3 출력에 공급하기 위해 상기 제 3 명령 신호에 응답하여 상기 제 3 압축 신호에 대해 데이타 신장을 실행하도록 되어 있는 신장 수단과;
    상기 신장 수단의 적어도 제 1, 제 2, 제 3 출력에 접속된 적어도 제 1, 제 2, 제 3 입력, 및 적어도 3 개의 출력을 가지고 있는 디매트릭싱 및 스위칭 수단으로서, 제 1 출력의 상기 제 1 주신호 성분에 대응하는 M개의 부신호, 제 2 출력의 상기 제 2 주신호 성분에 대응하는 M 개의 부신호, 및 적어도 제 3 출력의 적어도 제 1 보조 신호 성분에 대응하는 M 개의 부신호를 얻기 위해 상기 입력에 인가된 신호들을 조합하도록 되어 있는 디매트릭싱 및 스위칭 수단과;
    상기 디매트릭싱 및 스위칭 수단의 제 1 출력에 접속된 입력, 및 상기 제 1 주신호 성분의 복제 신호를 공급하기 위해 제 1 출력 단자에 접속된 출력을 가지고 있는 제 1 변환 수단과;
    상기 디매트릭싱 및 스위칭 수단의 제 2 출력에 접속된 입력, 및 상기 제 2 주신호 성분의 복제 신호를 공급하기 위해 제 2 출력 단자에 접속된 출력을 가지고 있는 제 2 변환 수단과;
    상기 디매트릭싱 및 스위칭 수단의 제 3 출력에 접속된 입력, 및 상기 적어도 제 1 보조 신호의 복제 신호를 공급하기 위해 제 3 출력 단자에 접속된 출력을 가지고 있는 적어도 제 3 재변환 수단을 구비한 것을 특징으로 하는 수신기.
  23. 제 22 항에 있어서,
    상기 디멀티플렉서 수단은 상기 전송 매체로부터 수신된 정보 신호로부터 적어도 제 1, 제 2, 제 3 제어 신호를 구하고, 이들 제어 신호를 출력에 공급하도록 되어 있고,
    상기 출력은 상기 디매트릭싱 및 스위칭 수단의 제어 신호 입력에 접속되어 있는 것을 특징으로 하는 수신기.
  24. 제 22 항 또는 제 23 항에 있어서,
    상기 송신기에 의해 전송 매체를 통해 전송된 제 1 및 제 2 주신호 성분 및 적어도 제 1 및 제 2 보조 신호 성분을 수신하기 위하여, 상기 디멀티플렉서 수단은 상기 전송 매체로부터 수신된 정보 신호로부터 적어도 제 4 압축 신호 및 적어도 제 4 명령 신호를 검색하고, 상기 제 4 압축 신호를 제 4 출력에 공급하도록 되어 있고,
    상기 제 4 출력은 상기 신장 수단의 제 4 입력에 접속되어 있으며,
    상기 신장 수단은 원래의 압축되지 않은 제 4 신호의 복제 신호를 얻고 이 복제 신호를 제 4 출력에 공급하기 위해 상기 제 4 명령 신호에 응답하여 상기 제 4 압축 신호에 대해 데이타 신장을 수행하도록 되어 있으며,
    상기 디매트릭싱 및 스위칭 수단은 상기 신장 수단의 적어도 제 4 출력에 접속된 적어도 제 4 입력 및 적어도 제 4 출력을 더 가지고 있고,
    상기 디매트릭싱 및 스위칭 수단은 상기 제 4 출력에서 적어도 제 2 보조 신호 성분에 대응하는 M 개의 부신호를 얻기 위해 상기 입력에 인가된 신호들을 조합하도록 되어 있으며,
    상기 디매트릭싱 및 스위칭 수단의 제 4 출력에 접속된 입력, 및 상기 제 2 보조 신호 성분의 복제 신호를 공급하기 위해 제 4 출력 단자에 접속된 출력을 가지고 있는 제 4 재변환 수단을 더 구비한 수신기.
  25. 제 22 항 또는 제 23 항에 있어서,
    상기 수신기는 기록 매체로부터 제 1 및 제 2 주신호 성분 및 적어도 하나의 보조 신호 성분을 재생하기 위한 배열의 형태인 것을 특징으로 하는 수신기.
KR1019950702727A 1993-10-27 1994-10-18 제1및제2주신호성분을송수신하는송수신기 KR100321015B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
EP93203000 1993-10-27
EP93203000.0 1993-10-27
PCT/IB1994/000320 WO1995012254A1 (en) 1993-10-27 1994-10-18 Transmission and reception of a first and a second main signal component

Publications (2)

Publication Number Publication Date
KR960700581A KR960700581A (ko) 1996-01-20
KR100321015B1 true KR100321015B1 (ko) 2002-06-20

Family

ID=8214146

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950702727A KR100321015B1 (ko) 1993-10-27 1994-10-18 제1및제2주신호성분을송수신하는송수신기

Country Status (7)

Country Link
US (1) US5544247A (ko)
EP (2) EP0678226B1 (ko)
JP (1) JP3993229B2 (ko)
KR (1) KR100321015B1 (ko)
DE (1) DE69432663T2 (ko)
SG (1) SG44933A1 (ko)
WO (1) WO1995012254A1 (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5818943A (en) * 1994-10-25 1998-10-06 U.S. Philips Corporation Transmission and reception of a first and a second main signal component
ATE232665T1 (de) * 1995-01-09 2003-02-15 Koninkl Philips Electronics Nv Verfahren und gerät zur bestimmung einer maskierten schwellwertspannung
JP3986084B2 (ja) 1995-12-07 2007-10-03 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ ディジタル・バーサタイル・ディスク装置および多チャネル再生装置間で非pcmビットストリームを符号化し、伝送し、復号化する方法および装置
EP0820664B1 (en) * 1996-02-08 2005-11-09 Koninklijke Philips Electronics N.V. N-channel transmission, compatible with 2-channel transmission and 1-channel transmission
SI0820663T1 (en) * 1996-02-08 2004-10-31 Koninklijke Philips Electronics N.V. 7-channel transmission, compatible with 5-channel transmission and 2-channel transmission
WO1997038493A1 (en) * 1996-04-10 1997-10-16 Philips Electronics N.V. Encoding of a plurality of information signals
CN1204692C (zh) * 1996-04-10 2005-06-01 皇家菲利浦电子有限公司 编码若干信息信号的编码装置
DE19628293C1 (de) * 1996-07-12 1997-12-11 Fraunhofer Ges Forschung Codieren und Decodieren von Audiosignalen unter Verwendung von Intensity-Stereo und Prädiktion
CN1148004C (zh) * 1997-01-16 2004-04-28 皇家菲利浦电子有限公司 对于批量数字信息信号的数据压缩/扩展
US6610917B2 (en) * 1998-05-15 2003-08-26 Lester F. Ludwig Activity indication, external source, and processing loop provisions for driven vibrating-element environments
US20020198520A1 (en) * 2001-06-20 2002-12-26 Scimed Life Systems, Inc. Irrigation sheath
US20210127125A1 (en) * 2019-10-23 2021-04-29 Facebook Technologies, Llc Reducing size and power consumption for frame buffers using lossy compression

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4455649A (en) * 1982-01-15 1984-06-19 International Business Machines Corporation Method and apparatus for efficient statistical multiplexing of voice and data signals
NL8402444A (nl) * 1984-01-20 1986-03-03 Philips Nv Werkwijze voor het overdragen van informatie, codeerinrichting voor toepassing in de werkwijze en decodeerinrichting voor toepassing in de werkwijze.
US4622680A (en) * 1984-10-17 1986-11-11 General Electric Company Hybrid subband coder/decoder method and apparatus
NL8700985A (nl) * 1987-04-27 1988-11-16 Philips Nv Systeem voor sub-band codering van een digitaal audiosignaal.
US4956871A (en) * 1988-09-30 1990-09-11 At&T Bell Laboratories Improving sub-band coding of speech at low bit rates by adding residual speech energy signals to sub-bands
NL9000338A (nl) * 1989-06-02 1991-01-02 Koninkl Philips Electronics Nv Digitaal transmissiesysteem, zender en ontvanger te gebruiken in het transmissiesysteem en registratiedrager verkregen met de zender in de vorm van een optekeninrichting.
EP0400222A1 (en) * 1989-06-02 1990-12-05 ETAT FRANCAIS représenté par le Ministère des Postes, des Télécommunications et de l'Espace Digital transmission system using subband coding of a digital signal
NL9001127A (nl) * 1990-05-14 1991-12-02 Philips Nv Kodeerinrichting bevattende een subbandkoder, en een zender voorzien van de kodeerinrichting.
NL9001128A (nl) * 1990-05-14 1991-12-02 Philips Nv Kodeerinrichting bevattende een subbandkoder, en een zender voorzien van de kodeerinrichting.
US5274740A (en) * 1991-01-08 1993-12-28 Dolby Laboratories Licensing Corporation Decoder for variable number of channel presentation of multidimensional sound fields
SG49883A1 (en) * 1991-01-08 1998-06-15 Dolby Lab Licensing Corp Encoder/decoder for multidimensional sound fields
NL9100173A (nl) * 1991-02-01 1992-09-01 Philips Nv Subbandkodeerinrichting, en een zender voorzien van de kodeerinrichting.
US5371544A (en) * 1992-02-07 1994-12-06 At&T Corp. Geometric vector quantization
DE4209544A1 (de) * 1992-03-24 1993-09-30 Inst Rundfunktechnik Gmbh Verfahren zum Übertragen oder Speichern digitalisierter, mehrkanaliger Tonsignale
EP0573103B1 (en) * 1992-06-02 1999-08-11 Koninklijke Philips Electronics N.V. Digital transmission system
US5408580A (en) * 1992-09-21 1995-04-18 Aware, Inc. Audio compression system employing multi-rate signal analysis

Also Published As

Publication number Publication date
JPH08505505A (ja) 1996-06-11
WO1995012254A1 (en) 1995-05-04
KR960700581A (ko) 1996-01-20
JP3993229B2 (ja) 2007-10-17
DE69432663D1 (de) 2003-06-18
EP0678226A1 (en) 1995-10-25
EP1271819A3 (en) 2004-01-21
EP0678226B1 (en) 2003-05-14
US5544247A (en) 1996-08-06
SG44933A1 (en) 1997-12-19
EP1271819A2 (en) 2003-01-02
DE69432663T2 (de) 2004-03-11

Similar Documents

Publication Publication Date Title
US5481643A (en) Transmitter, receiver and record carrier for transmitting/receiving at least a first and a second signal component
JP3804968B2 (ja) 適応配分式符号化・復号装置及び方法
Brandenburg et al. ISO/MPEG-1 audio: A generic standard for coding of high-quality digital audio
Noll MPEG digital audio coding
JP3878952B2 (ja) オーディオ信号コーディング中にノイズ置換を信号で知らせる方法
KR970007661B1 (ko) 스테레오포닉 오디오 신호의 입력세트 코딩방법
US5621855A (en) Subband coding of a digital signal in a stereo intensity mode
CA2260090C (en) Method of coding and decoding stereo audio spectral values
USRE39080E1 (en) Rate loop processor for perceptual encoder/decoder
CN101887726B (zh) 立体声编码和解码的方法
EP0692881B1 (en) Quantization apparatus, quantization method, high efficiency encoder, high efficiency encoding method, decoder, high efficiency encoder and recording media
KR100419546B1 (ko) 신호부호화방법및장치,신호복호화방법및장치,및신호전송방법
KR100321015B1 (ko) 제1및제2주신호성분을송수신하는송수신기
EP1016320A2 (en) Method and apparatus for encoding and decoding multiple audio channels at low bit rates
EP0775389B1 (en) Encoding system and encoding method for encoding a digital signal having at least a first and a second digital signal component
JP3572090B2 (ja) ディジタル伝達システムにおける送信機,受信機及び記録担体
JPH07336234A (ja) 信号符号化方法及び装置並びに信号復号化方法及び装置
USRE40280E1 (en) Rate loop processor for perceptual encoder/decoder
GB2327577A (en) Re-encoding decoded signals
Brandenburg Introduction to perceptual coding
US5818943A (en) Transmission and reception of a first and a second main signal component
JP3854313B2 (ja) 複数の情報信号のエンコーディング
Herre et al. Evaluation of concealment techniques for compressed digital audio
JPH09102742A (ja) 符号化方法および装置、復号化方法および装置、並びに記録媒体
Pan Overview of the mpeg/audio compression algorithm

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130103

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20140107

Year of fee payment: 13

EXPY Expiration of term