KR100293939B1 - 다중선로로구성된시스템의클록공급장치 - Google Patents

다중선로로구성된시스템의클록공급장치 Download PDF

Info

Publication number
KR100293939B1
KR100293939B1 KR1019980004783A KR19980004783A KR100293939B1 KR 100293939 B1 KR100293939 B1 KR 100293939B1 KR 1019980004783 A KR1019980004783 A KR 1019980004783A KR 19980004783 A KR19980004783 A KR 19980004783A KR 100293939 B1 KR100293939 B1 KR 100293939B1
Authority
KR
South Korea
Prior art keywords
clock
unit
line
patching
monitoring
Prior art date
Application number
KR1019980004783A
Other languages
English (en)
Other versions
KR19990070118A (ko
Inventor
배성진
김한석
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019980004783A priority Critical patent/KR100293939B1/ko
Priority to CNB991023455A priority patent/CN1158765C/zh
Priority to US09/251,326 priority patent/US6473440B1/en
Publication of KR19990070118A publication Critical patent/KR19990070118A/ko
Application granted granted Critical
Publication of KR100293939B1 publication Critical patent/KR100293939B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

가. 청구범위에 기재된 발명이 속한 기술분야
무선 전송장비
나. 발명이 해결하고자 하는 기술적 과제
무선 전송장비의 클록 공급장치
다. 발명의 해결방법의 요지
다중선로로 구성된 무선전송 시스템의 클록공급 장치는, 기준신호로부터 클록을 생성하는 클록 생성회로와, 클록 생성회로부터 생성된 클록을 수신하여 동일한 클록으로 분배하는 클록 브랜칭부와, 클록 브랜칭부로부터 수신되는 각 클록을 수신하며 패칭하여 출력하는 적어도 하나의 클록 패칭부와, 클록 패칭부의 출력을 수신하여 무선전송 시스템의 클록을 공급받는 각 유니트로 분배하는 클록 분배부로 이루어진다.
라. 발명의 중요한 용도
동기식 전송시스템에서 클록을 공급받는 모든 장치.

Description

다중선로로 구성된 시스템의 클록 공급장치{APPARATUS FOR SUPPLYING CLOCK OF MULTI LINE TELECOMMUNICATION SYSTEM}
본 발명은 동기식 전송시스템에서 클록을 공급하는 장치에 관한 것으로, 특히 다중 선로로 구성된 동기식 전송시스템에서 라인별로 공급되는 클록의 지연을 최소화하여 해당 라인으로 클록을 공급하는 장치에 관한 것이다.
동기식 전송시스템에서 클록은 동기식 전송 시스템 전체의 성능을 좌우하는 중요한 요소중의 하나이다. 따라서 일반적으로 다중선로로 구성된 시스템의 경우 공급되는 클록의 시간적인 지연차와 스큐(Skew)등으로 인하여 전송시스템에서 라인별로 클록을 생성하여 해당라인에서만 상기 생성된 클록을 사용한다. 이와 같이 사용되는 클록은 첫째로 상기 무선 전송 시스템에서 데이터를 송신하기 위한 시스템 클록과, 둘째로 대국으로부터 수신되는 데이터로부터 재생된 클록과, 마지막으로 상기 재생된 클록으로부터 피엘엘(PLL:Phase Locked Loop)을 이용하여 기준클록을 생성하는 라인 클록으로 구분된다.
상기 무선 전송 시스템은 동기식 전송시스템으로 각 라인마다 내부에 주파수의 동기화를 위한 주파수 동기장치(Frequency Synthesizer)와, 재생신호로부터 기준신호를 생성하기 위한 피엘엘 회로를 포함한다. 따라서 무선 전송시스템의 각 라인마다 적어도 둘 이상의 클록 생성회로를 가지게 된다. 이로 인해 상기 무선전송시스템은 내부에서 각 라인별 클록의 동기를 맞추기 어려운 문제가 발생하였으며, 또한 각 라인마다 적어도 둘 이상의 클록 생성회로를 가지므로, 제작원가가 상승하며, 제품의 소형화 구현이 어려운 문제가 있었다. 또한 라인별로 동기방식을 사용하므로 다중 선로로 구성하여 운용되는 시스템에서 라인별 호환성을 유지하기 어려운 문제가 있었다.
따라서 본 발명의 목적은 디지털 방식을 이용하여 안정화된 클록을 생성하고 각 라인별 공급 시 클록의 지연 및 위상차를 최소화하는 장치를 제공함에 있다.
본 발명의 다른 목적은 하나의 클록 생성부에서 발생된 신호로 시스템 전체에 동일한 클록을 제공하는 장치를 제공함에 있다.
상기한 목적을 달성하기 위한 본 발명은 다중선로로 구성된 무선전송 시스템의 클록공급 장치로서, 기준신호로부터 클록을 생성하는 클록 생성회로와, 상기 클록 생성회로부터 생성된 클록을 수신하여 동일한 클록으로 분배하는 클록 브랜칭부와, 상기 클록 브랜칭부로부터 수신되는 각 클록을 수신하며 패칭하여 출력하는 적어도 하나의 클록 패칭부와, 상기 클록 패칭부의 출력을 수신하여 상기 무선전송 시스템의 클록을 공급받는 각 유니트로 분배하는 클록 분배부로 이루어짐을 특징으로 하는 다중선로로 이루어짐을 특징으로 한다.
도 1은 본 발명의 일실시예에 따른 클록 생성부로부터 주 랙으로 클록을 공급하기 위한 시스템 구성도.
도 2는 본 발명의 다른 실시예에 따른 무선 전송시스템의 확장 랙으로 클록을 공급하기 위한 시스템 구성도.
이하 첨부된 도면을 참조하여 본 발명을 상세히 설명한다. 또한 동일한 부분은 비록 다른 도면에 도시되더라도 동일한 참조부호를 사용하며, 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 공지기술은 설명을 생략한다.
도 1은 본 발명의 일 실시예에 따른 클록 생성부로부터 주 랙으로 클록을 공급하기 위한 시스템 구성도이다.
상기 도 1은 동기식 무선 전송시스템의 클록을 수신하는 블록들을 도시하였다. 상기 클록을 수신하는 블록을 설명하면 하기와 같다. 먼저 가입자 접속기능을 수행하는 가입자 접속부(Tuributry Unit) 111, 112를 구비하며, 상기 가입자 접속부 111 및 112는 본 발명에서 주 랙에는 두 개가 실장되는 것으로 설명한다. 다수의 선로 감시부(Line Monitoring Unit) 113, 114, 115, 116은 선로의 상태를 감시하고, 스위치부(Switching Unit) 130은 상기 다수의 선로 감시부들 113, 114, 115,116과 상기 가입자 접속부 111, 112를 연결하거나 차단하기 위한 스위칭 동작을 수행한다. 즉, 스위치부(Switching Unit) 130의 스위칭 동작에 의해 데이터가 각 보드로 입력된다. 상기 라인 감시부 113, 114는 송신되는 무선 라디오 신호의 상태를 감시하는 라디오 감시부(Raidio Monitoring Unit) 121과 122 각각 연결된다.
상기 주 랙(Main Rack)은 클록 생성회로 101을 구비하고 있으며, 상기 클록 생성회로 101은 대국으로부터 수신된 데이터로부터 추출된 클록 또는 시스템에 데이터 송신을 위한 기준신호등의 기준값(Reference)으로부터 클록을 발생한다. 또한 상기 클록 생성회로 101은 상기 무선 전송 시스템 내부에 공급되는 클록을 안정화하기 위해 1+1의 이중화 구조로 구성한다. 상기 클록 생성회로 101에서 생성된 클록은 클록 브랜칭부(Clock Branching) 102로 입력된다. 상기 클록 브랜칭부 102는 상기 입력된 클록을 상기 주 랙과 확장 랙의 숫자로 분배하여 출력한다. 본 발명에서는 하나의 주 랙과 세 개의 확장 랙으로 설명한다. 따라서 상기 클록 브랜칭부 102는 네 개의 동일한 클록신호를 출력한다. 상기 출력된 각 클록신호는 각각 클록 패칭부(Clock Patching) 103, 104, 105, 106으로 입력된다. 이때 클록의 랙간 전송시 라인별 클록의 지연차 및 스큐(Skew)를 최소화하기 위해 동일한 길이의 동축 케이블을 사용한다. 상기 주 랙과 연결된 상기 클록 패칭부 103은 상기 입력된 동일한 클록을 패칭 기법을 이용하여 클록 분배부 110으로 입력한다. 상기 클록 분배부 110은 패칭되어 입력된 클록을 수신하여 동작하는 각 유니트로 공급한다. 상기 클록 분배부 110으로부터 클록을 공급받는 각 유니트는 상기 스위치부 130과, 상기 가입자 접속부 111, 112와, 상기 선로 감시부 113, 114, 115, 116등이 있다. 따라서 상기 클록 분배부 110은 상기 클록을 수신하는 유니트의 숫자에 따라 팬 아웃(Fan Out)을 고려하여 구성되며, 상기 패칭되어 수신된 클록을 공급한다. 상기의 구성을 통해 다중 선로로 구성된 상기 무선 전송시스템의 주 랙에 공급되는 신호의 시간에 따른 지연 및 스큐를 최소화할 수 있다.
도 2는 본 발명의 다른 실시예에 따른 상기 무선 전송시스템의 상기 확장 랙으로 클록을 공급하기 위한 시스템 구성도이다. 이하 도 1내지 도 2를 참조하여 주랙으로부터 확장 랙으로 클록이 공급되는 것을 상세히 설명한다.
먼저 확장 랙에서 클록을 공급받아 동작을 수행하는 주요 블록의 구성을 설명한다. 대국과 데이터의 송수신을 위해 스위칭 동작을 수행하는 스위치부 230과, 가입자 접속기능을 수행하는 다수의 가입자 접속부 211, 212, 213, 214를 구비한다. 또한 상기 다수의 각 가입자 접속부와 일대일 매칭되어 선로의 감시를 수행하는 선로 감시부 215, 216, 217, 218을 구비한다. 상기 각 선로 감시부 215, 216, 217, 218은 무선 신호를 감시하는 다수의 라디오 감시부 221, 222, 223, 224와 일대일 대응하여 연결된다.
상기 클록 패칭부 104는 상기 도 1의 클록 브랜칭부 102로부터 수신된 클록신호를 패칭 기법을 이용하여 상기 확장 랙에 구비된 클록 분배부 210으로 입력된다. 상기 클록 분배부 210은 상기 패칭되어 수신된 클록 신호를 상기 시스템의 클록을 수신하는 각 유니트로 공급한다. 상기 클록을 수신하는 유니트로는 상기 스위치부 230과 상기 가입자 접속부 211, 212, 213, 214와, 상기 라인 감시부 215, 216, 217, 218 등이 있다. 따라서 상기 클록 분배부 210은 상기 클록을 수신하는유니트의 각 부의 숫자에 따라 팬 아웃을 고려하여 구성되며 상기 패칭되어 수신된 클록을 상기 각 유니트로 공급한다.
상술한 바와 같이 상기 무선 전송시스템의 주 랙과 확장 랙으로 공급되는 클록을 상기 주 랙만 생성하도록 함으로써 시스템의 소형화를 이룰 수 있는 잇점이 있다. 또한 상기 발생된 클록을 각 시스템으로 공급시 패칭 기법을 이용하며, 팬 아웃 등을 고려하여 설계함으로써 각 라인별 클록의 지연차 및 스큐를 최소화 할 수 있는 이점이 있다.

Claims (3)

  1. 다중선로로 구성된 무선전송 시스템의 클록공급 장치에 있어서,
    기준신호로부터 클록을 생성하는 클록 생성회로와,
    상기 클록 생성회로부터 생성된 클록을 수신하여 동일한 클록으로 분배하는 클록 브랜칭부(Clock Branching Unit)와,
    상기 클록 브랜칭부(Clock Branching Unit)로부터 수신되는 각 클록을 수신하며 패칭하여 출력하는 적어도 하나의 클록 패칭부와,
    상기 클록 패칭부의 출력을 수신하여 상기 무선전송 시스템의 클록을 공급받는 각 유니트로 분배하는 클록 분배부로 이루어짐을 특징으로 하는 다중선로로 구성된 시스템의 클록 공급장치.
  2. 제1항에 있어서,
    상기 클록 생성회로가 무선전송 시스템의 주 랙(Rack)에 실장(實裝 - mounting)되며, 상기 주 랙(Rack)에 클록을 공급하는 클록 패칭부와 확장 랙(Rack)에 클록을 공급하는 적어도 하나의 클록 패칭부로 구성됨을 특징으로 하는 다중선로로 구성된 시스템의 클록 공급장치.
  3. 제2항에 있어서,
    상기 각 확장 랙(Rack)은 상기 확장 랙(Rack)에 대응하는 클록 패칭부로부터 클록을 수신하여 상기 확장 랙(Rack)의 각 유니트로 출력하는 클록 브랜칭부를 구비함을 특징으로 하는 다중선로로 구성된 시스템의 클록 공급장치.
KR1019980004783A 1998-02-17 1998-02-17 다중선로로구성된시스템의클록공급장치 KR100293939B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019980004783A KR100293939B1 (ko) 1998-02-17 1998-02-17 다중선로로구성된시스템의클록공급장치
CNB991023455A CN1158765C (zh) 1998-02-17 1999-02-15 多线传输系统的时钟提供装置
US09/251,326 US6473440B1 (en) 1998-02-17 1999-02-17 Clock supplying apparatus for multiline transmission system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980004783A KR100293939B1 (ko) 1998-02-17 1998-02-17 다중선로로구성된시스템의클록공급장치

Publications (2)

Publication Number Publication Date
KR19990070118A KR19990070118A (ko) 1999-09-15
KR100293939B1 true KR100293939B1 (ko) 2001-07-12

Family

ID=19533205

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980004783A KR100293939B1 (ko) 1998-02-17 1998-02-17 다중선로로구성된시스템의클록공급장치

Country Status (3)

Country Link
US (1) US6473440B1 (ko)
KR (1) KR100293939B1 (ko)
CN (1) CN1158765C (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6993671B2 (en) * 2003-03-28 2006-01-31 International Business Machines Corporation High speed clock divider with synchronous phase start-up over physically distributed space
US7433697B2 (en) * 2003-10-24 2008-10-07 Broadcom Corporation Synchronized UWB piconets for Simultaneously Operating Piconet performance

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1191905A (en) 1982-06-30 1985-08-13 Canadian Patents And Development Limited/Societe Canadienne Des Brevets Et D'exploitation Limitee Spread spectrum modem
CH676179A5 (ko) 1988-09-29 1990-12-14 Ascom Zelcom Ag
US5008636A (en) * 1988-10-28 1991-04-16 Apollo Computer, Inc. Apparatus for low skew system clock distribution and generation of 2X frequency clocks
US4972410A (en) 1989-07-20 1990-11-20 Electrocom Automation, Inc. Method and apparatus for controlling signal coherency in simulcast systems
JPH03175833A (ja) * 1989-12-05 1991-07-30 Matsushita Electric Ind Co Ltd Muse信号の同期再生装置
US5121407A (en) 1990-09-27 1992-06-09 Pittway Corporation Spread spectrum communications system
JP2555228B2 (ja) 1991-03-20 1996-11-20 富士通株式会社 中継装置
JPH06232738A (ja) * 1993-02-03 1994-08-19 Mitsubishi Electric Corp 同期パルス発生回路
JP3071976B2 (ja) * 1993-03-29 2000-07-31 株式会社日立製作所 通信システムのバス型クロック供給方式
US5610907A (en) 1994-07-29 1997-03-11 Barrett; Terence W. Ultrafast time hopping CDMA-RF communications: code-as-carrier, multichannel operation, high data rate operation and data rate on demand

Also Published As

Publication number Publication date
CN1158765C (zh) 2004-07-21
CN1235425A (zh) 1999-11-17
US6473440B1 (en) 2002-10-29
KR19990070118A (ko) 1999-09-15

Similar Documents

Publication Publication Date Title
US6816818B2 (en) Method, clock generator module and receiver module for synchronizing a receiver module
US6356550B1 (en) Flexible time division multiplexed bus using sonet formatting
KR100293939B1 (ko) 다중선로로구성된시스템의클록공급장치
US7613164B2 (en) Method and apparatus for generating and distributing an internal clock for radio network controller
CN1822526B (zh) 用于同步传送网络设备的使用冗余时钟信号的同步系统
US20020080825A1 (en) Method and compensation module for the phase compensation of clock signals
KR200178748Y1 (ko) 에이티엠 교환 시스템에서의 이중화 클럭 발생/분배 장치
JP2978623B2 (ja) 網同期システム
KR20030055374A (ko) 이중화된 스위치 보드 및 라인 접속 보드 사이의 클럭동기화를 위한 시스템
KR100306161B1 (ko) 교환국 시스템간의 클럭을 동기시키기 위한 회로
KR100295440B1 (ko) 유럽 방식과 북미 방식의 국간 접속을 동시에 구현하기 위한회로
KR100280210B1 (ko) 에이티엠 교환 시스템에서의 클럭 발생/분배 장치 및 방법
KR100551429B1 (ko) 통신시스템에서의 시스템 클럭 공급 장치
KR100228020B1 (ko) 파생 클럭 발생기능을 갖는 동기식 광전송 시스템의 클럭 발생장치
KR200224775Y1 (ko) 다중 클럭 생성보드
US8989582B2 (en) Timing interface module with daughter timing reference modules
KR200292559Y1 (ko) 다중화시스템의 동기원 생성장치
KR20040083860A (ko) 비동기전송모드 교환기의 스위치/망동기 장치
KR20000007200A (ko) 무선가입자망 시스템의 디지털 클럭 공급장치로부터의클럭 수신장치
KR100243696B1 (ko) 분기 결합형 광전송 시스템에서의 다중화 장치
JP2001268039A (ja) Sdh伝送システム
KR20000039982A (ko) 시디엠에이 통신 시스템의 기지국 로컬 주파수 발생장치
WO2002049248A3 (en) Demultiplexer for high data rate signals
KR20090072766A (ko) 교환시스템에서 디지털 국선 연결시 클럭 동기화 장치 및그 방법
KR20010073373A (ko) 동기식 전송 네트웍 시스템에서의 에이유-3 단위 스위칭회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070312

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee