KR100291446B1 - 디스플레이장치의스포트제거회로 - Google Patents

디스플레이장치의스포트제거회로 Download PDF

Info

Publication number
KR100291446B1
KR100291446B1 KR1019980032215A KR19980032215A KR100291446B1 KR 100291446 B1 KR100291446 B1 KR 100291446B1 KR 1019980032215 A KR1019980032215 A KR 1019980032215A KR 19980032215 A KR19980032215 A KR 19980032215A KR 100291446 B1 KR100291446 B1 KR 100291446B1
Authority
KR
South Korea
Prior art keywords
display device
voltage level
horizontal
cutoff
mode
Prior art date
Application number
KR1019980032215A
Other languages
English (en)
Other versions
KR20000013382A (ko
Inventor
이상영
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019980032215A priority Critical patent/KR100291446B1/ko
Publication of KR20000013382A publication Critical patent/KR20000013382A/ko
Application granted granted Critical
Publication of KR100291446B1 publication Critical patent/KR100291446B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/16Picture reproducers using cathode ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/005Power supply circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/04Deflection circuits ; Constructional details not otherwise provided for
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/28Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using colour tubes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Details Of Television Scanning (AREA)

Abstract

개시된 본 발명은 디스플레이장치가 현재의 모드에서 다른 모드로 변경되거나 전원이 오프되는 경우 수평록신호를 이용하여 음극선관에 발생되는 스포트현상을 제거하기 위한 디스플레이장치의 스포트 제거회로에 관한 것이다.
본 발명의 장치는 디스플레이장치가 노말모드로 동작하는 경우 컴퓨터 본체의 비디오카드로부터 입력되는 RGB 신호를 비디오 프리앰프, 비디오 출력앰프를 통해 증폭시키고, 비디오 프리앰프로부터 출력되는 RGB 바이어스 전압에 따라 디스플레이장치의 컷오프 전압레벨을 조정하고, 조정된 컷오프 전압레벨에 증폭된 RGB 신호를 실어 음극선관으로 출력하는 디스플레이장치에 있어서, 디스플레이장치의 전원이 오프되거나 현재의 모드에서 다른 모드로 전환되는 경우 이에 따라 실시간으로 수평록신호를 출력하는 수평회로부와, 수평회로부로부터 출력되는 수평록신호에 의해 구동되어 컷오프 회로부의 입력측이 순간적으로 풀다운되어 캐소우드의 바이어스 전압레벨이 컷오프 전압레벨보다 낮아지지 않도록 하는 스포트 제거회로부로 구성된다.
따라서, 본 발명은 디스플레이장치의 전원 오프시나, 또는 현재의 진행중인 모드에서 다른 모드로 변경, 전환되는 경우 수평회로부로부터 실시간으로 출력되는 수평록신호에 의해 캐소우드의 바이어스 전압레벨이 컷오프 전압레벨 이하로 떨어지는 것을 방지함으로써 음극선관에 나타나는 스포트현상을 제거할 수 있다는 효과를 제공한다.

Description

디스플레이장치의 스포트 제거회로
본 발명은 디스플레이장치의 스포트 제거회로에 관한 것으로, 보다 상세하게는 디스플레이장치가 현재의 모드에서 다른 모드로 변경되거나 전원이 오프되는 경우 수평록신호를 이용하여 음극선관에 발생되는 스포트현상을 제거하기 위한 디스플레이장치의 스포트 제거회로에 관한 것이다.
도 1은 음극선관에 형성되는 콘덴서를 설명하기 위한 도면으로서, 일반적으로 음극선관은 도시된 바와 같이 패널(1)의 내면 및 외면에 흑연 등을 정제한 도전막(2)(3)이 도포되고, 상술한 도전막(2)(3) 사이에는 패널(1)이 유리를 유전체로 하는 콘덴서가 형성된다.
도 2는 도 1의 등가회로도로서, 상술한 바와 같이 형성된 콘덴서를 나타낸다.
디스플레이장치의 음극선관이 동작할 경우 패널(1) 내측 도전막(2)에는 양의 고전압(B+)이 인가되어 콘덴서에는 양의 고전압(B+)이 충전된다.
이와 같은 상태에서 디스플레이장치의 전원이 오프되면 음극선관의 히터에는 여열이 남아있으므로 캐소드로부터는 계속하여 열전자가 방출되어 도전막(2)(3) 사이에 형성된 콘덴서에 충전되어 있는 고전압(B+)에 의해 가속된다.
한편, 전원의 오프로 인한 수평 및 수직동기신호의 입력 중단에 기인하여 수평 및 수직 편향 코일로의 편향전류는 더 이상 흐르지 않게 되고, 이처럼 편향이 이루어지지 않은 상태에서는 열전자에 의한 전자빔이 음극선관의 형광막의 중앙부위에만 충돌되어 스포트를 발생하며, 화면상으로 나타나 보이게 된다.
이때, 도전막(2)(3) 사이에 형성된 콘덴서에 충전되어 있는 고압의 방전 시간이 길다면 형광면에 스포트가 남아 있는 시간도 길어지게 되며, 형광면에 강한 자극을 주게 되므로 음극선관 디스플레이장치의 화면상에 버스트 노이즈(Burst Noise)가 발생될 뿐만 아니라 형광막 자체도 열화되어 수명이 단축되게 된다.
이와 같은 스포트는 상술한 바처럼 디스플레이장치의 전원을 오프하여 수평 및 수직 동기신호가 모두 입력되지 않는 경우는 물론 미합중국의 VESA(Video Electronics Standard Association)에서 제안한 전원관리 시스템(DPMS; Display Power Management System)에 따른 디스플레이장치의 모드를 변경함에 따라 수평 또는 수직 동기신호가 입력되지 않는 경우에도 발생하게 된다.
그 이유는 전원관리 시스템의 규정이 의도하는 바대로 전원을 절약하기 위하여 디스플레이장치의 모드를 스탠바이 상태(Stand-by State) 또는 서스펜드 상태(Suspend State)로 변경되는 경우에도 역시 수평 및 수직 편향이 이루어지지 않음과 동시에 히터의 여열로 인한 열전자는 얼마간 계속 방출되기 때문이다.
도 3은 종래 기술에 따라 음극선관으로 출력되는 RGB 신호의 출력레벨을 조정하기 위한 회로도이다.
도시된 바와 같이, 컴퓨터 본체에 구비된 비디오 카드로부터 입력되는 RGB 신호를 1차 증폭하는 비디오 프리앰프(10)와, 상술한 비디오 프리앰프(10)에 의해 1차 증폭된 RGB 신호를 음극선관에 디스플레이하기 위해 2차 증폭하는 비디오 출력앰프(12)와, 컷오프 전압레벨을 조정하기 위해 상술한 비디오 프리앰프(10)로부터 입력되는 RGB 바이어스 전압을 증폭하는 소신호 증폭부(14)와, 상술한 소신호 증폭부(14)에 의해 증폭된 RGB 바이어스 전압에 따라 에미터 전압이 변화되고, 이에 따라 음극선관이 컷오프 전압레벨을 결정하는 컷오프 회로부(16)로 구성된다.
상술한 구성을 갖는 종래의 디스플레이장치에서 RGB 신호를 음극선관에 디스플레이하기 위한 출력단의 동작은 다음과 같다.
먼저, 디스플레이장치가 노말모드로 동작하고 있는 경우 정상적으로 컴퓨터 본체의 비디오 카드로부터 RGB 신호가 출력되어 입력되고, 비디오 프리앰프(10)는 입력된 RGB 신호를 1차 증폭한다.
비디오 프리앰프(10)에서 1차 증폭된 RGB 신호는 비디오 출력앰프(12)에 의해 2차 증폭된 후 음극선관으로 출력되고, 비디오 프리앰프(10)에서 결정된 RGB 바이어스 전압은 음극선관의 캐소우드에 바이어스 전압으로 인가되도록 소신호 증폭부(14)로 출력되어 증폭된다.
즉, 소신호 증폭부(14)에서 컷오프 전압레벨을 조정하기 위해 증폭된 RGB 바이어스 전압을 증폭시킨 후 컷오프 회로부(16)에 구비된 트랜지스터(Q1)(Q2)(Q3)의 에미터단으로 인가되도록 하므로 써 소신호 증폭부(14)에서 증폭된 RGB 바이어스 전압이 에미터 전압이 된다. 또한 상술한 컷오프 회로부(16)의 트랜지스터(Q1)(Q2)(Q3)의 베이스단으로는 전원부(도면에 도시되어 있지 않음)에서 공급되는 전원이 인가되므로 디스플레이장치가 노말모드로 동작하고 있는 경우 트랜지스터(Q1)(Q2)(Q3)는 항상 턴온 상태에 있다.
그러므로, 디스플레이장치가 노말모드로 동작하고 있는 동안은 상술한 트랜지스터(Q1)(Q2)(Q3)의 에미터 전압에 의해 트랜지스터(Q4)(Q5)(Q6)의 콜렉터 전압이 제어되므로 컷오프 전압레벨이 결정되고, 결정된 컷오프 전압레벨에 의해 음극선관으로 출력되는 RGB 신호의 출력레벨 또한 결정된다.
한편, 디스플레이장치의 전원이 오프되거나, 또한 현재 진행중인 모드에서 다른 모드로 전환되는 경우 컷오프 회로부(16)의 트랜지스터(Q1)(Q2)(Q3)의 베이스단으로 공급되던 전원이 차단되므로 턴오프된다. 이때 트랜지스터(Q1)(Q2)(Q3)의 베이스단에 충전되어 있던 바이어스 전압이 첨부 도면 도 4의 (a)에 도시된 파형과 같은 방전시간을 가지고 방전한다.
이에 따라 이상적으로는 트랜지스터(Q4)(Q5)(Q6)의 에미터 전압이 도 4의 (a)에 도시된 파형을 갖게 되어, 캐소우드의 접압 레벨을 결정하게 된다.
그러나 도1 및 도2 에서 설명한 것과 같이 음극선관에 남아있는 여열로 인해 첨부 도면 도 4의 (a)에 도시된 파형을 따르지 않게 되고 (b)에 도시된 것과 같이 이상 현상을 보이기 때문에, 캐소우드의 전압레벨이 컷오프 전압레벨 이하로 급격히 떨어지게 되어 음극선관에 스포트 현상이 나타나게 되므로 형광면에 강한 자극을 주게 되고, 이로 인해 형광막 자체도 열화되어 수명이 단축될 뿐만 아니라 음극선관의 포커스에 손상을 주게 되는 문제점이 있었다.
따라서, 본 발명의 목적은 전술한 문제점을 해결할 수 있도록 디스플레이장치가 현재의 모드에서 다른 모드로 변경되거나 전원이 오프되는 경우 수평록신호를 이용하여 음극선관에 발생되는 스포트현상을 제거하기 위한 디스플레이장치의 스포트 제거회로를 제공함에 있다.
도 1은 음극선관에 형성되는 콘덴서를 설명하기 위한 도면,
도 2는 도 1에 도시된 도면의 등가회로도,
도 3은 종래 기술에 따라 음극선관으로 RGB 신호가 출력되도록 동작하는 회로도,
도 4는 종래 기술에 따른 디스플레이장치의 모드가 변경되거나, 또는 전원이 오프되는 경우 컷오프 회로부의 방전파형과 그에 따른 캐소우드의 바이어스 전압 파형도,
도 5는 본 발명에 따라 모드변경이나 전원 오프시 발생하는 스포트를 제거하기 위한 회로도,
도 6은 도 5에 적용된 스포트 제거회로부의 파형도로서, 디스플레이장치의 모드가 변경되거나, 또는 전원이 오프되는 경우 수평록신호, 방전파형 및 그에 따른 캐소우드의 바이어스 전압파형도이다.
*도면의 주요부분에 대한 부호설명*
100 : 비디오 프리앰프 110 : 비디오 출력앰프
120 : 소신호 증폭부 130 : 컷오프 회로부
140 : 수평회로부 150 : 스포트 제거회로부
이와 같은 목적을 달성하기 위한 본 발명에 따른 디스플레이장치가 노말모드로 동작하는 경우 컴퓨터 본체의 비디오카드로부터 입력되는 RGB 신호를 비디오 프리앰프, 비디오 출력앰프를 통해 증폭시키고, 비디오 프리앰프로부터 출력되는 RGB 바이어스 전압에 따라 디스플레이장치의 컷오프 전압레벨을 조정하고, 조정된 컷오프 전압레벨에 증폭된 RGB 신호를 실어 음극선관으로 출력하는 디스플레이장치에 있어서, 디스플레이장치의 전원이 오프되거나 현재의 모드에서 다른 모드로 전환되는 경우 실시간으로 수평록신호를 출력하는 수평회로부와, 수평회로부로부터 출력되는 수평록신호에 의해 구동되어 상술한 컷오프 회로부의 트랜지스터가 순간적으로 풀다운되어 캐소우드의 바이어스 전압레벨이 컷오프 전압레벨보다 낮아지지 않도록 하는 스포트 제거회로부로 구성됨을 특징으로 한다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예를 상세히 기술하기로 한다.
도 5는 본 발명에 따라 음극선관으로 출력되는 RGB 신호의 출력레벨을 조정함과 동시에 스포트를 제거하기 위한 회로도이다.
도시된 바와 같이, 종래 기술과 동일한 부분인 비디오 프리앰프(100), 비디오 출력앰프(110), 소신호 증폭부(120) 및 컷오프 회로부(130)에 대해서는 그 상세한 설명을 생략하기로 하고, 본 발명인 수평회로부(140)와, 스포트 제거회로부(150)에 대해서 설명하면 다음과 같다.
도면에는 미도시된 부분인 디스플레이장치에 구비된 마이크로 컴퓨터에 대해 잠시 언급하면, 마이크로 컴퓨터는 외부로부터 입력되는 전원 온/오프신호와 컴퓨터 본체의 비디오카드로부터 입력되는 수평/수직동기신호에 따라 전원절전 시스템에 따른 모드변경을 하고, 또한 비디오카드로부터 입력되는 수평/수직동기신호에 따라 현재 디스플레이되는 비디오 모드를 변경하게 되는데, 마이크로 컴퓨터는 전원이 오프되는 경우나 모드가 변경되는 경우 비디오 뮤트모드를 수행하게 된다.
또한, 상술한 마이크로 컴퓨터는 비디오 뮤트모드를 전환하기 위한 제어신호를 수평회로부(140)로 출력하고, 수평회로부(140)는 실시간으로 수평록신호(H. LOCK SYNC.)를 스포트 제거회로부(150)로 출력한다.
스포트 제거회로부(150)는 수평회로부(140)로부터 수평록신호(H. LOCK SYNC.)에 의해 턴온되어 컷오프 회로부(130)의 트랜지스터(Q1)(Q2)(Q3)가 풀다운되며 음극선관에 전자빔이 방출되지 않도록 한다.
이와 같이 구성된 본 발명에 따른 디스플레이장치의 스포트 제거회로의 동작을 첨부한 도면을 참조하여 좀 더 구체적으로 설명한다.
도 6은 도 5에 적용된 스포트 제거회로부의 파형도로서, 디스플레이장치의 모드가 현재 진행중인 모드에서 다른 모드로 변경되거나, 또는 전원이 오프되는 경우 수평록신호, 방전파형 및 그에 따른 캐소우드의 바이어스 전압레벨을 도시한 파형도이다.
먼저, 디스플레이장치가 노말모드로 동작하는 경우는 종래 기술과 동일함으로, 본 발명에서는 생략하기로 하고 디스플레이장치의 전원이 오프되거나 현재 진행중인 모드에서 다른 모드로 변경, 전환되는 경우에 대해서 설명하면, 먼저 마이크로 컴퓨터(도면에 도시되어 있지 않음)는 디스플레이장치의 현재 상황을 인지하고, 이에 대한 인지신호를 수평회로부(140)로 출력한다.
그러면, 수평회로부(140)는 첨부도면 도 6의 (a)에 도시된 것과 같은 수평록신호(H. LOCK SYNC.)를 실시간으로 스포트 제거회로부(150)로 출력한다.
한편, 전원부(도면에 도시되어 있지 않음)에서 정상적인 전원을 각 회로블록에 공급하지 않게 되므로 컷오프 회로부(130)의 트랜지스터(Q1)(Q2)(Q3)의 베이스단으로는 정상적인 베이스 전압이 인가되지 않기 때문에, 결국 트랜지스터(Q1)(Q2)(Q3)는 턴오프된다.
이때, 스포트 제거회로부(150)로 수평회로부(140)의 수평록신호(H. LOCK SYNC.)가 입력되므로 스포트 제거회로부(150)에 구비된 트랜지스터(Q7)는 턴온되고, 상술한 컷오프 회로부(130)의 트랜지스터(Q1)(Q2)(Q3)의 베이스 전압이 순간적으로 풀다운되며, 전원부에서 트랜지스터(Q1)(Q2)(Q3)의 베이스단에 충전되어 있던 바이어스 전압은 도 6의 (b)에 도시된 파형과 같은 방전시간을 갖고 방전된다. 이로 인해 도 6의 (c)에 도시된 것과 같이 캐소우드의 전압레벨이 컷오프 전압레벨이하로 급격히 떨어지는 것을 방지할 수 있다.
따라서, 상술한 바와 같이 본 발명은 디스플레이장치의 전원 오프시나, 또는 현재의 진행중인 모드에서 다른 모드로 변경, 전환되는 경우 수평회로부부터 실시간으로 출력되는 수평록신호에 의해 음극선관의 방전시간을 줄이고, 이로 인해 캐소우단의 출력 레벨이 컷오프 레벨이하로 떨어지는 것을 방지함으로써 전원 오프나 모드변경시 디스플레이장치에서 발생되는 스포트현상을 제거할 수 있다는 효과를 제공한다.

Claims (2)

  1. 디스플레이장치가 노말모드로 동작하는 경우 컴퓨터 본체의 비디오카드로부터 입력되는 RGB 신호를 비디오 프리앰프, 비디오 출력앰프를 통해 증폭시키고, 비디오 프리앰프로부터 출력되는 RGB 바이어스 전압에 따라 디스플레이장치의 컷오프 전압레벨을 조정하고, 조정된 컷오프 전압레벨에 증폭된 RGB 신호를 실어 음극선관으로 출력하는 디스플레이장치에 있어서,
    디스플레이장치의 전원이 오프되거나 현재의 모드에서 다른 모드로 전환되는 경우 실시간으로 수평록신호를 출력하는 수평회로부; 및
    상기 수평회로부로부터 출력되는 수평록신호에 의해 구동되어 상술한 컷오프 회로부의 트랜지스터가 순간적으로 풀다운되어 캐소우드의 전압레벨이 컷오프 전압레벨보다 낮아지지 않도록 하는 스포트 제거회로부로 구성된 것을 특징으로 하는 디스플레이장치의 스포트 제거회로.
  2. 제 1 항에 있어서, 상기 스포트 제거회로부는;
    디스플레이장치가 노말모드인 경우 전원부의 전원이 컷오프 회로부의 트랜지스터의 베이스단으로 공급되도록 턴오프되고, 디스플레이장치의 전원이 오프되거나 전원절전 시스템에 의해 모드가 변경되는 경우 컷오프 회로부의 트랜지스터의 베이스단이 풀다운되도록 턴온되는 스위칭소자로 이루어진 것을 특징으로 하는 디스플레이장치의 스포트 제거회로.
KR1019980032215A 1998-08-07 1998-08-07 디스플레이장치의스포트제거회로 KR100291446B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980032215A KR100291446B1 (ko) 1998-08-07 1998-08-07 디스플레이장치의스포트제거회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980032215A KR100291446B1 (ko) 1998-08-07 1998-08-07 디스플레이장치의스포트제거회로

Publications (2)

Publication Number Publication Date
KR20000013382A KR20000013382A (ko) 2000-03-06
KR100291446B1 true KR100291446B1 (ko) 2001-06-01

Family

ID=19546713

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980032215A KR100291446B1 (ko) 1998-08-07 1998-08-07 디스플레이장치의스포트제거회로

Country Status (1)

Country Link
KR (1) KR100291446B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010105695A (ko) * 2000-05-17 2001-11-29 박종섭 스포트 제거회로
KR100702699B1 (ko) * 2000-06-13 2007-04-02 삼성전자주식회사 수직 블랭킹 및 스포트 제거 결합 회로

Also Published As

Publication number Publication date
KR20000013382A (ko) 2000-03-06

Similar Documents

Publication Publication Date Title
US8818008B2 (en) Display apparatus and control method thereof
US6377275B1 (en) Method and apparatus for outputting an on-screen display of a display device
KR100291446B1 (ko) 디스플레이장치의스포트제거회로
US6008861A (en) OSD vertical blanking signal selection circuit for display apparatus
KR200150312Y1 (ko) 음극선관 보호 기능을 가지는 표시장치
JPH06315120A (ja) 節電型テレビジョン受像機
KR100291443B1 (ko) 영상표시기기의 밝기 자동조절장치
KR100190962B1 (ko) 시청자 감지에 의한 히터 전원 공급장치 및 방법
KR200224874Y1 (ko) 영상표시장치의 스폿 제거 회로
KR0136413B1 (ko) 멀티 싱크 디스플레이장치의 화면밝기 제어장치
KR200187009Y1 (ko) 온 스크린 디스플레이 신호 처리회로
KR100190110B1 (ko) 전원 오프시 화면 밝아짐 개선회로
US6160364A (en) Circuit for limiting horizontal image size of display
KR0179606B1 (ko) 텔레비젼 수상기 전원 오프시 rgb 증폭에 의한 음극선관의 아킹 현상 방지방법
KR100285934B1 (ko) 영상표시기기의스포트킬러회로
KR19990076141A (ko) 아이아이씨 제어방식에 따른 비디오 뮤트장치
KR0156641B1 (ko) 영상신호 출력회로
KR100190963B1 (ko) 동작초기 화면 지연시간 단축장치 및 방법
KR200306608Y1 (ko) 모니터의 고압공급회로
KR20000067212A (ko) 모니터의 수평 드라이브 회로
KR200143336Y1 (ko) 음극선관의 히터 가열시간 단축회로
KR940005876B1 (ko) 칼라 콘버젼스 자동 보상회로
JPH09163173A (ja) 陰極線管駆動回路
KR19990056838A (ko) 전원 온/오프시 화면 제어 장치 및 방법
KR19990057308A (ko) 순간 영상 제거 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090226

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee