KR100288484B1 - 디지털 브이씨알의 등화기 - Google Patents

디지털 브이씨알의 등화기 Download PDF

Info

Publication number
KR100288484B1
KR100288484B1 KR1019980039622A KR19980039622A KR100288484B1 KR 100288484 B1 KR100288484 B1 KR 100288484B1 KR 1019980039622 A KR1019980039622 A KR 1019980039622A KR 19980039622 A KR19980039622 A KR 19980039622A KR 100288484 B1 KR100288484 B1 KR 100288484B1
Authority
KR
South Korea
Prior art keywords
output
weight
value
error
initial weight
Prior art date
Application number
KR1019980039622A
Other languages
English (en)
Other versions
KR20000020832A (ko
Inventor
정명환
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR1019980039622A priority Critical patent/KR100288484B1/ko
Publication of KR20000020832A publication Critical patent/KR20000020832A/ko
Application granted granted Critical
Publication of KR100288484B1 publication Critical patent/KR100288484B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • G11B20/10055Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter using partial response filtering when writing the signal to the medium or reading it therefrom
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10268Improvement or modification of read or write signals bit detection or demodulation methods
    • G11B20/10277Improvement or modification of read or write signals bit detection or demodulation methods the demodulation process being specifically adapted to partial response channels, e.g. PRML decoding
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03012Arrangements for removing intersymbol interference operating in the time domain
    • H04L25/03019Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
    • H04L25/03057Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03433Arrangements for removing intersymbol interference characterised by equaliser structure
    • H04L2025/03439Fixed structures
    • H04L2025/03445Time domain
    • H04L2025/03471Tapped delay lines
    • H04L2025/03484Tapped delay lines time-recursive

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

본 발명은 디지털 브이씨알의 등화기에 관한 것으로, 특히 웨이트의 업데이트를 위한 에러값이 소정시간내에 규정횟수보다 많이 발생하는 경우 업데이트된 웨이트 값을 기 저장된 초기 웨이트 값으로 초기화시킴으로써 비정상적인 웨이트 업데이트를 방지하도록 하는데 그 목적이 있는 것으로, 이와같은 목적은, 입력되는 디지털 재생 신호를 필터링하여 (1-D)의 지연 특성을 갖는 재생 신호를 출력하는 피드포워드 필터; 상기 피드포워드 필터로 부터 출력되는 필터 출력을 입력으로 3레벨을 결정하는 레벨 결정부; 상기 레벨 결정부로부터 출력되는 3레벨 신호와 상기 피드포워드 필터로부터 출력되는 필터 출력의 차를 계산하여 에러값을 발생하는 에러 검출부; 상기 에러 검출부로부터 출력되는 에러값 및 이전의 웨이트에 따라 웨이트를 업데이트시키고, 웨이트 제어부로부터 초기 웨이트 값이 입력되면 기 업데이트된 웨이트 값을 초기 웨이트값으로 초기화하는 웨이트 업데이트부; 상기 웨이트 업데이트부로 부터 출력되는 업데이트된 웨이트를 일정 시간 지연시켜 상기 피드포워드 필터로 출력하는 지연부; 초기 웨이트 값을 저장하고, 상기 에러 검출부로부터 출력되는 에러값을 인가받아 소정시간동안 규정횟수이상의 에러가 발생하면 상기 저장된 초기 웨이트값을 웨이트 업데이트부로 제공하는 웨이트 제어부를 포함하여 구성됨으로써 달성된다.

Description

디지털 브이씨알의 등화기(EQUALIZER FOR A DIGITAL VCR)
본 발명은 디지털 브이씨알(Digital VCR)의 자기 기록된 신호를 재생하기 위한 등화기에 관한 것으로, 특히 에러가 소정횟수이상 발생하는 경우 등화기의 업데이트된 웨이트 값을 초기 웨이트 값으로 초기화시켜 디지털 재생 신호를 빠르고 정확하게 등화시키기 위한 디지털 브이씨알의 등화기에 관한 것이다.
컴퓨터, 통신, 방송, 가전 분야 등의 발전에 따라 일반 사용자들에게 제공되는 정보의 질이 점점 고급화되어 가고 있으며, 이러한 정보의 고급화는 멀티미디어화, 시각화, 입체화, 및 독립화로 특징 지울 수 있다.
특히, 디지털 매체 이용 기술은 이런 추세의 기반을 이루며 정보화 사회로의 진전에 큰 영향을 미치고 있다.
이와 같은 정보화 시대의 흐름에 따라 파생되는 대용량 데이터의 고속 전송 및 저장의 요구가 급격히 증가하고 있다.
디지털 데이터의 저장은 주로 자기 기록 방식을 사용하여 왔으며, 낮은 가격에 많은 데이터 저장 능력을 제공하므로써 널리 이용되고 있다.
현재 널리 사용되고 있는 자기 기록 장치는 RLL(Run Length Limited) 및 최대치 검출(Peak Detection)을 이용한 아날로그 방식이 사용되어지고 있다.
종래의 PR4 채널의 등화 과정을 도 1 을 참조하여 설명한다.
자기 기록/재생 장치의 입력 부호열은 2비트 지연기(102) 및 MOD2 가산기(101)로 구성된 프리코더(100)를 거친 후 기록된다. 즉, 마그네틱 채널(110), 등화기(111), 및 재생 엔코더(112)로 이루어져 재생시 (1-D2)의 특성을 갖는 재생기를 거치기 전에 특성을 맞추기 위해 1/(1-D2) 의 지연 특성을 갖도록 프리 코딩된다.
재생 과정은 (1-D2)의 지연 특성으로 이루어지므로, (1-D)와 (1+D)로 분해가 가능하다. 여기서, (1-D)는 재생계의 마그네틱 채널(110)과 등화기(111)에 의한 미분 특성과 동일하여 대치되고, (1+D)는 1비트 지연기(121) 및 가산기(122)로 구성된 재생 엔코더(112)로 이루어진다.
따라서 재생 과정은 재생 신호가 (1-D)와 (1+D)로 이루어진 (1-D2)에 의한 지연 특성을 갖도록 하며, 정확한 재생을 위해 상기 프리코더(100)에서는 기록 신호가 1/(1-D2)의 지연 특성을 갖도록 프리코딩한다.
프리코딩되어 자기 기록 테이프에 기록된 자기 기록 신호는 마그네틱 채널(110)에 구비된 헤드에 의해 재생되어 회전 트랜스를 거쳐 재생 증폭된 후 등화기(111)를 통해 (1-D) 지연 특성을 갖고 상기 재생 엔코더(112)로 입력되어 (1+D) 지연 특성을 갖으므로 재생시 (1-D2)의 지연 특성을 갖게 된다.
(1+D)의 재생 엔코더(112)를 거친 3치 파형(1, 0, -1)은 데이터 검출기(113)에서 2치 파형(1, 0)으로 식별되어 기록 신호의 재생이 가능하도록 한다.
즉, 상기 데이터 검출기(113)에서는 상기 재생 엔코더(112)로부터 출력되는 3레벨의 재생신호를 2레벨로 생성하게 된다.
다시 말해서, 상기 데이터 검출기(113)에서는 상기 재생 엔코더(112)로부터 출력되는 1레벨의 재생신호를 1레벨로 대응시키고, 0레벨의 재생신호를 0레벨로 대응시키며, -1레벨의 재생신호를 1레벨의 재생신호로 대응시켜 0, 1 레벨의 등화 신호를 생성하게 된다.
이와 같은 PR4 검출 방식에서는 등화 회로에서 강조한 고역 성분을 재생 엔코더(112)인 (1+D) 회로에 의해 억압할 수 있다.
자기 기록/재생 채널에서 재생 신호는 기록 신호의 미분 형태이므로 자기 기록 채널 특성을 결정짓는 계단 응답(h(t))은 다음 수학식 1의 로렌찌안(Lorentzian) 함수로 모델링된다.
여기서, PW50은 h(t)의 최대 출력값의 50%에 해당하는 펄스의 폭이며 이값은 기록 밀도에 따라 결정된다.
그러나 종래의 아날로그 방식의 PR4 채널의 자기 기록 및 재생 장치는 시스템 구현이 간단하고 타이밍 복원이 효과적이지만 기록 밀도가 증가함에 따라 ISI(Inter Symbol Interference)가 심화되어 검출이 어렵게 된다.
즉, 자기 기록 테이프에 자기 기록 신호를 기록하는 기록 밀도가 점차로 높아지게 되어 상술한 PR4 채널의 아날로그 자기 기록 및 재생시 데이터 검출이 어려워지게 된다.
따라서 최근에는 이러한 영향을 줄이기 위해 PRML(Partial Response Maximum Likelihood) 기술이 도입되었다.
상기 PRML 기술은 인위적인 간섭을 발생시켜 전송하므로써 데이터 검출시 손쉽게 간섭을 제거할 수 있도록 하는 것이다.
이러한 PRML 기술을 적용한 디지털 브이씨알의 등화기의 구성 및 동작을 도 2 를 참조하여 설명하면 다음과 같다.
종래의 디지털 브이씨알의 등화기는 도 2 에 도시한 바와 같이 A/D 변환기(150)에서 디지털 신호로 변환된 디지털 재생 신호를 입력으로 웨이트를 업데이트시키는 웨이트 업데이트부(135), 상기 웨이트 업데이트부(135)에서 업데이트된 웨이트를 소정 시간 지연시키고 상기 웨이트 업데이트부(135)로 제공하는 지연기(136), 상기 지연기(136)로부터 출력되는 웨이트에 따라 상기 A/D 변환기(150)로부터 출력되는 디지털 재생 신호를 피드포워드 필터링하여 재생 신호를 출력하는 피드포워드 필터(Feedforward Filter)(132), 상기 피드포워드 필터(132)로부터 출력되는 재생 신호를 입력으로 3레벨 신호를 결정하는 레벨 결정부(133), 및 상기 레벨 결정부(133)에서 레벨이 결정된 3레벨 신호와 상기 피드포워드 필터(132)로부터 출력되는 다음 클럭의 재생 신호를 비교하여 에러 신호를 검출하고 상기 웨이트 업데이트부(135)에서 웨이트를 업데이트시킬 수 있도록 상기 웨이트 업데이트부(135)로 출력하는 에러 검출부(134)로 구성된다.
한편, 상기 피드 포워드 필터(132)로부터 출력되는 재생 신호는 타이밍 복원부(140), D/A 변환기(141), 및 VCO(142)로 구성된 타이밍 복원부에 입력되어 타이밍 복원을 위해 사용되며 복원된 클럭은 상기 A/D 변환기(150)로 입력된다.
이와 같이 구성되는 종래의 등화기의 동작을 설명한다.
상기 A/D 변환기(150)에서는 아날로그 재생 신호를 입력으로 받아 정확하게 디지타이징 처리 및 타이밍 복원하여 등화기(130)에 디지털 신호를 공급하게 된다. 이때, 타이밍 복원은 상기 타이밍 복원부(140), D/A 변환기(141), 및 VCO(142)에서 이루어진다.
상기 A/D 변환기(150)에서 타이밍 복원에 의해 디지타이징된 신호를 PR4 특성이 되도록 등화시켜주기 위해 등화기(130)에 입력된다.
상기 A/D 변환기(150)로부터 출력되는 디지털 재생 신호는 상기 피드포워드 필터(132)에서 피드포워드 필터링된후 출력되는데, 상기 피드포워드 필터(132)로부터 출력되는 필터 출력 신호(y(t))는 입력되는 디지털 재생 신호(x(t))가 샘플링 시간 간격으로 지연된 후 필터 계수가 곱해진 값들의 합으로 다음 수학식 2 와 같이 나타낼 수 있다.
위의 수학식 2 는 다음 수학식 3 과 같이 벡터의 내적으로 간략히 표시할 수 있다.
y(t)=XtW = WtX
위의 수학식 3 에서 t는 벡터 또는 행렬의 전치(transpose)이고, N 차원 열 벡터들인 w와 x(t)는 다음의 수학식 4 에 의해 정의된다.
W =[w0,w1,w2,…,wn-1]t
X(t) = [(t),x(t-1),…,x(t-n+1)]t
이러한 등화기(130)의 출력, 즉 피드포워드 필터(132)의 출력(y(t))은 상기 레벨 결정부(133)에서 3레벨 신호(d(t))로 결정되고 상기 에러 검출부(134)로 입력된다.
즉, 상기 수학식에 나타낸 웨이트(w)를 업데이트시켜 결정하기 위해, 상기 피드포워드 필터(132)의 출력(y(t))은 상기 레벨 결정부(133)로 입력된다.
상기 레벨 결정부(133)에서 레벨이 결정된 3 레벨 신호(d(t))는 다음 수학식 5에 나타낸 바와 같이 상기 에러 검출부(134)에서 샘플링 시간 간격에 의해 이후의 샘플링 클럭에 상기 피드포워드 필터(132)의 출력 신호와 그 차가 계산되어 에러 신호(e(t))로 출력된다.
여기서, wnw는 업데이트된 새로운 웨이트값이고, wold는 이전의 웨이트값이다.
상기 에러 검출부(134)로부터 출력되는 에러 신호(e(t))는 상기 웨이트 업데이트부(135)에 입력되어 위의 수학식 5에 나타낸 바와 같이 웨이트 업데이트에 이용된다.
즉, 상기 웨이트 업데이트부(135)에서는 상기 A/D 변환기(150)로부터 출력되는 디지털 재생 신호(x(t))와 상기 지연기(136)로부터 출력되는 지연된 이전의 웨이트(wold)와 에러 검출부(134)로부터 출력되는 에러 신호(e(t))에 따라 웨이트를 업데이트시킨후 상기 지연기(136)를 통해 피드포워드 필터(132)로 출력하여 업데이트된 새로운 웨이트(wnw)로 사용할 수 있도록 출력한다.
한편, 상기 등화기(130)에서 등화되어 출력되는 데이터(y(t))는 데이터 검출기인 비터비 검출기에 입력되어 원하는 신호를 효과적으로 탐색할 수 있도록 한다.
한편, 위의 수학식 5 에 나타낸 바와 같이 디지털 재생 신호를 필터링하여 수렴시키기 위해서는 웨이트를 업데이트시켜 새로운 웨이트를 갱신해야 하는데, 상기 스케일링 계수(μ)가 고정되어 있으므로 에러값(e)에 의해서만 웨이트 업데이트가 이루어진다.
그런데 이러한 웨이트 업데이트는 에러값(e)에 의해 이루어지지만 그 에러값(e)의 발생횟수가 규정횟수이상 발생하여 누적되는 경우 그 웨이트값이 비정상적으로 업데이트되어 결정되므로써 등화기의 성능저하를 가져오는 문제점이 있었다.
따라서, 본 발명은 상기 문제점을 개선하기 위해 웨이트의 업데이트를 위한 에러값이 소정시간내에 규정횟수보다 많이 발생하는 경우 업데이트된 웨이트 값을 기 저장된 초기 웨이트 값으로 초기화시킴으로써 비정상적인 웨이트 업데이트를 방지하도록 한 디지털 브이씨알의 등화기를 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위해 본 발명은, 입력되는 디지털 재생 신호를 필터링하여 (1-D)의 지연 특성을 갖는 재생 신호를 출력하는 피드포워드 필터; 상기 피드포워드 필터로 부터 출력되는 필터 출력을 입력으로 3레벨을 결정하는 레벨 결정부; 상기 레벨 결정부로부터 출력되는 3레벨 신호와 상기 피드포워드 필터로부터 출력되는 필터 출력의 차를 계산하여 에러값을 발생하는 에러 검출부; 상기 에러 검출부로부터 출력되는 에러값 및 이전의 웨이트에 따라 웨이트를 업데이트시키고, 웨이트 제어부로부터 초기 웨이트 값이 입력되면 기 업데이트된 웨이트 값을 초기 웨이트값으로 초기화하는 웨이트 업데이트부; 상기 웨이트 업데이트부로 부터 출력되는 업데이트된 웨이트를 일정 시간 지연시켜 상기 피드포워드 필터로 출력하는 지연부; 초기 웨이트 값을 저장하고, 상기 에러 검출부로부터 출력되는 에러값을 인가받아 소정시간동안 규정횟수이상의 에러가 발생하면 상기 저장된 초기 웨이트값을 웨이트 업데이트부로 제공하는 웨이트 제어부를 포함하여 구성됨을 특징으로 하는 디지탈 브이씨알의 등화기를 제공한다.
도 1 은 일반적인 자기 기록 및 재생에 사용되는 PR4 채널의 구조도
도 2 는 종래의 DVCR 등화기의 구성도
도 3 은 본 발명에 의한 디지털 등화기의 구성도
도 4 는 도 3 의 웨이트 제어부의 세부 구성도
도 5 는 도 4 의 성능 평가부의 세부 구성도
도 6 은 도 4 의 각 부분의 입출력 상태를 설명하기 위한 파형도
* 도면의 주요 부분에 대한 부호의 설명 *
200 : A/D 변환기 300 : 등화기
310 : 피드포워드 필터 320 : 레벨 결정부
330 : 에러 검출부 340 : 웨이트 업데이트부
350 : 지연부 400 : 클럭 발생부
410 : 타이밍 복원부 420 : D/A 변환기
430 : VCO 500 : 웨이트 제어부
510 : 성능 평가부 511 : 절대값 계산기
512 : 제 1 비교기 513 : 누적에러 계산부
513-1 : 지연기 513-2 : 가산기
514 : 제 2 비교기 515 : 카운터
520 : 지연기 530 : 카운터
540 : 초기 웨이트 저장부 550 : 멀티플렉서
이하 첨부한 도면을 참조하여 본 발명의 실시예를 상세히 설명한다.
본 발명에 의한 등화기(300)는 도 3 에 도시한 바와 같이 피드포워드 필터(310), 레벨 결정부(320), 에러 검출부(330), 웨이트 업데이트부(340), 및 지연부(350), 웨이트 제어부(500)로 구성된다.
상기 피드포워드 필터(310)는 입력되는 디지탈 재생 신호(x)를 필터링하여 (1-D)의 지연 특성을 갖는 재생 신호(y)를 출력한다.
상기 레벨 결정부(320)는 상기 피드포워드 필터(310)로 부터 출력되는 필터 출력(y)을 입력으로 3레벨을 결정한다.
상기 에러 검출부(330)는 상기 레벨 결정부(320)로 부터 출력되는 3레벨 신호와 상기 피드포워드 필터(310)로 부터 출력되는 필터 출력(y)의 차를 계산하여 에러값(e)을 발생한다.
상기 웨이트 업데이트부(340)는 상기 에러 검출기(330)로 부터 출력되는 에러값(e) 및 이전의 웨이트(w)에 따라 웨이트를 업데이트시킴과 아울러 웨이트 제어부(500)로부터 초기 웨이트값(wc)이 제공되면 기 업데이트된 웨이트값을 이 초기 웨이트값으로 초기화시킨다.
상기 지연부(350)는 상기 웨이트 업데이트부(340)로 부터 출력되는 업데이트된 웨이트(w)를 일정 시간 지연시켜 상기 피드포워드 필터(310)로 출력한다.
상기 웨이트 제어부(500)는 상기 에러 검출기(330)로 부터 출력되는 에러값(e)을 입력으로 에러의 발생횟수를 누적하여 규정횟수이상 발생하는 경우 웨이트 제어부(340)로 초기 웨이트값을 제공하는 것으로, 도 4 에 도시한 바와 같이 에러값(e)을 인가받아 소정시간동안 규정횟수 이상 발생하는 경우 성능 저하 펄스를 발생하는 성능 평가부(510); 상기 성능 평가부(510)의 출력을 소정 시간동안 지연시켜 출력하는 지연기(520); 초기 웨이트 값을 받아들여 저장한 다음 상기 지연기(520)의 출력에 따라 저장된 초기 웨이트값을 출력하는 초기 웨이트 저장부(540); 상기 성능 평가부(510)의 출력에 의해 인에이블되어 상기 초기 웨이트 저장부(540)에 저장된 초기 웨이트 값의 어드레스를 발생하는 어드레스 발생부(530); 외부로부터 입력되는 초기 웨이트 값 및 상기 초기 웨이트 저장부(540)로부터 출력되는 초기 웨이트 값을 선택적으로 출력하는 멀티플렉서(550)로 구성된다.
한편, 상기 성능 평가부(510)는 상기 에러 검출부(330)로 부터 출력되는 에러값(e)의 절대값(│e│)을 계산하는 절대값 계산기(511); 상기 절대값 계산기(511)로 부터 출력되는 절대 에러값(│e│)을 인가받아 기 설정된 임계값(TH1)의 범위와 비교하여 그 비교결과를 출력하는 제 1 비교기(512); 상기 제 1 비교기(512)로 부터 출력되는 비교결과를 입력으로 에러의 누적횟수를 계산하는 누적 에러 계산부(513); 상기 누적에러 계산부(513)를 소정시간마다 리세트시키기 위한 카운터(515); 상기 누적에러 계산부(513)로 부터 출력되는 에러의 누적횟수를 기 설정된 규정에러 횟수(TH2)와 비교하여 그 결과에 따라 성능 저하 펄스의 출력 여부를 결정하는 제 2 비교기(514)로 구성된다.
한편, 상기 누적에러 계산부(513)는 상기 제 1 비교기(512)로 부터 출력되는 비교 결과값과 지연기(513-1)로부터 출력되는 그 이전의 지연된 결과값을 더하여 누적된 비교 결과값을 출력하는 가산기(513-2); 상기 가산기(513-2)의 출력을 소정시간 지연시켜 출력하는 지연기(513-1)로 구성된다.
이와 같이 구성되는 본 발명에 의한 디지탈 브이씨알의 등화기의 동작을 첨부한 도면을 참조하여 설명한다.
먼저, 입력되는 디지탈 재생 신호(x)는 피드포워드 필터(310)에서 피드포워드 필터링되어 (1-D)의 지연 특성을 갖는 재생 신호(y)로 출력된다.
상기 피드포워드 필터(310)로 부터 출력되는 신호는 등화기의 웨이트를 갱신하기 위해 레벨이 결정되어야 한다. 즉, 상기 피드포워드 필터(310)로 부터 출력되는 신호(y)는 레벨 결정부(320)에서 3레벨로 결정된다.
상기 레벨 결정부(320)에서 3레벨로 결정된 신호(d)는 상기 에러 검출부(330)에 입력되어 상기 피드포워드 필터(310)의 출력(y)과의 차가 계산되어 에러 신호(e)로 출력된다.
즉, 상기 에러 검출부(330)에서는 아래 수학식 6에 나타낸 바와 같이 상기 레벨 결정부(320)로 부터 출력되는 3레벨 신호(d)에서 상기 피드포워드 필터(310)의 출력(y)을 감산하여 에러 신호(e)를 검출한다.
e=d-y
이와 같이 상기 에러 검출부(330)로 부터 출력되는 에러값(e)은 상기 웨이트 업데이트부(340)에 입력되어 위의 수학식 5에 의해 웨이트를 업데이트시키게 된다.
즉, 상기 웨이트 업데이트부(340)에서는 상기 에러 검출부(330)로 부터 출력되는 에러값(e), 상기 지연기(350)로 부터 출력되는 이전의 웨이트값을 입력으로 메트릭스 곱셈 및 가산 처리하여 업데이트된 웨이트를 발생한다.
한편, 상기 웨이트 제어부(500)는 상기 웨이트 업데이트부(340)로 입력되는 에러값(e)의 상태가 나빠지면 초기 웨이트값을 출력하여 이 웨이트값으로 상기 웨이트 업데이트부(340)를 초기화 시키게 되는데, 이를 첨부한 도 4 내지 도 6을 참조하여 상세히 설명한다.
먼저, 초기 웨이트 저장부(540)는 등화기의 초기 동작시 도 6B에 도시한 바와같이 외부에서 인가되는 제어신호(RD)의 저전위 구간에서 도 6A에 도시한 바와같은 초기 웨이트 값(WD)을 인가받아 저장하게 된다.
이때, 멀티플렉서(550)는 제어신호(RD)에 의해 초기 웨이트 값(WD)을 웨이트 업데이트부(340)로 제공한 다음 상기 제어신호(RD)의 고전위 구간에서 초기 웨이트 저장부(540)의 출력을 선택하게 된다.
성능 평가부(510)는 에러 검출부(330)로부터 출력되는 에러신호(e)를 누적하여 그 누적횟수가 규정된 횟수보다 많아지면 즉, 에러의 상태가 나빠지면 도 6C에 도시한 바와같은 성능저하 펄스를 발생하여 지연기(520)로 제공한다.
상기 지연기(520)는 상기 성능저하 펄스를 상기 초기 웨이트 저장부(540)에 저장된 초기 웨이트 데이터 구간동안 지연시켜 초기 웨이트 저장부(540)로 제공하게 되고, 카운터(530)는 상기 성능 평가부(510)로부터 출력되는 성능 저하 펄스에 의해 인에이블되어 카운트 계수를 증가시킴으로써 어드레스를 발생하게 된다.
즉, 상기 카운터(530)의 카운트 계수값이 곧바로 초기 웨이트 저장부(540)에 저장된 초기 웨이트 값을 지정하는 어드레스가 되는 것이다.
이로인해 상기 초기 웨이트 저장부(540)는 상기 지연기(520)의 출력에 의해 인에이블되어 그 저전위 구간동안 카운터(530)로부터 출력되는 어드레스를 인가받아 도 6E에 도시한 바와같은 초기 웨이트 값을 멀티플렉서(550)로 제공하게 된다.
상기 멀티플렉서(550)는 제어신호(RD)에 의해 초기 웨이트 저장부(540)로부터 출력되는 초기 웨이트값을 선택하여 웨이트 업데이트부(340)로 제공하게 되는 것이다.
따라서, 멀티플렉서(550)의 출력은 도 6F에 도시한 바와같이 등화기의 초기 동작시 외부로부터 인가되는 초기 웨이트값을 출력한 다음 이후에는 상기 초기 웨이트 저장부(540)로부터 출력되는 초기 웨이트값을 선택하여 출력하게 되는 것이다.
한편, 상기 성능 평가부(510)의 세부 동작을 도 5를 참조하여 상세히 설명한다.
상기 에러 검출부(340)로부터 출력되는 에러값(e)을 입력으로 절대값 계산기(511)에서 그에대한 절대 에러값(│e│)을 계산하게 되고, 이 절대 에러값(│e│)은 제 1 비교기(512)에 입력되어 기 설정된 임계값(TH1)과 비교되어 그 결과값이 출력되는데, 만일 입력되는 절대 에러값(│e│)이 임계값(TH1)보다 작다면 제 1 비교기(512)의 출력은 '0'이 될 것이고, 반면에 임계값(TH1)보다 크다면 '1'이 출력될 것이다.
이렇게 상기 제 1 비교기(512)로부터 출력되는 비교 결과값은 누적에러 계산부(513)의 가산기(513-2)로 입력되어 그 이전의 비교 결과값과 가산되어 출력 즉, 그동안의 누적된 결과값이 출력되며, 이 값을 지연기(513-1)에서 입력받아 소정시간동안 지연시켜 다시 상기 가산기(513-2)로 제공하게 된다.
이때, 상기 제 1 비교기(512)의 결과값이 1비트 단위의 값이므로 상기 지연기(513-1)에서도 1비트 단위의 지연을 수행하게 되며, 상기 가산기(513-2)에서 출력되는 에러값의 누적결과는 제 2 비교기(514)에 인가되어 기 설정된 에러의 최대 발생횟수(TH2)와 비교된다.
상기 제 2 비교기(514)는 상기 가산기(513-2)로부터 출력되는 누적된 에러의 발생횟수와 기 설정된 에러의 최대 발생횟수(TH2)가 일치하는 경우 도 6C에 도시한 바와같은 성능저하 펄스를 발생하게 된다.
한편, 카운터(515)는 시스템이 구동하는 시점부터 인에이블되어 기 정해진 소정시간마다 리세트 신호를 발생하여 상기 누적에러 계산부(513)를 리세트시키게 된다.
이는 곧 리세트 구간을 설정하여 그 구간마다 누적에러 계산부(513)의 누적된 에러값을 리세트시키게되는 것이다.
그러므로, 상기 카운터(515)에서 설정한 구간동안 발생한 누적 에러가 최대 에러 발생횟수(TH2)보다 작으면 이의 누적된 에러를 통상적으로 발생할 수 있는 에러로 판단하여 에러를 허용하게 되는 것이고, 초과하면 비정상적인 웨이트 업데이트를 방지하기 위하여 제 2 비교기(504)가 성능저하 펄스를 발생하게 되는 것이다.
이상에서 설명한 바와 같이 본 발명에 의한 디지털 브이씨알의 등화기는 웨이트의 업데이트를 위한 에러값의 성능이 불량한 경우 업데이트된 웨이트 값을 기 저장된 초기 웨이트 값으로 초기화시킴으로써 비정상적인 웨이트 업데이트를 방지하여 등화기의 성능을 높이는 효과가 있다.

Claims (3)

  1. 입력되는 디지털 재생 신호를 필터링하여 (1-D)의 지연 특성을 갖는 재생 신호를 출력하는 피드포워드 필터;
    상기 피드포워드 필터로 부터 출력되는 필터 출력을 입력으로 3레벨을 결정하는 레벨 결정부;
    상기 레벨 결정부로부터 출력되는 3레벨 신호와 상기 피드포워드 필터로부터 출력되는 필터 출력의 차를 계산하여 에러값을 발생하는 에러 검출부;
    상기 에러 검출부로부터 출력되는 에러값 및 이전의 웨이트에 따라 웨이트를 업데이트시키고, 웨이트 제어부로부터 초기 웨이트 값이 입력되면 기 업데이트된 웨이트 값을 초기 웨이트값으로 초기화하는 웨이트 업데이트부;
    상기 웨이트 업데이트부로 부터 출력되는 업데이트된 웨이트를 일정 시간 지연시켜 상기 피드포워드 필터로 출력하는 지연부;
    초기 웨이트 값을 저장하고, 상기 에러 검출부로부터 출력되는 에러값을 인가받아 소정시간동안 규정횟수이상의 에러가 발생하면 상기 저장된 초기 웨이트값을 웨이트 업데이트부로 제공하는 웨이트 제어부를 포함하여 구성됨을 특징으로 하는 디지탈 브이씨알의 등화기.
  2. 제 1 항에 있어서, 웨이트 제어부는
    에러값의 절대값을 계산하는 절대값 계산기;
    상기 절대값 계산기로 부터 출력되는 절대 에러값을 인가받아 기 설정된 임계값의 범위와 비교하여 그 비교결과를 출력하는 제 1 비교기;
    상기 제 1 비교기로 부터 출력되는 비교결과를 입력으로 에러의 누적횟수를 계산하는 누적 에러 계산부;
    상기 누적에러 계산부를 소정시간마다 리세트시키기 위한 카운터;
    상기 누적에러 계산부로 부터 출력되는 에러의 누적횟수를 기 설정된 규정에러 횟수와 비교하여 그 결과에 따라 성능 저하 펄스의 출력 여부를 결정하는 제 2 비교기;
    상기 제 2 비교기의 출력을 소정 시간동안 지연시켜 출력하는 지연기;
    초기 웨이트 값을 받아들여 저장한 다음 상기 지연기의 출력에 따라 저장된 초기 웨이트값을 출력하는 초기 웨이트 저장부;
    상기 제 2 비교기의 출력에 의해 인에이블되어 상기 초기 웨이트 저장부에 저장된 초기 웨이트 값의 어드레스를 발생하는 어드레스 발생부;
    외부로부터 입력되는 초기 웨이트 값 및 상기 초기 웨이트 저장부로부터 출력되는 초기 웨이트 값을 선택적으로 출력하는 멀티플렉서로 구성됨을 특징으로 하는 디지탈 브이씨알의 등화기.
  3. 제 2 항에 있어서, 누적에러 계산부는
    제 1 비교기로 부터 출력되는 비교 결과값과 지연기로부터 출력되는 그 이전의 지연된 결과값을 더하여 누적된 비교 결과값을 출력하는 가산기;
    상기 가산기의 출력을 소정시간 지연시켜 출력하는 지연기로 구성됨을 특징으로 하는 디지털 브이씨알의 등화기.
KR1019980039622A 1998-09-24 1998-09-24 디지털 브이씨알의 등화기 KR100288484B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980039622A KR100288484B1 (ko) 1998-09-24 1998-09-24 디지털 브이씨알의 등화기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980039622A KR100288484B1 (ko) 1998-09-24 1998-09-24 디지털 브이씨알의 등화기

Publications (2)

Publication Number Publication Date
KR20000020832A KR20000020832A (ko) 2000-04-15
KR100288484B1 true KR100288484B1 (ko) 2001-05-02

Family

ID=19551740

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980039622A KR100288484B1 (ko) 1998-09-24 1998-09-24 디지털 브이씨알의 등화기

Country Status (1)

Country Link
KR (1) KR100288484B1 (ko)

Also Published As

Publication number Publication date
KR20000020832A (ko) 2000-04-15

Similar Documents

Publication Publication Date Title
KR100219790B1 (ko) 비대칭 신호검출기 및 이를 사용한 신호재생장치
JP3172284B2 (ja) 信号処理システム
US5265125A (en) Signal detection apparatus for detecting digital information from PCM signal
US5166955A (en) Signal detection apparatus for detecting digital information from a PCM signal
JP3877524B2 (ja) 判定帰還等化における誤り伝搬抑制方法及び、これを用いた磁気再生回路
KR100586871B1 (ko) 부분 응답 최대 가능성(피.알.엠.엘.) 비트 검출기를 위한진폭 레벨의 발생
KR100288484B1 (ko) 디지털 브이씨알의 등화기
KR100245340B1 (ko) 디지털 브이씨알의 등화기
KR100257728B1 (ko) 디지털 브이씨알의 등화기
US6304400B1 (en) Signal dropout compensation
KR100257730B1 (ko) 디지탈 브이씨알의 적응 등화기
KR20000004654A (ko) 디지털 브이씨알의 등화기
JPH04335260A (ja) 適応的最尤復号装置および復号方法
KR100270201B1 (ko) 디지털 재생 등화기
JP2855717B2 (ja) 符号間干渉除去装置
KR20000004673A (ko) 디지털 브이씨알의 등화기
KR100459877B1 (ko) 비선형 등화 장치
US5548284A (en) Information recording and/or reproduction apparatus
KR20000000984A (ko) 디지털 브이씨알 등화기의 웨이트 업데이트 장치
JPH09306102A (ja) ディジタル信号復号装置
KR19990043643A (ko) 디지탈 브이씨알의 등화기
KR100257729B1 (ko) 디지탈 브이씨알의 등화 장치
KR100253735B1 (ko) 디지탈 자기 기록/재생 시스템의 동기식 부분 응답 채널 데이터 검출기
KR100288478B1 (ko) 디지털 브이씨알 등화기
KR20000004668A (ko) 디지털 브이씨알 등화기의 웨이트 업데이트 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110201

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee