KR100286947B1 - 플라즈마 표시 패널의 어드레싱 방법 - Google Patents

플라즈마 표시 패널의 어드레싱 방법 Download PDF

Info

Publication number
KR100286947B1
KR100286947B1 KR1019990011264A KR19990011264A KR100286947B1 KR 100286947 B1 KR100286947 B1 KR 100286947B1 KR 1019990011264 A KR1019990011264 A KR 1019990011264A KR 19990011264 A KR19990011264 A KR 19990011264A KR 100286947 B1 KR100286947 B1 KR 100286947B1
Authority
KR
South Korea
Prior art keywords
scan electrode
scan
electrode lines
electrode line
polarity
Prior art date
Application number
KR1019990011264A
Other languages
English (en)
Other versions
KR20000061883A (ko
Inventor
김상철
Original Assignee
김순택
삼성에스디아이주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김순택, 삼성에스디아이주식회사 filed Critical 김순택
Priority to KR1019990011264A priority Critical patent/KR100286947B1/ko
Priority to US09/511,154 priority patent/US6356261B1/en
Publication of KR20000061883A publication Critical patent/KR20000061883A/ko
Application granted granted Critical
Publication of KR100286947B1 publication Critical patent/KR100286947B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/298Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing

Abstract

본 발명에 따른 플라즈마 표시 패널의 어드레싱 방법은, 주사 전극 라인들을 구획하여, 서로 동일한 개수의 주사 전극 라인들을 가진 주사 전극 라인군들을 설정하는 단계를 포함한다. 다음에, 각 주사 전극 라인군에 대하여 제1 극성의 예비 펄스, 및 제1 극성과 반대인 제2 극성의 주사 펄스를 순차적으로 인가하되, 모든 주사 전극 라인에 대하여 제2 극성의 주사 펄스가 인가되는 시간이 서로 다르게 한다. 또한, 제2 극성의 주사 펄스가 인가되는 동안에, 모든 어드레스 전극 라인들에 상응하는 화상 데이터 신호들을 인가한다.

Description

플라즈마 표시 패널의 어드레싱 방법{Method for addressing plasma display panel}
본 발명은 플라즈마 표시 패널의 어드레싱 방법에 관한 것으로서, 보다 상세하게는, 리셋, 어드레스 및 유지 방전 단계가 단위 서브 필드에서 수행되는 구동 방식에 있어서 어드레스 단계에 적용되는 방법에 관한 것이다.
도 1은 일반적인 플라즈마 표시 패널의 구조를 보여준다. 도 2는 도 1의 플라즈마 표시 패널의 전극 라인 패턴을 보여준다. 도 3은 도 1의 패널의 한 화소의 또다른 예를 보여준다. 도면들을 참조하면, 일반적인 면방전 플라즈마 표시 패널(1)의 전면 및 배면 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(A1, A2, A3, ..., Am-2, Am-1, Am), 유전체층(11 및/또는 도 3의 141), 주사 전극 라인들(Y1, Y2, ..., Yn-1, Yn), 공통 전극 라인들(X1, X2, ..., Xn-1, Xn) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
어드레스 전극 라인들(A1, A2, A3, ..., Am-2, Am-1, Am)은 배면 글라스 기판(13)의 전면에 일정한 패턴으로 도포된다. 형광체(도 3의 22)는, 주사 전극 라인들(Y1, Y2, ..., Yn-1, Yn)의 전면에 도포되거나, 주사 전극 라인들(Y1, Y2, ..., Yn-1, Yn)의 전면에 유전체층(도 3의 141)이 도포된 경우에는 그 유전체층(141) 위에 도포될 수 있다.
공통 전극 라인들(X1, X2, ..., Xn-1, Xn)과 주사 전극 라인들(Y1, Y2, ..., Yn-1, Yn)은 어드레스 전극 라인들(A1, A2, A3, ..., Am-2, Am-1, Am)과 직교되도록 전면 글라스 기판(10)의 배면에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 화소를 규정한다. 각 공통 전극 라인(X1, X2, ..., Xn-1, Xn)과 각 주사 전극 라인(Y1, Y2, ..., Yn-1, Yn)은 ITO(Indium Tin Oxide) 전극 라인(도 3의 Xna, Yna)과 금속 재질의 버스 전극 라인(Xnb, Ynb)으로 구성된다. 유전체층(11)은 공통 전극 라인들(X1, X2, ..., Xn-1, Xn)과 주사 전극 라인들(Y1, Y2, ..., Yn-1, Yn)의 배면에 전면 도포되어 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 일산화마그네슘(MgO)층(12)은 유전체층(11)의 배면에 전면 도포되어 형성된다. 방전 공간(14)에는 플라즈마 형성용 가스가 밀봉된다.
이와 같은 플라즈마 표시 패널에 일반적으로 적용되는 구동 방식은, 리셋, 어드레스 및 유지 방전 단계가 단위 서브 필드에서 수행되게 하는 어드레스/표시 분리 구동 방식이다. 이 어드레스/표시 분리 구동 방식의 적용에 있어서, 종래에는, 어드레스 단계에서 모든 주사 전극 라인들(Y1, Y2, ..., Yn-1, Yn)에 대하여 한 개의 주사 펄스가 순차적으로 인가되면서 상응하는 어드레스 전극 라인(A1, A2, A3, ..., Am-2, Am-1, Am)에 화상 데이터 신호가 인가된다. 이에 따라 다음과 같은 문제점들이 있다.
첫째, 거시적으로 보면, 모든 주사 전극 라인들(Y1, Y2, ..., Yn-1, Yn)에 대하여 순차적 주사가 단순하게 수행되므로, 어드레스 주기가 상대적으로 길어진다. 어드레스 주기가 상대적으로 길어짐은 표시 휘도가 상대적으로 낮아짐을 의미한다. 즉, 유지 방전 주기를 상대적으로 길게하여 표시 휘도를 높이려면 어드레스 주기가 보다 짧아져야 할 필요가 있다. 한편, 어드레스 주기를 보다 짧게 하기 위하여 패널 분할 방식으로서 동시에 구동하려면 그 구동 회로가 매우 복잡해진다.
둘째, 미시적으로 보면, 어드레스 단계에서 주사 전극 라인들(Y1, Y2, ..., Yn-1, Yn)에 대하여 단순히 한 개의 주사 펄스가 인가되므로, 선택된 화소들에서 충분한 벽전하들을 형성시키기 위하여 주사 펄스의 시간폭과 이에 상응하는 화상 데이터 신호의 시간폭이 상대적으로 길어야 한다. 이에 따라 각 주사 전극 라인(Y1, Y2, ..., Yn-1, Yn)에 대한 어드레싱 특성이 서로 같지 못하여 표시의 재현성이 떨어질 확률이 높다.
본 발명의 목적은, 플라즈마 표시 패널의 구동시, 표시의 휘도 및 재현성을 동시에 높일 수 있는 어드레싱 방법을 제공하는 것이다.
도 1은 일반적인 플라즈마 표시 패널의 구조를 보여주는 도면이다.
도 2는 도 1의 플라즈마 표시 패널의 전극 라인 패턴도이다.
도 3은 도 1의 패널의 한 화소의 또다른 예를 보여주는 단면도이다.
도 4는 본 발명의 일 실시예의 플라즈마 표시 패널의 어드레싱 방법에 따라 전극 라인들에 인가되는 전압의 파형도이다.
〈도면의 주요 부분에 대한 부호의 설명>
10...전면 글라스 기판, 11, 141...유전체층,
12...일산화마그네슘층, 13...배면 글라스 기판,
14...방전 공간, 142...형광체,
X1, X2, ..., Xn-1, Xn...공통 전극 라인,
Y1, Y2, ..., Yn-1, Yn...주사 전극 라인,
A1, A2, A3, ..., Am-2, Am-1, Am...어드레스 전극 라인,
Xna, Yna...ITO 전극 라인, Xnb, Ynb...버스 전극 라인.
상기 목적을 이루기 위한 본 발명의 어드레싱 방법은, 주사 전극 라인들이 서로 나란하게 정렬되고, 어드레스 전극 라인들이 상기 주사 전극 라인들에 대하여 직교하게 정렬되어, 각 교차점에 상응하는 화소가 규정된 플라즈마 표시 패널의 어드레싱 방법이다. 이 방법은, 상기 주사 전극 라인들을 구획하여, 서로 동일한 개수의 주사 전극 라인들을 가진 주사 전극 라인군들을 설정하는 단계를 포함한다. 다음에, 상기 각 주사 전극 라인군에 대하여 제1 극성의 예비 펄스, 및 상기 제1 극성과 반대인 제2 극성의 주사 펄스를 순차적으로 인가하되, 모든 주사 전극 라인에 대하여 상기 제2 극성의 주사 펄스가 인가되는 시간이 서로 다르게 한다. 그리고, 상기 제2 극성의 주사 펄스가 인가되는 동안에, 모든 어드레스 전극 라인들에 상응하는 화상 데이터 신호들을 인가한다.
이에 따라, 상기 각 주사 전극 라인군에 대하여 동시에 주사가 가능하므로 어드레스 주기가 보다 짧아져서 표시 휘도를 높일 수 있다. 또한, 상기 예비 펄스가 인가되어 예비 방전이 수행되므로, 상기 주사 펄스 및 화상 데이터 신호의 시간폭을 상대적으로 줄일 수 있게 되어, 각 주사 전극 라인에 대한 어드레싱 특성이 보다 균일해질 수 있다.
이하, 본 발명에 따른 바람직한 실시예를 상세히 설명한다.
도 4는 본 발명의 일 실시예에 의하여 768 개의 주사 전극 라인들(Y1, Y2, ..., Y767, Y768)을 가진 플라즈마 표시 패널에 인가되는 구동 전압의 파형을 보여준다. 도 4를 참조하면, 주사 전극 라인들(Y1, Y2, ..., Y767, Y768)은 각각 192 개의 주사 전극 라인들을 가진 4 개의 주사 전극 라인군들에 속한다. 즉, 제1 주사 전극 라인군은 제1 주사 전극 라인(Y1)부터 제192 주사 전극 라인까지를, 제2 주사 전극 라인군은 제193 주사 전극 라인(Y193)부터 제384 주사 전극 라인까지를, 제3 주사 전극 라인군은 제385 주사 전극 라인(Y385)부터 제576 주사 전극 라인까지를, 그리고 제4 주사 전극 라인군은 제577 주사 전극 라인(Y577)부터 최종의 제768 주사 전극 라인까지를 각각 포함한다.
단위 서브 필드(a-y)는 리셋 주기(a-d), 어드레스 주기(d-u) 및 유지 방전 주기(u-y)를 포함한다.
제1 리셋 구간(b-c)에서는 어드레스 전극 라인들(A1, ..., Am)에 전압 Vaw의 펄스를, 공통 전극 라인들(X1, ..., X768)에 전압 Vs+Vw의 펄스를, 주사 전극 라인들(Y1, ..., Y768)에 0 [V]를 인가한다. 여기서 전압 Vs+Vw는 유지 방전용 전압 Vs에 전압 Vw를 합친 전압으로서 전압 Vaw보다 높다. 이에 따라, 공통 전극 라인들(X1, ..., X768)과 주사 전극 라인들(Y1, ..., Y768) 사이에 상대적으로 높은 전압 Vs+Vw의 펄스가 인가되므로, 공통 전극 라인들(X1, ..., X768)과 주사 전극 라인들(Y1, ..., Y768) 사이의 방전 공간(도 1의 14)에서 1차 면 방전이 일어난다(도 3의 b 시점). 그리고 모든 주사 전극 라인들(Y1, ..., Y768)의 배면 영역의 일산화마그네슘층(도 1의 12)에 양(+)의 벽전하들이 축적되고, 모든 공통 전극 라인들(X1, ..., X768)의 배면 영역의 일산화마그네슘층(12)에 음(-)의 벽전하들이 축적된다.
제1 리셋 구간(b-c)에서 축적된 벽전하들의 전압은 재방전을 개시할 수 있는 전압이다. 이어지는 제2 리셋 구간(c-d)에서는 모든 어드레스 전극 라인들(A1, ..., Am), 공통 전극 라인들(X1, ..., X768) 및 주사 전극 라인들(Y1, ..., Y768)에 0 [V]를 인가한다. 이에 따라, 제1 리셋 구간(b-c)에서 축적된 벽전하들에 의하여 방전 공간(14)에서 2차 면 방전이 일어난다. 그리고 모든 화소의 벽전하들이 소거된다.
다음은 본원 발명과 직접적으로 관련된 어드레스 주기(d-u)에서의 구동 방법을 살펴보기로 한다.
어드레스 주기(d-u)에서 공통 전극 라인들(X1, ..., X768)에 상대적으로 낮은 전압 Vax가 시종일관 인가되는 이유는, 공통 전극 라인들(X1, ..., X768)과 관련된 방전을 방지하기 위함이다.
제1 어드레스 구간(d-e)에서는 제1 및 제193 주사 전극 라인들(Y1, Y193)에 정(+)극성의 전압 Vs의 예비 펄스를 인가하여, 방전 공간(14)의 상응하는 영역에서 1차 대향 방전에 의하여 공간 전하들이 발생된다.
제2 어드레스 구간(e-f)에서는 제1 주사 전극 라인군(Y1, ..., Y192)에 부(-)극성의 전압 -Vy의 주사 펄스들을 인가함과 동시에, 모든 어드레스 전극 라인들(A1, ..., Am)에 상응하는 화상 데이터 신호들을 인가한다. 예비 펄스의 시간폭(d-e)은 주사 펄스의 시간폭(e-f)의 2 배이다. 화상 데이터 신호가 높은 논리 레벨인 경우에는 전압 Va의 펄스가 인가되며, 낮은 논리 레벨인 경우에는 0 [V]가 인가된다. 여기서, 전압 Va의 펄스가 인가되는 어드레스 전극 라인들(A1, ..., 및/또는 Am)과 제1 주사 전극 라인(Y1) 사이의 방전 공간(14)에서는 2차 대향 방전이 수행된다. 이와 같이 2차 대향 방전이 수행되는 도중, 제1 주사 전극 라인(Y1)의 전압이 0 [V]로 전환되는 시점(f)에서 대향 방전이 중단된다. 그리고 제1 주사 전극 라인(Y1)의 선택된 배면 영역의 일산화마그네슘층(12)에 양(+)의 벽전하들이 축적된다. 여기서, 다른 주사 전극 라인들(Y2, ..., Y192) 배면의 방전 공간(14)에는, 제1 어드레스 구간(d-e)에서 공간 전하들이 발생되지 않았으므로, 제2 어드레스 구간(e-f)에서 부(-)극성의 전압 -Vy의 주사 펄스들이 인가되더라도 2차 대향 방전이 수행되지 않는다. 따라서, 제2 어드레스 구간(e-f)에서 제1 주사 전극 라인군(Y1, ..., Y192)에 부(-)극성의 전압 -Vy의 주사 펄스들을 인가하여도 무방하므로, 보다 단순한 구동 회로의 구현이 가능해진다.
제3 어드레스 구간(f-g)에서는 제2 주사 전극 라인군(Y193, ..., Y384)에 부(-)극성의 전압 -Vy의 주사 펄스들을 인가함과 동시에, 모든 어드레스 전극 라인들(A1, ..., Am)에 상응하는 화상 데이터 신호들을 인가한다. 여기서, 전압 Va의 펄스가 인가되는 어드레스 전극 라인들(A1, ..., 및/또는 Am)과 제193 주사 전극 라인(Y193) 사이의 방전 공간(14)에서는 2차 대향 방전이 수행된다. 이와 같이 2차 대향 방전이 수행되는 도중, 제193 주사 전극 라인(Y193)의 전압이 0 [V]로 전환되는 시점(g)에서 대향 방전이 중단된다. 그리고 제193 주사 전극 라인(Y193)의 선택된 배면 영역의 일산화마그네슘층(12)에 양(+)의 벽전하들이 축적된다. 여기서, 다른 주사 전극 라인들(Y194, ..., Y384) 배면의 방전 공간(14)에는, 제1 어드레스 구간(d-e)에서 공간 전하들이 발생되지 않았으므로, 제3 어드레스 구간(f-g)에서 부(-)극성의 전압 -Vy의 주사 펄스들이 인가되더라도 2차 대향 방전이 수행되지 않는다. 따라서, 제3 어드레스 구간(f-g)에서 제2 주사 전극 라인군(Y193, ..., Y384)에 부(-)극성의 전압 -Vy의 주사 펄스들을 인가하여도 무방하므로, 보다 단순한 구동 회로의 구현이 가능해진다.
제4 어드레스 구간(g-u)에서는, 상기 제1, 제2 및 제3 어드레스 구간(d-g)에서의 어드레싱 방법이 제2 주사 전극 라인(Y2)부터 제192 주사 전극 라인(Y192)까지, 및 제194 주사 전극 라인(Y194)부터 제384 주사 전극 라인(Y384)까지에 대하여 반복적으로 적용된다.
한편, 제2 및 제3 어드레스 구간(e-g)에서는 제385 및 제577 주사 전극 라인들(Y385, Y577)에 정(+)극성의 전압 Vs의 예비 펄스를 인가하여, 방전 공간(14)의 상응하는 영역에서 1차 대향 방전에 의하여 공간 전하들이 발생된다.
제4-1 어드레스 구간(g-h)에서는 제3 주사 전극 라인군(Y385, ..., Y576)에 부(-)극성의 전압 -Vy의 주사 펄스들을 인가함과 동시에, 모든 어드레스 전극 라인들(A1, ..., Am)에 상응하는 화상 데이터 신호들을 인가한다. 여기서, 전압 Va의 펄스가 인가되는 어드레스 전극 라인들(A1, ..., 및/또는 Am)과 제385 주사 전극 라인(Y385) 사이의 방전 공간(14)에서는 2차 대향 방전이 수행된다. 이와 같이 2차 대향 방전이 수행되는 도중, 제385 주사 전극 라인(Y385)의 전압이 0 [V]로 전환되는 시점(h)에서 대향 방전이 중단된다. 그리고 제385 주사 전극 라인(Y385)의 선택된 배면 영역의 일산화마그네슘층(12)에 양(+)의 벽전하들이 축적된다. 여기서, 다른 주사 전극 라인들(Y386, ..., Y576) 배면의 방전 공간(14)에는, 제2 및 제3 어드레스 구간(e-g)에서 공간 전하들이 발생되지 않았으므로, 제4-1 어드레스 구간(g-h)에서 부(-)극성의 전압 -Vy의 주사 펄스들이 인가되더라도 2차 대향 방전이 수행되지 않는다. 따라서, 제4-1 어드레스 구간(g-h)에서 제3 주사 전극 라인군(Y385, ..., Y576)에 부(-)극성의 전압 -Vy의 주사 펄스들을 인가하여도 무방하므로, 보다 단순한 구동 회로의 구현이 가능해진다.
제4-2 어드레스 구간(h-i)에서는 제4 주사 전극 라인군(Y577, ..., Y768)에 부(-)극성의 전압 -Vy의 주사 펄스들을 인가함과 동시에, 모든 어드레스 전극 라인들(A1, ..., Am)에 상응하는 화상 데이터 신호들을 인가한다. 여기서, 전압 Va의 펄스가 인가되는 어드레스 전극 라인들(A1, ..., 및/또는 Am)과 제577 주사 전극 라인(Y577) 사이의 방전 공간(14)에서는 2차 대향 방전이 수행된다. 이와 같이 2차 대향 방전이 수행되는 도중, 제577 주사 전극 라인(Y577)의 전압이 0 [V]로 전환되는 시점(i)에서 대향 방전이 중단된다. 그리고 제577 주사 전극 라인(Y577)의 선택된 배면 영역의 일산화마그네슘층(12)에 양(+)의 벽전하들이 축적된다. 여기서, 다른 주사 전극 라인들(Y578, ..., Y768) 배면의 방전 공간(14)에는, 제2 및 제3 어드레스 구간(e-g)에서 공간 전하들이 발생되지 않았으므로, 제4-2 어드레스 구간(h-i)에서 부(-)극성의 전압 -Vy의 주사 펄스들이 인가되더라도 2차 대향 방전이 수행되지 않는다. 따라서, 제4-2 어드레스 구간(h-i)에서 제4 주사 전극 라인군(Y577, ..., Y768)에 부(-)극성의 전압 -Vy의 주사 펄스들을 인가하여도 무방하므로, 보다 단순한 구동 회로의 구현이 가능해진다.
제4-3 어드레스 구간(i-u)에서는, 상기 제2, 제3, 제4-1 및 제4-2 어드레스 구간(e-i)에서의 어드레싱 방법이 제386 주사 전극 라인(Y386)부터 제576 주사 전극 라인(Y576)까지, 및 제578 주사 전극 라인(Y578)부터 제768 주사 전극 라인(Y768)까지에 대하여 반복적으로 적용된다.
유지 방전 주기(u-y)에서 모든 어드레스 전극 라인들(A1, ..., Am)에 주사 전압 Vs의 1/2인 Vs/2의 전압이 시종일관 인가되는 이유는, 어드레스 전극 라인들(A1, ..., Am)과 관련된 방전을 방지하기 위함이다.
제1 유지 방전 구간(u-v)에서는 공통 전극 라인들(X1, ..., X768)에 0 [V]를, 모든 주사 전극 라인들(Y1, ..., Y768)에 유지 방전용 전압 Vs의 펄스를 인가한다. 이에 따라, 선택된 화소들의 주사 전극 영역에 축적된 양(+)의 벽전하들의 작용으로 인하여, 선택된 화소들의 주사 전극과 공통 전극 사이에서 면 방전이 수행된다. 이와 같이 선택된 화소에서 면 방전이 수행되면, 해당 영역의 가스층에서 플라즈마가 형성되고, 그 자외선 방사에 의하여 형광체(도 3의 142)가 여기되어 빛이 발생된다. 그리고 선택된 화소들의 주사 전극 영역에 음(-)의 벽전하들이 축적되고, 공통 전극 영역에 양(+)의 벽전하들이 축적된다.
이어지는 제2 유지 방전 구간(w-x)에서는, 공통 전극 라인들(X1, ..., X768)에 유지 방전용 전압 Vs의 펄스를, 모든 주사 전극 라인들(Y1, ..., Y768)에 0 [V]를 인가한다. 이에 따라, 선택된 화소들의 주사 전극 영역에 축적된 양(+)의 벽전하들의 작용으로 인하여, 선택된 화소들의 주사 전극과 공통 전극 사이에서 면 방전이 수행된다. 이와 같이 선택된 화소에서 면 방전이 수행되면, 해당 영역의 가스층에서 플라즈마가 형성되고, 그 자외선 방사에 의하여 형광체(142)가 여기되어 빛이 발생된다. 그리고 선택된 화소들의 주사 전극 영역에 양(+)의 벽전하들이 축적되고, 공통 전극 영역에 음(-)의 벽전하들이 축적된다.
상기와 같은 유지 방전 구간들(u-v, w-x)의 구동은 계조 표시와 관련하여 설정된 유지 방전 주기(u-y)가 종료되는 시점(y)까지 반복적으로 수행된다.
이상 설명된 바와 같이, 본 발명에 따른 플라즈마 표시 패널의 어드레싱 방법에 의하면, 각 주사 전극 라인군에 대하여 동시에 주사가 가능하므로 어드레스 주기가 보다 짧아져서 표시 휘도를 높일 수 있다. 또한, 예비 펄스가 인가되어 예비 방전이 수행되므로, 주사 펄스 및 화상 데이터 신호의 시간폭을 상대적으로 줄일 수 있게 되어, 각 주사 전극 라인에 대한 어드레싱 특성이 보다 균일해질 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및 개량될 수 있다.

Claims (3)

  1. 주사 전극 라인들이 서로 나란하게 정렬되고, 어드레스 전극 라인들이 상기 주사 전극 라인들에 대하여 직교하게 정렬되어, 각 교차점에 상응하는 화소가 규정된 플라즈마 표시 패널의 어드레싱 방법에 있어서,
    상기 주사 전극 라인들을 구획하여, 서로 동일한 개수의 주사 전극 라인들을 가진 주사 전극 라인군들을 설정하는 단계;
    상기 각 주사 전극 라인군에 대하여 제1 극성의 예비 펄스, 및 상기 제1 극성과 반대인 제2 극성의 주사 펄스를 순차적으로 인가하되, 모든 주사 전극 라인에 대하여 상기 제2 극성의 주사 펄스가 인가되는 시간이 서로 다르게 하는 단계; 및
    상기 제2 극성의 주사 펄스가 인가되는 동안에, 모든 어드레스 전극 라인들에 상응하는 화상 데이터 신호들을 인가하는 단계를 포함한 것을 특징으로 하는 플라즈마 표시 패널의 어드레싱 방법.
  2. n 개의 주사 전극 라인들이 서로 나란하게 정렬되고, 어드레스 전극 라인들이 상기 주사 전극 라인들에 대하여 직교하게 정렬되어, 각 교차점에 상응하는 화소가 규정된 플라즈마 표시 패널의 어드레싱 방법에 있어서,
    (S11) 제1 및 제(n/4)+1 주사 전극 라인들에 제1 극성의 예비 펄스를 인가하는 단계;
    (S12) 상기 단계 (S11)의 수행이 완료되면, 상기 제1 주사 전극 라인에 상기 제1 극성과 반대인 제2 극성의 주사 펄스를 인가하는 단계;
    (S13) 상기 단계 (S12)의 수행이 완료되면, 상기 제(n/4)+1 주사 전극 라인에 상기 제2 극성의 주사 펄스를 인가하는 단계;
    (S14) 상기 단계 (S13)의 수행이 완료되면, 제2 주사 전극 라인부터 제n/4 주사 전극 라인까지, 및 제(n/4)+2 주사 전극 라인부터 제n/2 주사 전극 라인까지에 대하여 상기 단계 (S11), (S12) 및 (S13)과 동일한 과정을 수행하는 단계;
    (S21) 상기 단계 (S12) 및 (S13)이 수행되는 시간 동안에, 제(n/2)+1 및 제(3n/4)+1 주사 전극 라인들에 상기 제1 극성의 보조 펄스를 인가하는 단계;
    (S22) 상기 단계 (S21)의 수행이 완료되면, 상기 제(n/2)+1 주사 전극 라인에 상기 제2 극성의 주사 펄스를 인가하는 단계;
    (S23) 상기 단계 (S22)의 수행이 완료되면, 상기 제(3n/4)+1 주사 전극 라인에 상기 제2 극성의 주사 펄스를 인가하는 단계;
    (S24) 상기 단계 (S23)의 수행이 완료되면, 제(n/2)+2 주사 전극 라인부터 제n/2 주사 전극 라인까지, 및 제(3n/4)+2 주사 전극 라인부터 제n 주사 전극 라인까지에 대하여 상기 단계 (S21), (S22) 및 (S23)과 동일한 과정을 수행하는 단계; 및
    (S31) 상기 제2 극성의 주사 펄스가 인가되는 동안에, 모든 어드레스 전극 라인들에 상응하는 화상 데이터 신호들을 인가하는 단계를 포함한 것을 특징으로 하는 플라즈마 표시 패널의 어드레싱 방법.
  3. 제2항에 있어서, 상기 예비 펄스의 시간폭은,
    상기 주사 펄스의 시간폭의 2 배인 것을 특징으로 하는 플라즈마 표시 패널의 어드레싱 방법.
KR1019990011264A 1999-03-31 1999-03-31 플라즈마 표시 패널의 어드레싱 방법 KR100286947B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019990011264A KR100286947B1 (ko) 1999-03-31 1999-03-31 플라즈마 표시 패널의 어드레싱 방법
US09/511,154 US6356261B1 (en) 1999-03-31 2000-02-23 Method for addressing plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990011264A KR100286947B1 (ko) 1999-03-31 1999-03-31 플라즈마 표시 패널의 어드레싱 방법

Publications (2)

Publication Number Publication Date
KR20000061883A KR20000061883A (ko) 2000-10-25
KR100286947B1 true KR100286947B1 (ko) 2001-04-16

Family

ID=19578395

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990011264A KR100286947B1 (ko) 1999-03-31 1999-03-31 플라즈마 표시 패널의 어드레싱 방법

Country Status (2)

Country Link
US (1) US6356261B1 (ko)
KR (1) KR100286947B1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100325857B1 (ko) * 1999-06-30 2002-03-07 김순택 에너지 복구 효율이 향상된 플라즈마 표시 패널 및 그 구동방법
JP2002215088A (ja) * 2001-01-19 2002-07-31 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ及びその駆動方法
US6744674B1 (en) * 2003-03-13 2004-06-01 Advanced Micro Devices, Inc. Circuit for fast and accurate memory read operations
JP4248511B2 (ja) * 2004-04-12 2009-04-02 三星エスディアイ株式会社 プラズマ表示装置
US7528802B2 (en) * 2004-05-11 2009-05-05 Samsung Sdi Co., Ltd. Driving method of plasma display panel
KR100515363B1 (ko) * 2004-05-11 2005-09-15 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100551008B1 (ko) * 2004-05-20 2006-02-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널과 그의 구동 방법
KR100667538B1 (ko) * 2005-05-30 2007-01-12 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100768203B1 (ko) * 2006-02-28 2007-10-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100863958B1 (ko) * 2006-11-07 2008-10-16 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS583234B2 (ja) * 1973-09-21 1983-01-20 富士通株式会社 プラズマ・デイスプレイ・パネルの駆動方式
JPH11327505A (ja) * 1998-05-20 1999-11-26 Fujitsu Ltd プラズマディスプレイ装置の駆動方法
KR100258913B1 (ko) * 1997-09-01 2000-06-15 손욱 플라즈마 표시 패널 및 그 구동 방법
JP3271598B2 (ja) * 1999-01-22 2002-04-02 日本電気株式会社 Ac型プラズマディスプレイの駆動方法及びac型プラズマディスプレイ

Also Published As

Publication number Publication date
US6356261B1 (en) 2002-03-12
KR20000061883A (ko) 2000-10-25

Similar Documents

Publication Publication Date Title
KR100230437B1 (ko) 면 방전형 교류 플라즈마 표시 패널의 구동 방법
KR100337882B1 (ko) 플라즈마 표시 패널의 구동방법
KR100286947B1 (ko) 플라즈마 표시 패널의 어드레싱 방법
KR100373726B1 (ko) 플라즈마 표시 패널의 구동장치
KR100284340B1 (ko) 플라즈마 표시 패널의 구동방법
US6278243B1 (en) Electrode division surface discharge plasma display apparatus
KR100313113B1 (ko) 플라즈마 표시 패널의 구동 방법
KR100297700B1 (ko) 플라즈마 표시 패널의 구동방법
US20020067321A1 (en) Plasma display panel and method of driving the same capable of providing high definition and high aperture ratio
US6501445B1 (en) Apparatus for driving plasma display panel
KR20010004133A (ko) 플라즈마 표시패널의 구동방법
KR100284339B1 (ko) 플라즈마 표시 패널의 구동방법
KR100399781B1 (ko) 플라즈마 표시 패널의 어드레싱 방법
KR20000056896A (ko) 플라즈마 표시 패널의 구동방법
KR100313112B1 (ko) 플라즈마 표시 패널의 구동 방법
JP4055795B2 (ja) Ac型プラズマディスプレイパネルの駆動方法
KR100313115B1 (ko) 플라즈마 표시 패널의 구동방법
KR100310689B1 (ko) 플라즈마 표시 패널의 구동방법
KR20000056897A (ko) 플라즈마 표시 패널의 구동방법
KR100496282B1 (ko) 플라즈마 표시 패널의 구동방법
KR100322090B1 (ko) 플라즈마 표시 패널의 분할 구동 장치
KR20010046247A (ko) 플라즈마 표시 패널의 구동방법
KR100313111B1 (ko) 플라즈마 표시 패널의 구동 방법
KR100462779B1 (ko) 플라즈마 표시 패널의 어드레싱 방법
KR20000066315A (ko) 플라즈마 표시 패널의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091229

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee