KR100279637B1 - 피디피 텔레비젼수상기의 영상신호 변환장치 - Google Patents
피디피 텔레비젼수상기의 영상신호 변환장치 Download PDFInfo
- Publication number
- KR100279637B1 KR100279637B1 KR1019980063568A KR19980063568A KR100279637B1 KR 100279637 B1 KR100279637 B1 KR 100279637B1 KR 1019980063568 A KR1019980063568 A KR 1019980063568A KR 19980063568 A KR19980063568 A KR 19980063568A KR 100279637 B1 KR100279637 B1 KR 100279637B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- line
- scale
- converter
- converting
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/66—Transforming electric information into light information
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/44—Colour synchronisation
- H04N9/465—Synchronisation of the PAL-switch
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 PAL 방식의 플라즈마 디스플레이 패널(PDP)에서 영상신호를 변환할 때 손실되는 정보량을 최소화 하는 기술에 관한 것으로, 이러한 본 발명의 목적은 아날로그의 색신호를 공급받아 색차신호가 믹싱된 형태의 디지탈신호로 변환하는 디코더 및 A/D변환기(201)와; 상기 디지탈 색차신호를 제1메모리(203)에 저장한 후 그 저장된 데이터를 대상으로 라인배수 및 수직보간을 실행하는 제1라인배수기(202)와; 상기 제1라인배수기(202)에서 출력되는 색차신호를 공급받아 패널(211)의 수직 포맷에 적당하도록 추림하는 제1스케일다운부(204)와; 아날로그의 휘도신호를 공급받아 디지탈신호로 변환하는 A/D변환기(205)와; 상기 디지탈 휘도신호를 제2메모리(207)에 저장한 후 그 저장된 데이터를 대상으로 라인배수 및 수직보간을 실행하는 제2라인배수기(206)와; 상기 제2라인배수기(206)에 의해 라인배수 처리된 휘도신호를 공급받아 패널(211)의 수직 포맷에 적당하도록 추림하는 제2스케일다운부(208)와; 상기 두 스케일다운부(204),(208)의 출력신호를 공급받아 적,녹,청색용 신호로 변환하는 컬러변환부(209)에 의해 달성된다.
Description
본 발명은 PAL 방식의 플라즈마 디스플레이 패널(PDP)에서 영상신호를 변환할 때 손실되는 정보량을 최소화 하는 기술에 관한 것으로, 특히 소정의 VGA 해상도와 수평,수직 주파수로 구동되는 PDP에 디스플레이 가능하도록 비월방식의 PAL 영상신호를 순차방식의 신호로 변환시킬 때 가급적 손실되는 정보량이 최소화 되도록한 피디피 텔레비젼수상기의 영상신호 변환장치에 관한 것이다.
최근 대형화면의 평면 티브이 개발이 활발하게 진행되고 있으며, 그 중에서 PDP를 이용한 기술이 더욱더 활발하게 진행되어 상품화에 앞서가고 있는 실정에 있다.
PDP의 기술개발 추세를 살펴보면, VGA 포맷에서 바로 와이드 XGA 포맷으로 이동되고 실정에 있으며, VGA 포맷을 갖는 PDP에서 PAL방식의 영상을 시청할 수 있도록 하기 위해서는 PAL 방식의 영상신호를 VGA 형식에 맞도록 변환시켜 주어야 한다.
도 1은 종래기술에 의한 PAL/VGA 변환 블록도로서 이에 도시한 바와 같이, 아날로그의 입력 색신호(C)를 복호처리함과 아울러 디지탈신호로 변환하는 디코더 및 A/D변환기(101)와; 상기 디코더 및 A/D변환기(101)에서 출력되는 색차신호(U,V)를 공급받아 1필드분에 대한 유효라인수를 288라인에서 240라인으로 추림하여 제1메모리(103)에 저장하는 제1스케일 다운(scale-down)부(102)와; 상기 제1메모리(103)의 출력영상신호를 수직보간함과 아울러 라인배수 처리하여 480라인으로 변환된 색차신호(U,V)를 출력하는 제1스케일업(scale-up)부(104)와; 아날로그의 입력 휘도신호(Y)를 공급받아 디지탈신호로 변환하는 A/D변환기(105)와; 상기 A/D변환기(105)에서 출력되는 디지탈 휘도신호를 공급받아 1필드분에 대한 유효라인수를 288라인에서 240라인으로 추림하여 제2메모리(107)에 저장하는 제2스케일다운부(106)와; 상기 제2메모리(107)의 출력영상신호를 수직보간함과 아울러 라인배수 처리하여 480라인으로 변환된 휘도신호(Y)를 출력하는 제2스케일업부(108)와; 상기 제1스케일업부(104)의 출력 색차신호(U,V)와 상기 제2스케일업부(108)의 출력 휘도신호(Y)를 공급받아 적,녹,청색용 신호(R,G,B)를 생성하는 컬러변환부(109)와; 상기 컬러변환부(109)에서 출력되는 색신호(R,G,B)를 패널(111)에 디스플레이하는데 적당하도록 가공하는 피디피 구동부(110)와; 상기 입력 휘도신호(Y)에 실려있는 수평,수직동기신호(Vsync),(Hsync)를 분리해내는 동기분리기(112)와; 상기 분리된 수평동기신호(Hsync)를 공급받아 원래의 수평신호에 록킹된 클럭신호를 생성하는 피엘엘부(113)와; 상기 분리된 수평,수직동기신호(Vsync),(Hsync)와 상기 피엘엘부(113)의 클럭신호를 공급받아 시스템 각부에서 필요로 하는 각종 제어신호를 생성하는 콘트롤러(114)로 구성된 것으로, 이의 작용을 첨부한 도 2를 참조하여 설명하면 다음과 같다.
아날로그의 입력 색신호(C)가 디코더 및 A/D변환기(101)에 입력되어 복호처리됨과 아울러 디지탈신호로 변환되고, 이로부터 출력되는 멀티플렉싱된 형태의 8bit의 색차신호(U,V)가 제1스케일 다운부(102)에 공급되어 1필드의 유효라인이 288라인에서 240라인으로 추림(decimation)된다.
상기 240라인으로 추림된 영상신호는 제1메모리(103)에 저장되고, 제1스케일업부(104)는 그 제1메모리(103)의 출력영상신호를 수직보간함과 아울러 라인배수(line doubling) 처리하여 이로부터 480라인으로 변환된 색차신호(U,V)가 출력된다.
이와 마찬가지로, 아날로그의 입력 휘도신호(Y)는 A/D변환기(105)에서 디지탈신호로 변환된 후 제2스케일다운부(106)에 공급되어 1필드의 유효라인이 288라인에서 240라인으로 추림된다.
상기 240라인으로 추림된 영상신호는 제2메모리(107)에 저장되고, 제2스케일업부(108)는 그 제2메모리(107)의 출력영상신호를 수직보간함과 아울러 라인배수 처리하여 이로부터 480라인으로 변환된 휘도신호(Y)가 출력된다.
한편, 컬러변환부(109)는 상기 제1스케일업부(104)에서 출력되는 8bit의 색차신호(U,V)와 상기 제2스케일업부(108)에서 출력되는 8bit의 휘도신호(Y)를 공급받아 적,녹,청색용 신호(R,G,B)로 변환출력한다.
상기 컬러변환부(109)에서 출력되는 색신호(R,G,B)는 피디피 구동부(110)에 공급되어 패널(111)에 디스플레이하는데 적당하도록 가공된 후 그 패널(111)에 디스플레이된다.
한편, 동기분리기(112)는 상기 입력 휘도신호(Y)에 실려있는 수평,수직동기신호(Vsync),(Hsync)를 각각 분리해내어 그 수평동기신호(Hsync)는 피엘엘부(113)에 출력하고, 수평,수직동기신호(Vsync), (Hsync)는 콘트롤러(114)에 출력한다.
상기 피엘엘부(113)는 원래의 수평신호에 록킹된 클럭신호를 생성하여 시스템 클럭신호로 이용할 수 있도록 콘트롤러(114)에 공급한다. 이에 따라 상기 콘트롤러(114)는 상기 수평,수직동기신호(Vsync),(Hsync) 및 클럭신호를 입력받아 시스템 각부에서 필요로 하는 각종 제어신호를 발생하게 된다.
도 2는 상기 도 1에서의 영상신호 변환과정을 보인 것으로, (a)는 원래 PAL방식의 영상신호를 나타낸 것이고, (b)는 240라인으로 추림된 후의 1필드의 라인을 나타낸 것으로, 원래의 6라인 중에서 1라인이 추림된 것을 알 수 있다. 즉, (a)에서 10번째 라인이 완전히 삭제되어 (b)에 나타나지 않은 것을 알 수 있다. 또한, (c)는 상기 240라인의 영상신호로 480라인의 영상신호를 생성하기 위해 수직보간을 실행한 후의 라인수를 나타낸 것이다.
결국, 288개 라인의 원래 영상신호를 240개 라인의 영상신호로 추림하는 과정에서 48개 라인의 영상신호가 삭제되지 않은 주변 라인에 전혀 반영되지 않은 상태에서 그대로 삭제하게 되어 그만큼 수직의 화질이 열화된다.
이와 같이 종래의 영상신호 변환장치에 있어서는 원래의 영상신호를 추림하는 과정에서 소정 개수(48개) 라인의 영상신호가 다른 라인에 전혀 반영되지 않은 상태에서 그대로 삭제하게 수직 화질의 열화를 초래하게 되는 결함이 있었다.
따라서, 본 발명이 이루고자 하는 기술적 과제는 640 × 480의 VGA 해상도에 수평주파수 31.5KHz, 수직주파수 60Hz로 구동되는 PDP에 디스플레이 가능하도록 비월방식의 PAL 영상신호를 31.5KHz의 2H 성분을 갖는 순차방식의 영상신호로 변환시킬 때 삭제하고자 하는 라인의 영상신호 성분을 삭제하지 않을 주변 라인의 영상신호에 어느정도 반영시킨 다음 삭제하는 피디피 텔레비젼수상기의 영상신호 변환장치를 제공함에 있다.
도 1은 종래기술에 의한 피디피 텔레비젼수상기의 영상신호 변환 블록도.
도 2의 (a)-(c)는 도 1에서 영상신호의 변환과정을 보인 설명도.
도 3은 본 발명에 의한 피디피 텔레비젼수상기의 영상신호 변환 블록도.
도 4의 (a)-(c)는 도 3에서 영상신호의 변환과정을 보인 설명도.
***도면의 주요 부분에 대한 부호의 설명***
201 : 디코더 및 A/D변환기 202 : 제1라인배수기
203 : 제1메모리 204 : 제1스케일다운부
205 : A/D변환기 206 : 제2라인배수기
207 : 제2메모리 208 : 제2스케일다운부
209 : 컬러변화부 210 : 피디피 구동부
211 : 패널 212 : 동기분리기
213 : 피엘엘부 214 : 콘트롤러
도 3은 본 발명에 의한 피디피 텔레비젼수상기의 영상신호 변환장치의 일실시 예시 블록도로서 이에 도시한 바와 같이, 아날로그의 입력 색신호(C)를 공급받아 색차신호(U,V)가 믹싱된 형태의 디지탈신호로 변환하는 디코더 및 A/D변환기(201)와; 상기 디코더 및 A/D변환기(201)에서 출력되는 색차신호(U,V)를 제1메모리(203)에 저장한 후 그 저장된 데이터를 대상으로 라인배수 및 수직보간을 실행하는 제1라인배수기(202)와; 상기 제1라인배수기(202)에서 출력되는 색차신호(U,V)를 공급받아 패널(211)의 수직 포맷에 적당하도록 추림하는 제1스케일다운부(204)와; 아날로그의 입력 휘도신호(Y)를 공급받아 디지탈신호로 변환하는 A/D변환기(205)와; 상기 A/D변환기(205)에서 출력되는 휘도신호를 제2메모리(207)에 저장한 후 그 저장된 데이터를 대상으로 라인배수 및 수직보간을 실행하는 제2라인배수기(206)와; 상기 제2라인배수기(206)에 의해 라인배수 처리된 휘도신호를 공급받아 패널(211)의 수직 포맷에 적당하도록 추림하는 제2스케일다운부(208)와; 상기 스케일다운부(204),(208)의 출력신호를 공급받아 적,녹,청색용 신호(R,G,B)로 변환하는 컬러변환부(209)와; 상기 컬러변환부(209)에서 출력되는 디지탈 색신호(R,G,B)를 공급받아 패널(211)에 디스플레이하는데 적당하도록 가공처리하는 피디피 구동부(210)와; 상기 입력 휘도신호(Y)에 실려있는 수평,수직동기신호(Vsync), (Hsync)를 분리해내는 동기분리기(212)와; 상기 분리된 수평동기신호(Hsync)를 공급받아 원래의 수평신호에 록킹된 클럭신호를 생성하는 피엘엘부(213)와; 상기 분리된 수평,수직동기신호(Vsync),(Hsync)와 상기 피엘엘부(213)의 클럭신호를 공급받아 시스템 각부에서 필요로 하는 각종 제어신호를 생성하는 콘트롤러(214)로 구성한 것으로, 이와 같이 구성한 본 발명의 작용을 첨부한 도 4를 참조하여 상세히 설명하면 다음과 같다.
먼저, 색신호(C)의 처리과정을 살펴보면, 아날로그의 색신호(C)가 디코더 및 A/D변환기(201)에 공급되어 색차신호(U,V)가 믹싱된 8bit 형태의 디지탈신호로 샘플링되고, 여기서 1수평라인(1H)의 유효영상 픽셀수는 640픽셀이다.
상기 디코더 및 A/D변환기(201)에서 출력되는 8bit의 색차신호(U,V)는 제1라인배수기(202)를 통해 제1메모리(203)에 저장되고, 그 제1라인배수기(202)는 저장된 데이터를 대상으로 라인배수 및 수직보간을 실행한다. 즉, 원래 15.75KHz의 1H 신호를 31.5KHz의 2H의 신호로 변환한다.
이렇게 라인배수 처리된 색차신호(U,V)는 제1스케일다운부(204)에 공급되어 패널(211)의 수직 포맷인 480라인에 적당하도록 추림된다. 이렇게 추림된 영상신호 즉, 640 픽셀과 수직으로 480라인으로 처리된 2H의 색차신호가 컬러변환부(209)의 일측입력으로 공급된다.
이와 마찬가지로, 아날로그의 입력 휘도신호(Y)가 A/D변환기(205)에 공급되어 8bit의 디지탈신호로 샘플링되고, 여기서 1H의 유효영상 픽셀수는 640픽셀이다.
상기 A/D변환기(205)에서 출력되는 8bit의 휘도신호는 제2라인배수기(206)를 통해 제2메모리(207)에 저장되고, 그 제2라인배수기(206)는 저장된 데이터를 대상으로 라인배수 및 수직보간을 실행한다. 즉, 원래 15.75KHz의 1H 신호를 31.5KHz의 2H의 신호로 변환한다.
이렇게 라인배수 처리된 휘도신호는 제2스케일다운부(208)에 공급되어 패널(211)의 수직 포맷인 480라인에 적당하도록 추림된다. 이렇게 추림된 영상신호 즉, 640픽셀과 수직으로 480라인으로 처리된 휘도신호가 상기 컬러변환부(209)의 타측입력으로 공급된다.
한편, 상기 컬러변환부(209)는 상기 제1스케일업부(204)에서 출력되는 8bit의 색차신호(U,V)와 상기 제2스케일업부(208)에서 출력되는 8bit의 휘도신호(Y)를 공급받아 적,녹,청색용 신호(R,G,B)로 변환출력한다.
상기 컬러변환부(209)에서 출력되는 8bit의 디지탈 색신호(R,G,B)는 피디피 구동부(210)에 공급되어 패널(211)에 디스플레이하는데 적당하도록 가공된 후 그 패널(211)에 디스플레이된다.
한편, 상기 입력 휘도신호(Y)에 실려있는 수평,수직동기신호(Vsync),(Hsync)가 동기분리기(212)에 의해 각각 분리되어 시스템에서 영상신호를 디지탈 처리하는데 기준신호로 사용된다.
즉, 피엘엘부(213)는 상기 동기분리기(212)로부터 수평동기신호(Hsync)를 공급받아 원래의 수평신호에 록킹된 클럭신호를 생성하여 시스템내에서 이를 필요로하는 각부에 공급하게 되며, 콘트롤러(214)는 상기 분리된 수평,수직동기신호(Vsync),(Hsync)와 피엘엘부(213)에서 출력되는 클럭신호를 공급받아 시스템 각부에서 필요로 하는 각종 제어신호를 발생하게 된다.
도 4는 상기 도 3에서의 영상신호 변환과정을 나타낸 것이다. 도 4의 (a)는 상기 디코더 및 A/D변환기(201), A/D변환기(205)에 입력되는 원래 PAL방식의 영상신호를 나타낸 것으로, 1필드당 약 288개의 유효영상 라인이 존재한다. 디지탈신호로 변환된 288라인의 영상신호가 메모리(203),(207)에 저장된 후 라인배수기(202),(206)에 의해 배수처리되어 도 4의 (b)와 같은 형태로 출력된다.
그런데, 상기 라인배수기(202),(206)에서 배수처리를 위해 새로운 라인을 생성할 때, 상,하 라인의 데이터에 대한 평균을 취하여 생성하게 된다. 예로써, 원래의 0,2 라인으로 새롭게 생성되는 라인은 의 값으로 설정된다.
이렇게 라인배수 처리된 576라인의 영상신호는 상기 스케일다운부(204),(208)에서 도 4의 (c)와 같이 추림된다. 예로써, 도 4의 (b)에서 굵은 글씨로 표기된 라인(4,10…)이 추림되는 신호라인이다.
이와 같이, 먼저 배수처리한 후 추림하게 되므로 100% 손실되는 라인이 발생되지 않게 된다. 예를들어 4번째 라인이 추림되어도 그 4번째 라인의 영상신호 성분이 이전의 배수처리과정에서 상,하 라인 즉, , 라인에 이미 반영되었으므로 종래와 같이 아주 삭제하는 방식에 비하여 수직적으로 덜 손실된 정보를 얻을 수 있게 된다.
이상에서 상세히 설명한 바와 같이, 본 발명은 소정의 해상도와 수평,수직 주파수로 구동되는 PDP에 디스플레이 가능하도록 비월방식의 PAL 영상신호를 순차방식의 신호로 변환하는 시스템에서, 먼저 영상신호를 배수처리한 다음 추림함으로써, 삭제되는 라인의 영상신호 성분이 배수처리과정에서 상,하 라인에 어느 정도 반영되어 수직적으로 덜 손실된 정보를 얻을 수 있는 효과가 있다.
Claims (3)
- 소정의 브이지에이(VGA) 해상도와 수평,수직 주파수로 구동되는 피디피(PDP)에 디스플레이 가능하도록 비월방식의 PAL 영상신호를 순차방식의 신호로 변환하는 영상신호 변환장치에 있어서, 아날로그의 색신호를 공급받아 색차신호가 믹싱된 형태의 디지탈신호로 변환하는 디코더 및 A/D변환기와; 상기 디지탈 색차신호를 제1메모리에 저장한 후 그 저장된 데이터를 대상으로 라인배수 및 수직보간을 실행하는 제1라인배수기와; 상기 제1라인배수기에서 출력되는 색차신호를 공급받아 패널의 수직 포맷에 적당하도록 추림하는 제1스케일다운부와; 아날로그의 휘도신호를 공급받아 디지탈신호로 변환하는 A/D변환기와; 상기 디지탈 휘도신호를 제2메모리에 저장한 후 그 저장된 데이터를 대상으로 라인배수 및 수직보간을 실행하는 제2라인배수기와; 상기 제2라인배수기에 의해 라인배수 처리된 휘도신호를 공급받아 패널의 수직 포맷에 적당하도록 추림하는 제2스케일다운부와; 상기 두 스케일다운부의 출력신호를 공급받아 적,녹,청색용 신호로 변환하는 컬러변환부를 포함하여 구성한 것을 특징으로 하는 피디피 텔레비젼수상기의 영상신호 변환장치.
- 제1항에 있어서, 제1라인배수기는 상기 제1메모리에 저장된 데이터를 배수처리할 때 상,하 라인의 평균값을 취하여 새로운 라인을 생성하도록 구성된 것을 특징으로 하는 피디피 텔레비젼수상기의 영상신호 변환장치.
- 제1항에 있어서, 제2라인배수기는 상기 제2메모리에 저장된 데이터를 배수처리할 때 상,하 라인의 평균값을 취하여 새로운 라인을 생성하도록 구성된 것을 특징으로 하는 피디피 텔레비젼수상기의 영상신호 변환장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980063568A KR100279637B1 (ko) | 1998-12-31 | 1998-12-31 | 피디피 텔레비젼수상기의 영상신호 변환장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980063568A KR100279637B1 (ko) | 1998-12-31 | 1998-12-31 | 피디피 텔레비젼수상기의 영상신호 변환장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000046841A KR20000046841A (ko) | 2000-07-25 |
KR100279637B1 true KR100279637B1 (ko) | 2001-02-01 |
Family
ID=19570138
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980063568A KR100279637B1 (ko) | 1998-12-31 | 1998-12-31 | 피디피 텔레비젼수상기의 영상신호 변환장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100279637B1 (ko) |
-
1998
- 1998-12-31 KR KR1019980063568A patent/KR100279637B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR20000046841A (ko) | 2000-07-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0837601B1 (en) | Signal processing method and circuit for format conversion of picture signal | |
EP0514819B1 (en) | Wide-screen television receiver with aspect ratio conversion function and method of displaying a magnified range | |
US6166777A (en) | Picture-in-picture type video signal processing circuit and method of using the same for a multi-picture display circuit | |
US5473382A (en) | Video signal converting apparatus for converting an interlace video signal into a non-interlace video signal for reduction | |
JPH09116814A (ja) | ダブルスクリーンを用いる情報及び外部信号表示装置 | |
KR100332329B1 (ko) | 영상신호변환장치 | |
KR100392637B1 (ko) | 다중 디스플레이 시스템 및 그 방법 | |
EP0979005B1 (en) | Image decoder | |
KR100279637B1 (ko) | 피디피 텔레비젼수상기의 영상신호 변환장치 | |
JP2936315B2 (ja) | 順次走査方式の伝送データの変換方法、及びその変換装置 | |
JP4483255B2 (ja) | 液晶表示装置 | |
KR100634999B1 (ko) | 영상신호의 해상도를 높이기 위한 포맷변환장치 | |
JP2003198980A (ja) | 映像表示装置 | |
US20020113891A1 (en) | Multi-frequency video encoder for high resolution support | |
JPH11355683A (ja) | 映像表示装置 | |
KR20040084390A (ko) | 비디오신호의 스캔 컨버터 | |
JPH08171364A (ja) | 液晶駆動装置 | |
JP3469596B2 (ja) | マトリクス型表示装置 | |
JP2006184619A (ja) | 映像表示装置 | |
JP2002135621A (ja) | 映像信号処理装置及び方法 | |
JPH099164A (ja) | 多画面信号処理装置 | |
JPH11338408A (ja) | スキャンコンバータ | |
JP2896175B2 (ja) | 画角変換装置 | |
JP2001525157A (ja) | 画像信号及びデータ信号のいずれか一方又は双方の処理 | |
JPH08307893A (ja) | カラー動画・静止画変換機構 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20110920 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |