KR100269423B1 - 고화질텔레비젼수상기의문자표시회로 - Google Patents

고화질텔레비젼수상기의문자표시회로 Download PDF

Info

Publication number
KR100269423B1
KR100269423B1 KR1019940038177A KR19940038177A KR100269423B1 KR 100269423 B1 KR100269423 B1 KR 100269423B1 KR 1019940038177 A KR1019940038177 A KR 1019940038177A KR 19940038177 A KR19940038177 A KR 19940038177A KR 100269423 B1 KR100269423 B1 KR 100269423B1
Authority
KR
South Korea
Prior art keywords
memory
data
multiplexer
address
control signal
Prior art date
Application number
KR1019940038177A
Other languages
English (en)
Other versions
KR960028468A (ko
Inventor
권순건
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR1019940038177A priority Critical patent/KR100269423B1/ko
Publication of KR960028468A publication Critical patent/KR960028468A/ko
Application granted granted Critical
Publication of KR100269423B1 publication Critical patent/KR100269423B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/1733Controllable logic circuits
    • H03K19/1737Controllable logic circuits using multiplexers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Graphics (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Studio Circuits (AREA)
  • Television Systems (AREA)

Abstract

본 발명은 고화질 텔레비젼 수상기에 있어서 문자표시회로에 관한 것으로서, 영상데이타인 제1데이타를 프레임 단위로 제1어드레스에 저장하는 제1메모리와, 제2데이타를 제2어드레스에 저장하는 제2메모리와, 제1제어신호에 의해 제2어드레스와 제1메모리에 공급되는 제1어드레스 중 하나를 출력하는 제1멀티플렉서와, 제2제어신호에 의해 제2데이타와 '로우'논리상태 중 하나를 출력하는 제2멀티플렉서와, 화면에 표시될 문자를 테이블로 구성하여 저장하는 제3메모리와, 화면에 임의의 문자를 표시하고자 할 때, 제1제어신호에 의해 제1멀티플렉서가 제2어드레스를 선택하도록 제어하고, 제2메모리를 기입모드로 설정하여 제3메모리로부터 해당 테이블을 읽어 제2메모리에 기입하도록 제어하고, 제2제어신호를 의해 제2멀티플렉서가 '로우'논리상태를 선택하도록 제어하는 콘트롤러와, 제2데이타와 제2멀티플렉서에서 선택적으로 출력되는 데이타에 대하여 논리합을 수행하여 영상데이타 혹은 문자데이타로 출력하는 오아게이트로 구성되어, 화면상에서 문자의 갯수에 상관없이 임의의 위치에 표시할 수 있을 뿐 아니라 다양한 응용이 가능하다.

Description

고화질 텔레비젼 수상기의 문자표시회로
제1도는 고화질 텔레비젼 수상기에 있어서 본 발명에 의한 문자표시회로를 나타낸 블럭도.
* 도면의 주요부분에 대한 부호의 설명
10 : 콘트롤러 11,12,16 : 메모리
13,14 : 멀티플렉서 15 : 오아게이트
본 발명은 문자표시회로에 관한 것으로서, 특히 고화질 텔레지변(HDTV) 수상기에 적용하기 위한 문자표시회로에 관한 것이다.
텔레비젼 수상기의 기능이 다양해 질수록 이에 따른 조작이 복잡해지므로 각종 제어기능을 안내하는 메뉴정보나 상태정보를 온스크린 디스플레이(On Screen Display; OSD라 약함) 방법에 의해 스크린상에 표시하여 사용자가 한눈에 모든 정보를 파악할 수 있도록 서비스하는 것은 매우 중요하다.
일반적인 NTSC 방식의 텔레비젼 수상기의 경우, 화면에 임의의 문자를 표시하기 위해서는 아날로그 영상신호에 문자정보를 실어 보내고, 스위칭 동작에 의해 문자정보에 해당하는 부분은 원래 화면색과는 다른 색으로 표현되도록 한다.
그러나, 상기 NTSC 방식의 텔레비젼 수상기에서 사용되는 문자표시회로를 그대로 HDTV 수상기에 적용하는 경우, 각 프레임의 모든 문자에 대하여 스위칭을 해 주어야 하므로 스위칭 제어회로가 복잡해 지는 문제점이 있었다.
따라서 본 발명의 목적은 상술한 문제점을 해결하기 위하여 HDTV 수상기에 있어서 화면상에서 문자의 갯수에 상관없이 임의의 위치에 표시하기 위한 문자표시회로를 제공하는데 있다.
상기 목적을 달성하기 위하여 HDTV 수상기에 있어서 본 발명에 의한 문자표시회로는 영상데이타인 제1데이타를 프레임 단위로 제1어드레스에 저장하기 위한 제1메모리와; 화면에 표시될 문자데이타인 제2데이타를 제2어드레스에 일시적으로 저장하기 위한 제2메모리; 제1제어신호에 의해 상기 제2어드레스가 상기 제1메모리에 공급되는 제1어드레스 중 하나를 선택적으로 상기 제2메모리로 출력하기 위한 제1멀티플렉서; 제2제어신호에 의해 제2데이타와 '로우'논리상태 중 하나를 선택적으로 출력하기 위한 제2멀티플렉서; 화면에 표시될 문자를 테이블로 구성하여 저장하기 위한 제3메모리; 화면에 임의의 문자를 표시하고자 할 때, 상기 제1제어신호에 의해 상기 제1멀티플렉서가 제2어드레스를 선택하도록 제어하고, 상기 제2메모리를 기입모드로 설정하여 상기 제3메모리로부터 해당 테이블을 읽어 상기 제2메모리에 기입하도록 제어하고, 상기 제2제어신호에 의해 상기 제2멀티플렉서가 '로우'논리상태를 선택하도록 제어하기 위한 콘트롤러; 및 상기 제1데이타와 상기 제2멀티플렉서에서 선택적으로 출력되는 데이타에 대하여 논리합을 수행하여 영상데이타 혹은 문자데이타로 출력하기 위한 오아게이트를 포함하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명에 대하여 상세히 설명하기로 한다.
제1도는 고화질 텔레비젼 수상기에 있어서 본 발명에 의한 문자표시회로를 나타낸 블럭도이다.
제1도에 도시된 문자표시회로는, 영상데이타인 제1데이타를 프레임 단위로 제1어드레스에 저장하는 제1메모리(11)와, 화면에 표시될 문자데이타인 제2데이타를 제2어드레스에 저장하는 제2메모리(12)와, 제1제어신호에 의해 제2어드레스와 제1메모리(11)에 공급되는 제1어드레스 중 하나를 선택적으로 제2메모리(12)로 출력하는 제1멀티플렉서(13)와, 제2제어신호에 의해 제2데이타와 '로우'논리상태 중 하나를 선택적으로 출력하는 제2멀티플렉서(14)와, 화면에 표시될 문자를 테이블로 구성하여 저장하는 제3메모리(16)와, 화면에 임의의 문자를 표시하고자 할 때, 제1제어신호에 의해 제1멀티플렉서(13)가 제2어드레스를 선택하도록 제어하고, 제2메모리(12)를 기입모드로 설정하여 제3메모리(16)로부터 해당 테이블을 읽어 제2메모리(12)에 기입하도록 제어하고, 제2제어신호에 의해 제2멀티플렉서(14)가 '로우'논리상태를 선택하도록 제어하는 콘트롤러(10)와, 제1데이타와 제2멀티플렉서(14)에서 선택적으로 출력되는 데이타에 대하여 논리합을 수행하는 오아게이트(15)로 구성된다.
이어서, 제1도에 도시된 문자표시회로의 동작을 설명하면 다음과 같다. 여기서는 설명의 편의를 위해 화면에 한 문자를 표시하는 것으로 한정하였다.
제1메모리(11)는 기존의 HDTV 수상기에서 프레임버퍼로 사용되어 1프레임분의 영상데이타를 저장하며, 통상 램을 사용한다.
제2메모리(12)는 화면에 표시될 문자를 일시적으로 저장하기 위한 것으로서, 제1메모리(11)와 마찬가지로 램을 사용한다. 이 제2메모리(12)는 콘트롤러(10)에 의해 제어된다.
제1멀티플렉서(MUX1; 13)는 제1제어신호(CONT1)에 의해 콘트롤러(10)로부터 공급되는 제2어드레스(ADDR2)와 제1메모리(11)에 공급되는 제1어드레스(ADDR1) 중 하나를 선택적으로 출력한다.
제1제어신호(CONT1)에 따른 제1멀티플렉서(13)와 제2메모리(12)의 동작을 다음 (표 1)에 나타내었다.
(표 1)
제2멀티플렉서(MUX2; 14)는 제2제어신호(CONT2)에 의해 콘트롤러(10)로부터 공급되는 제2데이타(DATA2)와 '로우'논리상태('0') 중 하나를 선택적으로 출력한다.
제2제어신호(CONT2)에 따른 제2멀티플렉서(14)와 화면상에 문자표시 여부를 다음 (표 2)에 나타내었다.
(표 2)
오아게이트(15)는 제2멀티플렉서(14)에서 선택으로 출력되는 제2데이타(DATA2) 혹은 '로우'논리상태('0')와 제1데이타(DATA1)에 대하여 논리합을 수행하여 출력한다.
제3메모리(16)는 화면에 표시될 문자를 테이블로 구성하여 저장하기 위한 것으로서, 롬을 사용한다.
콘트롤러(10)는 화면에 임의의 문자를 표시하고자 할 때, 제1제어신호(CONT1)에 이해 제1멀티플렉서(13)를 제어하여 제2어드레스(ADDR2)가 제2메모리(12)에 공급되도록 한다. 이와 동시에,신호를 '로우'논리상태로 두어 제2메모리(12)를 기입모드로 설정하고, 제3메모리(16)로부터 해당 테이블을 읽어 제2메모리(12)에 기입한다. 한편, 제2메모리(12)에 문자데이타가 저장되면, 제1멀티플렉서(13)가 제1어드레스를 선택하도록 제어하는 한편, 제2멀티플렉서(14)가 제2데이타를 선택하도록 제어한다.
한편, 콘트롤러(10)는 8비트 정도의 마이크로 프로세서로 구현할 수 있는데, 이 경우에는 제3메모리(16), 콘트롤러10)와 제2메모리(12)가 데이타와 어드레스 버스를 공유해야 하므로 별도의 버퍼가 추가되고, 그외 콘트롤 로직이 필요하다.
상술한 바와 같이 고화질 텔레비젼 수상기에 있어서 본 발명에 의한 문자표시회로에서는 화면상에서 문자의 갯수에 상관없이 임의의 위치에 표시할 수 있을 뿐 아니라 프로세서에 의해 제어하도록 구성되어 있으므로 다양한 응용이 가능한 이점이 있다.

Claims (3)

  1. 영상데이타인 제1데이타를 프레임 단위로 제1어드레스에 저장하기 위한 제1메모리(11)와;
    화면에 표시될 문자데이타인 제2데이타를 제2어드레스에 일시적으로 저장하기 위한 제2메모리(12);
    제1제어신호에 의해 상기 제2어드레스와 상기 제1메모리에 공급되는 제1어드레스 중 하나를 선택적으로 상기 제2메모리로 출력하기 위한 제1멀티플렉서(13);
    제2제어신호에 의해 제2데이타와 '로우'논리상태 중 하나를 선택적으로 출력하기 위한 제2멀티플렉서(14);
    화면에 표시될 문자를 테이블로 굿어하여 저장하기 위한 제3메모리(16);
    화면에 임의의 문자를 표시하고자 할때, 상기 제1제어신호에 의해 상기 제1멀티플렉서가 제2어드레스를 선택하도록 제어하고, 상기 제2메모리를 기입모드로 설정하여 상기 제3메모리로부터 해당 테이블을 읽어 상기 제2메모리에 기입하도록 제어하고, 상기 제2제어신호에 의해 상기 제2멀티플렉서가 '로우'논리상태를 선택하도록 제어하기 위한 콘트롤러(10); 및
    상기 제1데이타와 상기 제2멀티플렉서에서 선택적으로 출력되는 데이타에 대하여 논리합을 수행하여 영상데이타 혹은 문자데이타로 출력하기 위한 오아게이트(15)를 포함하는 것을 특징으로 하는 고화질 텔레비젼 수상기의 문자표시회로.
  2. 제1항에 있어서, 상기 콘트롤러(10)는 상기 제2메모리에 문자데이타가 저장되면, 상기 제1멀티플렉서가 상기 제1어드레스를 선택하도록 제어하는 한편, 상기 제2멀티플렉서가 상기 제2데이타를 선택하도록 제어하는 것을 특징으로 하는 고화질 텔레비젼 수상기의 문자표시회로.
  3. 제1항에 있어서, 상기 회로에서는 상기 콘트롤러를 마이크로 프로세서로 구현하는 경우, 상기 제3메모리, 콘트롤러와 제2메모리가 데이타와 어드레스 버스를 공유하기 위하여 버퍼와 콘트롤 로직을 더 구비하는 것을 특징으로 하는 고화질 텔레비젼 수상기의 문자표시회로.
KR1019940038177A 1994-12-28 1994-12-28 고화질텔레비젼수상기의문자표시회로 KR100269423B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940038177A KR100269423B1 (ko) 1994-12-28 1994-12-28 고화질텔레비젼수상기의문자표시회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940038177A KR100269423B1 (ko) 1994-12-28 1994-12-28 고화질텔레비젼수상기의문자표시회로

Publications (2)

Publication Number Publication Date
KR960028468A KR960028468A (ko) 1996-07-22
KR100269423B1 true KR100269423B1 (ko) 2000-10-16

Family

ID=19404443

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940038177A KR100269423B1 (ko) 1994-12-28 1994-12-28 고화질텔레비젼수상기의문자표시회로

Country Status (1)

Country Link
KR (1) KR100269423B1 (ko)

Also Published As

Publication number Publication date
KR960028468A (ko) 1996-07-22

Similar Documents

Publication Publication Date Title
US6885377B2 (en) Image data output controller using double buffering
US5101365A (en) Apparatus for extending windows using Z buffer memory
US5309173A (en) Frame buffer, systems and methods
US4713779A (en) Video converter
KR100269423B1 (ko) 고화질텔레비젼수상기의문자표시회로
JPH04174497A (ja) 表示制御装置
JP3936141B2 (ja) Ram内蔵型ディスプレイドライバ、及びそのディスプレイドライバを搭載する画像表示装置
JP2001136412A (ja) 複数映像表示装置のガンマ補正回路
US7170564B2 (en) On-screen display device
US6542140B1 (en) Color liquid crystal display and display method thereof
KR950004966A (ko) 외부 메모리에 의한 osd 문자 데이타 지원 시스템
KR100249219B1 (ko) 오에스디(osd)장치
JP3083538B2 (ja) 描画装置
KR950016214A (ko) 브이지에이(vga)와 비디오(vtr)의 공유어드레스 제어장치
GB2224622A (en) Apparatus for extending windows using Z buffer memory
JP2616507B2 (ja) 画像表示回路
JP3031308B2 (ja) オン・スクリーン表示装置
US20050030428A1 (en) On-screen display device
JP2005326701A (ja) 表示装置
JPH03144492A (ja) 表示画面のちらつき防止装置
JPH028892A (ja) グラフィックディスプレイ
JPS638696A (ja) 表示装置
JPH0879625A (ja) ディジタル画像分割表示システム
KR940006402A (ko) 영상 재생장치
JPH02191023A (ja) 画像表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120702

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee