KR100265056B1 - 프로세서와직렬입/출력제어기간의인터페이스장치및그방법 - Google Patents

프로세서와직렬입/출력제어기간의인터페이스장치및그방법 Download PDF

Info

Publication number
KR100265056B1
KR100265056B1 KR1019970060544A KR19970060544A KR100265056B1 KR 100265056 B1 KR100265056 B1 KR 100265056B1 KR 1019970060544 A KR1019970060544 A KR 1019970060544A KR 19970060544 A KR19970060544 A KR 19970060544A KR 100265056 B1 KR100265056 B1 KR 100265056B1
Authority
KR
South Korea
Prior art keywords
data
processor
serial input
output controller
register
Prior art date
Application number
KR1019970060544A
Other languages
English (en)
Other versions
KR19990040220A (ko
Inventor
전성호
김준만
Original Assignee
김영환
현대전자산업주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업주식회사 filed Critical 김영환
Priority to KR1019970060544A priority Critical patent/KR100265056B1/ko
Publication of KR19990040220A publication Critical patent/KR19990040220A/ko
Application granted granted Critical
Publication of KR100265056B1 publication Critical patent/KR100265056B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F5/00Methods or arrangements for data conversion without changing the order or content of the data handled
    • G06F5/06Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor
    • G06F5/065Partitioned buffers, e.g. allowing multiple independent queues, bidirectional FIFO's
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/54Interprogram communication
    • G06F9/544Buffers; Shared memory; Pipes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Information Transfer Systems (AREA)

Abstract

본 발명은 프로세서와 직렬 입/출력 제어기 간에 선입선출부(FIFO)를 장착하여 프로세서가 출력하고자 하는 데이터를 FIFO에 쓰고, 이 데이터를 직렬 입/출력 제어기가 전송속도에 맞추어 읽어내기 위한 것으로, 이러한 본 발명은 프로세서에서는 입출력 장치의 전송 속도에 상관없이 FIFO에 기록하고, 직렬 입/출력 제어기에서는 선입선출부와 자신의 데이터 저장상태를 검색하여, 선입선출부에 데이터가 저장되어 있고 자신 직렬 입/출력 제어기의 저장 영역은 비어 있으면, 선입선출부의 데이터를 읽어 직렬 입/출력 제어기에 기록함으로써, 더미 터미널이나 개인용 컴퓨터를 이용하여 화면 출력을 요구하는 시스템에서 프로세서의 웨이트-시간을 줄이고 프로세서의 실행력을 향상시킬 수 있게 되는 것이다.

Description

프로세서와 직렬 입/출력 제어기 간 인터페이스 방법{ Interface method between processor and serial input/output controller }
본 발명은 프로세서(Processor)와 직렬 입/출력 제어기(SIOC, Serial Input/Output Controller) 간의 인터페이스에 관한 것으로, 특히 프로세서와 직렬 입/출력 제어기 간에 선입선출부(First In First Out; FIFO)를 장착하여 프로세서가 출력하고자 하는 데이터를 FIFO에 쓰고, 이 데이터를 직렬 입/출력 제어기가 전송속도에 맞추어 읽어냄으로써 프로세서의 성능(performance)을 향상시키도록 한 프로세서와 직렬 입/출력 제어기 간 인터페이스 방법에 관한 것이다.
RS(Recommended Standard, 모뎀과 터미널간의 접속규격)-232 등의 규격으로 더미(Dummy) 터미널이나 개인용 컴퓨터로 화면을 출력하기 위해 사용된 종래의 프로세서와 직렬 입/출력 제어기 간의 인터페이스 장치는, 도1에 도시된 바와 같이, 시스템의 전반적인 동작을 제어하고, 처리된 데이터의 화면출력을 제어하는 프로세서(1)와; 상기 프로세서(1)의 데이터를 저장하는 전송데이터 레지스터(TDR, Transmission Data Register)(3)와, 저장된 상태 데이터를 상기 프로세서(1)로 전송하는 전송상태 레지스터(TSR, Transmission Status Register)(4)를 구비하여 상기 프로세서(1)와 입/출력 장치 사이의 데이터 전송을 수행하는 직렬 입/출력 제어기(2)와; 상기 직렬 입/출력 제어기(2)와 데이터를 송/수신하여 아날로그 신호나 디지털 신호를 전송하기 위하여 사용되는 증폭기인 라인 드라이버(5)로 구성되었다.
이와 같이 구성된 종래의 장치는, 프로세서(1)가 바이트 단위의 데이터를 쓰기(Write)할 때마다 송신 데이터를 저장하는 TDR(3) 내의 데이터가 전송되었는 지를 직접 확인하고, 다음 데이터를 TDR(3)에 쓰기(Write)하여 데이터를 송신하도록 동작하였다. 즉, 프로세서(1)는 TDR(3)의 상태가 반영된 TSR(4)이나 TDR의 엠프티(Empty) 신호를 읽어(Read), TDR(3)의 Empty 여부를 확인한 후 직렬 입/출력 제어기(2)의 TDR(3)에 데이터를 쓰기(Write)한다.
그러나 TDR(3)의 데이터가 전송되기 전까지 프로세서는 데이터를 쓰기(Write)하지 못하여 프로세서가 기다려야 하기 때문에 프로세서의 wait-time이 길어져 프로세서의 성능을 저하시키는 문제점이 있었다.
이를 해결하기 위해 종래에는 RS-232 직렬 인터페이스의 클럭속도를 높였는데, 대부분의 모니터가 지원하는 9,600bps, 19,200bps, 38,400bps 등으로 전송속도를 높이면 프로세서(10)의 웨이트-시간(Wait-Time)을 줄일 수 있게 된다. 그러나 전송속도에 제한이 있고, 속도가 빠를 경우 화면상에 출력되는 데이터의 빠른 스크롤-업(scroll-up)으로 모니터링을 수행하기 곤란하다는 단점이 있었다.
이에 본 발명은 상기와 같은 종래의 제반 문제점을 해소하기 위해 제안된 것으로, 본 발명의 목적은
프로세서와 직렬 입/출력 제어기 간에 FIFO를 장착하여 프로세서가 출력하고자 하는 데이터를 직렬 입/출력 제어기에서의 데이터 전송 속도에 상관없이 FIFO에 버퍼링시키고, 직렬 입/출력 제어기에서는 전송 속도에 맞추어 FIFO로부터 데이터를 읽어내도록 함으로써, 프로세서의 wait time을 FIFO 버퍼링 용량만큼 줄여 주도록 하여, 프로세서의 성능을 향상시키도록 한 프로세서와 직렬 입/출력 제어기 간 인터페이스 방법을 제공하는 데 있다.
상기와 같은 목적을 달성하기 위하여 본 발명에 의한 프로세서와 직렬 입/출력 제어기 간 인터페이스 방법은,
상기 선입선출부와 상기 직렬 입/출력 제어기의 데이터 저장 유무 상태를 검색하는 단계와;
상기 검색 결과, 상기 선입선출부에 저장된 데이터가 있고, 상기 직렬 입/출력 제어기의 저장 영역이 비어 있으면, 상기 선입선출부로부터 데이터를 읽어 상기 직렬 입/출력 제어기에 기록하는 단계를 수행함을 그 방법적 구성상의 특징으로 한다.
도 1은 종래 프로세서와 직렬 입/출력 제어기 간 인터페이스 장치 블록 구성도,
도 2는 본 발명이 적용되는 프로세서와 직렬 입/출력 제어기 간 인터페이스 장치 블록 구성도,
도 3은 본 발명에 의한 프로세서와 직렬 입/출력 제어기 간의 인터페이스 방법을 보인 흐름도.
<도면의 주요 부분에 대한 부호의 설명>
10: 프로세서 20: 선입선출부
30: 직렬 입/출력 제어기 31: 전송제어 레지스터
32: 전송데이터 레지스터 33: 전송상태 레지스터
40: 라인 드라이버
이하, 상기와 같이 구성된 본 발명 프로세서와 직렬 입/출력 제어기 간 인터페이스 방법의 기술적 사상에 따른 일실시예를 상세히 설명하면 다음과 같다.
도2는 본 발명이 적용되는 프로세서와 직렬 입/출력 제어기 간 인터페이스 장치 블록 구성도이다.
이에 도시된 바와 같이, 시스템의 전반적인 동작을 제어하고, 처리된 데이터의 화면출력을 제어하는 프로세서(10)와; 상기 프로세서(10)와 직렬 입/출력 제어기(30) 간의 데이터를 선입선출하여 상호 인터페이스시키는 선입선출부(20)와; 입출력 장치의 전송 속도에 맞추어 상기 선입선출부(20)로부터 데이터를 읽어내어 입/출력 장치로 전송하는 직렬 입/출력 제어기(30)로 구성된다.
상기 직렬 입/출력 제어기(30)는, 상기 선입선출부(20)와 전송데이터 레지스터(TDR)(32)의 데이터 저장상태를 판단하여 데이터 입/출력을 제어하는 전송제어 레지스터(TCR, Transmission Control Register)(31)와; 상기 선입선출부(20)의 데이터를 저장하는 TDR(32)과; 데이터 저장 영역의 상태를 나타내는 신호를 상기 TCR(31)로 전송하는 전송 상태 레지스터(TSR)(33)로 구성된다.
도3은 본 발명에 의한 프로세서와 직렬 입/출력 제어기 간 인터페이스 방법을 보인 흐름도이다.
이에 도시된 바와 같이, 선입선출부(20)와 전송데이터 레지스터(32)의 데이터 저장상태를 검색하여 선입선출부(20)와 전송데이터 레지스터(32)에 저장된 데이터가 있는 지를 검색하는 단계(ST1)(ST2)와; 상기 선입선출부(20)에 저장된 데이터가 있고, 전송데이터 레지스터(32)의 저장영역이 비어 있으면, 선입선출부(20)의 데이터를 읽어 전송데이터 레지스터(32)에 쓰는 단계(ST3)를 수행한다.
이와 같이 구성된 본 발명에 의한 프로세서와 직렬 입/출력 제어기 간 인터페이스 방법을 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
먼저 프로세서(10)는 선입선출부(20)의 메모리가 모두 할당(FIFO-FULL)되어 있는 지를 판단한다. 그래서 선입선출부(20)의 메모리에 할당되지 않은 영역이 있으면 화면상에 출력하고자 하는 문자열(FIFOWR*)을 선입선출부(20)에 쓰기한다.
그러면 직렬 입/출력 제어기(30)의 TCR(31)은 선입선출부(20)의 상태(FIFORD)를 읽어서 선입선출부(20)의 엠프티 여부(FIFO-EMPTY)를 판단하고, TSR(33)의 상태(TSR-RD)를 읽어 TDR(32)이 비어 있는 상태(TDR-EMPTY)인가를 판단한다(ST1)(ST2).
그래서 선입선출부(20)에 데이터가 저장되어 있고 TDR(32)이 비어있는 상태이면, 선입선출부(20)에 저장된 프로세서(10)의 화면출력 데이터(FIFORD*)를 읽어 TDR(32)에 쓰기(TDRWR)한다(ST3).
이와 같이 본 발명은 병렬 데이터가 직렬 데이터로 변환되어 전송될 때 걸리는 시간을 선입선출부(20)의 용량으로 대체하고, 프로세서(10)가 수행하던 TDR-EMPTY 점검을 직렬 입/출력 제어기(30)에서 대신 수행하게 함으로써, 프로세서(10)가 화면출력을 위해 TDR-EMPTY가 될 때까지 기다리는 시간을 없앨 수 있게 되는 것이다.
이상에서 살펴본 바와 같이, 본 발명에 의한 프로세서와 직렬 입/출력 제어기 간 인터페이스 방법은, 프로세서와 직렬 입/출력 제어기 간에 FIFO를 장착하여 프로세서가 출력하고자 하는 데이터를 직렬 입/출력 제어기에서의 데이터 전송 속도에 상관없이 FIFO에 버퍼링시키고, 직렬 입/출력 제어기에서는 전송 속도에 맞추어 FIFO로부터 데이터를 읽어내도록 함으로써, 프로세서의 wait time을 FIFO 버퍼링 용량만큼 줄여 주도록 하여, 프로세서의 성능을 향상시키게 되는 효과가 있다.

Claims (1)

  1. 프로세서와, 상기 프로세서에서 출력되는 어드레스 및 데이터를 버퍼링하는 선입선출부와, 상기 선입선출부에서 어드레스 및 데이터를 인출하는 직렬 입/출력 제어기 간의 인터페이스 방법에 있어서,
    상기 선입선출부와 상기 직렬 입/출력 제어기의 데이터 저장 유무 상태를 검색하는 단계와;
    상기 검색 결과, 상기 선입선출부에 저장된 데이터가 있고, 상기 직렬 입/출력 제어기의 저장 영역이 비어 있으면, 상기 선입선출부로부터 데이터를 읽어 상기 직렬 입/출력 제어기에 기록하는 단계를 수행함을 특징으로 하는 프로세서와 직렬 입/출력 제어기 간의 인터페이스 방법.
KR1019970060544A 1997-11-17 1997-11-17 프로세서와직렬입/출력제어기간의인터페이스장치및그방법 KR100265056B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970060544A KR100265056B1 (ko) 1997-11-17 1997-11-17 프로세서와직렬입/출력제어기간의인터페이스장치및그방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970060544A KR100265056B1 (ko) 1997-11-17 1997-11-17 프로세서와직렬입/출력제어기간의인터페이스장치및그방법

Publications (2)

Publication Number Publication Date
KR19990040220A KR19990040220A (ko) 1999-06-05
KR100265056B1 true KR100265056B1 (ko) 2000-09-01

Family

ID=19524876

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970060544A KR100265056B1 (ko) 1997-11-17 1997-11-17 프로세서와직렬입/출력제어기간의인터페이스장치및그방법

Country Status (1)

Country Link
KR (1) KR100265056B1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01130241A (ja) * 1987-11-16 1989-05-23 Mitsubishi Electric Corp バッファ・メモリ
JPH04333950A (ja) * 1991-05-10 1992-11-20 Nec Corp 情報処理システム

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01130241A (ja) * 1987-11-16 1989-05-23 Mitsubishi Electric Corp バッファ・メモリ
JPH04333950A (ja) * 1991-05-10 1992-11-20 Nec Corp 情報処理システム

Also Published As

Publication number Publication date
KR19990040220A (ko) 1999-06-05

Similar Documents

Publication Publication Date Title
US7529896B2 (en) Memory modules having a memory hub containing a posted write buffer, a memory device interface and a link interface, and method of posting write requests in memory modules
US7415567B2 (en) Memory hub bypass circuit and method
KR100296633B1 (ko) 동적지연트랜잭션메카니즘
US5673396A (en) Adjustable depth/width FIFO buffer for variable width data transfers
US5581731A (en) Method and apparatus for managing video data for faster access by selectively caching video data
US5592629A (en) Apparatus and method for matching data rates to transfer data between two asynchronous devices
KR930016873A (ko) 컴퓨터 시스템 및 시스템 메모리 액세스 제어방법
US20020199079A1 (en) Method to prefetch data from system memory using a bus interface unit
EP0260693B1 (en) Program mode access control system
EP0325856A2 (en) Interface circuit for data transfer between processor and input/output device
KR910001522A (ko) 데이타 전송방법과 이 방법을 사용한 데이타 처리 시스템
US20050125571A1 (en) Virtual first in first out direct memory access device
US6584512B1 (en) Communication DMA device for freeing the data bus from the CPU and outputting divided data
KR100265056B1 (ko) 프로세서와직렬입/출력제어기간의인터페이스장치및그방법
US4878197A (en) Data communication apparatus
US5687395A (en) Main memory buffer for low cost / high performance input/output of data in a computer system
KR20070060854A (ko) 멀티 채널 직접 메모리 접근 제어기
CA2370596A1 (en) Systems and methods for a disk controller memory architecture
US5590279A (en) Memory data copying apparatus
JP3162459B2 (ja) データ処理装置
JP3480961B2 (ja) メモリアクセス方法
EP0789363B1 (en) Memory system and data communications system
EP1104612B1 (en) Data-communications unit suitable for asynchronous serial data transmission
EP0631236A1 (en) A bus-master computer system and method
KR100290561B1 (ko) 디지털 신호처리기의 외부 에스램 제어방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070604

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee